JPS60230071A - Inspecting device for wire harness - Google Patents

Inspecting device for wire harness

Info

Publication number
JPS60230071A
JPS60230071A JP59086394A JP8639484A JPS60230071A JP S60230071 A JPS60230071 A JP S60230071A JP 59086394 A JP59086394 A JP 59086394A JP 8639484 A JP8639484 A JP 8639484A JP S60230071 A JPS60230071 A JP S60230071A
Authority
JP
Japan
Prior art keywords
connector
input
wire harness
wire
pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59086394A
Other languages
Japanese (ja)
Other versions
JPH0437954B2 (en
Inventor
Mikihiko Baba
馬場 幹彦
Keizo Takahashi
高橋 桂三
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
DAIDEN KOGYO KK
Original Assignee
DAIDEN KOGYO KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by DAIDEN KOGYO KK filed Critical DAIDEN KOGYO KK
Priority to JP59086394A priority Critical patent/JPS60230071A/en
Publication of JPS60230071A publication Critical patent/JPS60230071A/en
Publication of JPH0437954B2 publication Critical patent/JPH0437954B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

PURPOSE:To shorten an inspection time by connecting connectors at both ends of the wire harness to an input and an output connector, retrieving a defective position, and storing information on the defective position in a memory circuit and also storing it. CONSTITUTION:The connectors 3 and 4 of the wire harness 2 are connected to the output connector 5 and input connector 6 and when a start switch 9 is pressed, retrieval for judging whether respective cores of the wire harness 2 are connected to connector pins at both ends normally or not is started and information on a defect in connection, e.g. wire breaking, wrong wiring, and short- circuiting is stored in a memory RAM. The defective information stored in the memory RAM is displayed on an output-side display device 13 and an output- side display device 14 with a step switch 12.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、ワイヤーハーネスのそれぞれの芯線が」ネク
タのピンに正しく接続されているがどうかを瞬時的に検
査したうえ、ワイヤーハーネスの芯線とコネクタピンと
の接続において不良箇所が検索された場合、その不良情
報をメモリ回路に記憶し、記憶された不良情報、例えば
、接続不良のコネクタピン番号等を、順次表示させてワ
イヤーハーネスの芯線とコネクタピンとの接続不良箇所
を容易に修正することを可能にするワイヤ−ハーネス検
査装置に関する。
[Detailed Description of the Invention] (Industrial Application Field) The present invention instantly inspects whether each core wire of a wire harness is correctly connected to a pin of a connector, and then When a defective location is found in the connection with the connector pin, the defect information is stored in the memory circuit, and the stored defect information, such as the connector pin number of the defective connection, is sequentially displayed and connected to the core wire of the wire harness and the connector. The present invention relates to a wire harness inspection device that makes it possible to easily correct defective connections with pins.

(従来技術) 従来、ワイヤーハーネスの芯線とコネクタとの接続状態
、もしくは、芯線の断線を検査する場合1 は、ワイヤ
ーハーネスの芯線が接続された]ネクタのそれぞれのピ
ン毎にテスタで導通をチェックし、結線状態の正否を判
断する方法、もしくは、ワイヤーハーネスのコネクタを
専用の導通試験器に接続セリトン、この導通試験器上に
1ノイ\7−ハーネスのそれぞれの芯線の導通状態をパ
イ[1ツ1〜ランプ等で表示させることによって、結線
状態の正否を判1giする方法などがあった。
(Prior art) Conventionally, when inspecting the connection status between the core wire of a wire harness and a connector, or the disconnection of the core wire, the conductivity was checked using a tester for each pin of the connector to which the core wire of the wire harness was connected. How to judge whether the wiring condition is correct or not, or connect the wire harness connector to a dedicated continuity tester and measure the continuity condition of each core wire of the harness on this continuity tester. There is a method of determining whether the wiring state is correct or not by displaying it on a lamp or the like.

しかしながら、コネクタのピンを1ピン毎にテスタで当
り、導通をチェックする検査方法は、被検査芯数が多い
場合はピン毎にテスタ棒を接触することが困難で検査に
多大な時間を必要どする欠点があり、また、ワイヤーハ
ーネスを前記専用の導通試験器に接続セットして導通状
態を検査する方法においては、ワイヤーハーネスの接続
セットを解除した場合、それぞれの芯線の導通状態の正
否を表示したパイロットランプが消灯してしまうため、
ワイヤーハーネスの導通不良箇所を修正するためには、
ワイヤーハーネスの接続ピットを解除する前に、導通不
良箇所のコネクタビン番号等を記録しておかなければな
らないという欠点かあ !つ lこ 。
However, the testing method of checking continuity by touching each pin of a connector with a tester requires a large amount of time to test because it is difficult to touch the tester rod to each pin when there are many pins to be tested. In addition, in the method of testing the continuity state by connecting and setting the wire harness to the dedicated continuity tester, when the connection set of the wire harness is released, the continuity state of each core wire is displayed. The pilot lamp will go out,
To correct poor continuity in the wiring harness,
The drawback is that you have to record the connector bin number etc. of the location of poor continuity before removing the wiring harness connection pit! Tsu lko.

(発明の目的) 本発明の目的は、両端に、コネクタを右するワイヤーハ
ーネスの芯線の断線、誤配線、短絡などの不良箇所を瞬
時に検索するとともに、該不良箇所の情報をメモリ回路
に記憶し、任意のタイミングで、順次、記憶された前記
不良箇所の情9Bを表示させるワイヤーハーネス検査装
置を提供することによって、倹査將間の短縮を計るとと
もに、ワイヤーハーネスの不良箇所の修正を容易にする
ことである。(発明の構成) 本発明は、本発明の目的を達成するために、被検査体た
るワイヤーハーネスの両端の一]ネクタの一方と接続可
能な入力コネクタど、ワイヤーハーネスのII!!端の
」ネククと接続可能な出力」ネクタとを備え、ワイヤー
ハーネスの前記両端の]ネクタを、それぞれ前記入力」
ネクタと出力コネクタに接続した状態で、前記出力コネ
クタのそれぞれのピンと接続された回路から、順次、検
査信号を出力して該検査信号を前記出力コネクタの当該
ピン及びワイヤーハーネスの芯線を介して伝送させ、前
記入力コネクタのそれぞれのピンと接続された入力回路
に人力することによって、前記出力コネクタのそれぞれ
のピンがワイA7−ハーネスの芯線を介して、入力コネ
クタのどのピンに接続されているかを検索し、前記検査
信号が1云送経由した出力コネクタのピン番号と、検査
イに号が入力された入力コネクタのビン番号とが一致し
た場合は、ワイヤーハーネスの芯線が両端部ども正常に
]ネクタビンに結線されていると判断し、また、前記検
査信号が伝送経由した出力コネクタのピン?f1号と検
査信号が入力された入力コネクタのビン番号とが異なる
場合は、ワイヤーハーネスの芯線とコネクタとの間の誤
配線と判断し、まlこ、前記検査信号が入力コネクタの
複数のピンに入力されている場合は、゛ワイヤ−ハーネ
スの芯線間らしくはコネクタピン間の短絡と判断し、さ
らに、前記検査信号が入力」ネクタのいヂれのピンから
も人力されない揚台は、ワイA7−ハーネスの芯線の断
線、bしくは、芯線の:]コネクタピン対する不完全接
続と判断スるとともに、ワイヤーハーネスの芯線ど」ネ
クタビンどの接続に関するづべての不良情報を記憶する
検査記憶回路と、該検査記憶回路に記憶された前記不良
情報を、順次、任意のタイミングで表示させる表示回路
とを備えたワイ\7−ハーネス検査装置である。
(Object of the Invention) The object of the present invention is to instantly search for defective locations such as disconnections, incorrect wiring, and short circuits in the core wire of the wire harness that connects the connector at both ends, and to store information about the defective locations in a memory circuit. By providing a wire harness inspection device that sequentially displays the information 9B of the defective parts stored at any timing, it is possible to shorten the inspection time and facilitate the correction of defective parts of the wire harness. It is to do so. (Structure of the Invention) In order to achieve the object of the present invention, the present invention provides an input connector that can be connected to one of the connectors at both ends of the wire harness to be inspected. ! and a connectable output connector at each end of the wire harness, and connect the connectors at both ends of the wire harness to the input connectors, respectively.
output connector and output connector, sequentially output test signals from circuits connected to respective pins of the output connector, and transmit the test signals via the corresponding pins of the output connector and the core wire of the wire harness. Search which pin of the input connector each pin of the output connector is connected to via the core wire of the wire A7-harness by manually inputting the input circuit connected to each pin of the input connector. However, if the pin number of the output connector through which the test signal was sent (1) and the bin number of the input connector whose number was input to test (1) match, the core wire of the wire harness is properly connected at both ends. Also, the pin of the output connector through which the test signal was transmitted? If the f1 number and the bin number of the input connector to which the test signal is input are different, it is determined that there is a wiring error between the core wire of the wire harness and the connector. If the input is input to ``, it is determined that there is a short circuit between the connector pins, which seems to be between the core wires of the wire and the harness, and furthermore, the above inspection signal is input''. A7 - A test memory circuit that determines that the core wire of the harness is disconnected, or that the core wire is incompletely connected to the connector pin, and stores all defective information regarding the connection of the wire harness core wire or connector pin. and a display circuit that sequentially displays the defect information stored in the inspection storage circuit at an arbitrary timing.

(発明の実施例) 本発明のワイV/−ハーネス検査装置の一実施例として
の外観図を第1図に、電気回路ブロック図を第2図に示
づ。ワイヤーへ−ネス検査装置1はワイヤーハーネス2
の両端の、]コネクタ、および4のそれぞれと同型式の
接続可能な出力」ネクタ5、および、入力」ネクタ6を
備え、電源没入表示灯を兼ねた照光押釦式電源スィッチ
7を押づことによって、交流100Vから電源の1共給
を受GJる。今、ワイヤーハーネス2の芯線ど両端のコ
ネクタ3、および4との接続が正確になされ−Cいるか
どうかを検査する場合は、ワイV−ハーネス2の]ネク
タ3、および4を前記出力−」ネクタ5 tJ3よび、
入力コネクタ6と接続させたうえ、前記芯線とコネクタ
3、もしくは、コネクタ4のピンとの接続本数、すなわ
ら、検査数を設定するためのビン数設定用のテ゛ジタル
スイッチ8で検索ビン数を設定する。以上のような準備
操作をしたあとに、スタートスイッf9を押ずことにょ
っぞ、ワイヤーハーネス2ので−れぞれの芯線ど、ぞの
両端のコネクタピンとの接続状態の正否を判断させる検
索を開始さμだうえ、ビン数設定デジタルスイッチ8で
設定さねた検索ビン数すへでにつぃC1接続状態を検査
さUる。デジタルスイッ18c設定されたビン数の検索
が終了した峙点て、ワイA7−ハーネス2のすべての芯
線が」ネクタ3、および、コネクタ4に正しく接続され
ている場合は、正常の表示をするOKクランプ0が点灯
し、もし、ワイヤーハーネス2の芯線とコネクタ3、も
しくは、コネクタ4のピンとの間の接続に不良箇所があ
れば、その不良情報、例えば断線、誤配線、短絡な・ど
を起こしているコネクタピン番号のづ°べてを記憶回路
に記憶させるとともに、不良であることを示すNGクラ
ンプ1を点灯さlる。NGクランプ ′1が点灯した場
合は、ワイヤーハーネス2の芯線と」ネクタ3、もしく
は、コネクタ4との間の接続不良があるため、ワイヤー
ハーネス2を出力コネクタ5と入力コネクタ6から外し
修正作業の準備をする。断線、誤配線、短絡などを起こ
しているコネクタピン番号を、順次、表示させるための
ステップスイッチ12を押す毎に、接続不良状態にある
ワイA7−ハーネス2の出力側コネクタ3のピン番号を
デジタル表示する出力側表示器13と入力側コネクタ4
のピン番号をデジタル表示する入力側表示器14どに、
それぞれのピン番号を表示する。例えば、断線の場合は
、出力側表示器13にそのピン番号が表示されるが、入
力側表示器14には何も表示さUない。また、誤配線も
しくは短絡の場合は、出力側表示器13と入力側表示器
14に異なったピン番号が表示される。
(Embodiment of the Invention) FIG. 1 shows an external view of an embodiment of the YV/-harness inspection device of the present invention, and FIG. 2 shows an electric circuit block diagram. Wire-ness inspection device 1 is wire harness 2
] connector at both ends, and an output connector 5 and an input connector 6 of the same type as those of 4, and by pressing an illuminated push-button power switch 7 that also serves as a power supply indicator light. , GJ receives one power supply from AC 100V. Now, if you want to check whether the core wire of the wire harness 2 is correctly connected to the connectors 3 and 4 at both ends, connect the connectors 3 and 4 of the wire harness 2 to the output connector. 5 tJ3 and
After connecting to the input connector 6, set the number of search bins with the digital switch 8 for setting the number of bins to set the number of connections between the core wire and the pins of the connector 3 or connector 4, that is, the number of inspections. do. After performing the above preparation operations, without pressing the start switch F9, a search will be performed to determine whether each core wire of wire harness 2 is properly connected to the connector pins at both ends. After the start, the number of search bins set with the bin number setting digital switch 8 is checked, and the connection status of C1 is checked. When the digital switch 18c has finished searching for the set number of bins, if all core wires of wire A7-harness 2 are correctly connected to connector 3 and connector 4, a normal display will be displayed. Clamp 0 lights up, and if there is a defective connection between the core wire of wire harness 2 and the pin of connector 3 or connector 4, information about the defect, such as disconnection, incorrect wiring, short circuit, etc. will be displayed. The entire connector pin number is stored in the memory circuit, and the NG clamp 1, which indicates that the connector is defective, is turned on. If NG clamp '1 lights up, there is a poor connection between the core wire of wire harness 2 and connector 3 or connector 4. Disconnect wire harness 2 from output connector 5 and input connector 6 and perform correction work. Prepare. A step to sequentially display the connector pin numbers that are causing disconnections, incorrect wiring, short circuits, etc. Each time the switch 12 is pressed, the pin number of the output side connector 3 of wire A7-harness 2 that is in a poor connection state is displayed digitally. Output side display device 13 and input side connector 4 to display
On the input side display 14 that digitally displays the pin number of
Display each pin number. For example, in the case of a disconnection, the pin number is displayed on the output side display 13, but nothing is displayed on the input side display 14. Furthermore, in the case of incorrect wiring or short circuit, different pin numbers are displayed on the output side display 13 and the input side display 14.

このように、ステップスイッf−12を押り毎に、ワイ
ヤーハーネス2の接続不良ピン7@号を出力側表示器1
3、および、入力側表示器14に表示させることによっ
て、表示ピン番号を見ながらワイヤーハーネス2の接続
不良箇所を順次、修正する。
In this way, each time the step switch f-12 is pressed, the connection failure pin 7@ of the wire harness 2 is displayed on the output side display 1.
3. By displaying the information on the input-side display 14, faulty connections in the wire harness 2 are sequentially corrected while checking the displayed pin numbers.

次に、本実施例の電気回路を第2図に示す。電源スィッ
チ7のONによって交流100V電源の供給を受け、電
源回路POWは交流100V電源をに1流安定化5ボル
ト電圧に変換したうえ、回路の電源ラインに出力づ゛る
。マイクロブ1コヒッチュニッI−CP Uはクロック
回路CKから、例えば、I MHzのクロック信号を受
け、1ノイA7−ハーネス2の芯線ど、両端の]ネクタ
3,4間の接続状態を検査して1&続不良箇所を記憶り
°るという一連の検査記憶プログラムを格納した読出し
メモリROMと、前記プログラムによってeツイヤ−ハ
ーネス2と]ネタ93.4間の接続状態を検査した段階
で接続不良箇所が発見され!、:場合に、不良情報を−
・時的に記憶するとともに、読出し指令があった場合、
その不良情報を続出、すための書込み読出しメエリRA
Mどの間で制御信号、および、アドレス信gの交信を行
なう。
Next, the electric circuit of this embodiment is shown in FIG. When the power switch 7 is turned on, AC 100V power is supplied, and the power supply circuit POW converts the AC 100V power into a first-stream stabilized 5V voltage, and then outputs it to the circuit power line. The microb 1 controller I-CPU receives, for example, an I MHz clock signal from the clock circuit CK, inspects the connection state between the connectors 3 and 4 at both ends of the core wire of the wire A7 and the harness 2, and checks the A readout memory ROM that stores a series of inspection memory programs for storing defective locations, and the connection state between the e-Tear harness 2 and the net 93.4 are inspected using the program, and the defective connection location is discovered. ! ,: if -
・In addition to temporarily storing information, if there is a read command,
Write/read memory RA to continuously display the defective information
A control signal and an address signal g are exchanged between the M terminals.

さらに、マイクL1ブロヒッサユニツトCPLJは前記
メモリRAM、および、ROMどの信号交信の結束、外
部から信号を入力させる必要があると判断し1=場合、
もしくは、外部に信号を出力する必要があると判断した
場合は、双方向性のペリフェラルインターフェースアダ
プタPIAとの45号交信を行ない信号の入出力をさせ
る。
Furthermore, the microphone L1 broadcaster unit CPLJ determines that it is necessary to input a signal from the outside to connect signal communication between the memory RAM and ROM, and if 1 =
Alternatively, if it is determined that it is necessary to output a signal to the outside, it performs No. 45 communication with the bidirectional peripheral interface adapter PIA to input and output signals.

ペリフェラルインターフェースアダプタPIAとマイク
ロプロセッサユニツh CP Uとの信号交信によって
、例えば、入力コネクタ6から入力信号を入力させる場
合は、入力側インターフェースINを能動にするととも
に、ペリフェラルインターフェースアダプタP[八を入
力機能に変換して、前記入力信号を入力させ、メモリR
AMに記憶させる。
For example, when inputting an input signal from the input connector 6 through signal communication between the peripheral interface adapter PIA and the microprocessor unit h CPU, the input side interface IN is activated and the peripheral interface adapter P [8 is set to the input function. , input the input signal, and input the input signal to the memory R.
Store it in AM.

また、ペリフ〕−ラルインターフェースアダプタPIA
とマイクロプロセッサユニツ1−CPUどの信号交信の
結果、例えば、前記OKクランプ0に点灯信号を出力す
る場合は、ペリフェラルインターフェースアダプタPI
Aを出力機能に変換する1 とともに、出力側インター
フェースOUTを0と動にして前記点灯信号をOKクラ
ンプ0に出力づる。
In addition, the peripheral interface adapter PIA
As a result of signal communication between the microprocessor unit 1 and the CPU, for example, when outputting a lighting signal to the OK clamp 0, the peripheral interface adapter PI
A is converted into an output function (1), and the output side interface OUT is set to 0 to output the lighting signal to the OK clamp 0.

なお、入力インターフェースINには、前記ピン数設定
デジタルスイッチ8、スタートスイッチ9、ステップス
イッチ12、d3 、J:び、入力コネクタ6が接続さ
れ、出力インターフェースOUTに(よ、前記出力コネ
クタ5.OKクランプ0、NGクランプ1、出力側表示
器13、入力端表示器14が接続される。
The input interface IN is connected to the pin number setting digital switch 8, the start switch 9, the step switch 12, d3, and the input connector 6, and the output interface OUT is connected to the output connector 5. Clamp 0, NG clamp 1, output side indicator 13, and input end indicator 14 are connected.

次に、本実施例の作用について説明する。ワイヤーハー
ネス2の一端のコネクタ3を出力、」ネクタ5に、他端
の]ネクタ4を入力コネクタ6に接続したあと、電源ス
、イツチ7をONL、て電源を入力させ、さらに、ビン
数設定デジタルスイッチ8で、ワイヤーハーネス2の検
査すべぎ」ネクタピン数を設定して準備操作を完了する
Next, the operation of this embodiment will be explained. After connecting the connector 3 at one end of the wire harness 2 to the output connector 5 and the connector 4 at the other end to the input connector 6, turn the power supply switch 7 ONL to input the power, and then set the number of bins. The number of connector pins to be inspected for the wire harness 2 is set using the digital switch 8 to complete the preparation operation.

■ スター1へスイッチ9を押すと、その信号が入カイ
ンターフJ−スIN、ベリフ■ラルインクーフエースア
ダプタPIAを介してマイクロプロセッサユニットCP
 Uに入力される。マイクロプロセッサコニツl−CP
 Uは、メモリROM 。
■ When switch 9 is pressed to star 1, the signal is sent to the microprocessor unit CP via the input interface J-SIN, verifi l interface adapter PIA.
It is input to U. Microprocessor Konitz l-CP
U is memory ROM.

に配憶された検査プログラムに従い、ペリフェラルイン
ターフコ7−スアダプタPIA、出力インターフ1−ス
OtJ Tを介しで、最初、出力コネクタ5のマイクロ
プロセッサユニツl−Cr’ Uのスキャンタイミング
に合った、例えば、1番ピンに、パルス状の検査信号を
出力する。、前記、出力コネクタ5の1番ピンに出力さ
れた検査信号が、マイクロプロセッυユニツl−CP 
Uの入力インターフェースINの入力端を順次スVヤン
ニングした結果、出力コネクタ5ど接続されたワイヤー
ハーネス2の」ネクタ3の1番ピン→芯線−→ワイヤー
ハーネス2の]ネクク4の1番ピン−→入力コネクタ6
の1番ビン÷入力インターフェースIN→ペリフェラル
インターフェースアダプタPI’Aを経由して、マイク
ロ10セツ勺ユニットCPUに入力された場合は、ワイ
ヤ−ハーネス2の芯線の両端は正確にコネクタ3どコネ
クタ4のそれぞれの1番ピンに接続されていると判断す
る。
According to the test program stored in the peripheral interface adapter PIA and the output interface OtJT, first, the scan timing of the microprocessor unit l-Cr'U of the output connector 5 is matched. For example, a pulse-like test signal is output to the 1st pin. , the test signal output to pin 1 of the output connector 5 is transmitted to the microprocessor υ unit l-CP.
As a result of sequentially scanning the input ends of the input interface IN of U, the 1st pin of the connector 3 of the wire harness 2 connected to the output connector 5 → the core wire - → the 1st pin of the connector 4 of the wire harness 2 - →Input connector 6
Bin 1 ÷ Input interface IN → Peripheral interface adapter PI'A When input to the micro 10 unit CPU, both ends of the core wire of wire harness 2 are exactly connected to connector 3 and connector 4. It is determined that they are connected to pin 1 of each.

■ マイクロプロセッサユニットCPtJの次のスキャ
ンタイミングによって、ベリフrラルインターフェース
アダプタPIΔ、出力インターフェース0tJTを介し
、今度は、出力コネクタ5の2番ビンに検査信号を出力
する。検査信号が前記コネクタ3の2番ピン→芯線−じ
]ネクタ4の2番ピンy入カコネクタ6の2番ピン→入
力インターフコーースIN→ペリフェラルインターフェ
ースアゲブタPIA@経由してマイクロプロセッサユニ
ットCPUに入ツノされた場合は正常である。
(2) At the next scan timing of the microprocessor unit CPtJ, a test signal is now output to the second bin of the output connector 5 via the verifural interface adapter PIΔ and the output interface 0tJT. The test signal is sent to the microprocessor unit CPU via the 2nd pin of the connector 3 → core wire - 2nd pin of the connector 4 y input 2nd pin of the connector 6 → input interface course IN → peripheral interface Agebuta PIA@ It is normal if you get hit by it.

■ マイクロブロセッ→ノコニットCPUは、次のスキ
トンタイミングで出力コネクタ5の3番ビンに検査信号
を出ノjし、■同様の経由で入力インターフェースIN
に入力させ、その人力D’ai ’4スキャンニングに
より確認する。この場合、もlノ、検査信号が入力コネ
クタ6の3番ビン以外を経由して人力インターフェース
INに入力された場合は、入力コネクタ6の3番ビンと
接続された入力インターフェースINの入力端に検査信
号が入力されないため、ライ1フーハーネス2の芯線と
コネクタ3、もしくは、コネクタ4との間の誤配線と判
断し、出力」ネクタ5の3番ビンと検査信号が入力した
入力コネクタ6のビン番号とをメ(すRAMに記憶させ
る。
■ The microprocessor → Noconit CPU outputs a test signal to the 3rd bin of the output connector 5 at the next timing, and ■ connects the input interface IN via the same way.
, and confirm it by manual D'ai '4 scanning. In this case, if the test signal is input to the human interface IN via a port other than the No. 3 bin of the input connector 6, the input terminal of the input interface IN connected to the No. 3 bin of the input connector 6 is Since the test signal is not input, it is determined that there is a miswiring between the core wire of Lie 1 Fu Harness 2 and connector 3 or connector 4, and the output is connected to the 3rd pin of connector 5 and the input connector 6 where the test signal was input. The bin number is stored in the main RAM.

■ 次のスキャンタイミングで出力コネクタ5の4番ピ
ンに検査信号を出力した結果、入力インターフェースI
Nのどの入力端にb検査信号が入力されない場合は、ワ
イヤーハーネス2の芯線の断線、もしくははコネクタ3
、もしくは4のピンに対する不完全接続と判断し、出力
コネクタ5の4番ピンをメモリRA tvlにh己楚、
さけ、入力コネクタ6のピン番号はO(1:’口)どし
て記憶さける。
■ As a result of outputting a test signal to pin 4 of output connector 5 at the next scan timing, input interface I
If the b test signal is not input to any input terminal of N, there is a break in the core wire of wire harness 2 or connector 3.
Or, it is determined that the connection to pin 4 is incomplete, and the 4th pin of output connector 5 is connected to memory RA tvl,
Please remember the pin number of the input connector 6 as O(1:'口).

■ さらに、次のスト1フンタイミングによりc1出力
コネクタ5の5番ピンに検査信号を出力した結果、入力
インターフェースINの複数の入力端に検査信号が入力
された場合は、短絡(a線)と判断し、メ土りRAMに
出力コネクタ5の5番ピンと入力」ネクタ6の複数のピ
ン′iTf月を記憶させる。
■ Furthermore, as a result of outputting the test signal to pin 5 of the c1 output connector 5 at the next strike 1 timing, if the test signal is input to multiple input terminals of the input interface IN, a short circuit (a line) is detected. Then, pin 5 of the output connector 5 and a plurality of pins of the input connector 6 are stored in the RAM.

■ このJ:うに、順次、検査信号を出力コネクタ5の
それぞれのピンに出力して、その検査信号が入力インタ
ーフェースINのどの入力端に入力され1cかを、順次
、へカ娼:をスAヤンニングすることによンて確認し、
ライA2−ハーネス2のそれぞれの芯線が、正確に二]
ネクタ3,4ので−れぞれのピンに接続されているがど
うかを判断し、接続不良箇所があれば、メモリRAMに
接続不良箇所に該当する出力コネクタ5のピン−番号と
入力コネクタ6のピン番号どを記憶させる。
■ This J: uni, sequentially output the test signal to each pin of the output connector 5, and check which input terminal of the input interface IN the test signal is input to 1c. Confirm by yanning,
Each core wire of lie A2-harness 2 is exactly two]
Determine whether connectors 3 and 4 are connected to their respective pins, and if there is a defective connection, record the pin number of output connector 5 corresponding to the defective connection and the pin number of input connector 6 in the memory RAM. Memorize the pin number.

■ このような検査信号により、ピン数設定デジタルス
イッチ8で設定されたビン数づべての検査が終了した時
点で、ワイヤーハーネス2のそれぞれの芯線がコネクタ
3,71のそれぞれのピンに正確に接続さね(いる場合
はOKクランプ0を点灯させる。一方、検査結果、回ら
かの接続不良箇所が検索された場合は、NGクランプ1
を点灯さける。
■ With such an inspection signal, when the inspection of the number of bins set by the pin number setting digital switch 8 is completed, each core wire of the wire harness 2 is accurately connected to each pin of the connectors 3 and 71. If there is a connection gap, turn on OK clamp 0. On the other hand, if a connection failure is found in the round, turn on NG clamp 1.
Avoid lighting.

■ ビン数設定デジタルスイッ:F8で設定されたピン
辞すへての検査が終了し、0 +<ランプ1o、もしく
は、NGクランプ1が点灯し1=あと、ワイヤーハーネ
ス2の一]ネクタ3,4を出力コネクタ5、入力コネク
タ6から外す。OKクランプ0が貞灯し′Cいる場合は
、ワイヤーハーネス2は正確に」ネクタ3,4のピンに
接続されているから次工程に回し、NGクランプ1が点
灯している場合をよ、ワイA7−ハーネス2を11Y正
する。
■ Bin number setting digital switch: After the inspection of the pin set with F8 is completed, 0 + < Lamp 1 o or NG clamp 1 lights up and 1 = Then, wire harness 2 connectors 3 and 4. from the output connector 5 and input connector 6. If OK clamp 0 is lit, wire harness 2 is correctly connected to the pins of connectors 3 and 4, so go to the next process, and if NG clamp 1 is lit, then wire A7-Correct harness 2 by 11Y.

ワイA7−ハーネス2を修正する場合、ステップスイツ
112を押り°ごとに、接続不良箇所に74応じた出力
コネクタ5のピン番号ど゛入力コネクタ6のピン番号が
、それぞれ出ノ〕側表示器13、および、入力側表示器
14に表示されるので、このピン番号に接続されたワイ
ヤーハーネス2の芯線と」ネクタ3、もしくは4のピン
どの接続を不良状況に応じて、順次修正する。なお断線
の場合は、前記のように入力側表示器14は無表示とな
る。
When correcting wire A7-harness 2, each time the step switch 112 is pressed, the pin number of the output connector 5 corresponding to the location of the connection failure will be displayed on the side display. 13 and is displayed on the input side display 14, the connection between the core wire of the wire harness 2 connected to this pin number and the pin of the connector 3 or 4 is sequentially corrected depending on the defect status. Note that in the case of a disconnection, the input side display 14 will have no display as described above.

別のワイヤーハーネスの接続検査を開始させるために前
回とワイヤーハーネスの、」ネクタのピン数が違うとき
は、あらためて、ピン数設定デジタルスイッチ8をレッ
l〜してスタートスイッチ9を押すことにより、前回の
ワイヤーハーネスの接続不良情報を記IQL、たメモリ
RAMはりピッ1−され、今回のソイX7−ハーネスの
接続不良情報を記憶り゛ることが可能どなる。
To start a connection test for another wire harness, if the number of connector pins is different from the previous one, press the pin number setting digital switch 8 again and press the start switch 9. The memory RAM in which the previous wiring harness connection failure information was recorded is loaded, and it becomes possible to store the current wiring harness connection failure information.

このように、ワイヤーハーネス2のそれぞれの芯線とコ
ネクタ3、および]コネクタのピンどの接続が正確Cあ
るかを瞬時的に判断し、接続不良箇所があれば接続不良
箇所に二対応した薯ネクタビン番号を記憶し、ワイヤー
ハーネス2の接続不良箇所を修正する場合は、順次、記
憶された″、Jネクタビン番号を表示させることができ
るために、容易にしかも短時間に接続不良箇所を修正す
ることができる。
In this way, each core wire of the wire harness 2, the connector 3, and the pins of the connector can be instantly determined to determine which connection is correct, and if there is a defective connection, the connector bin number corresponding to the defective connection is determined instantly. When correcting a defective connection in the wire harness 2, the memorized "J" and "J" connector numbers can be displayed in sequence, making it easy to correct the defective connection in a short time. can.

なお、本実施例の場合、ワイヤーハーネス2は両端に」
ネクタ3.4を有しているが、他の実施例どして一端に
コネクタ3を備え、他端がバラ線20であるワイヤーハ
ーネス21の接続状態を検査する場合は、第3図に示す
ように、バラ線20のそれぞれが、コネクタ3の何番ピ
ンに接続されCいるかを確認するためのパーラ線プロー
ブ22を備え、バラ線プローブ22は、バラ線プローブ
22がバラ線20のそれぞれにタッチした場合に、その
バラ線がコネクタ3の何番ピンに接続されているかを表
示させるための表示器23を備えることによって、ワイ
ヤーハーネス21の芯線どコネクタ3のピンとの接続状
態を容易に確認することができる。この確認作用ブOグ
ラムもオプション的にメモリROMに格納−するものと
する。
In addition, in the case of this embodiment, the wire harness 2 is connected at both ends.
However, in other embodiments, when inspecting the connection state of a wire harness 21 having a connector 3 at one end and a loose wire 20 at the other end, the wire harness 21 shown in FIG. Each of the loose wires 20 is equipped with a perler wire probe 22 for checking which pin of the connector 3 is connected to, By providing an indicator 23 that displays which pin of the connector 3 the loose wire is connected to when touched, it is easy to check the connection status of the core wire of the wire harness 21 to the pin of the connector 3. can do. This verification program is also optionally stored in the memory ROM.

(発明の効果) 本発明は、両端に]ネクタを有するワイヤーハーネスの
芯線の断線、誤配線、短絡などの不良箇所を短時間で検
索するとともに、該不良箇所の情報を記憶し、任意のタ
イミングで、順次、記憶された前記不良箇所の情報を表
示させることによって、検査時間の短縮が実現でき、ワ
イヤーハーネスの不良箇所の修正を容易にする効果があ
る。
(Effects of the Invention) The present invention quickly searches for defective locations such as disconnections, incorrect wiring, and short circuits in the core wire of a wire harness that has connectors at both ends, stores information on the defective locations, and stores the information at any timing. By sequentially displaying the stored information on the defective locations, it is possible to shorten the inspection time and have the effect of facilitating correction of the defective locations in the wire harness.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例の外観図、第2図はその電気
回路ブロック図、第3図は他の実施例を示した外観図で
ある。 1・・・ワイヤーハーネス検査装置 2・・・ワイヤーハーネス 3.4・・・ワイヤーハーネスコネクタ5・・・出力」
ネクタ 6・・・入力コネクタ 7・・・電源スィッチ 8・・・ピン数設定デジタルスイッチ 9・・・スタートスイッチ 10・・・OKクラン プ1・・・NGクラン プ2・・・ステップスイッチ 13・・・出力側表示器 14・・・入力側表示器 出願人 株式会社 人 電 工 業 代理人 弁理士 岡 1)英 彦
FIG. 1 is an external view of one embodiment of the present invention, FIG. 2 is an electric circuit block diagram thereof, and FIG. 3 is an external view showing another embodiment. 1...Wire harness inspection device 2...Wire harness 3.4...Wire harness connector 5...Output"
Connector 6... Input connector 7... Power switch 8... Pin number setting digital switch 9... Start switch 10... OK clamp 1... NG clamp 2... Step switch 13... Output side display 14...Input side display Applicant: Hito Electric Industry Co., Ltd. Patent attorney: Oka 1) Hidehiko

Claims (1)

【特許請求の範囲】[Claims] (1)それぞれの芯線が両端部で=1ネクタに接続され
たワイA7−ハーネスの芯線の断線、誤配線、短絡など
の検査を覆るワイヤーハーネス検査装置であって、ワイ
A7−ハーネスの前記両端のコネクタの一方と接続可能
な入力コネクタと、ワイヤーハーネスの他端のコネクタ
と接続可能な出ツクコネクタとを備え、ワイヤーハーネ
スの前記両端のコネクタをそれぞれ前記入力コネクタと
出力」ネクタに接続した状態で、前記出力=1ネクタの
それぞれのピンと接続された出力回路から、順次、検査
信号を出力して該検査信号を前記出力コネクタの当該ビ
ンおよびワイヤーハーネスの芯線を介して伝送させ、前
記入力コネクタのそれぞれのピンと接続された入力回路
に入力さけることににって、前記出力コネクタのそれぞ
れのビンがワイヤーハーネスの芯線を介して、入力コネ
クタのどのピンに接続されているかを検索し、前記検査
信号が伝送経由した出カニ−)ネクタのピン番号と、検
査信号が入力し!、二人カー」ネククのビン番号どが一
致した場合は、ワイ“1ノーハーネスの芯線が両端部ど
も正常にコネクタピンに結線されていると判断し、また
、前記検ti信月が伝送経由した出力」ネクタのピン番
号と検査信号が入力された入力コネクタのピン番号どが
異なる場合は、ワイヤーハーネスの芯線ど」ネクタとの
間の誤配線と判断し、また、前記検査信号が入力コネク
タの複数のビンに入力されている場合は、ワイヤーハー
ネスの芯線間もしくは]ネクタビン間の短絡ど判断し、
さらに、前記検査信号が入力コネクタのいずれのビンか
らも入力されない場合は、ワイヤーハーネスの芯線の断
線、もしくは、芯線の」ネクタピンに対する不完全接続
と判RIJit!るとどもに、ワイヤーハーネスの芯線
ど」ネクタピンとの接続に関するすべて。 の不良情報を記憶する検査記憶回路と、該検査記憶回路
に記憶された前記不良情報を、順次、任意のタイミング
で表示させる表示回路との、それぞれを備えることを特
徴どするワイヤーハーネス検査装置。
(1) A wire harness inspection device for inspecting disconnection, incorrect wiring, short circuit, etc. of the core wire of the wire A7-harness in which each core wire is connected to =1 connector at both ends, the wire harness inspection device comprising: an input connector that can be connected to one of the connectors of the wire harness, and an output connector that can be connected to the connector of the other end of the wire harness, and the connectors of the wire harness at both ends are connected to the input connector and the output connector, respectively. Then, a test signal is sequentially outputted from the output circuit connected to each pin of the output=1 connector, and the test signal is transmitted via the corresponding bin of the output connector and the core wire of the wire harness, and the test signal is transmitted to the input connector. By inputting to the input circuit connected to each pin of the output connector, search which pin of the input connector each bin of the output connector is connected to via the core wire of the wire harness, and perform the inspection. Input the pin number of the output connector through which the signal was transmitted and the test signal! If the bin numbers of the two cars match, it is determined that the core wire of the Wi-1 no-harness is properly connected to the connector pin at both ends, and the above-mentioned tester is connected via the transmission. If the pin number of the input connector to which the test signal was input is different from the pin number of the input connector to which the test signal was input, it is determined that there is a miswiring between the wire harness core wire and the connector. If input is input to multiple bins, check if there is a short circuit between the core wires of the wire harness or between the connector bins.
Furthermore, if the test signal is not input from any bin of the input connector, it is determined that the core wire of the wire harness is disconnected or the core wire is incompletely connected to the connector pin.RIJit! Everything about connecting the core wires of a wire harness with connector pins. What is claimed is: 1. A wire harness inspection device comprising: a test storage circuit for storing defective information; and a display circuit for sequentially displaying the defective information stored in the test storage circuit at an arbitrary timing.
JP59086394A 1984-04-27 1984-04-27 Inspecting device for wire harness Granted JPS60230071A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59086394A JPS60230071A (en) 1984-04-27 1984-04-27 Inspecting device for wire harness

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59086394A JPS60230071A (en) 1984-04-27 1984-04-27 Inspecting device for wire harness

Publications (2)

Publication Number Publication Date
JPS60230071A true JPS60230071A (en) 1985-11-15
JPH0437954B2 JPH0437954B2 (en) 1992-06-22

Family

ID=13885653

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59086394A Granted JPS60230071A (en) 1984-04-27 1984-04-27 Inspecting device for wire harness

Country Status (1)

Country Link
JP (1) JPS60230071A (en)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62247274A (en) * 1986-01-24 1987-10-28 ト−マス ピ− サリヴアン Harness maintenance test apparatus
JPH01120673U (en) * 1988-02-05 1989-08-16
JPH03165277A (en) * 1989-11-24 1991-07-17 Sennen Seisakusho:Kk Inspection instrument for cable wiring
JPH04290970A (en) * 1991-03-19 1992-10-15 Iwao Kamiya Cable checker
JPH06102305A (en) * 1992-09-21 1994-04-15 Warashina Kogyo Kk Assembly/inspecting device for wire harness cord
JP2008039748A (en) * 2006-08-10 2008-02-21 Hitachi Ltd Inspection device for wire working and continuity inspection

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5478480A (en) * 1975-11-14 1979-06-22 Dainichi Nippon Cables Ltd Automatic detector for conduction* miswiring* disconnection short and so on
JPS5924367U (en) * 1982-08-05 1984-02-15 株式会社岡田 book cover

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5924367B2 (en) * 1977-02-28 1984-06-08 日鉄鉱業株式会社 Method for detecting external conditions using the minimum point of the number of pulse noises with respect to the temperature of an avalanche diode

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5478480A (en) * 1975-11-14 1979-06-22 Dainichi Nippon Cables Ltd Automatic detector for conduction* miswiring* disconnection short and so on
JPS5924367U (en) * 1982-08-05 1984-02-15 株式会社岡田 book cover

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62247274A (en) * 1986-01-24 1987-10-28 ト−マス ピ− サリヴアン Harness maintenance test apparatus
JPH01120673U (en) * 1988-02-05 1989-08-16
JPH03165277A (en) * 1989-11-24 1991-07-17 Sennen Seisakusho:Kk Inspection instrument for cable wiring
JPH04290970A (en) * 1991-03-19 1992-10-15 Iwao Kamiya Cable checker
JPH06102305A (en) * 1992-09-21 1994-04-15 Warashina Kogyo Kk Assembly/inspecting device for wire harness cord
JP2008039748A (en) * 2006-08-10 2008-02-21 Hitachi Ltd Inspection device for wire working and continuity inspection

Also Published As

Publication number Publication date
JPH0437954B2 (en) 1992-06-22

Similar Documents

Publication Publication Date Title
US4536703A (en) Method and apparatus for testing cable wire connected to terminals at a remote location
CN114062840A (en) Test device and test method for conduction of card connector of interface board of ATE (automatic test equipment) tester
JPS60230071A (en) Inspecting device for wire harness
US4524321A (en) Method and apparatus for testing cable wire connected to terminals at a remote location
JPS61176868A (en) Wire harness inspecting instrument
JPH01176957A (en) Inspection method for indoor wiring
US4091325A (en) Verification technique for checking wrapped wire electronic boards
JPH0886822A (en) Wire harness inspection instrument
JP7300372B2 (en) Distribution board connection inspection device
RU2820462C1 (en) System for computer-aided design of interactive electronic documentation for monitoring, diagnosing and repairing electrical circuits of complex technical products
JPH0843500A (en) Analog-input/output-board testing apparatus
CN219751579U (en) Independent detection device for elevator car roof junction box
JPH0641184Y2 (en) CT test plug inspection device
JPH0222706Y2 (en)
CN210005668U (en) kinds of terminal connection relation verification equipment and kinds of power distribution terminal test equipment
TWM657423U (en) Automatic cable or wire detector
JP3238902B2 (en) Water heater failure diagnosis system
JP2008039748A (en) Inspection device for wire working and continuity inspection
CN117991003A (en) FTU secondary joint debugging test wiring verification device, equipment and method
JP2008045960A (en) Cable inspection device
JPS6318929Y2 (en)
JPH0915290A (en) Conduct test method and device therefor
JPS6317015Y2 (en)
JP3605228B2 (en) PAT connector tester and its termination network
CN113777533A (en) Wiring test method and wiring test system