JPS60180163U - デ−タ伝送装置 - Google Patents
デ−タ伝送装置Info
- Publication number
- JPS60180163U JPS60180163U JP6646684U JP6646684U JPS60180163U JP S60180163 U JPS60180163 U JP S60180163U JP 6646684 U JP6646684 U JP 6646684U JP 6646684 U JP6646684 U JP 6646684U JP S60180163 U JPS60180163 U JP S60180163U
- Authority
- JP
- Japan
- Prior art keywords
- data
- data transmission
- registers
- pair
- logic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のデータ伝送装置の受信部側回路の一部を
示すブロック回路図、第2図はこの考案の実施例に係る
データ伝送装置の概略構成を示すブロック回路図、第3
図は同実施例の受信部のデータ処理回路を示すブロック
回路図である。 図において、4・=・・・・送信部、5・・・・・・受
信部、21〜23および31〜33・・・・・・レジス
タ、11〜13・・・・・・AND回路、41〜43・
・・・・・不一致検出回路、51〜53・・・・・・ラ
ンチ回路である。
示すブロック回路図、第2図はこの考案の実施例に係る
データ伝送装置の概略構成を示すブロック回路図、第3
図は同実施例の受信部のデータ処理回路を示すブロック
回路図である。 図において、4・=・・・・送信部、5・・・・・・受
信部、21〜23および31〜33・・・・・・レジス
タ、11〜13・・・・・・AND回路、41〜43・
・・・・・不一致検出回路、51〜53・・・・・・ラ
ンチ回路である。
Claims (1)
- 送信部4から受信部5にデータD1を伝送するデータ伝
送装置において、前記受信部5は、前記送信部4から送
出される伝送データD□と該データの論理と逆論理の反
転論理データD2とを入力′し該各データD1.D2を
それぞれ一時的に記憶する少なくとも一対のレジスタ2
1.31〜23゜33と、該一対のレジスタ21.31
〜23,33の各出力の論理が不一致であることを検出
する不一致検出回路41〜43と、該不一致検出回路4
1〜43によって前記中なくとも一対のレジスタ21.
31〜23.33の各出力の論理が不一致であることが
検出されたときに前記送信部4からのラッチ制御信号L
pに同期して前記伝送データD□をラッチするラッチ回
路51〜53とを有することを特徴とするデータ伝送装
置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6646684U JPS60180163U (ja) | 1984-05-09 | 1984-05-09 | デ−タ伝送装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6646684U JPS60180163U (ja) | 1984-05-09 | 1984-05-09 | デ−タ伝送装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60180163U true JPS60180163U (ja) | 1985-11-29 |
Family
ID=30599395
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6646684U Pending JPS60180163U (ja) | 1984-05-09 | 1984-05-09 | デ−タ伝送装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60180163U (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54121605A (en) * | 1978-03-14 | 1979-09-20 | Anritsu Electric Co Ltd | Transmission code receiver |
JPS55158752A (en) * | 1979-05-29 | 1980-12-10 | Furukawa Electric Co Ltd:The | Receiving system for inverse double transmission data |
-
1984
- 1984-05-09 JP JP6646684U patent/JPS60180163U/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54121605A (en) * | 1978-03-14 | 1979-09-20 | Anritsu Electric Co Ltd | Transmission code receiver |
JPS55158752A (en) * | 1979-05-29 | 1980-12-10 | Furukawa Electric Co Ltd:The | Receiving system for inverse double transmission data |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60180163U (ja) | デ−タ伝送装置 | |
JPS6045551U (ja) | シリアルデ−タ伝送装置 | |
JPS60189154U (ja) | デ−タ伝送装置のル−プチエツク回路 | |
JPS59104248U (ja) | 伝達冗長回路 | |
JPS5851359U (ja) | 出力回路 | |
JPS6059686U (ja) | 信号監視回路 | |
JPS5996610U (ja) | バス異常検出回路 | |
JPS5836445U (ja) | デ−タ選択回路 | |
JPS59111349U (ja) | 受信機におけるデ−タ誤り防止回路 | |
JPS60132060U (ja) | 入出力制御回路 | |
JPS60163850U (ja) | 送受信装置 | |
JPS59166548U (ja) | 通信装置 | |
JPS58159035U (ja) | けん盤装置 | |
JPS5835425U (ja) | 変速機構 | |
JPS6046076U (ja) | 断線検知機能付きセンサ信号送受回路 | |
JPS59119644U (ja) | ゲ−トアレ−ic | |
JPS6093350U (ja) | 双方向信号伝送回路 | |
JPS58194556U (ja) | 信号検査制御回路 | |
JPS59143163U (ja) | インタ−フエ−ス回路 | |
JPS582039U (ja) | クロツク受信回路 | |
JPS5952754U (ja) | カレントル−プ回路 | |
JPS61334U (ja) | トライステ−トゲ−ト素子チツプ | |
JPS5986752U (ja) | 送受信装置 | |
JPS60144348U (ja) | 通信デ−タ操作装置 | |
JPS582037U (ja) | リセット信号発信回路 |