JPS5985185A - Television receiver - Google Patents

Television receiver

Info

Publication number
JPS5985185A
JPS5985185A JP57194973A JP19497382A JPS5985185A JP S5985185 A JPS5985185 A JP S5985185A JP 57194973 A JP57194973 A JP 57194973A JP 19497382 A JP19497382 A JP 19497382A JP S5985185 A JPS5985185 A JP S5985185A
Authority
JP
Japan
Prior art keywords
switching
video signal
line
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57194973A
Other languages
Japanese (ja)
Inventor
Kinya Takemura
竹村 欣也
Kazuhiro Fukuzaki
福崎 和廣
Naoki Nishida
直喜 西田
Toshihiro Inooka
猪岡 稔裕
Masahiko Tani
雅彦 谷
Takashi Yasumoto
隆 安本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP57194973A priority Critical patent/JPS5985185A/en
Publication of JPS5985185A publication Critical patent/JPS5985185A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

PURPOSE:To obtain a picture of high quality without flicker by using at least three lines, controlling and switching the readout at 1/2H period, taking the correlation of two memory contents and displaying two scanning lines adjacent by 1H period. CONSTITUTION:The video signal is read out in a time a 1/2 of one horizontal scanning period (1H), i.e. in a speed double that at write from a line memory 1 and displayed on the line 1 of a screen 10, the data are read out from the line memories 1 and 2 and taken for the correlation and displayed on the line (1-2). Then, the data is read out from the line memory 2 and displayed on the line 2, read out from the line memories 2, 3 for taking the correlation and displayed on the line (2-3). The data is read from the line memory 3 and displayed on the line 3, read out from the line memories 3 and 1 and displayed on the line (3-1) after correlation.

Description

【発明の詳細な説明】 技術分野 本発明はテレビジョン受信装置に関する。[Detailed description of the invention] Technical field The present invention relates to a television receiving device.

背景技術 我か国の標準方式のテレビジョンシステムはインターレ
ース走査方式を採用している。第1図に示すように、テ
レビジョン受信装置(以下、「IV Jと略記する。)
の画面は525本のラインで構成され、実線lと破線2
で示される2つの粗い画面(フィールド)で1つの画面
(フレーム)を構成する。周知のように、1つのフィー
ルドは1/60秒毎に繰り返えされるので画面全体をみ
れば60ザイクルで人間の視感特性によりちらつき(フ
リッカ)は目立たない。しかし、第1のフィールド1と
第2のフィールド2のそれぞれについてみれは、1/3
0秒毎の繰り返しとなっているので細部(例えばライン
単位)でみれば30サイクルでフリッカが目立つ。つま
り、文字の縁がちらついたり、画像が速く動くなどする
と粗い走査線構造が顕わになる。そして、最近のTV画
面の高輝度化あるいは大型化がこのちらつきをさらに目
立ったものにしている。
BACKGROUND ART The standard television system in our country uses an interlace scanning method. As shown in Figure 1, a television receiving device (hereinafter abbreviated as "IV J")
The screen consists of 525 lines, solid line 1 and dashed line 2.
One screen (frame) is composed of two coarse screens (fields) shown by . As is well known, one field is repeated every 1/60 seconds, so if you look at the entire screen, there are 60 cycles, and flicker is not noticeable due to the characteristics of human visual perception. However, the visibility for each of the first field 1 and the second field 2 is 1/3
Since it is repeated every 0 seconds, if you look at the details (for example, line by line), flicker becomes noticeable after 30 cycles. This means that if the edges of characters flicker or if the image moves quickly, a rough scan line structure becomes apparent. The recent increase in brightness and size of TV screens has made this flickering even more noticeable.

また、このちらつきは静止画[象で特に目立つもので、
将来実用化が予定されている文字放送、キャップテンシ
ステムなど、文字を主体とした静止画表示さらには表示
文字数の増加によるより精細な表示において問題となる
Additionally, this flickering is particularly noticeable in still images [elephants;
This will become a problem in still image displays that mainly feature text, such as teletext broadcasting and the Capten System, which are scheduled to be put into practical use in the future, as well as in more detailed displays due to an increase in the number of displayed characters.

従来、このぢらつきを改善する方法として、フレームメ
モリ(またはフィールドメモリ)に画像内容を蓄積しそ
れをフィールド周波数(N−173c標準方式で5Qt
lz)で読み出し画像信号に再構成して表示する手法が
提案されている。しかし、1フレームまたは1フイ一ル
ド分の画像内容を蓄積するには大容量のメモリ(たとえ
は1ライン300画素、240ライン、1画素8ビツト
でフレームメモリとして1.2Mビット)を必要としコ
スト的にも問題であった。
Conventionally, as a method to improve this jitter, the image content is stored in a frame memory (or field memory) and the image is transmitted at a field frequency (5Qt in the N-173c standard system).
A method has been proposed in which the readout image signal is reconstructed and displayed using (lz). However, storing the image content of one frame or one field requires a large capacity memory (for example, 1.2 Mbits of frame memory for 300 pixels per line, 240 lines, 8 bits per pixel) and is costly. It was also a problem.

発明の目的 そこでこの発明の第1の目的は、現行のテレビジョンシ
ステムにおいて、フリッカのない高品質な画[象を表示
するテレビジョン受信装置を提供することにある。
OBJECTS OF THE INVENTION A first object of the present invention is to provide a television receiving device that displays flicker-free, high-quality images in current television systems.

第2の目的は、大容量のメモリを用いることなくずなわ
ち低コス]・てフリッカのない高精細度の画面を実現す
ることである。
The second purpose is to realize a flicker-free, high-definition screen without using a large-capacity memory, that is, at a low cost.

第3の目的は、文字放送やキャップテンシステム等の文
字図形表示またはパーソナルコンピュータのデータ端末
の表示に適用してフリッカのない安定した画面表示がで
きるようにすることである。
A third purpose is to enable stable flicker-free screen display by applying the present invention to character and graphic displays such as teletext broadcasting and the Capten system, or to displays on data terminals of personal computers.

発明の要旨 高周波増幅手段、中間周波増幅手段、映像検波・増幅手
段を備え、CRTに表示するテレビジョン受信装置にお
いて、検波・増幅手段から出力される映像信号を1水平
走査期間分蓄積可能なライン記憶手段を少なくとも3つ
設ける。このライン記憶手段の前段に前記ライン記憶手
段の1つに選択的に切替える第1の切替スイッチング手
段を設けろ一方、ライン記憶手段の後段には、ライン記
憶手段の夫々から読出される映像信号と、ライン記憶手
段の各2つから読み出した映[象信号を相関処理した相
関映像信号とを選択的に切替えて映像信号の処理手段に
出力する第2の切替スイッチング手段を設け゛る。前記
検波・増幅手段から出力される映像信号から分離した同
期信号に基ついて前記第1の切替スイッチング手段を1
水平走査期間毎に切替え制御するとともに、前記第2の
切替スイツチンク手段を&水平走査期間毎に切替え制御
するスイッチング切替制御手段を設け、さらに、このス
イッチング切替制御手段の信号に応じて前記ライン記憶
手段における書込みと読出しを少なくとも制御篩する記
憶制御手段を設け、1水平走査期間に前記ライン記憶手
段から読み出した映像信号と、相関処理した前記相関映
像信号とを2つの走査線として順次に表示するように構
成する。すなわちライン記1意手段を3つの場合、3つ
のライン記憶手段のうちの1つに映像信号を書き込むと
きに他の2つのライン記憶手段を読出し可能としかつ読
出しは前記書込みの2倍の速度で行い、1つのライン記
憶手段から読出し次にこの読み出した同じライン記憶手
段から再度読み出すとともに、もう1つのライン記憶手
段から読出して相関処理を施し[)[J記相関映像信号
を作成し、1水平走査期間に2つの走査線を隣接して表
示し、フリッカのない高精細度の画面を実現したことを
特徴とするものである。
SUMMARY OF THE INVENTION In a television receiving device that is equipped with high frequency amplification means, intermediate frequency amplification means, and video detection/amplification means and is displayed on a CRT, a line capable of storing video signals output from the detection/amplification means for one horizontal scanning period is provided. At least three storage means are provided. A first changeover switching means for selectively switching to one of the line storage means is provided at a stage before the line storage means, and a video signal read from each of the line storage means at a rear stage of the line storage means; Second switching means is provided for selectively switching between the video signal read out from each of the two line storage means and a correlated video signal obtained by correlation processing, and outputting the signal to the video signal processing means. The first switching means is set to 1 based on the synchronization signal separated from the video signal output from the detection/amplification means.
A switching control means is provided which performs switching control for each horizontal scanning period, and also controls switching of the second switching switching means every horizontal scanning period, and further includes a switching control means for controlling switching of the second switching switching means for each horizontal scanning period, and further includes a switching control means for controlling switching of the second switching switching means for each horizontal scanning period, and further includes a switching control means for controlling switching of the second switching switching means for each horizontal scanning period; A storage control means is provided for controlling at least writing and reading in the line storage means, and the video signal read from the line storage means and the correlated video signal subjected to correlation processing are sequentially displayed as two scanning lines in one horizontal scanning period. Configure. In other words, when there are three line storage means, when a video signal is written to one of the three line storage means, the other two line storage means can be read, and the reading speed is twice that of the writing speed. Then, it is read out from one line storage means, and then read out again from the same line storage means that was read out, and at the same time, read out from another line storage means and subjected to correlation processing. It is characterized by displaying two scanning lines adjacent to each other during the scanning period to achieve a flicker-free, high-definition screen.

以下、本発明の実施例を図1njとともに説明する。Embodiments of the present invention will be described below with reference to FIG. 1nj.

実施例 第2図は本発明の骨子となるノンインタレース走査方式
の原理を示す図である。第2図(a)には、映1象信号
を1水平走査期間分蓄積可能なライン記憶手段が3つす
なわちラインメモリ1.ラインメモリ2.ラインメモリ
3が示されている。第2図(1))はCRT画面10を
示し、それぞれのラインメモリの出力及びその相関をと
った出力に対応する走査線(ライン)が示されている。
Embodiment FIG. 2 is a diagram showing the principle of a non-interlaced scanning method, which is the gist of the present invention. In FIG. 2(a), there are three line storage means capable of storing one image signal for one horizontal scanning period, that is, line memory 1. Line memory 2. A line memory 3 is shown. FIG. 2(1)) shows the CRT screen 10, showing scanning lines corresponding to the outputs of the respective line memories and their correlated outputs.

第2図(C)は各ラインメモリの読出し/書込みの概略
タイミングを示している。ラインメモリの読出し、書込
み及び表示は次の手順により実行される。
FIG. 2(C) shows the approximate read/write timing of each line memory. Reading, writing, and displaying of the line memory is performed by the following procedure.

■ラインメモリ1から1水平走査期間(1xi−63,
5μs)の占の時間すなわち也込み時の2倍の速度で映
@信号を読み出し、画面1oのライン(1)に表示する
■1 horizontal scanning period from line memory 1 (1xi-63,
The video signal is read out at a reading time of 5 μs, that is, twice as fast as the reading time, and displayed on line (1) of the screen 1o.

■ラインメモリ1及びラインメモリ2の双方から読み出
し相関をとり(相関をとる部分は第2図(C)の斜線で
示す)、ライン(1−2)に表示する。
(2) Correlation is obtained by reading from both line memory 1 and line memory 2 (the portion where correlation is taken is indicated by diagonal lines in FIG. 2(C)) and displayed on line (1-2).

この2つのラインの表示中、ラインメモリ3は書込み状
態である。
While these two lines are being displayed, the line memory 3 is in a writing state.

■続いてラインメモリ2から読出し、ライン(2)に表
示する。
(2) Next, the data is read from the line memory 2 and displayed on line (2).

■ラインメモリ2及びラインメモリ3から読出し、相関
をとってライン(2−3)に表示する。
(2) Read from line memory 2 and line memory 3, correlate and display on line (2-3).

この2つのラインの表示中、ラインメモリ1は書込み状
態である。
While these two lines are being displayed, the line memory 1 is in a writing state.

■続いてラインメモリ3から読出しライン(3)に表示
する。
(2) Next, the data is read from the line memory 3 and displayed on line (3).

■ラインメモリ3及びラインメモリ1から読出し、相関
をとってライン(3−1)に表示する。
(2) Read from line memory 3 and line memory 1, correlate and display on line (3-1).

この2つのラインの表示中、ラインメモリ2は書込み状
態である。書込みは1水平走査期間(l l(二63.
5μs)で行なわれる。
While these two lines are being displayed, the line memory 2 is in a writing state. Writing takes one horizontal scanning period (l l(263.
5 μs).

次に、実施例のテレビジョン受1言装置の要部をブロッ
ク図で第3図に示v。
Next, FIG. 3 shows a block diagram of the main parts of the television receiver according to the embodiment.

アンテナ11から入力されたテレビジョン信号は、フロ
ック2で総括して示される映像[8号出力回路12で高
周波増幅、中間周波増幅、検波、増幅されベースバンド
の映像信号Aとなる。この信号はラインメモリ処理回路
13に入力され、ラインメモリ制御・切換回路14の制
御のもとにメモリ映像信号1(を出力する。この処理さ
れたメモリ映1象信号1<は次段の映像信号の処理回路
15に入力され、輝度信号2電信号の分離、直流再生な
ど一連の処理(周知の輝度9色差信号の処理など)か施
された後、混合・切換回路16を介してCR′■゛ドラ
イブ回路17へ出力される。出力信号はCI(′■”ド
ライブ回路17で増幅された後crt−rIBをドライ
ブし画面10に表示される。
The television signal inputted from the antenna 11 is converted into a video signal A, which is collectively shown in block 2, by being high-frequency amplified, intermediate frequency amplified, detected, and amplified by the output circuit 12, and becomes a baseband video signal A. This signal is input to the line memory processing circuit 13, which outputs the memory video signal 1 (under the control of the line memory control/switching circuit 14). The signal is input to the signal processing circuit 15 and subjected to a series of processing such as separation of the luminance signal 2 electrical signals and DC reproduction (such as processing of the well-known luminance 9 color difference signals), and then passed through the mixing/switching circuit 16 to the CR' (2) It is output to the drive circuit 17. The output signal is amplified by the CI ('2) drive circuit 17, drives crt-rIB, and is displayed on the screen 10.

一方、検波・増幅された映像信号Aはラインメモリ制i
卸・リノ醇回路14に入力されるとともに同期シ)離回
路19に入力され、同期分離回路19はラインメモリ制
御・切替回路14へ複合同期信号(コンポジット・シン
ク; COMP  5YNC)を出力する。他方、メモ
リ映像信号I(は切換回路20を介し再生同期分離回路
21に入力され、■及び14の同期信号の分離が行なわ
れる。それぞれの出力は、■発振ドライブ回路22.■
Iパルス発生回路23に馬えられる。■発振ドウ4フ 6Q11zの垂直掃引信号を発生しく垂直)偏向ヨーク
25に供給する。そして[lパルス発生回路23では3
 15 K.1.−1zのHパルス( A I” C処
理を含む)を発生し、これを偏向ヨーク25及び高圧発
生回路24に供給している。
On the other hand, the detected and amplified video signal A is line memory system i.
The signal is input to the wholesale/renovation circuit 14 and also to the synchronization separation circuit 19, and the synchronization separation circuit 19 outputs a composite sync signal (COMP 5YNC) to the line memory control/switching circuit 14. On the other hand, the memory video signal I (is inputted to the playback synchronization separation circuit 21 via the switching circuit 20, and the synchronization signals 1 and 14 are separated.The respective outputs are sent to the oscillation drive circuit 22.
The I-pulse generating circuit 23 is used. (2) Generates a vertical sweep signal of oscillation DOF 4F 6Q11z and supplies it to the deflection yoke 25 (vertical). and [3 in the l pulse generation circuit 23]
15 K. 1. -1z H pulse (including AI''C processing) is generated and supplied to the deflection yoke 25 and the high voltage generation circuit 24.

これらの回路と関連して、本装置にはパーソナルコンピ
ュータや文字放送,キャップテンシステム等のテレビジ
ョン信号以外のディジタルサービス用( It 、 G
 、 B信号レベルでの処理用)の回路手段も設けられ
ている。すなわち、端子26はディジタルサービス用の
入力端子でサービス信号はインターフェース回路27に
よって当該装置に受は入れられる。ザービスインターフ
ェース回路27か,らのサービス信号は混合切換回路1
6に力えられるとともに、切換回路20に力えられる。
In conjunction with these circuits, this device is used for digital services other than television signals, such as personal computers, teletext, and captain systems (It, G).
, for processing at the B signal level) are also provided. That is, the terminal 26 is an input terminal for digital services, and the service signal is received by the interface circuit 27 into the device. The service signals from the service interface circuit 27 are sent to the mixed switching circuit 1.
6 and is also applied to the switching circuit 20.

混合リノ喚回路16は、映[象信号とサービス信号とを
混合するか又はどちらか一方に切換える。ここではR、
G 、 Bli号レベルで処理される。切換回路20は
テレビジョン信号とサービス信号の同期信号を選択的に
切換えるだめの回路である。なお、サービス信号の形態
にはR、G 、 J3以外にビデオ信号のものもあるが
、ここではR,G、Bのものに限って説明している。
The mixing circuit 16 mixes the video signal and the service signal or switches between them. Here R,
It is processed at the G, Bli level. The switching circuit 20 is a circuit for selectively switching the synchronization signal between the television signal and the service signal. Note that although there are other types of service signals in addition to R, G, and J3, there are also video signals, but only R, G, and B will be explained here.

また、後述するようにラインメモリ処理回路13の出力
信号I(は広帯域化されており、このため、映像信号の
処理回路15.混浴切換回路16.CRTドライブ回路
17及びCRT18は広帯域に対する考慮がなされてい
る。なおまた、本装置におりる水平発振周波数は、上記
したように、従来の発振周波数(15,7KH7,)の
2倍すなわち31、5 K l−1zであることも特徴
である。
Furthermore, as will be described later, the output signal I (of the line memory processing circuit 13) has a wide band. Therefore, the video signal processing circuit 15, mixed switching circuit 16, CRT drive circuit 17, and CRT 18 are designed with consideration given to the wide band. Further, as mentioned above, the horizontal oscillation frequency of this device is twice the conventional oscillation frequency (15.7 KH7,), that is, 31.5 Kl-1z.

次に、本発明の要部をなすラインメモリ処理回路13及
びラインメモリ制御・切換制御回路14について説明す
る。第4図はその構成で1.第5図にタイツ・チャート
を示ず。
Next, the line memory processing circuit 13 and line memory control/switching control circuit 14, which form the main part of the present invention, will be explained. Figure 4 shows the configuration of 1. Figure 5 does not show the tights chart.

参照番号31,32.33で示される3つのラインメモ
IJ ]、 、 2 、3は映像信号を1水平期間分蓄
積可能なメモリで、本例ではディジタルメモリ(MoS
、ICメモリなど)をもって構成している。ラインメモ
リ30のi?iJ段には、ラインメモリ1 (311、
ラインメモリ2 (321、ラインメモリ3 f331
の一つに選択的に切替える第1のスイッチング手段とし
てのスイッチ34が設けられる。ラインメモリ30の後
段には、ラインメモリ30のそれぞれから5売出される
映像信号と、ラインメモリ1,2.3の各二つから読み
出した映像信号を相関処理した相関映像信号の金言16
系統を選択的に切換えて出力する第2のスイッチング手
段としてのスイッチ35が設けられる。上記スイッチ3
4.35はいずれも半導体回路で構成するものである。
The three line memos IJ], 2, and 3 indicated by reference numbers 31, 32, and 33 are memories that can store video signals for one horizontal period, and in this example, they are digital memories (MoS).
, IC memory, etc.). i of line memory 30? The iJ stage has line memory 1 (311,
Line memory 2 (321, line memory 3 f331
A switch 34 is provided as a first switching means for selectively switching to one of the two. At the subsequent stage of the line memory 30, a correlation video signal 16 is obtained by correlating the video signals read out from each of the line memories 30 and the video signals read from each of the line memories 1, 2, and 3.
A switch 35 is provided as a second switching means for selectively switching and outputting the system. Above switch 3
4.35 are all constructed from semiconductor circuits.

また、相関回路36はう1ンメモリ1とラインメモリ2
の内容の相関をとるためのもの、相関回路37はライン
メモリ2と3の内容の相関をとるためのもの、相関回路
38はラインメモリ3と1の内容の(1関をきるための
ものである。相関は、本例では、両内容の平均をとる処
理である。相関回路36.37゜38のそれぞれからは
両内容の平均出力が得られる。
In addition, the correlation circuit 36 also includes the line memory 1 and the line memory 2.
The correlation circuit 37 is for correlating the contents of line memories 2 and 3, and the correlation circuit 38 is for correlating the contents of line memories 3 and 1. In this example, correlation is a process of taking the average of both contents.The average output of both contents is obtained from each of the correlation circuits 36, 37 and 38.

スイッチ34の入力側にはA/Dコンバータ39か接、
涜され、検波・増幅された複合映像信号Aを3[5cで
ナンプリングし8ビツトに量子化してディジタル信号と
して出力する。他方、スイッチ35の出力側にD / 
Aコンバータ40が接続され、これは8ビツトのディジ
タル信号を周波数6”scでアナログ信号に変換する。
An A/D converter 39 is connected to the input side of the switch 34.
The detected and amplified composite video signal A is numbered with 3[5c, quantized to 8 bits, and output as a digital signal. On the other hand, D/ is connected to the output side of the switch 35.
An A converter 40 is connected, which converts the 8-bit digital signal to an analog signal at a frequency of 6''sc.

本例ではR−2Rのラダー回路で構成されている。この
ようにラインタルメモIJ 30に記憶される複合映像
信号は阻子化ビット数8ビツト(256階調〕であるの
で複合映像信号の最高周波数を4.2 M [−1z 
、サンプリング周波数(A / I)コンバータ39)
が3 ’sc (10,7M)lz 、  fsC=3
.58MHz :色副搬送波周波数)だから、各ライン
メモリは約551(ビットの容量でよい。3ライン分で
総H’ 16.5 Kビットである。
In this example, it is composed of an R-2R ladder circuit. As described above, since the composite video signal stored in the linear memo IJ 30 has a blocking bit number of 8 bits (256 gradations), the highest frequency of the composite video signal is 4.2 M[-1z].
, sampling frequency (A/I) converter 39)
is 3'sc (10,7M)lz, fsC=3
.. 58 MHz: color subcarrier frequency) Therefore, each line memory has a capacity of approximately 551 bits. Three lines have a total of H' 16.5 K bits.

ラインメモリ制御・切替制御回路14には、ラインメモ
リ30を制御するメモリ制御回路41と、スイッチ34
.スイッチ35の双方の切替を制御するスイッチ制御回
路42と、fFJ記メセメモリ制御回路41ロックを供
給するクロック回路43が含まれる。クロック回路43
には、映像信号Aと複合同明信号(COMP 5YNC
)[7)特にl−1−5YNcが人力されるfsc再生
回路44を含み、この回路44でカラーバースト信号を
抜き取り、これに同期したfSC(3,58MIIz 
)の連続波が再生される。この連続波は後続の読出しク
ロック発生口ll′845へ与えられ6逓倍され、メモ
リ制御回路41及び書込クロック発生回路46へ出力さ
れる。1込クロック発生回路46ては、6rscを分周
し3rscを作成し、同じくメモリ制御回路41へ出力
される。メモリ開側1回路41は、この” ’sc ”
 ’scをそれぞれA/Dコンバータ39 + D /
 Aコンバータ40へ出力する一方、このクロック信号
てラインメモリ30のアドレス信号を作成する。
The line memory control/switching control circuit 14 includes a memory control circuit 41 that controls the line memory 30 and a switch 34.
.. A switch control circuit 42 that controls switching of both switches 35 and a clock circuit 43 that supplies a lock to an fFJ meme memory control circuit 41 are included. Clock circuit 43
The video signal A and the composite signal (COMP 5YNC
) [7) In particular, l-1-5YNc includes an fsc regeneration circuit 44 which is manually operated, and this circuit 44 extracts the color burst signal and synchronizes it with fSC (3,58MIIz
) is played. This continuous wave is applied to the subsequent read clock generation port ll' 845, multiplied by six, and outputted to the memory control circuit 41 and the write clock generation circuit 46. The 1-inclusive clock generation circuit 46 divides 6rsc to create 3rsc, which is also output to the memory control circuit 41. The memory open side 1 circuit 41 is
'sc to A/D converter 39 + D /
While outputting to the A converter 40, an address signal for the line memory 30 is created using this clock signal.

スイッチ制御回路42は複合同期信号を基準にチー1−
信冒を作成し、スイッチ34に第5図て示ず、B 、 
C、1,、)のf4号を与えるとともにメモリ制1f1
1回路41にも同し信号を力える。また、スイッチ35
には、第5図に示ずE、 F 、 G 、 II 、 
I 。
The switch control circuit 42 selects Q1-1 based on the composite synchronization signal.
Create a credit card and press the switch 34 (not shown in Figure 5), B.
C,1,,), and give the f4 number of memory system 1f1.
The same signal is also applied to one circuit 41. In addition, the switch 35
E, F, G, II, not shown in Figure 5.
I.

■の1a号をIjえるとともにメモリ制御1111回路
41にも同じ信号を与える。メモリ制御回路41ては、
B 、 C、I)の信号に応じて書込指令信号を作成す
る一方、Ji 、 Jの信号に応じて読出指令信号を作
成し、1)り記したアドレス信号とともにこの指令信号
をアドレスバスを介しそれぞれのラインメモリ1.2.
3に出力4−る。
The same signal is applied to the memory control 1111 circuit 41 as well as the signal 1a of (2) is changed to Ij. The memory control circuit 41 is
A write command signal is created in response to the signals B, C, and I), while a read command signal is created in response to the signals Ji and J, and this command signal is sent along with the address signal described in 1) over the address bus. Through each line memory 1.2.
Output 4 to 3.

第5図により、ノンインターレースのための映像信q′
にの生成について説明する。第5図中、入力映像信号へ
の一4二方に伺した(3) 、 (1) 、 +21 
、 (3) 、 +IL(2)・・・・・・・の番号は
書込み中のラインメモリの番号に対応し、また、メモリ
出力の映像信号1(の上方(こイ・1 し〕こ (1−
2)   、(21,(2−3)   、(31,(3
−1)、・・・・・・・・の番号は読出し中のライメモ
リの番号に対応している。
According to FIG. 5, the video signal q′ for non-interlace
We will explain the generation of . In Fig. 5, (3), (1), +21 are connected to the input video signal.
, (3), +IL(2)... The numbers correspond to the number of the line memory being written, and the numbers above the memory output video signal 1 ( 1-
2) , (21, (2-3) , (31, (3
-1), . . . correspond to the number of the light memory being read.

今、ラインメモリ3が卦込みモード(信号りがI−1i
 gh )にあるとき、ラインメモリ1を先ず読出しモ
ートニジて読出し、続いてラインメモリ1,2を読出し
モードにして読出す。書込信号のl H期間に2ライン
分読み出すため前述したように読出しクロックは1q込
みクロック(3fsc)の2倍(6[sc)である。ま
た、映像信号Aのところに示すように、映[象信号の切
換ゲート期間はLI−S y n (の前縁から次のl
l−5yncの前縁迄の間である。スイッチンクノイズ
が表示画面に現れるのを防止するためである。また、5
1口出しスイッチイコケは書込みスィッチ1言号に同期
し、8■+のタイミングは読出し→j−ンプリングクロ
ツクをカウント(317μS 、 682力で7ント)
して作成している。
Now, line memory 3 is in concatenation mode (signal is I-1i).
gh), line memory 1 is first set to read mode and read out, and then line memories 1 and 2 are set to read mode and read out. Since two lines are read during the lH period of the write signal, the read clock is twice the 1q write clock (3 fsc) (6 [sc) as described above. In addition, as shown in the video signal A, the switching gate period of the video signal is from the leading edge of LI-S y n (to the next l
It extends up to the leading edge of l-5sync. This is to prevent switching noise from appearing on the display screen. Also, 5
The 1st output switch is synchronized with the 1st word of the write switch, and the timing of 8■+ is read → J-counting clock (317 μS, 7 counts at 682 power)
It is created by

ラインメモリ1が読出されている間、スイッチ35(第
4図)はラインメモIJ 1 (31に接続される。
While the line memory 1 is being read, the switch 35 (FIG. 4) is connected to the line memory IJ 1 (31).

ラインメモリ1,2から読出されている間は相関回路3
6に接続される。次に今度はラインメモリ1 (31+
が書込みモードとなり、ラインメモリ2 +32)から
読出し、続いてラインメモリ2,3から読出される。次
の11−1では、ラインメモリ2が書込みモードとなり
、ラインメモリ3続いてラインメモリ3.1からn売み
出される。このようにして読出された信号は第5図の映
像信号1(で示すように、与11周期の映像信すである
。なお、前述した如く、相関1,2.3のいrれにおい
ても2つのラインメモリ内容の振幅レベルの平均をとっ
でおり、8ビツトの信号を加算し友にする(1ビツトを
L 5BllllIにシフトする)ようにしている。相
関処理にはこの外に重みをもたせるなどの手法もある。
Correlation circuit 3 while reading from line memories 1 and 2
Connected to 6. Next, this time line memory 1 (31+
enters the write mode, and the data is read from line memories 2+32), and then from line memories 2 and 3. At the next step 11-1, the line memory 2 goes into the write mode, and the line memories 3 and 3.1 to n are sold out. The signal read out in this way is a video signal of 11 cycles, as shown in the video signal 1 in FIG. The amplitude levels of the contents of the two line memories are averaged, and the 8-bit signals are added together (shifting 1 bit to L5BllllI).Additional weight is added to the correlation process. There are also other methods.

なおまた、特に相関処理をすることなく、同じ1つのラ
インメモリから2回続けて読出し走査線を2本作る手法
も変形例として考えられる。第5図の■ぐで(1−2)
→(1) 、 (2→3)→(21,(3−1)→(3
)とするものである。この場合読出しスイッチ35は相
関回路36,37.38への切薩えは行なわず、2 I
−1期間連続してラインメモリのそれぞれと接続される
Furthermore, a method of creating two readout scanning lines twice in succession from the same line memory without performing any particular correlation processing can also be considered as a modification. ■Gude (1-2) in Figure 5
→(1), (2→3)→(21, (3-1)→(3
). In this case, the readout switch 35 does not switch on the correlation circuits 36, 37, and 38, and the 2 I
- connected to each of the line memories continuously for one period.

なお、」−記実施例ではラインメモリをディジタルメモ
リとしたが、例えばc CI)や13 B Dのよう、
 なアナログメモリを使用してもよい。この場合、A 
/ 11)コンバーク、I)/Aコンバータは不要とな
る。
In addition, in the embodiment described above, the line memory is a digital memory.
Analog memory may also be used. In this case, A
/ 11) Convergence, I) /A converter becomes unnecessary.

また、実施例では、クロック回路43ては[SCるすな
わち3逓倍してさらに2逓倍して6 fscを作成する
ようにしてもよい。サンプリングクロックは本実施例の
ように色副搬送波に同期したもの以外に全く独立したク
ロック発生源のものから作成するようにすることも可能
である。
Further, in the embodiment, the clock circuit 43 may be configured to multiply [SC] by 3 and then by 2 to create 6 fsc. The sampling clock may be generated from a completely independent clock generation source other than one synchronized with the color subcarrier as in this embodiment.

なおまた、上記実施例はN l’ S C方式を前提に
したが、ここに開示の技術はもちろんl’AL方式。
Furthermore, although the above embodiment was based on the Nl'SC method, the technology disclosed herein is of course the l'AL method.

SF、CAM方式にも同様に適用できるものである。It can be similarly applied to SF and CAM systems.

効果 以上のように、本発明は少なくとも3つのラインメモリ
を用い読出しを%H周期て切替え制御するとともに2つ
のメモリ内容の相関をとってIII周期で隣接する2本
の走査線を表示するように構成したので、1フイールド
(1/60秒)で従来の2倍のライン表示ができ、フリ
ッカのない高品質の画[象が得られる。また、大容計の
フィールドメモリ、フレームメモリを用いる必要かなく
極めて小容量のメモリで構成できることから低コストと
なる利点もある。
Effects As described above, the present invention uses at least three line memories to switch and control readout in %H cycles, and to correlate the contents of two memories to display two adjacent scanning lines in III cycles. With this structure, it is possible to display twice as many lines in one field (1/60 seconds) as before, and a high-quality image without flicker can be obtained. Furthermore, there is an advantage that the cost is low because it can be configured with an extremely small capacity memory without using a large capacity field memory or frame memory.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はインターレース走査方式の説明図、第2図(a
) 、 (b) 、 (C)は本発明の詳細な説明する
ための図、第3図は本発明の実施例の要部ブロック図、
第4図はそのラインメモリ処理回路とラインメモリ開側
1・切替制御回路の詳細ブロック図、第5図はタイミン
グチャートである。 3 ]、 、 32 、33・・・ラインメモリ、34
.35・・・スイッチ、36.37.38・・・相関回
路、41・・・メモリ制御回路、42・・・スイッチ切
替制御回路、A・・・検波・増幅手段から出力される映
像信号、1(・・・ラインメモリの読出しに基づく映像
信号。
Figure 1 is an explanatory diagram of the interlaced scanning method, Figure 2 (a
), (b), and (C) are diagrams for explaining the present invention in detail, FIG. 3 is a block diagram of the main part of the embodiment of the present invention,
FIG. 4 is a detailed block diagram of the line memory processing circuit and line memory open side 1 switching control circuit, and FIG. 5 is a timing chart. 3], , 32, 33... line memory, 34
.. 35...Switch, 36.37.38...Correlation circuit, 41...Memory control circuit, 42...Switch switching control circuit, A...Video signal output from detection/amplification means, 1 (...Video signal based on line memory readout.

Claims (2)

【特許請求の範囲】[Claims] (1)検波・増幅手段から出力される映像信号を1水平
走査期間分蓄積可能なライン記憶手段を少なくとも3つ
設け、 該ライン記憶手段の前段に、前記ライン記憶手段の1つ
に選択的に切替える第1の切替スイッチング手段と、 該ライン記憶手段の後段に、前記ライン記憶手段の夫々
から読出される映像信号と、前記ライン記憶手段の各2
つから読出した映像信号を相関処理した相関映像信号と
を選択的に切替えて映像信号の処理手段に出力する第2
の切替スイッチング手段と、 前記検波・増幅手段から出力される映像信号から分前し
た同期信号に基づいて前記第1の切替スイッチング手段
を1水平走査期間毎に切替え制御するとともに、r)o
I記第2の切替スイッチング手段をん水平走査期間毎に
切替え制御するスイッチング切替側脚手段と、 該スイッチング切替制御手段の信号に応じて前記ライン
記憶手段の少なくとも書込みおよび読出しを制御する記
憶制御手段とを備え、1水平走査期間に前記ライン記憶
手段から読出した映像信号と、相関処理した前記相関映
像信号とを2つの走査線として順次に表示するようにし
たことを特徴とするテレビジョン受信装置。
(1) At least three line storage means capable of storing the video signal output from the detection/amplification means for one horizontal scanning period are provided, and one of the line storage means is selectively stored in the preceding stage of the line storage means. a first switching means for switching; a video signal read from each of the line storage means;
A second device that selectively switches between the video signal read out from the video signal and the correlated video signal subjected to the correlation processing, and outputs the resultant signal to the video signal processing means.
and the first switching means are controlled to switch every horizontal scanning period based on a synchronization signal that is outputted from the video signal output from the detection/amplification means, and r) o
I. A switching leg means for switching and controlling the second switching means for each horizontal scanning period; and a storage control means for controlling at least writing and reading of the line storage means in accordance with a signal from the switching switching control means. A television receiving device characterized in that the video signal read from the line storage means and the correlated video signal subjected to correlation processing are sequentially displayed as two scanning lines during one horizontal scanning period. .
(2)前記テレビジョン受信装置にはさらに文字放送や
キャプテンシステム等のディジタルサービス用の入力端
Pを備えるともにザービス信号を受は入れるためのイン
ターフェース回路を有し、該インターフェース回路から
のザービス信号と前記映像信号とを混合するか又はどち
らか一方に切替える混合切替回路と、前記ナービス信号
と前記映像信号との同期信号を切替えるための同門信号
切替回路とを設け、倍密度文字放送等のディジタルサー
ビスに対し高精細度表示を可能ならしめた特許請求の範
囲第(1)項記載のテレビジョン受信装置。、
(2) The television receiving device is further provided with an input terminal P for digital services such as teletext and captain system, and has an interface circuit for receiving and receiving service signals, and the service signals and the service signals from the interface circuit. A mixing switching circuit for mixing the video signal or switching to either one, and a same signal switching circuit for switching a synchronization signal between the service signal and the video signal are provided, and the digital service such as double-density teletext is provided. A television receiving apparatus according to claim 1, which is capable of displaying high definition images. ,
JP57194973A 1982-11-05 1982-11-05 Television receiver Pending JPS5985185A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57194973A JPS5985185A (en) 1982-11-05 1982-11-05 Television receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57194973A JPS5985185A (en) 1982-11-05 1982-11-05 Television receiver

Publications (1)

Publication Number Publication Date
JPS5985185A true JPS5985185A (en) 1984-05-17

Family

ID=16333420

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57194973A Pending JPS5985185A (en) 1982-11-05 1982-11-05 Television receiver

Country Status (1)

Country Link
JP (1) JPS5985185A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS616386U (en) * 1984-06-15 1986-01-16 ブラザー工業株式会社 Sewing machine detection device
JPS6184183A (en) * 1984-08-31 1986-04-28 アールシーエー トムソン ライセンシング コーポレイシヨン Successive scanning video-processor
JPS61125294A (en) * 1984-11-22 1986-06-12 Hitachi Ltd Television receiver
JPS62190994A (en) * 1986-02-18 1987-08-21 Fuji Photo Film Co Ltd Signal interpolating device for color difference line sequential video signal
JP2002200378A (en) * 2000-12-28 2002-07-16 Janome Sewing Mach Co Ltd Embroidery device with free arm and embroidery sewing machine

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51110918A (en) * 1975-03-25 1976-09-30 Mitsubishi Electric Corp

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51110918A (en) * 1975-03-25 1976-09-30 Mitsubishi Electric Corp

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS616386U (en) * 1984-06-15 1986-01-16 ブラザー工業株式会社 Sewing machine detection device
JPH019510Y2 (en) * 1984-06-15 1989-03-15
JPS6184183A (en) * 1984-08-31 1986-04-28 アールシーエー トムソン ライセンシング コーポレイシヨン Successive scanning video-processor
JPS61125294A (en) * 1984-11-22 1986-06-12 Hitachi Ltd Television receiver
JPS62190994A (en) * 1986-02-18 1987-08-21 Fuji Photo Film Co Ltd Signal interpolating device for color difference line sequential video signal
JP2002200378A (en) * 2000-12-28 2002-07-16 Janome Sewing Mach Co Ltd Embroidery device with free arm and embroidery sewing machine

Similar Documents

Publication Publication Date Title
JP2533393B2 (en) NTSC-HD converter
JP5008826B2 (en) High-definition deinterlacing / frame doubling circuit and method thereof
CA2241457C (en) High definition television for simultaneously displaying plural images contained in broadcasting signals of mutually different broadcasting systems
JP3377667B2 (en) Image display device
US6061094A (en) Method and apparatus for scaling and reducing flicker with dynamic coefficient weighting
JPH05508522A (en) Asymmetric screen compression
CN102572360B (en) Shared memory multi video channel display apparatus and methods
JPH03112279A (en) High definition multi-screen television receiver
JPS5896460A (en) Television receiver
JPH10191191A (en) Video display device
US6151079A (en) Image display apparatus having a circuit for magnifying and processing a picture image in accordance with the type of image signal
CA1230669A (en) Progressive scan television display system
JP3847826B2 (en) Subtitle data display control device
US5001562A (en) Scanning line converting system for displaying a high definition television system video signal on a TV receiver
JP4090764B2 (en) Video signal processing device
JPS5985185A (en) Television receiver
JPH09107559A (en) Processing device of mixed signal of yuv signal and color-palletized signal
JPS63316584A (en) Large vertical/horizontal ratio display forming equipment
JPS6039984A (en) Television receiver
JPH09219830A (en) Video processor
US6989870B2 (en) Video signal processing apparatus and method capable of converting an interlace video signal into a non-interlace video signal
JPS59117883A (en) Television receiver
KR100378788B1 (en) Circuit for processing multiple standard two video signals
JP2959475B2 (en) Flicker reduction circuit
JPS61208981A (en) High definition television receiver with two picture display function