JPS5953408U - 一次遅れ演算器 - Google Patents

一次遅れ演算器

Info

Publication number
JPS5953408U
JPS5953408U JP14957582U JP14957582U JPS5953408U JP S5953408 U JPS5953408 U JP S5953408U JP 14957582 U JP14957582 U JP 14957582U JP 14957582 U JP14957582 U JP 14957582U JP S5953408 U JPS5953408 U JP S5953408U
Authority
JP
Japan
Prior art keywords
output
multiplier
subtracter
receives
order delay
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14957582U
Other languages
English (en)
Inventor
中山 有三
Original Assignee
株式会社島津製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社島津製作所 filed Critical 株式会社島津製作所
Priority to JP14957582U priority Critical patent/JPS5953408U/ja
Publication of JPS5953408U publication Critical patent/JPS5953408U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Feedback Control In General (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図はフィードフォワード制御を説明するためのブロ
ック図、第2図はこの考案の一実施例を示す一次遅れ演
算器の構成を示す回路ブロック図、第3図は第2図に示
す一次遅れ演算器を等価的に示したブロック線図である
。   ′ 4:減算器、5:乗算器、6:積分器、V:外部可変要
因。

Claims (1)

    【実用新案登録請求の範囲】
  1. 入力の一端に入力信号を受ける減算器と、この減算器の
    出力と外部よりの可変要因を受けて両値を乗する乗算器
    と、この乗算器の出力を受けて積分し、その出力を前記
    減算器の入力の他端に加え、  るとともに、演算器の
    出力信号として導出する積分器とで構成される一次遅れ
    演算器。
JP14957582U 1982-09-30 1982-09-30 一次遅れ演算器 Pending JPS5953408U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14957582U JPS5953408U (ja) 1982-09-30 1982-09-30 一次遅れ演算器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14957582U JPS5953408U (ja) 1982-09-30 1982-09-30 一次遅れ演算器

Publications (1)

Publication Number Publication Date
JPS5953408U true JPS5953408U (ja) 1984-04-07

Family

ID=30331987

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14957582U Pending JPS5953408U (ja) 1982-09-30 1982-09-30 一次遅れ演算器

Country Status (1)

Country Link
JP (1) JPS5953408U (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49125790A (ja) * 1973-04-11 1974-12-02

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49125790A (ja) * 1973-04-11 1974-12-02

Similar Documents

Publication Publication Date Title
JPS5953408U (ja) 一次遅れ演算器
JPS58129564U (ja) 交流積分器
JPS5976143U (ja) 位相制御回路
JPS6034602U (ja) ディジタル式調節計
JPS58167903U (ja) シ−ケンスコントロ−ラの入出力装置
JPS5816564U (ja) ヒステリシス回路
JPS58138412U (ja) 電子ボリュ−ム回路
JPS5834057U (ja) 最大値・最小値検出回路
JPS59186650U (ja) 燃焼装置用制御回路
JPS5956572U (ja) 電流検出装置
JPS5861522U (ja) 増幅回路
JPS58164321U (ja) アナログ信号増幅器
JPS6130106U (ja) 制御装置
JPS58101445U (ja) 受光回路
JPS58189971U (ja) トリガ発生器
JPS5961621U (ja) マイクロ波増幅器
JPS5923670U (ja) 電力検出回路
JPS5851359U (ja) 出力回路
JPS596258U (ja) 演算回路
JPS5976135U (ja) フイルタ−回路
JPS6119863U (ja) 小型電子計算機
JPS5933311U (ja) Am検波回路
JPS58164320U (ja) 変換器
JPS5948112U (ja) 増幅器
JPS5871846U (ja) デイジタル乗算回路