JPS593906B2 - 受信制御装置 - Google Patents
受信制御装置Info
- Publication number
- JPS593906B2 JPS593906B2 JP7056978A JP7056978A JPS593906B2 JP S593906 B2 JPS593906 B2 JP S593906B2 JP 7056978 A JP7056978 A JP 7056978A JP 7056978 A JP7056978 A JP 7056978A JP S593906 B2 JPS593906 B2 JP S593906B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- time slot
- noise
- reading
- flip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/14—Monitoring arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Time-Division Multiplex Systems (AREA)
Description
【発明の詳細な説明】
〔発明の技術分野〕
この発明は、例えば循環式時分割多重伝送において、伝
送ライン中に混入する雑音の影響を軽減するようにした
受信制御装置に関するものである。
送ライン中に混入する雑音の影響を軽減するようにした
受信制御装置に関するものである。
〔従来技術〕従来、循環式時分割多重伝送方式において
、各端末装置から時分割で伝送されてくる信号を受信部
で受信する際に、伝送ラインに雑音が混入する2 と、
その雑音が信号と同質であればそれを信号とみなして受
信する場合があつた。
、各端末装置から時分割で伝送されてくる信号を受信部
で受信する際に、伝送ラインに雑音が混入する2 と、
その雑音が信号と同質であればそれを信号とみなして受
信する場合があつた。
この発明はこのような欠点を除去することを目的として
なされたもので、時分割多重伝送信号を、信号伝送用の
第1のタイムスロットとその前後の少なくとも一方に設
けられた雑音検出用の第2のタイムスロットにより構成
すると共に、その第1のタイムスロットの信号を読込む
信号読込み手段と、上記第2のタイムスロットの信号の
有無を検出する雑音検出手段と、この雑音検出手段が信
号を検出したときに上記信号読込み手段による上記信号
の読込みを禁止するゲート手段とを備え、伝送ライン中
に雑音が混入した時は信号の読込みを禁止して雑音の影
響を軽減するようにした受信制御装置を提供しようとす
るものである。
なされたもので、時分割多重伝送信号を、信号伝送用の
第1のタイムスロットとその前後の少なくとも一方に設
けられた雑音検出用の第2のタイムスロットにより構成
すると共に、その第1のタイムスロットの信号を読込む
信号読込み手段と、上記第2のタイムスロットの信号の
有無を検出する雑音検出手段と、この雑音検出手段が信
号を検出したときに上記信号読込み手段による上記信号
の読込みを禁止するゲート手段とを備え、伝送ライン中
に雑音が混入した時は信号の読込みを禁止して雑音の影
響を軽減するようにした受信制御装置を提供しようとす
るものである。
以下、この発明の一実施例を第1図および第2図に基づ
いて詳述する。
いて詳述する。
すなわち、第1図はこの発明に係る信号の受信方式を説
明するための各信号関係を示し、第2図はこの受信制御
装置の一実施例を示したものである。
明するための各信号関係を示し、第2図はこの受信制御
装置の一実施例を示したものである。
第1図aに於て、TNI、T1、T2、T3、TN2・
・・TNn、Tnは時分割伝送の各タイムスロットであ
つて、TN3、TN2・・・TNnは雑音検出用の第2
のタイムスロット、T1、T2・・・は信号伝送用であ
つて各チャンネルCHI、CH2・・・CHnは第1の
タイムスロットである。
・・TNn、Tnは時分割伝送の各タイムスロットであ
つて、TN3、TN2・・・TNnは雑音検出用の第2
のタイムスロット、T1、T2・・・は信号伝送用であ
つて各チャンネルCHI、CH2・・・CHnは第1の
タイムスロットである。
仁−
第1図bはサンプリングパルスSPを示すものであつて
、このサンプリングパルスは各タイムスロツトTN,,
T,,T2・・・TNnに於ける信号をサンプリングす
るものである。
、このサンプリングパルスは各タイムスロツトTN,,
T,,T2・・・TNnに於ける信号をサンプリングす
るものである。
また、第2図に於て、1は信号入力端子、ANl,AN
2・・・及びAl,A2・・・はそれぞれアンド回路で
あつて、サンプリングパルスSPが各タイムスロツトT
Nl,Tl,T2・・・毎に割り振りされている。
2・・・及びAl,A2・・・はそれぞれアンド回路で
あつて、サンプリングパルスSPが各タイムスロツトT
Nl,Tl,T2・・・毎に割り振りされている。
FNl,Fl,F2・・・はフリツプフロツプであつて
D端子に入る入力端子1からの信号をT端子に入るアン
ド回路ANl,Al,A2・・・からのパルス前縁(立
上り時)により読込み、正出力Q及び反転出力Qを得て
、次の読込み入力までこの状態を保持するものである。
D端子に入る入力端子1からの信号をT端子に入るアン
ド回路ANl,Al,A2・・・からのパルス前縁(立
上り時)により読込み、正出力Q及び反転出力Qを得て
、次の読込み入力までこの状態を保持するものである。
この場合、アンド回路ANl,AN2・・・とフリツプ
フロツプFNl,FN2・・・とは雑音検出手段を構成
し、アンド回路Al,A2・・・とフリツプフロツプF
l,F2・・・とは信号検出手段を構成する。NAl,
NA2・・・はフリツプフロツプFNl,FN2のQ及
びアンド回路AN2の出力が入力されるアンド回路であ
つて、雑音検出用フリツプフロツプFNl,FN2がい
ずれも雑音を検出しないゞ1/′の時はアンド回路AN
2のパルスにより、出力に負極性のパルスを生じ、フ引
ンプフロツプニFNl,FN2のいずれか一方又は両者
が雑音を検出したSO″の時には出力にはなにも生じな
いものである。
フロツプFNl,FN2・・・とは雑音検出手段を構成
し、アンド回路Al,A2・・・とフリツプフロツプF
l,F2・・・とは信号検出手段を構成する。NAl,
NA2・・・はフリツプフロツプFNl,FN2のQ及
びアンド回路AN2の出力が入力されるアンド回路であ
つて、雑音検出用フリツプフロツプFNl,FN2がい
ずれも雑音を検出しないゞ1/′の時はアンド回路AN
2のパルスにより、出力に負極性のパルスを生じ、フ引
ンプフロツプニFNl,FN2のいずれか一方又は両者
が雑音を検出したSO″の時には出力にはなにも生じな
いものである。
SRl,SR2・・・は信号読込回路で、フリツプフロ
ツプFNl,FN2のいずれも雑音を検出しない時には
ナンド回路NAl,NA2・・・3からの読込みパルス
がT端子に入り、その後縁(立上り時)でフリツプフロ
ツプFl,F2・・・の出力Qの信号をD端子に読込み
、フリツプフロツプFNl,FN2のいずれか一方又は
両者が雑音を検出した時にはナンド回路NAl,NA2
・・・か3らの読込みパルスはなく、フリツプフロツプ
Fl,F2・・・出力信号は読込まれないものである。
なお、第1図cはアンド回路ANlの出力パルス、dは
フリツプフロツプFNlの出力Qの状態、eはアンド回
路A1の出力パルス、fはフリツプフロツ41プF1の
出力Qの状態、gはアンド回路AN2の出力パルス、h
はフリツプフロツプFN2の出力Qの状態、iはナンド
回路NAlの出力パルスをそれぞれ示している。したが
つて、上記一実施例の構成によれば、循環式時分割多重
伝送方式に於て、信号の伝送を行なう複数の第1のタイ
ムスロツトTl,T2,T3と雑音検出用の第2のタイ
ムスロツトTNl,TN2とを設け、第2のタイムスロ
ツトTNl,TN2を第1のタイムスロツトT,,T2
,T3の前及び後に配置しているので、一定時間以上連
続して混入する雑音がある場合、即ち、少なくとも第2
のタイムスロツトのいずれかに混入すれば、第1のタイ
ムスロツトへの雑音の混入の有無にかかわらず第2のタ
イムスロツトTNl及びTN2のいずれかに於てフリツ
プフロツプFNl,FN2により雑音が検出され出力Q
がSO″になれば、ナンド回路NAlを通じて第1のタ
イムスロツトT,,T2,T3の信号の読込回路SRl
,SR2,SR3への読込みを禁止し、第2のタイムス
ロツトTNl,TN2の両者に於て雑音が検出されなけ
れば信号を読込回路SRl,SR2,SR3に読込むこ
とができるものである。
ツプFNl,FN2のいずれも雑音を検出しない時には
ナンド回路NAl,NA2・・・3からの読込みパルス
がT端子に入り、その後縁(立上り時)でフリツプフロ
ツプFl,F2・・・の出力Qの信号をD端子に読込み
、フリツプフロツプFNl,FN2のいずれか一方又は
両者が雑音を検出した時にはナンド回路NAl,NA2
・・・か3らの読込みパルスはなく、フリツプフロツプ
Fl,F2・・・出力信号は読込まれないものである。
なお、第1図cはアンド回路ANlの出力パルス、dは
フリツプフロツプFNlの出力Qの状態、eはアンド回
路A1の出力パルス、fはフリツプフロツ41プF1の
出力Qの状態、gはアンド回路AN2の出力パルス、h
はフリツプフロツプFN2の出力Qの状態、iはナンド
回路NAlの出力パルスをそれぞれ示している。したが
つて、上記一実施例の構成によれば、循環式時分割多重
伝送方式に於て、信号の伝送を行なう複数の第1のタイ
ムスロツトTl,T2,T3と雑音検出用の第2のタイ
ムスロツトTNl,TN2とを設け、第2のタイムスロ
ツトTNl,TN2を第1のタイムスロツトT,,T2
,T3の前及び後に配置しているので、一定時間以上連
続して混入する雑音がある場合、即ち、少なくとも第2
のタイムスロツトのいずれかに混入すれば、第1のタイ
ムスロツトへの雑音の混入の有無にかかわらず第2のタ
イムスロツトTNl及びTN2のいずれかに於てフリツ
プフロツプFNl,FN2により雑音が検出され出力Q
がSO″になれば、ナンド回路NAlを通じて第1のタ
イムスロツトT,,T2,T3の信号の読込回路SRl
,SR2,SR3への読込みを禁止し、第2のタイムス
ロツトTNl,TN2の両者に於て雑音が検出されなけ
れば信号を読込回路SRl,SR2,SR3に読込むこ
とができるものである。
なお、上記一実施例においては、第1のタイムスロツト
を3スロツトとしたが、これに何ら限定されるものでな
い。
を3スロツトとしたが、これに何ら限定されるものでな
い。
以上のように、この発明は時分割多重伝送信号を、信号
伝送用の第1のタイムスロツトとその前後の少なくとも
一方に設けられた雑音検出用の第2のタイムスロツトと
により構成すると共に、その第1のタイムスロツトの信
号を読込む信号読込み手段と、上記第2のタイムスロツ
トの信号の有無を検出する雑音検出手段と、この雑音検
出手段が信号を検出したときに上記信号読込み手段によ
る上記信号の読込みを禁止するゲート手段とを備えたの
で、伝送ライン中に雑音が混入すれば正常信号の読込み
を禁止してデータエラーの少ない受信を行なう受信制御
装置を得る事ができる。
伝送用の第1のタイムスロツトとその前後の少なくとも
一方に設けられた雑音検出用の第2のタイムスロツトと
により構成すると共に、その第1のタイムスロツトの信
号を読込む信号読込み手段と、上記第2のタイムスロツ
トの信号の有無を検出する雑音検出手段と、この雑音検
出手段が信号を検出したときに上記信号読込み手段によ
る上記信号の読込みを禁止するゲート手段とを備えたの
で、伝送ライン中に雑音が混入すれば正常信号の読込み
を禁止してデータエラーの少ない受信を行なう受信制御
装置を得る事ができる。
第1図aはこの発明の一実施例における各タイムスロツ
トの位置関係を示す図、第1図b−1は受信制御装置の
動作説明に供する各部のパルス図、第2図はこの発明の
一実施例を示す受信制御装置の回路図である。 図において、TNl,T,,T2,T3,TN2・・・
・・・はタイムスロツト、1は入力信号端子、ANl,
Al,A2・・・・・・はアンド回路、FNl,Fl,
F2・・・・・・はフリツプフロツプ、NAl,NA2
・・・・・・はナンド回路、SRl,SR2・・・・・
・は読込回路である。 なお、図中同一符号は同一部分を示す。
トの位置関係を示す図、第1図b−1は受信制御装置の
動作説明に供する各部のパルス図、第2図はこの発明の
一実施例を示す受信制御装置の回路図である。 図において、TNl,T,,T2,T3,TN2・・・
・・・はタイムスロツト、1は入力信号端子、ANl,
Al,A2・・・・・・はアンド回路、FNl,Fl,
F2・・・・・・はフリツプフロツプ、NAl,NA2
・・・・・・はナンド回路、SRl,SR2・・・・・
・は読込回路である。 なお、図中同一符号は同一部分を示す。
Claims (1)
- 1 時分割多重伝送信号を、信号伝送用の第1のタイム
スロットとこの第1のタイムスロットの前後の少なくと
も一方に設けられた雑音検出用の第2のタイムスロット
とにより構成し、かつ上記第1のタイムスロットの信号
を読込む信号読込み手段と、上記第2のタイムスロット
の信号の有無を検出する雑音検出手段と、この雑音検出
手段が上記第2のタイムスロットに信号がある事を検出
した時は上記信号読込み手段による上記信号の読込みを
禁止するゲート手段とを備えた事を特徴とする受信制御
装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7056978A JPS593906B2 (ja) | 1978-06-12 | 1978-06-12 | 受信制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7056978A JPS593906B2 (ja) | 1978-06-12 | 1978-06-12 | 受信制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS54161817A JPS54161817A (en) | 1979-12-21 |
JPS593906B2 true JPS593906B2 (ja) | 1984-01-26 |
Family
ID=13435302
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7056978A Expired JPS593906B2 (ja) | 1978-06-12 | 1978-06-12 | 受信制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS593906B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4496454A (en) * | 1983-10-19 | 1985-01-29 | Hewlett-Packard Company | Self cleaning electrochemical detector and cell for flowing stream analysis |
JP2721203B2 (ja) * | 1988-10-31 | 1998-03-04 | 株式会社東芝 | アダプティブアンテナ装置 |
-
1978
- 1978-06-12 JP JP7056978A patent/JPS593906B2/ja not_active Expired
Also Published As
Publication number | Publication date |
---|---|
JPS54161817A (en) | 1979-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4984238A (en) | Method and apparatus for frame synchronization | |
IE821281L (en) | Digital transmission systems | |
GB1437959A (en) | Multiplexing transmission system | |
SE7600666L (sv) | Feldetekterande dataoverforingssystem | |
JPS593906B2 (ja) | 受信制御装置 | |
US4213007A (en) | Method and apparatus for monitoring a pulse-code modulated data transmission | |
GB1423647A (en) | Error detection in digital transmission systems | |
GB1300330A (en) | Digital pulse identification system | |
IE42891B1 (en) | System for simultaneous transmission of several pulse trains | |
US4398218A (en) | Signal monitor system | |
SU1193831A1 (ru) | Устройство контроля качества цифрового канала связи | |
JPS5326115A (en) | Detector for multiple si gnal combination state | |
GB1116021A (en) | Process and device for transmitting information signals over channels of limited bandwidth | |
JPS5835416B2 (ja) | Fmステレオ受信機用パイロツト信号除去装置 | |
SU657634A1 (ru) | Устройство дл передачи и приема цифровых сигналов с положительным стаффингом | |
DOTSENKO | A method of determining the characteristics of information systems | |
NO163589C (no) | Fremgangsmaate for overfoering og mottaking av digitale informasjonssignaler. | |
SU518019A1 (ru) | Устройство дл передачи и приема информации частотными кодами | |
SU580656A1 (ru) | Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи | |
SU610101A1 (ru) | Многоканальное устройство дл приема информации | |
SU743224A1 (ru) | Устройство дл передачи и приема факсимильной дискретной информации | |
SU1522146A1 (ru) | Устройство прив зи к сигналам точного времени | |
SU803119A1 (ru) | Устройство дл приема двоичныхСигНАлОВ | |
SU1341659A1 (ru) | Устройство дл выделени св зных фигур | |
SU928668A1 (ru) | Приемник биимпульсных сигналов |