JPS5917437B2 - integrated circuit - Google Patents

integrated circuit

Info

Publication number
JPS5917437B2
JPS5917437B2 JP52096362A JP9636277A JPS5917437B2 JP S5917437 B2 JPS5917437 B2 JP S5917437B2 JP 52096362 A JP52096362 A JP 52096362A JP 9636277 A JP9636277 A JP 9636277A JP S5917437 B2 JPS5917437 B2 JP S5917437B2
Authority
JP
Japan
Prior art keywords
section
integrated circuit
reference signal
sound
melody
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP52096362A
Other languages
Japanese (ja)
Other versions
JPS5429995A (en
Inventor
勝幸 池田
正雄 赤羽
隆広 中
秀敏 小松
光浩 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suwa Seikosha KK
Original Assignee
Suwa Seikosha KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suwa Seikosha KK filed Critical Suwa Seikosha KK
Priority to JP52096362A priority Critical patent/JPS5917437B2/en
Publication of JPS5429995A publication Critical patent/JPS5429995A/en
Publication of JPS5917437B2 publication Critical patent/JPS5917437B2/en
Expired legal-status Critical Current

Links

Description

【発明の詳細な説明】 本発明は、メロデイー、ベル音、ブザー音を提供する集
積回路に関するものである。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an integrated circuit that provides melodies, bell tones, and buzzer tones.

本発明の目的は、あらかじめメモリ部に記憶した分周比
、波形データ等により自動的に、メロデフ0 イー、ベ
ル音、ブザー音を発生することにある。
An object of the present invention is to automatically generate a melody, a bell sound, and a buzzer sound based on a frequency division ratio, waveform data, etc. stored in advance in a memory section.

本発明の他の目的は、外部から入力される制御信号、も
しくは、内部にあらかじめプログラムされた制御信号に
より、メロデイー、ベル音、ブザー音の切換えを行ない
、外部に提供することにあ’5 る。本発明のさらに他
の目的は、直接、もしくは、外部に設けたトランジスタ
により、電気−音響変換器を駆動することにより超小型
の電子発音装置を提供することにある。
Another object of the present invention is to switch between a melody, a bell sound, and a buzzer sound using a control signal input from the outside or a control signal programmed internally and provide the same to the outside. . Still another object of the present invention is to provide an ultra-small electronic sounding device by driving an electro-acoustic transducer directly or by an externally provided transistor.

従来、アラーム音として用0 いられているものに、ベ
ル、ブザー及び、オルゴール等メロデイーを発生するも
のがある。これ等のアラーム音は、報時時計、非常ベル
、アラーム時計等、非常に多く利用されており用途に応
じて音も選ばれている。通常、時計等には、メロデイ5
−を発生するものが多く利用されているが、報時音とし
てはブザー音、アラームとしてはメロデイー、目覚し音
としてはメロデイーあるいは、ベル!7−音というよう
に1台のセツト切換えて使えるとユーザーの好みに応じ
、音が選択できて有用性が高くできる。
Conventionally, alarm sounds that have been used include bells, buzzers, and music boxes that generate melodies. These alarm sounds are widely used in time signal clocks, emergency bells, alarm clocks, etc., and the sounds are selected depending on the purpose. Usually, watches, etc. have Melody 5.
A buzzer sound is used as a time signal, a melody sound is used as an alarm, and a melody or bell sound is used as an alarm sound. If a single set such as 7-tone can be switched and used, the user can select the sound according to his/her preference, making it highly useful.

しかし、従来用いられていた集積回路は、それ単体では
、メロデイ一、ベル音、ブザー音等を同一セツトで発生
しようとすると、第1図に示す如く、11基準信号発生
部、12分周部、13メモリ部、14エンベロープ制御
部により構成されるメロデイ一発生回路と、111基準
信号発生部、16分周部、17ベル音合成部、より成る
ベル音発生回路、112基準信号発生部、18分周部、
19ブザー音合成部より成るブザー音発生回路とから出
力される個々の信号を、15切換え制御部において外部
よりの制御信号により切換えもしくは、混合等の操作を
行ない、この信号を110増幅部において増幅を行ない
、電気一音響変換器を,駆動する方法をとるしかなかつ
た。
However, when an integrated circuit used in the past attempts to generate a melody, a bell sound, a buzzer sound, etc. in the same set, it requires 11 reference signal generating sections and 12 frequency dividing sections, as shown in Figure 1. , 13 a memory section, 14 a melody generation circuit consisting of an envelope control section, 111 a reference signal generation section, 16 a frequency dividing section, 17 a bell tone synthesis section, a bell sound generation circuit, 112 a reference signal generation section, 18 frequency dividing section,
The individual signals output from the buzzer sound generation circuit consisting of the buzzer sound synthesis section 19 are switched or mixed in accordance with an external control signal in the switching control section 15, and these signals are amplified in the amplifier section 110. The only way to do this was to drive an electro-acoustic transducer.

この方式によると、メロデイ一、ベル音、ブザー音の発
生に対してそれぞれ、別の回路を必要とし回路が複雑で
あり、故障の原因となつていた。また、回路に使用する
集積回路素子を非常に多く必要となるため不経済であり
、かつ、回路を小型化することが困難であり、1セツト
に1種のアラーム音とするしかなかつた。本発明は、か
かる欠点を除去したものであり、基準信号発生部、分周
部、エンベロープ制御部、増幅部等の回路を共用し、メ
モリ部のデータを制御部により切換えて出力することに
より、分周部エンベロープ制御部より出力される信号を
メロデイ一だけでなく、ベル音、ブザー音をも発生でき
るようにすることができ、同一の回路により全ての音を
発生できる。
According to this system, separate circuits are required for generating the melody, the bell sound, and the buzzer sound, making the circuits complicated and causing failures. Furthermore, it is uneconomical because a very large number of integrated circuit elements are required for the circuit, and it is difficult to miniaturize the circuit, so one type of alarm sound has to be provided in each set. The present invention eliminates such drawbacks by sharing circuits such as a reference signal generation section, a frequency division section, an envelope control section, and an amplification section, and by switching and outputting data in a memory section by a control section. The signal output from the frequency dividing part envelope control part can be made to generate not only a melody but also a bell sound and a buzzer sound, and all the sounds can be generated by the same circuit.

また、分周部、エンベロープ制御部を複数装備すること
によりメロデイの場合は、主旋律と伴奏を同時に発生す
ることができるため、より音楽性豊かなメロディを提供
できる。また、ベル音、プザ一音においても複数の音を
合成することで、より完全な音を提供することが可能と
なる。さらに回路が簡略化されたことにより信頼性が向
上し、集積化した場合のチツプ面積が小さくなるため、
コストの低下を望める。また、LSI化できるため全体
の、電子発音装置としての大きさを超小型化することが
可能となり有用である゛。以下に図面を用いて本発明の
説明を行なう。
Furthermore, by providing a plurality of frequency dividing sections and envelope control sections, in the case of a melody, the main melody and accompaniment can be generated at the same time, making it possible to provide a melody with richer musicality. Furthermore, by synthesizing multiple sounds for the bell sound and the single puzzle sound, it is possible to provide a more complete sound. Furthermore, reliability is improved by simplifying the circuit, and the chip area becomes smaller when integrated.
We can hope for a reduction in costs. Furthermore, since it can be implemented as an LSI, it is possible to miniaturize the overall size of the electronic sounding device, which is useful. The present invention will be explained below using the drawings.

第2図は、本発明になる集積回路の実施の一例を示す図
であり、24制御部により、25,26メモリ部にプロ
グラムされたメロデイ、ベル音、ブザー音のデータを読
み出す。25メモリ部及び、26メモリ部にはそれぞれ
、メロデイ一音階データ、リズムデータ及び、ベル音、
ブザー音の分周比データが記憶されており、制御部の制
御データにより順次データを分周部に送出する。
FIG. 2 is a diagram showing an example of implementation of the integrated circuit according to the present invention, in which a control section 24 reads out data of a melody, a bell sound, and a buzzer sound programmed in the memory sections 25 and 26. The 25th memory section and the 26th memory section each contain melody monoscale data, rhythm data, bell sound,
Frequency division ratio data of the buzzer sound is stored, and the data is sequentially sent to the frequency division section according to the control data of the control section.

22分周部は、21基準信号発生部が発生した基準信号
を、25,26メモリ部よりの分周データにより分周し
音階信号、ベル音、ブザー音を発生する。
The 22 frequency dividing section frequency-divides the reference signal generated by the 21 reference signal generating section using the frequency division data from the 25 and 26 memory sections to generate a scale signal, a bell sound, and a buzzer sound.

23エンベロープ制御部は、24制御部からのエンベロ
ープ付加信号により、22分周部により発生された音階
信号、ベル音、ブザー音に必要に応じてエンベロープを
付加し、聴感上の効果を向上させる。
The 23 envelope control section adds an envelope as necessary to the scale signal, bell sound, and buzzer sound generated by the 22 frequency dividing section, using the envelope addition signal from the 24 control section, thereby improving the auditory effect.

この信号は、29混合部を通過した後、210増幅部に
おいて増幅され電気一音響変換器により音響信号として
出力する。また、破線で示す部分、27分周部、28エ
ンベロープ制御部を増設することによりメロデイ一にお
いては、主掟律と伴奏を同時に演奏することができ、音
楽性の豊かな信号を提供できる。また、ベル音、ブザー
音では、複雑な音を出力できるため、種々のアラーム音
等の信号を提供できる。第3図は、本発明になる集積回
路の増幅部の一実施例を示す図であり、31集積回路に
内蔵された、33電力増幅段により、32電気一音響変
換器にメロデイ一、ベル音、ブザー音を印加し音響信号
として出力する。
After passing through a mixing section 29, this signal is amplified in an amplifier section 210 and output as an acoustic signal by an electro-acoustic transducer. Furthermore, by adding the portion shown by the broken line, the 27th frequency division section, and the 28th envelope control section, the main melody and accompaniment can be played at the same time in the first melody, and a signal with rich musicality can be provided. Further, since a bell sound or a buzzer sound can output a complex sound, it is possible to provide signals such as various alarm sounds. FIG. 3 is a diagram showing an embodiment of the amplification section of the integrated circuit according to the present invention, in which a 33 power amplification stage built into the 31 integrated circuit is used to transmit melody and bell sounds to the 32 electric and acoustic transducers. , a buzzer sound is applied and output as an acoustic signal.

また、第4図は、増幅回路の他の一実施例を示す図であ
り、出力電力を大きく取り出す場合に使用され、外部に
設けた43,44電力増幅用トランジスタにより電力増
幅を行なうため、集積回路内での発熱等の問題が生ずる
ことなく、安定した動作を行なうことが可能である。さ
らには、制御部に外部より入力するデータを切換えるこ
とにより、メロデイ一発生中であつても他のモード例え
ば、ベル音等に移ることが可能なため、広範囲な使用方
法が考えられる。本発明になる集積回路の製造方法とし
ては、回路を構成する素子の一部もしくは、全てがバイ
ポーラプロセスもしくは、MOSプロセスさらに、これ
らの混用プロセスにより構成することができ、メモリ部
、分周部等をMOSプロセスで構成し、増輻部等をバイ
ポーラプロセスで構成することにより両者の長点が発揮
され、非常に有用な集積回路を提供することができる。
本発明は、上記の如く、メロデイ一、ベル音、ブザー音
等を簡単な集積回路により、簡単な操作により作り出す
ことができ、さらに増幅部までを1個の集積回路として
提供できるため、超小型の電子音発生装置を製作するこ
とができる。
FIG. 4 is a diagram showing another embodiment of the amplifier circuit, which is used when a large amount of output power is taken out. It is possible to perform stable operation without causing problems such as heat generation within the circuit. Furthermore, by switching the data externally input to the control section, it is possible to switch to another mode, such as a bell sound, even when a melody is being generated, so a wide range of usage methods can be considered. In the method for manufacturing an integrated circuit according to the present invention, some or all of the elements constituting the circuit can be constructed using a bipolar process, a MOS process, or a mixed process of these processes, such as a memory section, a frequency dividing section, etc. By constructing the circuit using a MOS process and constructing the expansion section and the like using a bipolar process, the advantages of both can be brought out, and a very useful integrated circuit can be provided.
As described above, the present invention can generate melodies, bell sounds, buzzer sounds, etc. using a simple integrated circuit with simple operations, and furthermore, the amplifier section can be provided as a single integrated circuit, making it extremely compact. It is possible to produce an electronic sound generator.

本発明の応用は、超小型電子発音装置、特に電子オルゴ
ール、電子アラーム音発生装置、電子ベル等への応用が
考えられ、宝石箱のような装飾品もしくは、時計等への
応用が広く有用である。
The present invention can be applied to ultra-small electronic sounding devices, especially electronic music boxes, electronic alarm sound generators, electronic bells, etc., and it is widely useful to apply it to ornaments such as jewelry boxes, watches, etc. be.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、従来用いられていた電子音発生装置の構成を
示す図。 11・・・・・・基準信号発生部、12・・・・・・分
周部、13・・・・・・メモリ部、14・・・・・・エ
ンベロープ制御部、15・・・・・・切換え制御部、1
6・・・・・・分周部、17・・・ベル音合成部、18
・・・・・・分周部、19・・・・・・ブザー音合成部
、110・・・・・・増幅部、111・・・・・・ベル
音基準信号発生部、112・・・・・・ブザー音基準信
号発生部。 第2図は、本発明になる集積回路の一実施例を示す図。 21・・・・・・基準信号発生部、22・・・・・・分
周部、23・・・・・・エンペロープ制御部、24・・
・・・・制御部、25・・・・・・メモリ部、26・・
・・・・メモリ部、27・・・・・・分周部、28・・
・・・・エンベロープ制御部、29・・・・・・混合部
、210・・・・・・増幅部。 第3図は、本発明になる集積回路の増幅部の一実施例を
示す図。 31・・・・・・集積回路、32・・・・・・電気一音
響変換器、33・・・・・・電力増幅回路。 第4図は、本発明になる集積回路の増幅部の他の一実施
例を示す図。 41・・・・・・集積回路、42・・・・・・電圧増幅
段、43・・・・・・電力増幅用トランジスタ(PNP
)、44・・・・・・電力増幅用トランジスタ(NPN
)、45・・・・・・電気音響変換器。
FIG. 1 is a diagram showing the configuration of a conventionally used electronic sound generator. 11... Reference signal generation section, 12... Frequency division section, 13... Memory section, 14... Envelope control section, 15...・Switching control section, 1
6... Frequency division section, 17... Bell sound synthesis section, 18
... Frequency division section, 19 ... Buzzer sound synthesis section, 110 ... Amplification section, 111 ... Bell sound reference signal generation section, 112 ... ...Buzzer sound reference signal generation section. FIG. 2 is a diagram showing an embodiment of the integrated circuit according to the present invention. 21... Reference signal generation section, 22... Frequency division section, 23... Envelope control section, 24...
...control section, 25...memory section, 26...
...Memory section, 27... Frequency division section, 28...
. . . Envelope control section, 29 . . . Mixing section, 210 . . . Amplifying section. FIG. 3 is a diagram showing an embodiment of the amplifier section of the integrated circuit according to the present invention. 31... Integrated circuit, 32... Electric-acoustic converter, 33... Power amplifier circuit. FIG. 4 is a diagram showing another embodiment of the amplifier section of the integrated circuit according to the present invention. 41... Integrated circuit, 42... Voltage amplification stage, 43... Power amplification transistor (PNP
), 44...Power amplification transistor (NPN
), 45... Electroacoustic transducer.

Claims (1)

【特許請求の範囲】 1 基準信号を発生する基準信号発生部と分周比波形デ
ータ、リズム、メロデイのデータを記憶する1回路また
は、それ以上の記憶回路から構成されるメモリ部、基準
信号発生部で作り出された基準信号をメモリ部よりの分
周比データにより、分周する分周部、分周部により分周
された信号にエンベロープを付加するエンベロープ制御
部により構成される集積回路において、基準信号を発生
する基準信号発生部、メモリ部のデータにより基準信号
の分周を行なう分周部、分周信号にエンベロープを付加
するエンベロープ制御部を、メロデイ、ベル音、ブザー
音の発生に対して前記構成要素のすべてまたは、一部を
共用し、メモリ部のデータにより全てのメロデイー、ベ
ル音、ブザー音を同一の回路から発生することを特徴と
する集積回路。 2 メロデイー、ベル音、ブザー音を外部からの制御信
号もしくは、内部にあらかじめプログラムされた制御信
号により、いついかなる場合においても切換えて、発生
できることを特徴とする特許請求の範囲第1項記載の集
積回路。 3 集積回路に内蔵された電力増幅段により、直接もし
くは、外部の電力増幅用トランジスタを駆動し、電気−
音響変換装置にメロデイ、ベル音、ブザー音等を出力す
ることを特徴とする特許請求の範囲第1項記載の集積回
路。
[Scope of Claims] 1. A memory section and a reference signal generation section that are composed of a reference signal generation section that generates a reference signal and one or more storage circuits that store division ratio waveform data, rhythm, and melody data. In an integrated circuit, the integrated circuit includes a frequency dividing section that divides the reference signal generated by the section according to division ratio data from the memory section, and an envelope control section that adds an envelope to the signal frequency-divided by the frequency dividing section. A reference signal generation section that generates a reference signal, a frequency division section that divides the frequency of the reference signal based on data in the memory section, and an envelope control section that adds an envelope to the divided signal are used to generate melodies, bell sounds, and buzzer sounds. 1. An integrated circuit characterized in that all or some of the above-mentioned components are shared, and all melodies, bell sounds, and buzzer sounds are generated from the same circuit based on data in a memory section. 2. The integrated device according to claim 1, wherein the melody, bell sound, and buzzer sound can be switched and generated at any time and in any case by an external control signal or an internally preprogrammed control signal. circuit. 3 A power amplification stage built into an integrated circuit drives an external power amplification transistor directly or
2. The integrated circuit according to claim 1, wherein the integrated circuit outputs a melody, a bell sound, a buzzer sound, etc. to a sound conversion device.
JP52096362A 1977-08-10 1977-08-10 integrated circuit Expired JPS5917437B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP52096362A JPS5917437B2 (en) 1977-08-10 1977-08-10 integrated circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP52096362A JPS5917437B2 (en) 1977-08-10 1977-08-10 integrated circuit

Publications (2)

Publication Number Publication Date
JPS5429995A JPS5429995A (en) 1979-03-06
JPS5917437B2 true JPS5917437B2 (en) 1984-04-21

Family

ID=14162869

Family Applications (1)

Application Number Title Priority Date Filing Date
JP52096362A Expired JPS5917437B2 (en) 1977-08-10 1977-08-10 integrated circuit

Country Status (1)

Country Link
JP (1) JPS5917437B2 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60230625A (en) * 1984-05-01 1985-11-16 Canon Inc Led array
JPS60230622A (en) * 1984-05-01 1985-11-16 Canon Inc Led array
JPS60230623A (en) * 1984-05-01 1985-11-16 Canon Inc Led array
JPS6216670A (en) * 1986-07-04 1987-01-24 Hitachi Ltd Lighting equipment
JPH0339430B2 (en) * 1984-04-20 1991-06-13 Sharp Kk

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5681478A (en) * 1979-12-06 1981-07-03 Casio Comput Co Ltd Electronic clock with music recording function
JPS6318080Y2 (en) * 1980-09-30 1988-05-20
JPS59151199A (en) * 1983-02-17 1984-08-29 株式会社精工舎 Imitation sound synthesization circuit

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0339430B2 (en) * 1984-04-20 1991-06-13 Sharp Kk
JPS60230625A (en) * 1984-05-01 1985-11-16 Canon Inc Led array
JPS60230622A (en) * 1984-05-01 1985-11-16 Canon Inc Led array
JPS60230623A (en) * 1984-05-01 1985-11-16 Canon Inc Led array
JPS6216670A (en) * 1986-07-04 1987-01-24 Hitachi Ltd Lighting equipment

Also Published As

Publication number Publication date
JPS5429995A (en) 1979-03-06

Similar Documents

Publication Publication Date Title
US4273019A (en) Electronic tone generator
US4328731A (en) Electronic tone generator
JPS5917437B2 (en) integrated circuit
JPH0340398B2 (en)
JPS6230068Y2 (en)
JPS5812222Y2 (en) daily rhythm ensouchi
US4934239A (en) One memory multi-tone generator
JPH08263094A (en) Synthesizer for generation of speech mixed with melody
JPH02128199U (en)
JPS6319880B2 (en)
JPH028276B2 (en)
US4876936A (en) Electronic tone generator for generating a main melody, a first accompaniment, and a second accompaniment
JPS6235117B2 (en)
JPS6226786Y2 (en)
JPS639034Y2 (en)
JPS6133155B2 (en)
JPH04265892A (en) Acoustic signal generation device
JPS5675755A (en) Music box for telephone
JPS63174391U (en)
JPS584199A (en) Voice synthesizer
JPS5848110B2 (en) Clock number selection device
JPS59188696A (en) Electronic tone generator
JPS62127796A (en) Electronic musical apparatus
JPS6126092A (en) Melody generator
JPS63155198U (en)