JPS59134849U - 低位優先回路 - Google Patents

低位優先回路

Info

Publication number
JPS59134849U
JPS59134849U JP2764783U JP2764783U JPS59134849U JP S59134849 U JPS59134849 U JP S59134849U JP 2764783 U JP2764783 U JP 2764783U JP 2764783 U JP2764783 U JP 2764783U JP S59134849 U JPS59134849 U JP S59134849U
Authority
JP
Japan
Prior art keywords
input
connects
output
operational amplifier
inverting input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2764783U
Other languages
English (en)
Inventor
信夫 世古
Original Assignee
神鋼電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 神鋼電機株式会社 filed Critical 神鋼電機株式会社
Priority to JP2764783U priority Critical patent/JPS59134849U/ja
Publication of JPS59134849U publication Critical patent/JPS59134849U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は従来の回路例ブロック図とその入出力特性図、
第2図、第3図は本考案実施例のブロック図である。 op・・・・・・演算増幅器、R1・・・・・・入力抵
抗、R2・・・・・・帰還抵抗、Dl・・・・・・順方
向ダイオード、D2・・・・・・逆方向ダイオード、E
l・・・・・・第1の入力信号、R2・・・・・・第2
の入力信号。

Claims (1)

    【実用新案登録請求の範囲】
  1. 演算増幅器の反転入力、出力間を接続し正転入力より入
    力信号を与えるようにしたバッファ回路あるいは演算増
    幅器の正転入力を接地し反転入力より入力抵抗を、かつ
    出力、反転入力間に入力抵抗と均等の帰還抵抗を夫々接
    続し、入力抵抗を介して入力信号を与えるようにしたバ
    ッファ回路において、上記入力信号を第1の入力信号と
    するとともに、演算増幅器の出力より逆方向ダイオード
    を介し第2の入力信号を与え、演算増幅器の出力より順
    方向ダイオードを介し出力信号取出したことを特徴とす
    る低位優先回路。
JP2764783U 1983-02-25 1983-02-25 低位優先回路 Pending JPS59134849U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2764783U JPS59134849U (ja) 1983-02-25 1983-02-25 低位優先回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2764783U JPS59134849U (ja) 1983-02-25 1983-02-25 低位優先回路

Publications (1)

Publication Number Publication Date
JPS59134849U true JPS59134849U (ja) 1984-09-08

Family

ID=30158523

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2764783U Pending JPS59134849U (ja) 1983-02-25 1983-02-25 低位優先回路

Country Status (1)

Country Link
JP (1) JPS59134849U (ja)

Similar Documents

Publication Publication Date Title
JPS59134849U (ja) 低位優先回路
JPS583612U (ja) 増幅回路
JPS58111515U (ja) 平衡入力回路
JPS618313U (ja) 定電圧回路
JPS61334U (ja) トライステ−トゲ−ト素子チツプ
JPS6121122U (ja) 電圧フオロワ回路
JPS60132018U (ja) 電圧可変回路
JPS5851694U (ja) 両波整流回路
JPS5813715U (ja) 増幅器
JPS582719U (ja) マイクミキシング回路
JPS6135425U (ja) 録音増幅回路
JPS59195818U (ja) 温度補償回路
JPS6042096U (ja) モ−タ制御回路
JPS60127100U (ja) 音響付加装置
JPS6021124U (ja) スイツチ制御回路
JPS60134319U (ja) 増幅装置
JPS59178706U (ja) フイルタ回路
JPS60134174U (ja) トリガ回路
JPS6010351U (ja) 絶対値係数回路
JPS5811330U (ja) 波形整形回路
JPS6026753U (ja) 中継回路
JPS59119620U (ja) 理想ダイオ−ド回路
JPS5883837U (ja) 半導体スイツチ回路
JPS60184312U (ja) 演算増幅回路
JPS59118036U (ja) デ−タ入力回路