JPS59126342U - 積分回路 - Google Patents
積分回路Info
- Publication number
- JPS59126342U JPS59126342U JP1825983U JP1825983U JPS59126342U JP S59126342 U JPS59126342 U JP S59126342U JP 1825983 U JP1825983 U JP 1825983U JP 1825983 U JP1825983 U JP 1825983U JP S59126342 U JPS59126342 U JP S59126342U
- Authority
- JP
- Japan
- Prior art keywords
- output
- integrator
- changeover switch
- digital
- comparator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
図は本考案に係る積分回路の一実施例の回路図である。
swl、sw2・・・切り換えスイッチ、IG・・・積
分器、cop−・・ゼロコンハレータ、C0U−Up/
Downカウンタ、DIA・・・ディジタル・アナログ
変換器。
分器、cop−・・ゼロコンハレータ、C0U−Up/
Downカウンタ、DIA・・・ディジタル・アナログ
変換器。
Claims (1)
- 入力端子とコモンを切り換え接続する第1の切り換えス
イッチ、増幅器の帰還回路に前記第1の切り換えスイッ
チと連動する第2の切り換えスイッチを介して補正モー
ド時には抵抗素子が接続され、測定モード時にはキャパ
シタが切り換え接続されてなる積分器、この積分器の出
力の極性を判別スるコンパレータ、このコンパレータの
出カニよりアップ又はダウン方向にクロックを計数する
アップ・ダウンカウンタ、及び、このアップ−ダウンカ
ウンタの出力をアナログ値に変換すると共にラッチ機能
を有するディジタル・アナログ変換器を具備し、このデ
ィジタル・アナログ変換器の出力端子を前記積分器の入
力端に接続してなる積分団結。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1825983U JPS59126342U (ja) | 1983-02-10 | 1983-02-10 | 積分回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1825983U JPS59126342U (ja) | 1983-02-10 | 1983-02-10 | 積分回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS59126342U true JPS59126342U (ja) | 1984-08-25 |
JPS6339790Y2 JPS6339790Y2 (ja) | 1988-10-19 |
Family
ID=30149462
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1825983U Granted JPS59126342U (ja) | 1983-02-10 | 1983-02-10 | 積分回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59126342U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006279768A (ja) * | 2005-03-30 | 2006-10-12 | Fujitsu Ltd | 増幅回路及び増幅回路の制御方法 |
-
1983
- 1983-02-10 JP JP1825983U patent/JPS59126342U/ja active Granted
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006279768A (ja) * | 2005-03-30 | 2006-10-12 | Fujitsu Ltd | 増幅回路及び増幅回路の制御方法 |
Also Published As
Publication number | Publication date |
---|---|
JPS6339790Y2 (ja) | 1988-10-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59126342U (ja) | 積分回路 | |
JPS618301U (ja) | アナログ追従回路 | |
JPS5834438U (ja) | 波形整形回路 | |
JPS5843032U (ja) | フイルタ回路 | |
JPS6013408U (ja) | 寸法測定器 | |
JPS5950115U (ja) | スイツチング形増幅器の保護回路 | |
JPS5885250U (ja) | 積分器 | |
JPS6092349U (ja) | 直流加算増幅器 | |
JPS6087041U (ja) | デジタル化積分器 | |
JPS6074341U (ja) | スイツチング回路 | |
JPS5933316U (ja) | 増幅回路 | |
JPS5873648U (ja) | アナログディジタル変換器 | |
JPS59195837U (ja) | デイグリツチ回路 | |
JPS59189337U (ja) | アイソレ−シヨン型デイジタル−アナログコンバ−タ | |
JPS5935873U (ja) | F−v変換装置 | |
JPS59137642U (ja) | アナログ・デジタル変換装置 | |
JPS6022037U (ja) | デジタル−アナログ変換器 | |
JPS62100725U (ja) | ||
JPS60163839U (ja) | デジタル−アナログ変換回路 | |
JPS59186650U (ja) | 燃焼装置用制御回路 | |
JPS5973823U (ja) | ラウドネス・コントロ−ル回路 | |
JPS59119642U (ja) | ダブルパルス発振器 | |
JPS60139334U (ja) | アナログ遅延回路 | |
JPS6045518U (ja) | 自動レベル制御回路 | |
JPS61146022U (ja) |