JPS5855552B2 - Verification method using display device - Google Patents
Verification method using display deviceInfo
- Publication number
- JPS5855552B2 JPS5855552B2 JP408780A JP408780A JPS5855552B2 JP S5855552 B2 JPS5855552 B2 JP S5855552B2 JP 408780 A JP408780 A JP 408780A JP 408780 A JP408780 A JP 408780A JP S5855552 B2 JPS5855552 B2 JP S5855552B2
- Authority
- JP
- Japan
- Prior art keywords
- pattern
- matching
- display device
- registered
- match
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000000034 method Methods 0.000 title claims description 10
- 238000012795 verification Methods 0.000 title claims description 5
- 238000010586 diagram Methods 0.000 description 2
- 230000004397 blinking Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000005764 inhibitory process Effects 0.000 description 1
Landscapes
- Image Analysis (AREA)
Description
【発明の詳細な説明】
本発明は記憶装置に予め記憶した登録パターンと提示さ
れた照合パターンとを表示装置を用いて照合する照合方
式に関するものである。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a matching method for matching a registered pattern previously stored in a storage device with a presented matching pattern using a display device.
従来の表示装置におけるエラー表示には(4)輝度変調
の深さを変え、エラーした文字のみ他の文字にくらべて
、明るくまたは暗く表示する方法、(B)エラーした文
字のみ一定周期で点滅表示する方法などが提案されてい
る。Error indications in conventional display devices include (4) changing the depth of brightness modulation to display only the characters in error brighter or darker than other characters, and (B) displaying only the characters in error in a blinking manner at a fixed period. There are several methods proposed.
しかしながら、従来の方法では回路構成が複雑になる欠
点があった。However, the conventional method has the disadvantage that the circuit configuration becomes complicated.
本発明は以上の欠点を除去するものであり、簡単な構成
によって実現することができる表示装置による照合方式
を提供するものであり、記憶装置に予め記録した登録パ
ターンと提示された照合パターンとの一致をとる表示装
置による照合方式において、登録パターンを記憶する記
憶装置と、前記登録パターンと照合パターンとを比較し
、一致の場合のみ一致信号を出力するかまたは不一致の
場合のみ不一致信号を出力する照合回路と、前記登録パ
ターンと照合パターンとのいずれか一方を通過させたの
ち、前記一致信号または不一致信号により各パターンと
一致する部分または不一致する部分のパターンを通過ま
たは禁止するゲートを備え、登録パターンと照合パター
ンのいずれか一方を表示したのち登録パターンと照合パ
ターンとが一致する部分を消去し、不一致の部分を表示
すること、あるいは一致する部分を表示し、不一致の部
分を消去することを特徴とする。The present invention eliminates the above-mentioned drawbacks and provides a matching method using a display device that can be realized with a simple configuration. In a matching method using a display device that takes a match, a storage device that stores a registered pattern compares the registered pattern and the matching pattern, and outputs a match signal only in the case of a match, or outputs a mismatch signal only in the case of a match. a matching circuit, and a gate for passing or prohibiting a pattern that matches or does not match each pattern according to the match signal or mismatch signal after passing either the registered pattern or the match pattern, and registers the pattern. After displaying either the pattern or the matching pattern, the part where the registered pattern and the matching pattern match is erased and the unmatched part is displayed, or the matched part is displayed and the unmatched part is deleted. Features.
図は本発明に係る表示装置による照合方式の一実施例を
示すブロック図である。The figure is a block diagram showing an embodiment of a verification method using a display device according to the present invention.
同図において、1は登録パターンを記憶する記憶装置、
2は提示された照合パターンを一時記憶するバッファメ
モリ、3は登録パターン1と照合パターン2とをビット
毎に照合し、不一致の場合のみ、不一致信号を出力する
照合回路、4は登録パターンを通過させたのち、不一致
信号の入力により、登録パターンのエラ一部分の出力を
禁止する禁止ゲート、5は登録パターンを表示し、また
登録パターンと照合パターンの一致する部分を表示する
表示装置である。In the figure, 1 is a storage device that stores registered patterns;
2 is a buffer memory that temporarily stores the presented matching pattern; 3 is a matching circuit that matches registered pattern 1 and matching pattern 2 bit by bit; and only in the case of a mismatch, outputs a mismatch signal; 4 is a matching circuit that passes through the registered pattern. After that, a prohibition gate prohibits the output of the error portion of the registered pattern by inputting a mismatch signal. 5 is a display device that displays the registered pattern and also displays the portion where the registered pattern and the matching pattern match.
上記のように構成することにより、登録パターンと照合
パターンとは照合回路3でビット毎に比較される。With the above configuration, the registered pattern and the matching pattern are compared bit by bit in the matching circuit 3.
そして、登録パターンを表示したのち、一致したビット
は禁止ゲート4を介して表示装置5に表示される。After displaying the registered pattern, the matched bits are displayed on the display device 5 via the inhibition gate 4.
一方、不一致のビットがある場合には照合回路3から不
一致信号が出力する。On the other hand, if there is a mismatched bit, the matching circuit 3 outputs a mismatch signal.
このため、禁止ゲート4が閉じ、登録パターンの不一致
部分は禁止ゲート4で阻止される。Therefore, the prohibition gate 4 is closed, and the mismatched portion of the registered pattern is blocked by the prohibition gate 4.
このため、表示装置5には伺んら表示されない。Therefore, it is not displayed on the display device 5 at all.
このため、オペレータは直ちに不一致部分を見つけ出す
ことができる。Therefore, the operator can immediately find the mismatched portion.
なお、以上は一致する部分を表示し、不一致の部分を消
去した場合について説明したが、一致する部分を消去し
、不一致の部分を表示してもよいことはもちろんである
。In addition, although the case where the matching part is displayed and the mismatching part is erased has been described above, it goes without saying that the matching part may be erased and the mismatching part is displayed.
また、照合パターンを表示したのち、登録パターンと照
合パターンとが一致する部分を表示するようにしてもよ
い。Further, after displaying the matching pattern, a portion where the registered pattern and the matching pattern match may be displayed.
以上、詳細に説明したように、本発明に係る表示装置に
よる照合方式によれば簡単な構成により、登録パターン
と照合パターンとの照合を行なうことができる効果があ
る。As described above in detail, the matching method using the display device according to the present invention has the advantage of being able to match registered patterns and matching patterns with a simple configuration.
図は本発明に係る表示装置による照合方式の一実施例を
示すブロック図である。
1・・・・・・記憶装置、2・・・・・・バッファメモ
リ、3・・・・・・照合回路、4・・・・・・禁止ゲー
ト、5・・・・・・表示装置。The figure is a block diagram showing an embodiment of a verification method using a display device according to the present invention. 1...Storage device, 2...Buffer memory, 3...Verification circuit, 4...Prohibition gate, 5...Display device.
Claims (1)
照合パターンとの一致をとる表示装置による照合方式に
おし、)で、登録パターンを記憶する記憶装置と、前記
登録パターンと照合パターンとを比較し、一致の場合の
み一致信号を出力するかまたは不一致の場合のみ不一致
信号を出力する照合回路と、前記登録パターンと照合パ
ターンとのいずれか一方を通過させたのち、前記一致信
号または不一致信号により各パターンと一致する部分ま
たは不一致する部分のパターンを通過または禁止するゲ
ートを備え、登録パターンと照合パターンのいずれか一
方を表示したのち登録パターンと照合パターンとが一致
する部分を消去し、不一致の部分を表示すること、ある
いは一致する部分を表示し、不一致の部分を消去するこ
とを特徴とする表示装置による照合方式。1) A matching method using a display device that matches a registered pattern recorded in advance in a storage device with a presented matching pattern is used, and the storage device that stores the registered pattern is compared with the registered pattern and the matching pattern. and a matching circuit that outputs a matching signal only in the case of a match or a mismatching signal only in the case of a mismatch, and after passing either the registered pattern or the matching pattern, It is equipped with a gate that allows passage or prohibition of patterns that match or do not match each pattern, and after displaying either the registered pattern or the matching pattern, erases the matching part of the registered pattern and the matching pattern, and A verification method using a display device characterized by displaying a portion, or displaying a matching portion and erasing a mismatching portion.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP408780A JPS5855552B2 (en) | 1980-01-19 | 1980-01-19 | Verification method using display device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP408780A JPS5855552B2 (en) | 1980-01-19 | 1980-01-19 | Verification method using display device |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS56103776A JPS56103776A (en) | 1981-08-19 |
| JPS5855552B2 true JPS5855552B2 (en) | 1983-12-10 |
Family
ID=11574997
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP408780A Expired JPS5855552B2 (en) | 1980-01-19 | 1980-01-19 | Verification method using display device |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5855552B2 (en) |
-
1980
- 1980-01-19 JP JP408780A patent/JPS5855552B2/en not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| JPS56103776A (en) | 1981-08-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| HK53294A (en) | Apparatus for selecting mode of output in a computer system | |
| SE8604731L (en) | DEVICE FOR EDITING RUST DATA | |
| DE59713041D1 (en) | Method for accessing at least part of the data of a microprocessor card | |
| MX9303459A (en) | METHOD FOR IMAGE ANALYSIS, TO DETERMINE THE INTERIOR POINTS OF AN OBJECT IN A BACKGROUND. | |
| FR2395840A1 (en) | SCREEN PRINTER | |
| CH687352C1 (en) | METHOD AND DEVICE FOR DETERMINING AMOUNTS OF MONEY RESULTING FROM OPERATIONS. BS AND/OR DRIVING DATA OF A VEHICLE OR ITSELF | |
| ATE50880T1 (en) | PROCEDURE FOR PERFORMING ALL WHOLE AFFINE TRANSFORMATIONS IN THE LEVEL OF COMPOSITIONS. | |
| ATE163337T1 (en) | METHOD FOR CERTIFICATION OF COMMUNICATION PARTICIPANTS, DEVICE FOR APPLYING THE METHOD | |
| JPS5855552B2 (en) | Verification method using display device | |
| ATE302450T1 (en) | METHOD FOR AUTHENTICIZING A USER AND A TERMINAL DEVICE | |
| JPS63108881A (en) | Catv addressable terminal equipment | |
| EP0327001A3 (en) | Pattern data generating system | |
| US4420750A (en) | Alphanumeric visual display of the matrix type | |
| JPH06236141A (en) | Score display device | |
| JPS6431238A (en) | System for controlling store buffer | |
| SU754051A2 (en) | Apparatus for rerecording of logging charts | |
| EP0628912A4 (en) | Cache memory apparatus. | |
| HK66694A (en) | Calculation method and calculator using the same | |
| JPH0344697A (en) | dot pattern generator | |
| JPS6141186A (en) | Simultaneous color data writing apparatus | |
| JPS547922A (en) | Predominant change-over device for electronic instrument | |
| JPS6457344A (en) | Maintenance diagnosing device | |
| KR970050508A (en) | Repeat play method using the main time | |
| JPS593578A (en) | Picture processor | |
| JPS5528121A (en) | Picture edition system |