JPH11509658A - Extended chip select reset device and method - Google Patents

Extended chip select reset device and method

Info

Publication number
JPH11509658A
JPH11509658A JP9506660A JP50666097A JPH11509658A JP H11509658 A JPH11509658 A JP H11509658A JP 9506660 A JP9506660 A JP 9506660A JP 50666097 A JP50666097 A JP 50666097A JP H11509658 A JPH11509658 A JP H11509658A
Authority
JP
Japan
Prior art keywords
signal
state
chip select
clock
reset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9506660A
Other languages
Japanese (ja)
Inventor
バカイ,イムラン
ミラー,マール・エル
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Advanced Micro Devices Inc
Original Assignee
Advanced Micro Devices Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Advanced Micro Devices Inc filed Critical Advanced Micro Devices Inc
Publication of JPH11509658A publication Critical patent/JPH11509658A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/005Interface circuits for subscriber lines

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Dram (AREA)
  • Logic Circuits (AREA)
  • Electric Clocks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】 チップ選択ラインを使用して、SLAC等のデバイスのためにリセット信号を生成するための、拡張されたチップ選択リセット回路を開示する。チップ選択ラインが、少なくとも複数のデータクロックに対応する所定の時間量だけ活性状態に保たれた場合に、リセット信号がデバイスをリセットするために生成される。その複数のデータクロックは、動作の通常モードにおいてそのデバイスに1ワードのデータをクロック入力するのに使用されるデータクロックの数よりも大きい。 SUMMARY An extended chip select reset circuit for generating a reset signal for a device such as a SLAC using a chip select line is disclosed. A reset signal is generated to reset the device when the chip select line is kept active for at least a predetermined amount of time corresponding to the plurality of data clocks. The plurality of data clocks is greater than the number of data clocks used to clock a word of data into the device in a normal mode of operation.

Description

【発明の詳細な説明】 拡張されたチップ選択リセット装置および方法 発明の背景 発明の分野 この発明は、活性状態にあるチップ選択パルスを少なくとも所定の時間期間加 えることによって、デバイスのためにリセット信号を生成するための装置に関す る。より特定的にはこの発明は、加入者線音声処理回路(SLAC)のために、 活性状態にあるチップ選択信号を少なくとも16データクロック期間中イネーブ ルすることによって、別個のリセット入力を必要とせずに、特別なリセット信号 を生成するための装置に関する。この発明に従った装置はさらに、複数のそのよ うなデバイスのうち個々のデバイスを、個別にリセットすることを可能とする。発明の背景 図1は、電話通信のために音声制御を提供するための、加入者線音声処理回路 (SLAC)5を示す。SLAC5への入力の1つはMPIDCLK信号であっ て、これは、SLAC5のマイクロプロセッサのインタフェース内にまたはそれ からデータを移動させるための、データクロック入力である。図1において、D I/O入力もまた示されるが、この入力からは、制御データがSLAC5内に順 次書込まれかつそれから読出される。データクロック信号MPIDCLK(およ びデータクロック信号MPIDCLKF)は、データがSLAC5内に書込まれ るかまたはそれから読出される際の速度を決定する。DI/Oピンは、チップ選 択CSL(アクティブロー)ピンの制御の下、データがSLAC5によって受取 られるかまたはそれから伝送される場合を除いて、高インピーダンス状態にある 。 SLAC5等の従来のデバイスにおいては、リセットRESETL(アクティ ブロー)ピンは、そのデバイスにリセット能力を提供するために、外部で生成さ れたリセット信号と結合される。 SLAC5等のデバイスをリセットするこれら2つの方法を使用する場合、複 数のデバイスが直列配列またはカスケード配列で互いに接続された構成において は、直列接続のデバイスのリセットピンの各々に接続されるリセット信号は、デ バイスの各々を同時にリセットする。たとえば直列配列の8個のチップを含むラ インカード回路においては、通常、これら8個のチップのすべてのリセットが互 いに拘束し合う。 カスケード接続されたデバイスの1または複数を他のカスケード接続されたデ バイスとは独立して、構成が経済的でありかつ安価である方法でリセットする方 法を得ることが望ましい。異なるリセットの方法を提供することで、チップのパ ッケージ上でピンが節約され、それらが他の機能を提供するよう使用することが 可能になるという利点が生まれる。 発明の概要 この発明に従えば、加入者線音声処理回路(SLAC)のためにリセット信号 を生成するための装置が提供される。この装置は、複数のクロックパルスを含む クロック信号を読込むための第1の入力ポートと、チップ選択信号を読込むため の第2の入力ポートと、外部で生成されたリセット信号を読込むための第3の入 力ポートとを含む。このリセット信号は、チップ選択信号が少なくとも所定の数 のクロックパルスの間、活性であった場合に生成される。この所定の数は、SL ACがデジタルコマンドを読込むのに必要とされるクロックサイクルの数よりも 大きく設定される。 この発明に従った装置はまた、非同期のチップ選択信号をクロック信号に同期 させ、かつ、その結果としての同期チップ選択信号を出力するための、同期回路 を含む。この装置はさらに、クロック信号およびチップ選択信号の状態に基づい て内部データクロック信号を生成するためのデータクロック回路を含む。チップ 選択信号が活性状態にある場合に、内部データクロック信号はクロック入力に対 応し、チップ選択信号が不活性状態にある場合には、データクロック信号は不活 性信号に対応する。この装置はまた、データクロックカウンタ回路を含むが、こ れは、内部データクロック信号および同期チップ選択信号を受取り、かつ、内部 データクロック信号のパルスの数が第2の所定の数と第3の所定の数との間であ る場合にカウント信号を出力し、内部データクロック信号のパルスの数が第3の 予め定められた数以上である場合にデータカウント信号を出力するよう、構成さ れる。このデータカウント信号が、SLACをリセットするのに使用される。 この発明に従えば、nビットのデジタルコマンドを受取るデバイスのためのリ セット信号を生成するための装置もまた提供される。この装置は、チップ選択信 号および、複数のクロックパルスを含むクロック信号を受取る。この装置は、チ ップ選択信号がいつアサートされていない状態からアサートされた状態に置かれ たかを判定するための第1のタイミング回路を含む。この装置はまた、チップ選 択信号がアサートされた状態にある時間期間におけるクロック信号のクロックパ ルスの数を数えるための計数回路を含む。この装置はさらに、いつチップ選択信 号がアサートされた状態からアサートされていない状態に置かれたかを判定する ための第2のタイミング回路を含む。この装置はまた、計数回路によって数えら れたクロックパルスの数が所定の値よりも大きい場合にデバイスにリセット信号 を出力するためのリセット信号発生回路を含む。ここで、所定の値は数nよりも 大きい。 この発明に従えば、nビットのデジタルコマンドを受取るデバイスのためのリ セット信号を生成するための方法が提供される。このデバイスは、チップ選択信 号と、複数のクロックパルスを含むクロック信号とを受取る。この方法は、いつ チップ選択信号がアサートされていない状態からアサートされた状態へと置かれ たかを判定するステップを含む。この方法はまた、チップ選択信号がアサートさ れた状態にある時間期間におけるクロック信号のクロックパルスの数を計測する ステップを含む。この方法はさらに、いつチップ選択信号がアサートされた状態 からアサートされていない状態に置かれたかを判定するステップを含む。この方 法はまたさらに、もし計数回路によって数えられたクロックパルスの数が予め定 められた値よりも大きい場合にデバイスにリセット信号を出力するステップを含 む。ここで、予め定められた値は、数nよりも大きい。 図面の簡単な説明 この発明に従った方法および装置を説明するために、以下の説明および添付の 図面を参照する。 図1は、この発明に従ったリセット信号発生器回路と共に使用することが可能 である、SLACの入力ピンおよび出力ピンを示すブロック図である。 図2は、この発明に従ったリセット信号発生器回路のブロック図である。 図3は、SLAC等のデバイス内に8ビットワードを読込む動作の通常モード のタイミング図である。 図4は、SLAC等のデバイス内に8ビットワードの8ビットより少ないビッ トを読込む、動作の第2のモードのタイミング図である。 図5は、チップ選択ラインが活性状態である少なくとも16個の連続するデー タクロックサイクルを有し、それにより、この発明に従ったリセット信号発生器 回路内でリセット信号が生成される、動作の第3のモードのタイミング図である 。 図6は、この発明に従ったリセット信号発生器回路内で使用することが可能な データクロックカウンタ回路を示す図である。 好ましい実施例の詳細な説明 図2は、この発明の好ましい実施例に従ったリセット信号発生器(RSG)回 路7のブロック図である。RSG回路7は、ライン25上のチップ選択入力CS Lを受取るが、これはたとえば、アクティブローの信号であり得る。ここで説明 する活性信号の状態が例示のためのものであって、この発明の範囲に変更を加え ることなく設計の選択如何では他の活性状態が選択され得ることが、当業者には 理解されるであろう。 RSG回路7はまた、ライン35上のリセット信号RESETLを受取る。こ れもまた、アクティブロー信号であり得る。RSG回路7はさらに、ライン45 上のやはりアクティブロー信号であり得る、ソフトウェアによって生成されたリ セット信号HRSTLを受取る。RSG回路7はまた、ライン55上のクロック 信号CLK、ならびに、それぞれライン65および75上の位相1および位相2 のクロック信号SPH1およびSPH2を受取るための、クロック入力を有する 。これら入力信号および図2に示されるような回路を使用することで、RSG回 路7はライン85上にリセット信号RSTLを生成して、所定の状況下で、RS G回路7に接続されたSLAC等のデバイスをリセットする。 ここで図3を参照して、CLK信号は、クロックレートfclkで動作する50 %デューティサイクル信号である。SPH1信号は、CLK信号に対して同期す る、クロックレートfph1で動作する50%デューティサイクル信号である。S PH2信号は、クロックレートfph2=fph1で動作する50%デューティサイク ル信号であって、これは、SPH1信号に対して位相が逆である。 再び図2を参照して、RESETL信号もしくはHRSTL信号のいずれかま たは両方がアクティブローの状態にある場合には常に、ライン85上のRSTL 出力はロー状態にされて、それにより、アクティブローリセットポートがライン 85上のRSTL出力に接続されたデバイスをリセットする。この状況が生じる のは、RESETL信号もしくはHRSTL信号のいずれかまたは両方がロー状 態(すなわち、論理「0」)にある場合には、NANDゲート10がライン11 0上に論理ハイ値(すなわち、「1」)を出力するためである。ライン110上 の論理ハイ値は、インバータ20に入力されて、インバータ20は、論理ロー値 をNANDゲート30の一方入力ポートに出力する。NANDゲート30の一方 入力ポートに入力された論理ロー値は、NANDゲート30の第2の入力ポート 上に受取られるCNTRSTL信号の値とは無関係に、論理ハイ値がNANDゲ ート30からライン120上に出力されるようにする。ライン120上のこの論 理ハイ値はインバータ40に送られて、インバータ40はこれを、論理ロー値に 反転して、ライン85上に送る。これが、出力信号RSTLに対応する。 これに対し、RESETLおよびHRSTLの両方がイナクティブハイ状態に ある場合には、NANDゲート10はライン110上に論理ハイ値を出力する。 この論理ハイ値はインバータ20によって反転されて、インバータ20は論理ロ ー値をNANDゲート30の第1の入力に出力する。通常の状況においては、こ の発明に従ったカウントリセット信号CNTRSTはロー状態(不活性)である 。これは、インバータ50の出力におけるCNTRSTL信号がハイ状態(不活 性)であることを意味する。カウントリセット信号CNTRSTは、この発明に 従って特別なリセット信号を生成するのに使用される。NANDゲート30に入 力される2つのハイ論理値は、NANDゲート30の出力を論理ロー値にする。 これが、インバータ40によって反転されて、結果として、論理ハイのRSTL 信号がライン85上に出力される。 RSG回路7に接続されたデバイスをリセットする方法を提供するために従来 の方法でRESETL信号またはHRSTL信号のいずれかを使用する場合とは 違って、RSTL出力をアクティブロー状態にするための第3の方法は、この発 明に従ったRSG回路7によって提供される。リセットを実現するためのこの第 3の方法は、ライン25上のチップ選択信号CSLが少なくとも所定の数のクロ ック期間中、たとえば16クロック期間、アクティブローの状態にある場合に実 現される。RSG回路7の内部のカウンタ回路がこの状況の発生を判定して、ラ イン95上にCNTRST信号を出力する。 このCNTRST信号は、図2に示されるような適切な論理回路を介して、R STL出力がアクティブロー状態に置かれるようにし、それが今度は、そのRS G回路7に接続されたデバイスをリセットする。すなわち、カウンタ回路CNT DCLKS125が16クロック期間を示す論理ハイ値を信号CNTRSTとし てライン95上に出力すると、その信号はインバータ50によって反転されて、 インバータ50は信号CNTRSTLとして論理ロー値をNANDゲート30の 第2の入力ポートに出力する。これによって、NANDゲート30は、リセット 信号RESETLおよびHRSTLの状態に拘らず、ライン120上に論理ハイ 値を出力する結果となる。この論理ハイ値が今度はインバータ40によって反転 されて、これが、ライン85上の、論理ロー値の出力信号RSTLとなる。 図2にはまた、デュアルクロック生成(DCG)回路2が示されるが、これは 、NORゲート60、NANDゲート300、310、ならびに、インバータ3 20、170、180、190、200、210、220、230および240 を含む。このDCG回路2において、2つの重なり合わないデータクロック信号 MPIDCLKおよびMPIDCLKFが、クロック信号CLKおよびチップ選 択信号CSLから生成される。これら逆相のデータクロック信号MPIDCLK およびMPIDCLKFはそれぞれ、データクロックカウンタ回路CNTDCL KS125のPH1およびPH2入力(すなわち、第1および第2の位相のクロ ック入力)にそれぞれ入力される。これら逆相のクロック信号に応じて、カウン タ回路CNTDCLKS125はデータクロックパルス、すなわちDCLKSの 数を数える。ライン135上のデータクロックパルスDCLKは、クロック信号 CLKがクロックパルスを出力する度に出力され(すなわち、1クロックパルス は、クロック信号CLKの先の論理ロー状態から論理ハイ状態への遷移に対応し )、チップ選択CSL信号は活性(すなわちロー状態)であって、ライン145 上のリセット信号RST(これはRSTL出力と位相が逆である)は不活性(す なわち、ロー状態)である。クロック信号CLKは、図3に示されるように、1 /fclk によって規定される1クロック期間中、1クロックパルスを出力する。 再び図2を参照して、ライン25上のチップ選択信号CSLが不活性(ハイ) 状態にあるかまたはライン145上のRSTがアクティブハイ状態にある場合に は、データクロックDCLKはライン135上に生成されない。なぜなら、NO Rゲート60がこの期間中に論理ロー(すなわち「0」)状態を出力するためで ある。このため、カウンタ回路CNTDCLKS125はクロックパルスを数え ることはない。なぜなら、カウンタ回路CNTDCLKS125のPH1入力お よびPH2入力はそれぞれ、同じ状態を有する信号を常に受取り、したがって、 状態の遷移が数えられないためである。当業者には理解されるように、データク ロックパルスの数は、従来技術の数多くの方法のうちどの方法でも判定すること が可能である。たとえば、データクロック信号がローからハイへとゼロを横切る 回数を測定することによって判定が可能である。 ライン85上のリセット出力RSTLがイナクティブハイ状態にあるのと同じ 時間期間だけ、ライン25上のチップ選択信号CSLが連続してアクティブロー 状態にあると、カウンタ回路CNTDCLKS125がその時間期間中のデータ クロックパルスの数を数え始める。カウントが8に到達すると、CNTDCLK S回路125のライン155上のCNT出力がアクティブハイ状態に置かれて、 その状態がカウント15まで続く。これにより、もしこの時間中にチップ選択信 号CSLがローからハイに遷移した場合に、ライン165上のCSUP信号がア クティブハイ状態に置かれることになる。CSUP信号は、RSG回路7に接続 されたデバイスがそのデバイス内に最近クロック入力されたコマンドを読出しか つ実行するように動作する。 通常動作中、チップ選択信号はロー状態に活性化され、8ビットのコマンドが デバイス内にクロック入力される。一旦コマンドがデバイス内に読込まれると、 チップ選択信号はハイ状態に不活性化される。そのすぐ後に、今や読込んだコマ ンドを復号化して実行することが可能であることをデバイスに示すために、CS UP信号がRSG回路7によって生成される。また、チップ選択信号CSLが不 活性化された直後に、ライン175上のリセットパルスRが、伝送ゲート回路T GC4を介して、インバータ130の出力に生成される。 ライン175上のこのリセットパルスRは、カウンタ回路CNTDCLKS1 25のリセットピンRESETに接続される。リセットパルスRは、RGC回路 7に接続されたデバイスが新しい8ビットのコマンドワードを読込むことができ るようRGC回路7をセットアップするために、カウンタ回路CNTDCLKS 125のカウントをゼロに戻すよう動作する。 TGC回路4はチップ選択信号CSLのローからハイへの遷移を検出し、その 結果、論理ハイ値がNORゲート70のそれぞれの入力ポートの双方に出力され る。チップ選択信号CSLのローからハイへの遷移がこのように検出されること によって、そのチップ選択信号CSLのローからハイへの遷移が起こってからお よそ1CLKクロックサイクル後に、論理ハイ値がNORゲート70の出力に、 ライン195上にもたらされる。このNORゲート70の論理ハイ値は、NAN Dゲート80の一方ポートに入力され、ライン155上のCNT信号がNAND ゲート80の第2のポートに受取られる。したがって、NORゲート70が論理 ハイ値を出力する際にCNTが論理ハイ値であると、CSUPが約1クロックサ イクル期間、ハイ状態で出力される。 ここで、TGC回路4の動作をより詳細に説明する。チップ選択信号CSLが 不活性(ハイ)状態にあるとき、SPH2クロック信号の立上がり端縁が発生す ると、伝送ゲートX1はライン140上に論理ハイ状態を出力する。このライン 140上のハイ状態はラッチL1を介して送られて、これがライン142上に論 理ロー状態を出力する。その後、伝送ゲートX2が、SPH1クロック信号の立 上がり端縁の発生時にライン144上に論理ロー状態を出力する。 ライン144上のロー状態は、ラッチL2を介して送られて、ラッチL2はラ イン146上に論理ハイ状態を出力する。その後伝送ゲートX3は、SPH2ク ロック信号の立上がり端縁発生時に、ライン148上に論理ハイ状態を出力する 。 ライン148上のこのハイ状態は、ラッチL3を介して送られて、これがライ ン150上に論理ロー状態を出力する。その後伝送ゲートX4は、SPH1信号 の立上がり端縁の発生時に、ライン152上に論理ロー状態を出力する。 ライン152上のこのロー状態は、ラッチL4を介して送られて、ラッチL4 はライン154上に論理ハイ状態を出力する。その後伝送ゲートX5は、SPH 2信号の立上がり端縁の発生時に、ライン156上に論理ハイ状態を出力する。 ライン156上のこのハイ状態はラッチL5を介して送られ、これはライン1 58上に論理ロー状態を出力する。その後伝送ゲートX6は、SPH1信号の立 上がり端縁の発生時に、ライン160上に論理ロー状態を出力する。 ライン160上のこのロー状態は、ラッチL6を介して送られる。ラッチL6 は、ライン162上に論理ハイ状態を出力する。このライン162は、NORゲ ート100の一方入力ポートに接続する。NORゲート100の他方入力ポート は、ライン158に接続され、それにより、チップ選択ラインCSLがある時間 期間(すなわち、少なくとも2クロックサイクル期間)イナクティブハイ状態に あると、ライン158はロー状態となり、ライン162はハイ状態となる。した がって、NORゲート100はNORゲート111の一方入力ポートに論理ロー 値を出力する。 NORゲート111の他方入力ポートは、NANDゲート10からのライン1 10上のリセットの指示を受取るよう接続される。NANDゲート10は、RE SETLおよびHRSTLの双方かイナクティブハイである際に論理ロー状態で ある。したがって、RESETLおよびHRSTLが双方ともイナクティブハイ であってチップ選択ラインCSLがある時間期間イナクティブハイ状態である場 合、NORゲート111は論理ハイ状態を出力する。この論理ハイ状態はインバ ータ130によって反転され、インバータ130は論理ロー状態をライン175 上に、カウンタ回路CNTDCLKS125のRESET入力へと出力する。 NORゲート70の一方入力ポートはライン144に接続され、別の入力ポー トはライン154に接続される。チップ選択信号CSLがある時間期間イナクテ ィブハイ状態にあるとき、ライン154はハイ状態であり、ライン144はロー 状態である。したがって、NORゲート70は論理ロー値をライン195上に、 NANDゲート80の一方入力ポートに出力する。NANDゲート80は論理ハ イ値を出力し、これがインバータ90によって反転されて、したがって、CSU Pはイナクティブロー状態に置かれる。 チップ選択ラインCSLがイナクティブハイ状態からアクティブロー状態に遷 移すると、伝送ゲートX1はそのロー状態を受取り、SPH2クロック信号の立 上がり端縁が発生すると、ライン140上に論理ロー状態を出力する。ライン1 40上のこのロー状態はラッチL1を介して送られ、これがライン142上に論 理ハイ状態を出力する。伝送ゲートX2はその後、SPH1クロック信号の立上 がり端縁の発生時に、ライン144上に論理ハイ状態を出力する。 このとき、NORゲート70はその入力の双方に論理ハイ状態を受取る。これ は、ライン195上のNORゲート70の出力を変化させることはなく、また、 CSUPの(イナクティブロー)状態を変化させることもない。 ライン144上のハイ状態はラッチL2を介して送られ、ラッチL2はライン 146上に論理ロー状態を出力する。その後、伝送ゲートX3は、SPH2クロ ック信号の立上がり端縁の発生時に、ライン148上に論理ロー状態を出力する 。 ライン148上のこのロー状態はラッチL3を介して送られ、ラッチL3はラ イン150上に論理ハイ状態を出力する。その後、伝送ゲートX4はSPH1信 号の立上がり端縁の発生時に、ライン152上に論理ハイ状態を出力する。 ライン152上のこのハイ状態はラッチL4を介して送られ、ラッチL4はラ イン154上に論理ロー状態を出力する。その後、伝送ゲートX5は、SPH2 信号の立上がり端縁の発生時にライン156上に論理ロー状態を出力する。 このとき、NORゲート70はライン144上に論理ハイ状態を受取り、ライ ン154上に論理ロー状態を受取る。これは、NORゲート70の出力も、CS UPの(イナクティブロー)状態も変えることはない。 ライン156上のロー状態はラッチL5を介して送られ、ラッチL5はライン 158上に論理ハイ状態を出力する。 このとき、NORゲート100はその入力の双方にハイ状態を受取る。これは 、NORゲート100の出力を変えることはなく、また、ライン175上のリセ ットパルスRの状態も、RESETLおよびHRSTLがいずれもイナクティブ ハイである限り、イナクティブロー状態を保つ。 伝送ゲートX6は、SPH1信号の立上がり端縁の発生時に、ライン160上 に論理ハイ状態を出力する。 ライン160上のハイ状態はラッチL6を介して送られ、ラッチL6はライン 162上に論理ロー状態を出力する。ライン162はNORゲート100の一方 入力ポートに接続する。したがって、NORゲート100は、その入力ポートの 一方にライン162を介して論理ロー状態を受取り、その入力ポートの他方にラ イン158を介して論理ハイ状態を受取る。その結果、NORゲート100はN ORゲート111の一方入力ポートに論理ロー値を出力する。RESETLおよ びHRSTLが双方ともイナクティブハイであるとき、NORゲート111は論 理ハイ状態を出力し、これがインバータ130によって反転され、インバータ1 30は論理ロー状態をリセットパルスRとして、ライン175上に、カウンタ回 路CNTDCLKS125のRESET入力へと送る。 したがって、チップ選択信号CSLが不活性(ハイ)状態から活性(ロー)状 態に遷移する際、CSUPは不活性(ロー)状態に留まり、かつ、リセットパル スRは、(RESETLおよびHRSTLがそのときにアサートされていないと 仮定すると)不活性(ロー)状態に留まる。 チップ選択ラインCSLが活性(ロー)状態から不活性(ハイ)状態に遷移す ると、伝送ゲートX1はそのハイ状態を受取り、SPH2クロック信号の立上が り端縁の発生時に、ライン140上に論理ハイ状態を出力する。ライン140上 のこのハイ状態はラッチL1を介して送られ、ラッチL1はライン142上に論 理ロー状態を出力する。その後、伝送ゲートX2は、SPH1クロック信号の立 上がり端縁発生時に、ライン144上に論理ロー状態を出力する。 このとき、NORゲート70はその入力の双方に論理ロー状態を受取る。その 結果、NORゲート70はNANDゲート80の一方入力ポートに論理ハイ状態 を出力する。もしこのとき、CNTもまたライン155上でアクティブハイ状態 にある場合には、NANDゲート80は論理ロー値を出力し、これがインバータ 90によって論理ハイ値に反転されて、これがCSUPとなる。 ライン144上のロー状態はラッチL2を介して送られ、ラッチL2はライン 146上に論理ハイ状態を出力する。その後、伝送ゲートX3は、SPH2クロ ック信号の立上がり端縁の発生時に、ライン148上に論理ハイ状態を出力する 。 ライン148のハイ状態はラッチL3を介して送られる。ラッチL3はライン 150上に論理ロー状態を出力し、その後、伝送ゲートX4は、SPH1信号の 立上がり端縁の発生時に、ライン152上に論理ロー状態を出力する。 ライン152上のこのロー状態は、ラッチL4を介して送られる。ラッチL4 は、ライン154上に論理ハイ状態を出力する。 このとき、NORゲート70は、論理ロー値をライン144を介して受取り、 かつ、論理ハイ値をライン154を介して受取る。その結果、NORゲート70 の出力は、NORゲート70の出力がハイ状態に置かれてからおよそ1CLKク ロックサイクル後(または1SPH1+1SPH2クロックサイクル後)に、ロ ー状態に戻される。TSG回路4のこの構成によって、CSUPは、チップ選択 信号CSLのローからハイへの遷移のたびに(かつCNT信号もまたアクティブ ハイであると仮定して)、最高1CLKクロックサイクル期間に限り、活性(ハ イ)状態となる。 その後、伝送ゲートX5はSPH2信号の立上がり端縁の発生時にライン15 6上に論理ハイ状態を出力する。 ライン156上のこのハイ状態はラッチL5を介して送られ、ラッチL5はラ イン158上に論理ロー状態を出力する。 このとき、NORゲート100はその入力ポートの双方に論理ロー値を受取る 。その結果、NORゲート100の出力に論理ハイ値がもたらされる。この状況 は、NORゲート111の出力を論理ロー状態とし、これがインバータ130に よって反転されて、結果として、ライン175上のリセットパルスRがアクティ ブハイ状態に設定される。 伝送ゲートX6は、SPH1信号の立上がり端縁の発生時に、ライン160上 に論理ロー状態を出力する。 ライン160上のこのロー状態はラッチL6を介して送られる。ラッチL6は ライン162上に論理ハイ状態を出力するが、ライン162はNORゲート10 0の一方入力ポートに接続する。したがって、NORゲート100は、その入力 ポートの一方側に論理ロー状態を受取り、その入力ポートの他方側に論理ハイ状 態を受取る。その結果、NORゲート100は、NORゲート111の一方入力 ポートに論理ハイ値を出力する。RESETLおよびHRSTLが双方ともイナ クティブハイである場合、NORゲート111は論理ハイ状態を出力し、これが インバータ130によって反転される。インバータ130は、リセットパルスR として論理ロー状態をライン175上に出力し、これが、カウンタ回路CNTD CLKS125のRESET入力となる。したがって、リセットパルスRは、チ ップ選択信号CSLがローからハイに遷移して間もなく発生する1SPH1(ま たはSPH2)クロックサイクル期間中のみ、活性(ハイ)となる。 この発明に従った動作の通常モードにおいて、SLACは8ビットワードを読 込み、RSG回路7からアクティブハイのCSUP信号を受取ると、そのワード を復号化しかつ実行する。8ビットワードの読込は、時間期間にして8クロック パルスに対応する。8ビットワードがSLACの内部のレジスタ(図示せず)に 読込まれてその後復号化が行なわれると、RSG回路7のカウンタ回路CNTD CLKS125はリセットパルスRによってリセットされて、それにより、カウ ンタ回路CNTDCLKS125は、SLACによって次に読込まれるべき新し い8ビットワードのためにデータクロックを数える準備が整えられる。各8ビッ トワードは、たとえば、SLACが読込みかつ実行する、一連の8ビットコマン ドのうちの1つに対応する。 図3は、動作の通常モード中のタイミング図を示す。ここで、クロック信号C LKの連続する8個の立上がり端縁T1〜T8が、チップ選択信号CSLが活性 (ロー)状態にある時間期間中に発生する。第8番目のクロックパルスにおいて 、CNTが活性化され(すなわち、ハイ状態に置かれて)、CSL信号はロー状 態からハイ状態へと遷移する。その直後に、CSUPパルスが生成される。CS UPパルスが生成された直後に、リセットパルスRがTSG回路4によって生成 されて、カウンタCNTDCLKS125がクリアされる。このリセットパルス Rは、RSG回路7に接続されたデバイスによって次の8ビットワードが書込ま れるようにRSG回路7を設定するために必要である。 この発明に従った動作の第2のモードにおいては、チップ選択信号CSLは、 クロック信号CLKのクロック立上がり端縁の8回の遷移よりも短い期間だけ活 性(ロー)状態にある。動作のこの第2のモードを図4に示す。この場合、カウ ンタ回路CNTDCLKS125のCNT出力は活性(ハイ)状態に置かれるこ とは決してない。なぜなら、カウント8に到達することがないためである。CN Tが不活性(ロー)状態に留まるため、出力CSUPは常に不活性(ロー)状態 に維持される。この第2の動作モードにおいては、CSLが不活性(ハイ)状態 に戻るとそのすぐ後に、カウンタ回路CNTDCLKS125をリセットするた めにリセットパルスRが生成される。 この発明に従った動作の第2のモードは、主に、ソフトウェアのグリッチが8 クロックサイクルより短い期間中にCSL信号の故意でないアサートを引起こす 場合に対応する。短期間のCSLの「グリッチ」によってCNT信号がアサート されることがないため、CSUP信号は決して生成されず、したがって、デバイ スが存在しないコマンドを読込むようトリガされることはない。 この動作の第2のモードは、第1のコマンドがSLAC内にクロック入力され ている際にその途中でより優先すべきコマンドを受取った場合にもまた生じ得る 。この時点で、制御回路(図示せず)は、CNTDCLKS回路125のカウン トをリセットするようリセットパルスRを生成するために、CSLラインを直ち に不活性状態にする。その後、たとえば、図3に示すような動作の通常モードを 介して、その優先すべきコマンドをSLAC内に直ちに読込むことが可能となる 。一部分が読込まれた状態の優先度の低いコマンドがSLACによって実行され るのは、おそらくは、優先すべきコマンドが読込まれかつ実行された後であって 、その時点で、優先度の低い方のコマンドが、動作の通常モードを介してSLA C内に完全に読込まれる。 前述のように、リセットパルスRは、図2に示すような、TSG回路4の一連 の伝送ゲートX1〜X6、NORゲート100、111、およびインバータ13 0、ならびにチップ選択信号CSLを含む論理回路から生成されるが、ライン1 75上のリセットパルスRは、リセット信号RESETLおよびHRSTLのい ずれかをアサートすることで生成することもまた可能である。チップ選択信号C SLがイナクティブハイ状態になるたびに、そのすぐ後に、チップ選択信号CS Lのローからハイへの遷移がTSG回路4を介して伝播して、リセットパルスR が生成される。また、リセット信号RESETLおよびHRSTLのいずれかま たはその双方が活性化された場合にも、リセットパルスRはその直後に生成され る。 この発明に従った動作の通常モードにおいては、チップ選択信号CSLは、S LACに8ビットのデータ(単一のコマンドワードに対応する)を入力するのに 十分な長さだけ活性となる。この場合、図3に示すように、チップ選択信号CS Lはその期間中活性(ロー)状態を保つ。その時間中に、8ビットの直列データ がシフトレジスタ(図示せず)に入力される。一旦データが入力されると、チッ プ選択信号CSLはデアサートされる。CSUPは、チップ選択信号CSLがア サートされた状態の間に回路CNTDCLKSが8データクロックを数えること によってアサートされる。その後、その8ビットのデータワードは復号化されて 、SLACが取るべきモードまたはSLACが実行すべきコマンドが判定される 。 この発明に従った動作の第3のモードにおいては、図5に示すように、チップ 選択信号CSLは少なくとも16クロックサイクル期間、アクティブロー状態に 留まる。これは、8ビットのコマンドを読込むのに必要とされる8クロックサイ クルよりも長い。8ビットコマンドに対応するデータは、その8ビットコマンド の第1のビットがデバイス内にクロック入力された時点から第8番目のクロック サイクルが数えられて間もなく、SLACによって既に読込まれているため、こ の発明に従ったシステムは、およそ8クロックサイクル後に、SLACにリセッ ト信号RSTLを生成する。SLACをリセットするこの方法は、SLACをリ セットする他のすべての方法(すなわち、リセットピンRESETLを介するか またはソフトウェアによって生成されたリセットコマンドHRSTLを介する方 法)からは独立したものである。チップ選択信号CSLのアサートされている期 間として16データクロックを選択することで、チップ選択信号CSLが8デー タクロック期間アサートされる通常モード(図3参照)からは十分離れた状態が 得られ、これにより、故意でないリセットが生じることがほとんどなくなる。た だし、他の数のデータクロックを選択することも可能である。 したがって、この発明に従えば、動作の通常モード中に、チップ選択信号CS Lが8クロックサイクルよりも少し長い期間、たとえは、11クロックサイクル 期間、活性(ロー)状態に置かれた場合にも、この状況が、RSG回路7によっ てSLACが不所望にリセットされる結果をもたらすことはない。 TSG回路4の伝送ゲートX1〜X6はまた、チップ選択信号CSLを2つの 逆相のクロック信号SPH1、SPH2と同期させるよう動作する。この同期化 は、チップ選択信号CSLが非同期であって、そのために、CSLの位相が内部 クロック信号SPH1、SPH2の位相に対してわからないために必要である。 それぞれの伝送ゲートX1〜X6の後に各々位置付けられるラッチL1〜L6は 、2つの位相のクロック信号SPH1、SPH2の遷移間でデータを反転しかつ 保持するのに使用される。 図2にはまた、NANDゲート80が示される。これは、一方入力としてライ ン155上のCNT信号を受取り、かつ、ライン195上にNORゲート70か らの出力を受取る。NORゲート70は、その2つの入力ポートにそれぞれ、ラ イン144および154上の信号を受取る。 ライン155上のカウント信号CNTがイナクティブロー状態にある場合、ラ イン195上の信号はNANDゲート80の出力に進むことのないようにされる 。ライン155上のCNT信号は、チップ選択信号CSLが先にデアサートされ ていた状態からアサートされてから第8番目より第15番目の連続するクロック パルスに対応する時間だけ、活性状態に置かれる。 後にチップ選択信号CSLがデアサートされると、ライン195上の信号はN ANDゲート80を介して送られて、CSUP信号として出力される。ライン1 95上の信号は、チップ選択信号CSLのローからハイへの遷移の直後、約1ク ロックサイクル期間だけ、論理ハイ状態に置かれる。 ここで図1を参照して、CSUP信号は、RSG回路7に接続されたデバイス によって受取られ、そのデバイスによって、先にデバイスに読込まれたコマンド を読出しかつ評価するためのイネーブル信号として解釈される。たとえば、この CSUP信号を使用して、デバイスのシフトレジスタに読込まれた8ビットワー ドの実行をイネーブルすることが可能である。もしCSUP信号が活性化されな ければ、デバイスに読込まれたコマンドが実行されることはない。 ここで図2および図5の双方を参照して、チップ選択信号CSLがロー状態に 保たれかつリセット信号RESETLおよびHRSTLがアサートされていない 状態で、連続する16クロックサイクルの後にライン95上のCNTRST信号 がアクティブハイ状態になると、リセット信号CNTRSTがハイ状態に設定さ れる。リセット信号CNTRSTはRSTL出力を活性化し、これが今度は、R ESET入力がそのRSTL出力に接続されているデバイスをリセットする。C NT信号が活性化されている第8番目から第15番目のクロック期間中にチップ 選択信号CSLがローからハイ状態へと遷移しなかったため、CSUP信号はデ アサートされたままである。 チップ選択信号CSLが第16番目のクロック以降も(すなわち、17番目の クロック、18番目のクロック等においても)アクティブロー状態に留まる場合 には、リセット信号CNTRSTはアクティブハイ状態に留まり、それにより、 外部リセットラインRSTLはアクティブロー状態に維持される。チップ選択信 号CSLが一旦ロー状態からハイ状態へと遷移すると、TSG回路4は、そのす ぐ後にリセットパルスRをハイ状態にする。これにより、カウンタ回路CNTD CLKS125のカウントがリセットされて、これがCNTRST信号を不活性 化する。 チップ選択信号CSLが維持されている間に16クロックサイクルの後にリセ ットすることを選択したのは、RSG回路7を簡素化するためである。たとえば 、図6に示される回路をカウンタ回路CNTDCLKS125として使用するこ とによって、CNTRST信号を生成するのに必要なのは5ビットカウンタの最 上位ビット(MSB)ラインのみとなる。MSBの次のラインは、CSUP信号 を正しい時間にアサートするためのCNT信号を出力するのに使用される。この 正しい時間とは、カウント01000から01111(両端を含む)の間である 。 もちろん、いかなる数のデータクロックカウントもこの第3の種類のリセット を生成するのに用いられ得ることは、当業者には理解されるであろう。たとえば 、nビットのカウンタCNTDCLKSのMSBおよびMSBの次のラインを使 用して、カウントが2n-1+2n-2に等しい値に達したときに、リセット信号RS TLが活性化される。 さらに、単一のデジタルコマンドワードに対応するビットの数が異なる場合、 たとえば16ビットワードである場合にも、CNTDCLKS回路125をこの 状況にも対処できるよう修正することが可能であることは、当業者には理解され るであろう。16ビットのコマンドワードの場合、6ビットカウンタを使用して 、CNT信号はMSBの次のライン(すなわち、24=16)を使用して出力し 、 かつ、CNTRST信号は、MSBライン(すなわち、25=32)を使用して 出力することが可能である。 チップ選択信号CSLが不活性(ハイ)状態にある限り、回路CNTDCLK S125はデータクロックDCLKパルスを数えることはない。なぜなら、NA NDゲート30がこの時間中にパルスを出力することはないためである。チップ 選択信号CSLが活性(ロー)状態に置かれた場合、カウンタ回路CNTDCL KS125は、そのときまでに、ライン175上のリセットパルスRによって既 にリセットされている。カウンタ回路CNTDCLKS125は、チップ選択信 号CSLをアクティブロー状態になるようアサートを開始した時点からデータク ロックの数を数え始める。チップ選択信号CSLが活性(ロー)状態に維持され ている間に16データクロックが数えられると、CNTRST信号が生成されて 、それにより、RSG回路7に接続されたデバイスがリセットされる。 16データクロックの後にリセットすることは、通常の動作モード中に単一の コマンドワードを読込むのに必要な8クロック時間から時間的に十分に離れてい るため、その生成されたリセットが、SLACの通常動作を妨害することはない 。したがって、オペレータは、少なくとも16クロックサイクルに対応する期間 だけチップ選択信号CSLをアクティブロー状態にアサートするだけで、SLA Cのためにリセットを生成することができる。これは、16クロックサイクル幅 のチップ選択「パルス」となる。 もちろん、回路は、デバイスのリセットをもたらすために、チップ選択信号C SLをたとえば少なくとも連続する32クロックサイクル等の、いかなる特定の 幅を有するようにも設計することが可能である。このように仕向けられたリセッ トは、先に説明したように問題を生じることはない。なぜなら、データは、第8 番目のクロックサイクルの後にはSLAC内に既に読込まれており、したがって 、SLACを8クロックサイクル後にリセットすることが、SLACを使用した 電話通信の動作に悪影響をもたらすことはないためである。 本質的に、この発明に従ったシステムは、リセットピンが外部で生成されたリ セット信号を受取る必要なく、ユーザがデバイスに対してハードウェアのリセッ トを行なわせることができるようにしている。リセットピンがあったとしても、 ユーザは典型的に、複数のカスケード接続されたデバイスのリセットピンのすベ てを互いに拘束し合うようにしているため、外部リセットピンを使用してカスケ ード接続されたデバイスのうち1または複数のデバイスを選択的にリセットする ことは不可能である。しかしながら、これらカスケード接続されたデバイスのチ ップ選択ピンは通常は互いに分離しており、したがって、それらチップ選択ピン を使用して、上述のような方法でチップ選択長期間信号を受取って、これらデバ イスのうち特定のデバイスを容易にリセットすることが可能となるのである。 この発明の好ましい実施例をここに説明したが、この発明の教示に従って、添 付の請求の範囲に示されたこの発明の範囲から離れることなく、説明した実施例 の修正案が当業者には明らかになるであろう。たとえば、上の説明はアクティブ ローのチップ選択信号およびリセット信号のためのものであったが、この発明は アクティプハイ信号でも同様に実行が可能である。DETAILED DESCRIPTION OF THE INVENTION                Extended chip select reset device and method                                Background of the Invention Field of the invention   The present invention applies an active chip select pulse for at least a predetermined time period. The device for generating a reset signal for the device. You. More specifically, the present invention relates to a subscriber line speech processing circuit (SLAC) Enable the active chip select signal for at least 16 data clock periods Allows for a special reset signal without the need for a separate reset input. To an apparatus for generating The device according to the invention further comprises a plurality of such devices. Such devices can be individually reset.Background of the Invention   FIG. 1 is a subscriber line voice processing circuit for providing voice control for telephone communications. (SLAC) 5 is shown. One of the inputs to SLAC5 is the MPIDCLK signal. This can be done within the SLAC5 microprocessor interface or Data clock input for moving data from In FIG. 1, D An I / O input is also shown, from which control data is serialized into SLAC5. Next written and read from. Data clock signal MPIDCLK (and And data clock signal MPIDCLKF) is written in SLAC5. Or the speed at which it is read from it. DI / O pin is chip select Data is received by SLAC5 under control of the select CSL (active low) pin In a high-impedance state, except when transmitted or transmitted from it .   In a conventional device such as SLAC5, reset RESETL (active Blow) pin is externally generated to provide reset capability to the device. Combined with the reset signal.   When using these two methods of resetting a device such as SLAC5, In a configuration where a number of devices are connected together in a series or cascade arrangement The reset signal connected to each of the reset pins of the Reset each of the devices simultaneously. For example, a lathe containing eight chips in a serial arrangement In an in-card circuit, usually all the resets of these eight chips are mutually exclusive. To restrain each other.   One or more of the cascaded devices is replaced with another cascaded device. Resetting in a way that is economical and inexpensive, independent of the device It is desirable to obtain a law. By providing different reset methods, the chip The pins are saved on the package and can be used to provide other functions. The advantage is that it becomes possible.                                Summary of the Invention   According to the present invention, a reset signal for a subscriber line speech processing circuit (SLAC) is provided. There is provided an apparatus for generating This device includes multiple clock pulses A first input port for reading the clock signal and a chip input signal for reading And a third input port for reading an externally generated reset signal. And power port. This reset signal is provided when the chip selection signal is at least a predetermined number. Is generated when it is active during the clock pulse of. This predetermined number is SL Than the number of clock cycles required for the AC to read the digital command Set to a large value.   The device according to the invention also synchronizes the asynchronous chip select signal with the clock signal. And a synchronization circuit for outputting the resulting synchronization chip selection signal. including. The device further comprises a clock signal and a chip select signal based on the state of the signal. Data clock circuit for generating an internal data clock signal. Chips When the select signal is active, the internal data clock signal is applied to the clock input. If the chip select signal is inactive, the data clock signal is inactive. Sexual signal. The device also includes a data clock counter circuit, which It receives the internal data clock signal and the sync chip select signal, and The number of pulses of the data clock signal is between a second predetermined number and a third predetermined number. Output a count signal when the number of pulses of the internal data clock signal is It is configured to output a data count signal when the number is equal to or greater than a predetermined number. It is. This data count signal is used to reset the SLAC.   According to the present invention, a resource for a device receiving an n-bit digital command is provided. An apparatus for generating a set signal is also provided. This device uses the chip select signal. And a clock signal including a plurality of clock pulses. This device is When the tap select signal goes from unasserted to asserted A first timing circuit for determining whether or not the first This device is also used for chip selection. Clock signal during the time period when the select signal is asserted. Includes a counting circuit for counting the number of looses. The device also provides a chip select signal Determine if signal has been put from asserted to unasserted And a second timing circuit. This device is also counted by a counting circuit. Reset signal to the device if the number of clock pulses And a reset signal generating circuit for outputting the same. Here, the predetermined value is larger than the number n. large.   According to the present invention, a resource for a device receiving an n-bit digital command is provided. A method is provided for generating a set signal. This device uses the chip select signal. And a clock signal including a plurality of clock pulses. When this method The chip select signal is transitioned from an unasserted state to an asserted state. Determining whether or not there is a problem. This method also allows the chip select signal to be asserted. The number of clock pulses of a clock signal during a time period during which the Including steps. This method is also useful when the chip select signal is asserted. And determining if it has been placed in an unasserted state. This one The method also further comprises the step of determining if the number of clock pulses counted by the counting circuit is predetermined. Outputting a reset signal to the device if it is greater than the set value. No. Here, the predetermined value is larger than the number n.                             BRIEF DESCRIPTION OF THE FIGURES   The following description and the accompanying claims are provided to explain the method and apparatus according to the present invention. Please refer to the drawings.   FIG. 1 can be used with a reset signal generator circuit according to the invention FIG. 3 is a block diagram showing input and output pins of the SLAC.   FIG. 2 is a block diagram of a reset signal generator circuit according to the present invention.   FIG. 3 shows a normal mode of operation for reading an 8-bit word into a device such as a SLAC. FIG.   FIG. 4 shows that less than 8 bits of an 8-bit word can be stored in a device such as a SLAC. FIG. 9 is a timing chart of a second mode of operation for reading the data.   FIG. 5 shows at least sixteen consecutive data when the chip select line is active. Reset signal generator according to the present invention. FIG. 6 is a timing diagram of a third mode of operation in which a reset signal is generated in the circuit. .   FIG. 6 can be used in a reset signal generator circuit according to the present invention. FIG. 3 is a diagram illustrating a data clock counter circuit.                        Detailed Description of the Preferred Embodiment   FIG. 2 illustrates a reset signal generator (RSG) circuit according to a preferred embodiment of the present invention. It is a block diagram of the road 7. The RSG circuit 7 has a chip select input CS on line 25 L, which may be, for example, an active low signal. Explained here The state of the active signal is for illustrative purposes only, and It will be appreciated by those skilled in the art that other active states can be selected depending on the choice of design without Will be appreciated.   The RSG circuit 7 also receives a reset signal RESETL on line 35. This Again, this can be an active low signal. The RSG circuit 7 further includes a line 45 The software generated resource above, which can also be an active low signal A set signal HRSTL is received. The RSG circuit 7 also provides a clock on line 55 The signal CLK and phase 1 and phase 2 on lines 65 and 75, respectively Has a clock input for receiving clock signals SPH1 and SPH2 of . By using these input signals and the circuit as shown in FIG. Path 7 generates a reset signal RSTL on line 85 to, under certain circumstances, The device such as the SLAC connected to the G circuit 7 is reset.   Referring now to FIG. 3, the CLK signal has a clock rate fclkWorks with 50 % Duty cycle signal. The SPH1 signal is synchronized with the CLK signal. The clock rate fph1Is a 50% duty cycle signal operating at S The PH2 signal has a clock rate fph2= Fph1Operating at 50% duty cycle Signal, which is opposite in phase to the SPH1 signal.   Referring again to FIG. 2, either the RESETL signal or the HRSTL signal Or RSTL on line 85 whenever both are active low. The output is pulled low, causing the active-low reset port to go low. Reset the device connected to the RSTL output on 85. This situation occurs Indicates that either or both of the RESETL and / or HRSTL signals are low. State (i.e., logic "0"), NAND gate 10 goes to line 11 This is to output a logical high value (ie, “1”) on 0. On line 110 Is input to the inverter 20, and the inverter 20 outputs the logical low value. Is output to one input port of the NAND gate 30. One of the NAND gates 30 The logic low value input to the input port is applied to the second input port of the NAND gate 30. Regardless of the value of the CNTRSTL signal received above, a logic high value is Output from the port 30 onto the line 120. This argument on line 120 The logic high value is sent to inverter 40, which converts it to a logic low value. Invert and send on line 85. This corresponds to the output signal RSTL.   On the other hand, both RESETL and HRSTL are in the inactive high state. In some cases, NAND gate 10 outputs a logic high value on line 110. This logic high value is inverted by inverter 20 so that inverter 20 Output to the first input of the NAND gate 30. Under normal circumstances, Count reset signal CNTRST according to the present invention is in a low state (inactive). . This is because the CNTRSTL signal at the output of the inverter 50 is high (inactive). Gender). The count reset signal CNTRST is used in the present invention. Therefore, it is used to generate a special reset signal. Enter NAND gate 30 The two high logic values applied force the output of NAND gate 30 to a logic low value. This is inverted by inverter 40, resulting in a logic high RSTL The signal is output on line 85.   Conventionally, to provide a method for resetting a device connected to the RSG circuit 7 To use either the RESETL signal or the HRSTL signal in the above method Contrary, a third method for bringing the RSTL output to an active low state is the Provided by the RSG circuit 7 according to the description. This second to implement the reset The third method is that the chip select signal CSL on the line 25 is at least a predetermined number of clocks. During the active low state during the clock period, for example, 16 clock periods. Will be revealed. The counter circuit inside the RSG circuit 7 determines the occurrence of this situation, and And outputs a CNTRST signal on IN95.   This CNTRST signal is applied to R by appropriate logic circuitry as shown in FIG. The STL output is placed in an active low state, which in turn The device connected to the G circuit 7 is reset. That is, the counter circuit CNT A logic high value indicating that DCLKS125 indicates a 16 clock period is used as a signal CNTRST. Output on line 95, the signal is inverted by inverter 50, Inverter 50 outputs a logic low value as signal CNTRSTR to NAND gate 30. Output to the second input port. As a result, the NAND gate 30 is reset Logic high on line 120 regardless of the state of signals RESETL and HRSTL. The result is to output a value. This logic high value is now inverted by inverter 40 This then becomes the logic low value output signal RSTL on line 85.   FIG. 2 also shows a dual clock generation (DCG) circuit 2, which is , NOR gate 60, NAND gates 300 and 310, and inverter 3 20, 170, 180, 190, 200, 210, 220, 230 and 240 including. In this DCG circuit 2, two non-overlapping data clock signals MPIDCLK and MPIDCLKF are the clock signal CLK and the chip selection signal. It is generated from the selection signal CSL. These inverted-phase data clock signals MPIDCLK And MPIDCLKF are data clock counter circuits CNTDCL, respectively. KS125 PH1 and PH2 inputs (ie, first and second phase clocks). Input). In response to these opposite-phase clock signals, The data circuit CNTDCLKS125 has a data clock pulse, Count the number. The data clock pulse DCLK on line 135 is the clock signal CLK is output each time a clock pulse is output (that is, one clock pulse is output). Corresponds to the previous transition of the clock signal CLK from the logic low state to the logic high state. ), The chip select CSL signal is active (ie, low) and the line 145 The upper reset signal RST, which is in phase opposition to the RSTL output, is inactive. That is, a low state). The clock signal CLK is, as shown in FIG. / Fclk During one clock period defined by Outputs one clock pulse.   Referring again to FIG. Chip select signal CSL on line 25 is inactive (high) State or when RST on line 145 is in an active high state. Is Data clock DCLK is not generated on line 135. Because NO R-gate 60 outputs a logic low (ie, "0") state during this period. is there. For this reason, The counter circuit CNTDCLKS125 counts clock pulses. Never. Because PH1 input of counter circuit CNTDCLKS125 And PH2 inputs are Always receive a signal with the same state, Therefore, This is because state transitions cannot be counted. As will be appreciated by those skilled in the art, Data The number of lock pulses is Judge in any of a number of prior art ways Is possible. For example, Data clock signal crosses zero from low to high Judgment is possible by measuring the number of times.   Same as when reset output RSTL on line 85 is in an inactive high state Only for the time period, The chip select signal CSL on the line 25 is continuously active low. When in the state, The counter circuit CNTDCLKS125 stores the data during the time period. Start counting the number of clock pulses. When the count reaches 8, CNTDCLK The CNT output on line 155 of the S circuit 125 is placed in an active high state, That state continues until count 15. This allows If during this time the chip select signal When signal CSL transitions from low to high, The CSUP signal on line 165 is asserted. Active high state. The CSUP signal is Connect to RSG circuit 7 Device reads the most recently clocked command in that device. Work to run one.   During normal operation, The chip select signal is activated to a low state, 8-bit command Clocked into the device. Once the command has been read into the device, The chip select signal is deactivated to a high state. Shortly thereafter, The frame read now To indicate to the device that the command can be decrypted and executed. CS The UP signal is generated by the RSG circuit 7. Also, Chip select signal CSL is not Immediately after being activated, The reset pulse R on line 175 is Transmission gate circuit T Through GC4, Generated at the output of inverter 130.   This reset pulse R on line 175 Counter circuit CNTDCLKS1 25 reset pins RESET. The reset pulse R is RGC circuit 7 can read a new 8-bit command word To set up the RGC circuit 7 to Counter circuit CNTDCLKS Operate to return the count of 125 to zero.   The TGC circuit 4 detects the transition of the chip select signal CSL from low to high, That result, A logic high value is output to both of the respective input ports of NOR gate 70. You. That the transition from low to high of the chip select signal CSL is detected in this way By Wait for the transition of the chip select signal CSL from low to high to occur. About 1 CLK clock cycle later, A logic high value appears at the output of NOR gate 70, Brought on line 195. The logical high value of this NOR gate 70 is NAN Input to one port of the D gate 80, CNT signal on line 155 is NAND It is received at a second port of gate 80. Therefore, NOR gate 70 is logic When CNT is a logical high value when outputting a high value, CSUP is about 1 clock Cycle period, Output in high state.   here, The operation of the TGC circuit 4 will be described in more detail. Chip select signal CSL is When in the inactive (high) state, SPH2 clock signal rising edge occurs Then Transmission gate X1 outputs a logic high state on line 140. This line The high state on 140 is sent through latch L1, This is discussed on line 142 Outputs the logic low state. afterwards, The transmission gate X2 is SPH1 clock signal rising Outputs a logic low state on line 144 when a rising edge occurs.   The low state on line 144 is Sent through the latch L2, Latch L2 A logic high state is output on IN 146. Thereafter, the transmission gate X3 becomes SPH2 When the rising edge of the lock signal occurs, Output a logic high state on line 148 .   This high state on line 148 Sent through the latch L3, This is A logic low state on output 150. Thereafter, the transmission gate X4 becomes SPH1 signal When the rising edge of Output a logic low state on line 152.   This low state on line 152 Sent through the latch L4, Latch L4 Outputs a logic high state on line 154. Thereafter, the transmission gate X5 becomes SPH When the rising edge of two signals occurs, Output a logic high state on line 156.   This high state on line 156 is sent through latch L5, This is line 1 A logic low state is output on 58. Thereafter, the transmission gate X6 becomes SPH1 signal rising When a rising edge occurs, Output a logic low state on line 160.   This low state on line 160 Sent via latch L6. Latch L6 Is Output a logic high state on line 162. This line 162 NORGE Port 100 to one input port. The other input port of NOR gate 100 Is Connected to line 158, Thereby, Time when the chip select line CSL exists Time period (ie, Inactive high state for at least 2 clock cycles If there, Line 158 goes low, Line 162 goes high. did So, NOR gate 100 has a logic low at one input port of NOR gate 111. Output the value.   The other input port of the NOR gate 111 is Line 1 from NAND gate 10 10 are connected to receive a reset indication. The NAND gate 10 RE A logic low state when both SETL and HRSTL are inactive high is there. Therefore, RESETL and HRSTL are both inactive high If the chip select line CSL is in an inactive high state for a certain period of time, If NOR gate 111 outputs a logic high state. This logic high state is Inverted by the data 130, Inverter 130 indicates a logic low state on line 175 above, Output to the RESET input of the counter circuit CNTDCLKS125.   One input port of the NOR gate 70 is connected to the line 144, Another input port Is connected to line 154. Inactuate for a period of time when the chip select signal CSL is present When in the high-active state, Line 154 is high, Line 144 is low State. Therefore, NOR gate 70 places a logic low value on line 195, Output to one input port of NAND gate 80. NAND gate 80 is logic Output This is inverted by the inverter 90, Therefore, CSU P is placed in an inactive low state.   Chip select line CSL transitions from inactive high to active low When you move Transmission gate X1 receives the low state, SPH2 clock signal rising When a rising edge occurs, Output a logic low state on line 140. Line 1 This low state on 40 is sent through latch L1, This is discussed on line 142 Output a logic high state. The transmission gate X2 is then Start of SPH1 clock signal When the edge of the glue occurs, Output a logic high state on line 144.   At this time, NOR gate 70 receives a logic high state on both of its inputs. this Is Without changing the output of NOR gate 70 on line 195, Also, It does not change the (inactive low) state of CSUP.   The high state on line 144 is sent through latch L2, Latch L2 is line Output a logic low state on 146. afterwards, The transmission gate X3 is SPH2 black When the rising edge of the clock signal occurs, Output a logic low state on line 148 .   This low state on line 148 is sent via latch L3, Latch L3 A logic high state is output on IN 150. afterwards, Transmission gate X4 is SPH1 signal When the rising edge of the signal occurs, Output a logic high state on line 152.   This high state on line 152 is sent through latch L4, Latch L4 It outputs a logic low state on IN 154. afterwards, The transmission gate X5 is SPH2 It outputs a logic low state on line 156 when the rising edge of the signal occurs.   At this time, NOR gate 70 receives a logic high state on line 144, Rye A logic low state is received on terminal 154. this is, The output of the NOR gate 70 is also CS The (inactive low) state of the UP does not change.   The low state on line 156 is sent via latch L5, Latch L5 is line A logic high state is output on 158.   At this time, NOR gate 100 receives a high state on both of its inputs. this is , Without changing the output of the NOR gate 100, Also, Lise on line 175 The state of the cut pulse R is also RESETL and HRSTL are both inactive As long as it is high Keep inactive low.   The transmission gate X6 is When the rising edge of the SPH1 signal occurs, On line 160 Outputs a logic high state.   The high state on line 160 is sent through latch L6, Latch L6 is line A logic low state is output on 162. Line 162 is one side of NOR gate 100 Connect to input port. Therefore, The NOR gate 100 Of that input port One side receives a logic low state via line 162, Connect the other end of the input port A logic high state is received via IN 158. as a result, NOR gate 100 is N A logical low value is output to one input port of the OR gate 111. RESETL and And HRSTL are both inactive high, NOR gate 111 Output a logic high state, This is inverted by the inverter 130, Inverter 1 30 is a logic low state as a reset pulse R, On line 175, Counter times Route CNTDCLKS125 to the RESET input.   Therefore, Chip select signal CSL changes from inactive (high) state to active (low) state When transitioning to the state CSUP remains inactive (low), And, Reset pal R (If RESETL and HRSTL were not asserted at that time, (Assuming) the inactive (low) state.   The chip select line CSL transitions from an active (low) state to an inactive (high) state. Then Transmission gate X1 receives the high state, The rising of the SPH2 clock signal When the edge is Output a logic high state on line 140. On line 140 This high state of is sent via latch L1, Latch L1 is asserted on line 142. Outputs the logic low state. afterwards, The transmission gate X2 is SPH1 clock signal rising When a rising edge occurs, Output a logic low state on line 144.   At this time, NOR gate 70 receives a logic low state on both of its inputs. That result, NOR gate 70 is at a logic high state on one input port of NAND gate 80 Is output. If this time, CNT is also active high on line 155 If NAND gate 80 outputs a logic low value, This is the inverter Inverted to a logical high value by 90, This is the CSUP.   The low state on line 144 is sent through latch L2, Latch L2 is line A logic high state is output on 146. afterwards, The transmission gate X3 is SPH2 black When the rising edge of the clock signal occurs, Output a logic high state on line 148 .   The high state of line 148 is sent through latch L3. Latch L3 is line Output a logic low state on 150; afterwards, The transmission gate X4 is SPH1 signal When a rising edge occurs, Output a logic low state on line 152.   This low state on line 152 Sent via latch L4. Latch L4 Is Output a logic high state on line 154.   At this time, The NOR gate 70 Receiving a logic low value via line 144; And, A logic high value is received via line 154. as a result, NOR gate 70 The output of Approximately 1 CLK clock after the output of NOR gate 70 is placed high. After the lock cycle (or after 1 SPH1 + 1SPH2 clock cycle) B -Returned to the state. With this configuration of the TSG circuit 4, CSUP is Chip selection Each time the signal CSL transitions from low to high (and the CNT signal is also active). High), Only for a maximum of 1 CLK clock cycle, Active (C B) The state is reached.   afterwards, Transmission gate X5 asserts line 15 when the rising edge of the SPH2 signal occurs. A logic high state is output on 6.   This high state on line 156 is sent through latch L5, Latch L5 Output a logic low state on IN 158.   At this time, NOR gate 100 receives a logic low value on both of its input ports. . as a result, A logic high value is provided at the output of NOR gate 100. This situation Is Set the output of the NOR gate 111 to a logic low state, This is the inverter 130 So it is inverted, as a result, Reset pulse R on line 175 is active It is set to the Buhai state.   The transmission gate X6 is When the rising edge of the SPH1 signal occurs, On line 160 Outputs a logic low state.   This low state on line 160 is sent through latch L6. Latch L6 Outputs a logic high state on line 162, Line 162 is the NOR gate 10 0 is connected to one input port. Therefore, The NOR gate 100 That input Receive a logic low state on one side of the port, A logic high state on the other side of the input port Receive state. as a result, The NOR gate 100 One input of NOR gate 111 Output a logical high value to the port. RESETL and HRSTL are both Ina Active high, NOR gate 111 outputs a logic high state, This is It is inverted by the inverter 130. The inverter 130 Reset pulse R And outputs a logic low state on line 175 as This is, Counter circuit CNTD RESET input of CLKS125. Therefore, The reset pulse R is H 1SPH1 (or soon), which occurs shortly after the Or SPH2) Only during the clock cycle, Active (high).   In the normal mode of operation according to the invention, SLAC reads 8-bit words Including When receiving the active high CSUP signal from the RSG circuit 7, The word Is decrypted and executed. Reading an 8-bit word is 8 clocks in time period Corresponds to the pulse. An 8-bit word is stored in a register (not shown) inside SLAC. Once read and subsequently decrypted, Counter circuit CNTD of RSG circuit 7 CLKS125 is reset by a reset pulse R, Thereby, Cow The counter circuit CNTDCLKS125 is New to be read next by SLAC The data clock is ready to be counted for a new 8-bit word. 8 bits each Toward For example, SLAC reads and executes, A series of 8-bit commands Corresponding to one of the codes.   FIG. FIG. 4 shows a timing diagram during a normal mode of operation. here, Clock signal C Eight consecutive rising edges T1 to T8 of LK are Chip select signal CSL is active Occurs during a time period that is in the (low) state. On the eighth clock pulse , CNT is activated (ie, Put in high state), CSL signal is low State to the high state. Immediately after that, A CSUP pulse is generated. CS Immediately after the UP pulse is generated, Reset pulse R generated by TSG circuit 4 Being The counter CNTDCLKS125 is cleared. This reset pulse R is The next 8-bit word is written by the device connected to the RSG circuit 7. It is necessary to set the RSG circuit 7 so that   In a second mode of operation according to the invention, The chip select signal CSL is Active for a period shorter than eight transitions of the clock rising edge of the clock signal CLK. Sexual (low) state. This second mode of operation is shown in FIG. in this case, Cow The CNT output of the counter circuit CNTDCLKS125 must be in the active (high) state. And never. Because This is because the count 8 is not reached. CN Since T remains inactive (low), Output CSUP is always inactive (low) Is maintained. In this second operation mode, CSL is inactive (high) And soon after, To reset the counter circuit CNTDCLKS125 For this purpose, a reset pulse R is generated.   A second mode of operation according to the invention is: mainly, 8 software glitches Causes unintentional assertion of the CSL signal during less than a clock cycle Corresponding to the case. CNT signal asserted by short-term CSL “glitch” Because it will not be CSUP signal is never generated, Therefore, Debye The command is not triggered to read a nonexistent command.   The second mode of operation is: A first command is clocked into the SLAC Can also occur if a higher priority command is received on the way . at this point, The control circuit (not shown) The count of the CNTDCLKS circuit 125 To generate a reset pulse R to reset the reset Immediately CSL line To an inactive state. afterwards, For example, The normal mode of operation as shown in FIG. Through, The command to be prioritized can be immediately read into the SLAC. . A low priority command that has been partially read is executed by the SLAC Is Perhaps, After the priority command has been read and executed , at the time, The lower priority command is SLA via normal mode of operation Read completely into C.   As aforementioned, The reset pulse R is As shown in FIG. Series of TSG circuit 4 Transmission gates X1 to X6, NOR gate 100, 111, And inverter 13 0, Generated from a logic circuit including the chip select signal CSL, Line 1 The reset pulse R on 75 is Reset signals RESETL and HRSTL It is also possible to generate it by asserting either. Chip select signal C Every time SL goes inactive high, Shortly thereafter, Chip select signal CS The low-to-high transition of L propagates through the TSG circuit 4, Reset pulse R Is generated. Also, Either reset signal RESETL or HRSTL Or if both are activated, The reset pulse R is generated immediately after that. You.   In the normal mode of operation according to the invention, The chip select signal CSL is S To input 8-bit data (corresponding to a single command word) to LAC It is active for a sufficient length. in this case, As shown in FIG. Chip select signal CS L remains active (low) during that period. During that time, 8-bit serial data Is input to a shift register (not shown). Once the data is entered, Chip The select signal CSL is deasserted. CSUP is Chip select signal CSL is Circuit CNTDCLKS counts 8 data clocks during asserted state Asserted by afterwards, The 8-bit data word is decoded , The mode to be taken by the SLAC or the command to be executed by the SLAC is determined .   In a third mode of operation according to the invention, As shown in FIG. Chips The selection signal CSL is provided for at least 16 clock cycle periods, Active low state stay. this is, 8 clock cycles required to read 8-bit commands Longer than kuru. The data corresponding to the 8-bit command is The 8-bit command 8th clock from the time when the first bit of Shortly after the cycle was counted, Already read by SLAC, This The system according to the invention of After about eight clock cycles, Reset to SLAC A signal RSTL is generated. This method of resetting the SLAC SLAC All other ways of setting (ie, Via reset pin RESETL Or via reset command HRSTL generated by software Law). Period during which the chip select signal CSL is asserted By selecting 16 data clocks as the interval, Chip select signal CSL is 8 data A state sufficiently away from the normal mode asserted during the clock period (see FIG. 3) Obtained This allows Unintentional resets rarely occur. Was But Other numbers of data clocks can be selected.   Therefore, According to the invention, During the normal mode of operation, Chip select signal CS While L is slightly longer than 8 clock cycles, The parable is 11 clock cycles period, When placed in an active (low) state, This situation By the RSG circuit 7 It does not result in the SLAC being reset undesirably.   The transmission gates X1 to X6 of the TSG circuit 4 The chip select signal CSL is Antiphase clock signal SPH1, It operates to synchronize with SPH2. This synchronization Is The chip select signal CSL is asynchronous, for that reason, CSL phase is internal Clock signal SPH1, This is necessary because the phase of SPH2 is not known. The latches L1 to L6 respectively located after the respective transmission gates X1 to X6 are , Two phase clock signals SPH1, Invert the data between SPH2 transitions and Used to hold.   FIG. 2 also shows A NAND gate 80 is shown. this is, On the other hand, Receiving the CNT signal on the And, NOR gate 70 on line 195 Receive their output. The NOR gate 70 The two input ports respectively La Signals on inputs 144 and 154 are received.   When the count signal CNT on the line 155 is in the inactive low state, La The signal on IN 195 is prevented from going to the output of NAND gate 80. . The CNT signal on line 155 is Chip select signal CSL is deasserted first 15th to 15th consecutive clocks since asserted For the time corresponding to the pulse, Put in active state.   Later, when the chip select signal CSL is deasserted, The signal on line 195 is N Sent through an AND gate 80, It is output as a CSUP signal. Line 1 The signal on 95 is Immediately after the transition of the chip select signal CSL from low to high, About 1 Only during the lock cycle period, Placed in a logic high state.   Referring now to FIG. The CSUP signal is Device connected to RSG circuit 7 Received by Depending on the device, The command that was loaded into the device first Is read as an enable signal for reading and evaluating. For example, this Using the CSUP signal, 8-bit word read into the device shift register The execution of the code can be enabled. If the CSUP signal is not activated if, Commands read into the device are not executed.   Referring now to both FIG. 2 and FIG. Chip select signal CSL goes low Kept and reset signals RESETL and HRSTL are not asserted In the state, CNTRST signal on line 95 after 16 consecutive clock cycles Becomes active high, Reset signal CNTRST is set to high state. It is. The reset signal CNTRST activates the RSTL output, This time, R The ESET input resets the device connected to its RSTL output. C During the eighth to fifteenth clock periods during which the NT signal is activated, the chip Since the selection signal CSL did not change from the low state to the high state, The CSUP signal is Remains asserted.   When the chip select signal CSL is changed to a signal after the 16th clock (that is, 17th clock, When staying in the active low state (even at the 18th clock, etc.) In The reset signal CNTRST remains in the active high state, Thereby, The external reset line RSTL is maintained in an active low state. Chip selection signal Once the signal CSL transitions from low to high, The TSG circuit 4 That After that, the reset pulse R is set to the high state. This allows Counter circuit CNTD CLKS125 count is reset, This inactivates the CNTRST signal Become   A reset after 16 clock cycles while the chip select signal CSL is maintained I chose to This is for simplifying the RSG circuit 7. For example , The circuit shown in FIG. 6 may be used as a counter circuit CNTDCLKS125. And by All that is required to generate the CNTRST signal is Only the upper bit (MSB) line is provided. The next line of the MSB is CSUP signal Is used to output the CNT signal to assert at the correct time. this The correct time is The count is between 01000 and 01111 (including both ends) .   of course, Any number of data clock counts this third type of reset What can be used to generate It will be understood by those skilled in the art. For example , The MSB of the n-bit counter CNTDCLKS and the line following the MSB are used. Use Count 2n-1+2n-2Reset signal RS TL is activated.   Further, if the number of bits corresponding to a single digital command word is different, For example, even in the case of a 16-bit word, the CNTDCLKS circuit 125 It is understood by those skilled in the art that modifications can be made to address the situation. Will be. For a 16-bit command word, use a 6-bit counter , CNT signal is the next line of the MSB (ie, 2Four= 16) , Also, the CNTRST signal is applied to the MSB line (ie, 2Five= 32) It is possible to output.   As long as the chip select signal CSL is in the inactive (high) state, the circuit CNTDCLK S125 does not count the data clock DCLK pulse. Because NA This is because the ND gate 30 does not output a pulse during this time. Chips When the selection signal CSL is in the active (low) state, the counter circuit CNTDCL KS 125 has already been reset by the reset pulse R on line 175 by that time. Has been reset to The counter circuit CNTDCLKS125 is a chip select signal. From the time when the assertion is started to bring the Start counting the number of locks. Chip select signal CSL is maintained in an active (low) state If 16 data clocks are counted during the period, the CNTRST signal is generated Thereby, the device connected to the RSG circuit 7 is reset.   Resetting after 16 data clocks is a single operation during normal operating mode. Sufficiently separated from the eight clock times required to read the command word Therefore, the generated reset does not interfere with the normal operation of the SLAC . Thus, the operator has a period corresponding to at least 16 clock cycles. Only by asserting the chip select signal CSL to the active low state, the SLA A reset can be generated for C. This is 16 clock cycles wide Chip selection “pulse”.   Of course, the circuit may use the chip select signal C SL to any particular, for example, at least 32 consecutive clock cycles, It can also be designed to have a width. The reset that was directed in this way Does not cause any problems as described above. Because the data After the first clock cycle, it has already been read into the SLAC, , Resetting SLAC after 8 clock cycles used SLAC This is because the operation of the telephone communication is not adversely affected.   In essence, the system according to the present invention provides a system in which the reset pin is externally generated. The user can reset the hardware of the device without receiving the set signal. To be able to conduct Even if there is a reset pin, The user typically resets the reset pin of multiple cascaded devices. The external reset pin so that Selectively reset one or more of the card-connected devices It is impossible. However, a chain of these cascaded devices Chip select pins are usually separated from each other, To receive chip select long-term signals in the manner described above, This makes it possible to easily reset a specific device among the chairs.   While the preferred embodiment of the invention has been described herein, it has been found in accordance with the teachings of the invention. The embodiments described without departing from the scope of the invention as set forth in the appended claims. Will be apparent to those skilled in the art. For example, the above description is active Although for low chip select and reset signals, the present invention The same operation can be performed with the active high signal.

Claims (1)

【特許請求の範囲】 1.加入者線音声処理回路(SLAC)のためにリセット信号を生成するための 装置であって、 複数のクロックパルスを含むクロック信号を読込むための第1の入力ポートと 、 チップ選択信号を読込むための第2の入力ポートとを含み、チップ選択信号は 活性状態および不活性状態のうちいずれかであり、さらに、 チップ選択信号が少なくとも所定の数のクロックパルス期間活性状態にあった 場合にリセット信号を生成するためのリセット回路を含み、 所定の数は、SLACがデジタルコマンドを読込むのに必要なクロックパルス の数よりも大きい、装置。 2.クロックパルスの所定の数は16である、請求項1に記載の装置。 3.外部で生成されたリセット信号を読込むための第3の入力ポートをさらに含 み、外部で生成されたリセット信号は活性状態および不活性状態のうちいずれか であり、 リセット信号はまた、外部で生成されたリセット信号が活性状態に置かれた場 合にも生成される、請求項1に記載の装置。 4.SLACがデジタルコマンドを読込むのに必要なクロックパルスの数は8で ある、請求項2に記載の装置。 5.チップ選択信号をクロック信号に同期させて、その結果としての同期チップ 選択信号を出力するための同期回路と、 チップ選択信号、クロック信号、および外部で生成されたリセット信号に基づ いてデータクロック信号を生成するためのデータクロック回路とをさらに含み、 データクロック信号は、チップ選択信号が活性状態にありかつ外部で生成された リセット信号が不活性状態にある場合にはデータクロック信号がチップ選択信号 に対応するように、および、チップ選択信号の両方のいずれかが不活性状態にあ りかつ外部で生成されたリセット信号が活性状態にある場合にはデータクロック 信号が不活性信号に対応するように生成され、さらに、 データクロック信号および同期チップ選択信号を受取って、データクロック信 号のパルスの数が第2の所定の数と第3の所定の数の間であった場合にカウント 信号を出力し、かつ、データクロック信号のパルスの数が少なくとも第3の所定 の数であった場合にデータカウント信号を出力するように構成された、データク ロックカウンタ回路を含み、 データカウント信号はSLACをリセットするのに使用される、請求項3に記 載の装置。 6.第2の所定の数は8であり、第3の所定の数は16である、請求項3に記載 の装置。 7.チップ選択信号および外部で生成されたリセット信号の双方の不活性状態は 論理ハイ値である、請求項3に記載の装置。 8.チップ選択信号および外部で生成されたリセット信号の双方の不活性状態は 論理ロー値である、請求項3に記載の装置。 9.nビットのデジタルコマンドを受取るデバイスのためにリセット信号を生成 するための装置であって、前記装置はチップ選択信号と、複数のクロックパルス を含むクロック信号とを受取り、前記装置は、 チップ選択信号がいつアサートされていない状態からアサートされた状態に置 かれたかを判定するための第1のタイミング回路と、 チップ選択信号がアサートされた状態にある時間期間中のクロック信号のクロ ックパルスの数を数えるための計数回路と、 チップ選択信号がいつアサートされた状態からアサートされていない状態に置 かれたかを判定するための第2のタイミング回路と、 計数回路によって数えられたクロックパルスの数が所定の値よりも大きい場合 に、デバイスに対してリセット信号を出力するためのリセット信号発生回路とを 含み、 所定の値は数nよりも大きい、装置。 10.前記デバイスは、活性状態および不活性状態のうちいずれかである外部で 生成されたリセット信号をさらに受取り、 リセット信号はまた、外部で生成されたリセット信号が活性状態に置かれた場 合にも生成される、請求項9に記載の装置。 11.所定の数は16である、請求項9に記載の装置。 12.数nは8である、請求項10に記載の装置。 13.アサートされた状態とはアクティブロー状態である、請求項10に記載の 装置。 14.アサートされた状態とはアクティブハイ状態である、請求項10に記載の 装置。 15.nビットのデジタルコマンドを受取るデバイスのためにリセット信号を生 成するための方法であって、前記デバイスはチップ選択信号と、複数のクロック パルスを含むクロック信号とを受取り、前記方法は、 a) チップ選択信号がいつアサートされていない状態からアサートされた状 態へと置かれたかを判定するステップと、 b) チップ選択信号がアサートされた状態にある時間期間中のクロック信号 のクロックパルスの数を数えるステップと、 c) チップ選択信号がいつアサートされた状態からアサートされていない状 態に置かれたかを判定するステップと、 d) 計数回路が数えたクロックパルスの数が所定の値よりも大きい場合に、 デバイスにリセット信号を出力するステップとを含み、 所定の値は数nよりも大きい、方法。 16.所定の数は16である、請求項15に記載の方法。 17.数nは8である、請求項16に記載の方法。 18.e) 第1の状態および第2の状態のうちいずれかであり得る外部で生成 されたリセット信号を受取るステップをさらに含み、前記第1の状態は前記デバ イスのためのリセット条件を示す状態であり、さらに、 f) 外部で生成されたリセット信号が第1の状態にある場合に、デバイスに リセット信号を出力するステップを含む、請求項15に記載の方法。[Claims] 1. For generating a reset signal for a subscriber line speech processing circuit (SLAC) A device,   A first input port for reading a clock signal including a plurality of clock pulses; ,   A second input port for reading a chip select signal; One of an active state and an inactive state,   Chip select signal was active for at least a predetermined number of clock pulses A reset circuit for generating a reset signal in the case;   The predetermined number is the number of clock pulses required for the SLAC to read the digital command. Device larger than the number of. 2. The apparatus of claim 1, wherein the predetermined number of clock pulses is sixteen. 3. A third input port for reading an externally generated reset signal; Externally generated reset signal is active or inactive. And   The reset signal also occurs when an externally generated reset signal is placed active. The device of claim 1, wherein the device is also generated. 4. The number of clock pulses required for the SLAC to read a digital command is eight. 3. The device of claim 2, wherein: 5. Synchronize the chip select signal with the clock signal and the resulting sync chip A synchronization circuit for outputting a selection signal;   Based on chip select signal, clock signal, and externally generated reset signal And a data clock circuit for generating a data clock signal. Data clock signal is active when chip select signal is active and externally generated When the reset signal is inactive, the data clock signal is the chip select signal. And either one of the chip select signals is inactive. Data clock when the externally generated reset signal is active A signal is generated corresponding to the inactive signal;   Receiving the data clock signal and the synchronization chip select signal, Count if the number of pulses of the signal is between a second predetermined number and a third predetermined number And outputting at least a third predetermined number of pulses of the data clock signal. Data clock signal, which is configured to output a data count signal when Including a lock counter circuit,   4. The method of claim 3, wherein the data count signal is used to reset SLAC. On-board equipment. 6. 4. The method of claim 3, wherein the second predetermined number is eight and the third predetermined number is sixteen. Equipment. 7. The inactive states of both the chip select signal and the externally generated reset signal are 4. The device of claim 3, wherein the device is a logic high value. 8. The inactive states of both the chip select signal and the externally generated reset signal are 4. The device of claim 3, wherein the device is a logical low value. 9. Generate reset signal for devices receiving n-bit digital commands A plurality of clock pulses, the chip select signal and a plurality of clock pulses. And a clock signal comprising:   When the chip select signal changes from an unasserted state to an asserted state A first timing circuit for determining whether the   The clock signal is clocked during the time period when the chip select signal is asserted. A counting circuit for counting the number of clock pulses;   When the chip select signal changes from an asserted state to an unasserted state A second timing circuit for determining whether the   When the number of clock pulses counted by the counting circuit is larger than a predetermined value And a reset signal generation circuit for outputting a reset signal to the device. Including   The device, wherein the predetermined value is greater than a number n. 10. The device is externally in either an active state or an inactive state. Further receiving the generated reset signal,   The reset signal also occurs when an externally generated reset signal is placed active. 10. The device of claim 9, wherein the device is also generated. 11. The apparatus of claim 9, wherein the predetermined number is sixteen. 12. 11. The device according to claim 10, wherein the number n is eight. 13. The state of claim 10, wherein the asserted state is an active low state. apparatus. 14. The state of claim 10 wherein the asserted state is an active high state. apparatus. 15. Generates reset signal for devices receiving n-bit digital commands The method of claim 1, wherein the device comprises a chip select signal and a plurality of clocks. Receiving a clock signal comprising a pulse, the method comprising:   a) The state in which the chip select signal is asserted when it is not asserted Determining whether the user has been placed   b) the clock signal during the time period in which the chip select signal is asserted Counting the number of clock pulses of   c) When the chip select signal is asserted from the asserted state to the unasserted state Determining whether the user has been placed   d) if the number of clock pulses counted by the counting circuit is greater than a predetermined value, Outputting a reset signal to the device.   The method, wherein the predetermined value is greater than the number n. 16. 16. The method of claim 15, wherein the predetermined number is sixteen. 17. 17. The method according to claim 16, wherein the number n is eight. 18. e) externally generated which can be in either the first state or the second state Receiving the reset signal, wherein the first state is detected by the device. A state indicating a reset condition for a chair, and   f) when the externally generated reset signal is in the first state, 16. The method of claim 15, comprising outputting a reset signal.
JP9506660A 1995-07-20 1996-06-04 Extended chip select reset device and method Pending JPH11509658A (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/504,502 1995-07-20
US08/504,502 US5675271A (en) 1995-07-20 1995-07-20 Extended chip select reset apparatus and method
PCT/US1996/008637 WO1997004575A1 (en) 1995-07-20 1996-06-04 Extended chip select reset apparatus and method

Publications (1)

Publication Number Publication Date
JPH11509658A true JPH11509658A (en) 1999-08-24

Family

ID=24006551

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9506660A Pending JPH11509658A (en) 1995-07-20 1996-06-04 Extended chip select reset device and method

Country Status (7)

Country Link
US (1) US5675271A (en)
EP (1) EP0839424B1 (en)
JP (1) JPH11509658A (en)
KR (1) KR19990029006A (en)
DE (1) DE69611785T2 (en)
ES (1) ES2153963T3 (en)
WO (1) WO1997004575A1 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6205191B1 (en) 1997-07-21 2001-03-20 Rambus Inc. Method and apparatus for synchronizing a control signal
FR2766594B1 (en) * 1997-07-24 2000-01-28 Sgs Thomson Microelectronics EXTERNAL CONTROL RESET FOR A NON-VOLATILE MEMORY IN AN INTEGRATED CIRCUIT
JP2002009601A (en) * 2000-06-27 2002-01-11 Fujitsu Ltd Semiconductor integrated circuit, and initializing method for the semiconductor integrated circuit
CN101788968B (en) * 2010-03-11 2012-05-23 北京思比科微电子技术股份有限公司 Chip select signal spreading method
US8680892B2 (en) 2011-06-29 2014-03-25 Stmicroelectronics Asia Pacific Pte Ltd. Reset pulse encoding and decoding scheme with no internal clock
KR101656705B1 (en) * 2016-06-24 2016-09-12 주식회사 효성기술 Radar device which can determine the reflection distance using reference signal and Pulse signal

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4365174A (en) * 1980-07-31 1982-12-21 Rca Corporation Pulse counter type circuit for power-up indication
GB2178925B (en) * 1985-08-09 1989-04-12 Plessey Co Plc Line terminating apparatus
US4755985A (en) * 1986-12-09 1988-07-05 Racal Data Communications Inc. Method and apparatus for facilitating moves and changes in a communication system
US4857760A (en) * 1988-02-10 1989-08-15 Tektronix, Inc. Bipolar glitch detector circuit
US5534805A (en) * 1990-12-26 1996-07-09 Mitsubishi Denki Kabushiki Kaisha Synchronized clock generating apparatus
US5159217A (en) * 1991-07-29 1992-10-27 National Semiconductor Corporation Brownout and power-up reset signal generator
JPH05276022A (en) * 1992-03-30 1993-10-22 Nec Corp Trigger signal generating circuit
US5442310A (en) * 1992-07-31 1995-08-15 Intel Corporation Circuitry and method for reset discrimination
JPH06202762A (en) * 1992-10-30 1994-07-22 Nippon Motorola Ltd Reset signal generating circuit with write data protecting function
US5414745A (en) * 1993-06-01 1995-05-09 Advanced Micro Devices, Inc. Synchronized clocking disable and enable circuit
US5537055A (en) * 1994-06-30 1996-07-16 Pmc-Sierra, Inc. Method for protecting an ASIC by resetting it after a predetermined time period
JPH0818817A (en) * 1994-06-30 1996-01-19 Mitsubishi Denki Semiconductor Software Kk Horizontal synchronizing signal generating circuit

Also Published As

Publication number Publication date
DE69611785D1 (en) 2001-03-22
US5675271A (en) 1997-10-07
EP0839424B1 (en) 2001-02-14
ES2153963T3 (en) 2001-03-16
EP0839424A1 (en) 1998-05-06
DE69611785T2 (en) 2001-09-13
KR19990029006A (en) 1999-04-15
WO1997004575A1 (en) 1997-02-06

Similar Documents

Publication Publication Date Title
US5361290A (en) Clock generating circuit for use in single chip microcomputer
KR100240873B1 (en) Serial interface unit having the same register for reception/transmission
US6260152B1 (en) Method and apparatus for synchronizing data transfers in a logic circuit having plural clock domains
US5327019A (en) Double edge single data flip-flop circuitry
JPH11509658A (en) Extended chip select reset device and method
JPH1117531A (en) Digital delay circuit and digital pll circuit
US6092129A (en) Method and apparatus for communicating signals between circuits operating at different frequencies
JP2948245B2 (en) Transmission / reception synchronization device for communication network station
JP3485449B2 (en) Clock division switching circuit
US6049571A (en) Encoding circuit with a function of zero continuous-suppression in a data transmission system
JPH05145519A (en) Digital correlation device
KR100305027B1 (en) Retarder
KR100238208B1 (en) Synchronous serial input and output circuit
JPH05347651A (en) Pause time setting circuit between data frames
KR100236083B1 (en) Pulse generator
KR100239437B1 (en) Serial interface communication
JPS62226361A (en) Microprocessor system
US6026453A (en) System for facilitating serial data communications utilizing number of cycles input signal remained asserted to indicate data output logical state
US6701423B2 (en) High speed address sequencer
JP2508322B2 (en) Serial I / O circuit built-in micro computer
KR19990042148A (en) Ethernet interface device with frame transmission control function
JP2973613B2 (en) Programmable counter
JPH09205349A (en) Pulse width selection signal output device
JPH02202738A (en) Serial data receiving circuit
KR950000425B1 (en) Serial input/output memory with high speed test device