JPH11505062A - SCSI / parallel port combination cable - Google Patents

SCSI / parallel port combination cable

Info

Publication number
JPH11505062A
JPH11505062A JP8534139A JP53413996A JPH11505062A JP H11505062 A JPH11505062 A JP H11505062A JP 8534139 A JP8534139 A JP 8534139A JP 53413996 A JP53413996 A JP 53413996A JP H11505062 A JPH11505062 A JP H11505062A
Authority
JP
Japan
Prior art keywords
cable
conductor
conductors
connectors
twisted pairs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8534139A
Other languages
Japanese (ja)
Inventor
ピー. ベイカー,ウィリアム
ハミルトン,チャールズ
Original Assignee
アイオメガ コーポレイション
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by アイオメガ コーポレイション filed Critical アイオメガ コーポレイション
Publication of JPH11505062A publication Critical patent/JPH11505062A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R31/00Coupling parts supported only by co-operation with counterpart
    • H01R31/06Intermediate parts for linking two coupling parts, e.g. adapter
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R2201/00Connectors or connections adapted for particular applications
    • H01R2201/06Connectors or connections adapted for particular applications for computer periphery

Abstract

(57)【要約】 SCSIプロトコルあるいはパラレルポートプロトコルに従って構成された入力/出力ポートに周辺装置を接続するケーブル(10)は複数の接点ピン(1−25)を有する第1のコネクタ(12)と、複数の接点ピン(1−25)を有する第2のコネクタ(14)と、各々第1の導体(230−240)と第2の導体(230−240)とを有する複数のツイストペア(230−240)とからなる。前記第1の導体はデータ/制御ラインを画成し、第2の導体はSCSIプロトコルに従ってそれぞれのデータ/制御ラインのための戻り導体を画成する。各ツイストペアの第1と第2の導体は、ケーブルがパラレルポートプロトコルに従って構成された入力/出力ポートに接続されると、ツイストペアのいずれもその第1と第2の導体の間でデータ/制御信号を運ばないように前記第1と第2のコネクタの選定されたピンの間で接続されている。 (57) [Summary] A cable (10) for connecting a peripheral device to an input / output port configured according to a SCSI protocol or a parallel port protocol includes a first connector (12) having a plurality of contact pins (1-25). , A second connector (14) having a plurality of contact pins (1-25), and a plurality of twisted pairs (230-240) each having a first conductor (230-240) and a second conductor (230-240). 240). The first conductor defines a data / control line and the second conductor defines a return conductor for a respective data / control line according to the SCSI protocol. First and second conductors of each twisted pair have data / control signals between their first and second conductors when either cable is connected to an input / output port configured according to a parallel port protocol. Are connected between selected pins of the first and second connectors so as not to carry the same.

Description

【発明の詳細な説明】 SCSI/パラレルポートの組み合わせケーブル背景 発明の分野 本発明は一般にデジタル情報の伝送に関し、特にSCSIおよびパラレルポー トの双方のアプリケーションに互換的に使用しうるデータ伝送ケーブルに関する 。従来技術の説明 例えば、プリンタ、モデム、ディスクドライブ、等のコンピュータ周辺装置は 主コンピュータシャーシの外部にあることが多く、データ伝送ケーブルを介して コンピュータの入力/出力ポートに接続する必要がある。ケーブルの一端にある コネクタがコンピュータの入力/出力ポートに接続され、一方ケーブルの他端に あるコネクタが周辺装置の入力/出力ポートのコネクタに接続される。データ伝 送ケーブルの物理的および電気的特性は、データをそれに対して送るべき入力/ 出力ポートのプロトコルによって変わる。例えば、小型コンピュータシステムイ ンタフェース(SCSI)周辺装置をコンピュータのSCSIポートに接続する ように設計されたケーブルは、プリンタとコンピュータのパラレルポートとの間 でデータを伝送するように設計されたケーブルとは物理的および電気的に相違す る。 SCSI周辺装置をホストコンピュータのSCSIポートに接続するための従 来技術によるケーブルが市販されている。これらのケーブルは種々のタイプやサ イズのものがある。例えば、ある従来技術によるケーブルは各端において50ピ ンのセントロニクス(Centronics)コンネクタを使用し、一方他のケ ーブルは50ピンのデンシティ(Density)コネクタを使用している。そ の他の従来技術によるケーブルはSCSI周辺装置を、典型的にはアップル社マ ッキントッシュコンピュータ(AppleR MacintoshR compu ters)で見出される25ピンDB SCSI コネクタに接続する。これら の従来技術は典型的には一端において雄あるいは雌のDB25コネク タを、他端において50ピンのセントロニクス コネクタ(Centronic sR connecter)を有している。 更に別の従来技術のSCSIケーブルは両端にDB25コネクタを有している 。後者のこれらのケーブルは典型的に、各ツイストペアが第1の導体と第2の導 体とを有する、19のツイストペアからなる主ケーブル本体を有している。最初 の18のツイストペアの各々における第1の導体はケーブルの各端における各ピ ンに直接結合されている。これら18の導体はSCSIプロトコルによりデータ /制御信号を搬送する。これらの最初の18のツイストペアの各々における第2 の導体は、当該ツイストペアの第1の導体により搬送された各データ/制御信号 に対する「戻り」導体を画成する。ケーブルのピン25は終了パワー(TERM PWR)のために保存されており、19番目のツイストペアの双方の導体はピ ン25に接続され、終了パワーのために電流容量を増大する。 18個のピンはデータ/制御信号のために使用され、ピン25は終了パワーの ために保存されているので、18の信号の「戻り」導体、すなわち最初の18の ツイストペアの各々における第2の導体を扱うのに単に6個のピンのみが残って いる。従来の技術によるSCSIケーブルは典型的に、18の信号「戻り」導体 を6個のピンに亘って均等に配分している。すなわち、残りの6個のピンの各々 は18の信号「戻り」導体の中の3個に結合されている。表1は従来技術のSC ICケーブルにおける「戻り」導体の均等な配分を示している。示されているよ うに、ピン7、9、14、16、18および24は、各々、従来技術のSCIC ケーブルにおける18の信号戻り導体の中の3個を共用している。 各端においてDB25コネクタを採用している従来技術のパラレルポートケー ブルは典型的に、ケーブルの各端において各ピンに接続された単に25の単一導 体からなる。表2はパラレルポートケーブルの25のピン/導体が定義され、従 来技術のSCICケーブルのそれらに対するパラレルポートピンの定義との比較 を示す。 双方の従来技術のSCICケーブルとパラレルポートのケーブルではコネクタ サイズが共通(すなわち、DB25)であるにもかかわらず、25―ピンの従来 技術のSCICケーブルは、従来技術のSCICケーブルのピン7、9、14、 16、18および24に亘って、「戻り」導体が均等に配分されているため、そ のようなケーブルがパラレルポートと関連して採用された場合、信号保全性の問 題を発生させるので、パラレルポートのアプリケーションには使用することが出 来ない。特に、戻り導体がピン7、9、14、16、18および24に亘って均 等に配分されている方法のため、従来技術のSCICケーブルのあるツイストペ アの第1と第2の導体は、パラレルポートと関連して使用されると、双方共、デ ータ/制御信号を搬送する。その結果、あるツイストペアにおいてはクロストー クが発生しうる。 第1図は従来技術のSCICケーブルがパラレルポートアプリケーションに採 用された場合に経験される問題を示す前記ケーブルの部分的な概略線図である。 従来技術のSCICケーブルは一端に第1のDB25コネクタ221を、他端に 第2のDB25コネクタ223を有している。前記ケーブルの本体は19のツイ ストペア、例えば、220、222、224、226、および228からなる。 各ツイストペアは文字「a」で指示する第1の導体と、文字「b」で指示する第 2の導体とを有している。図示のように、ツイストペア220の一方の第1の導 体220aは各コネクタ221、223のピン1に接続され、一方第2の、すな わち「戻り」導体220bはピン24に接続されている。19番目のペア228 の第1と第2の導体228a,228bはSCIC終了パワーを搬送するために 各コネクタ221、223のピン25に接続されている。 ツイストペア222、224および226の第1の導体222a,224a, 226aはピン5、6および17にそれぞれ接続されている。各ツイストペア2 22、224、226の第2の、すなわち「戻り」導体222b、224b、お よび226bはピン7に接続されている。表1に示すように、ピン5、6、およ び17はSCICプロトコルのACK,BSY,およびATN制御信号を搬送す るために使用され、一方ピン7はこれらの信号の各々に対して「戻り」を提供す る。その他のデータおよび制御信号はその他のツイストペア(図示せず)によっ て搬送され、これらのその他のツイストペアの各々の戻り導体はいずれかのピン 9、14、16、18または24に結合されている。例えば、第1図と表1の双 方に示されているように、ピン24はピン1、3および15のための「戻り」導 体に接続されている。 そのような従来技術によるケーブルをパラレルポートアプリケーションにおい て用いることによる問題を示すために、ピン5、6および17を検討する。従来 技術のSCICケーブルのピン5はSCIC「ACK」制御信号を搬送するため にツイストペア222の第1の導体222aに結合されている。前記ツイストペ アの第2の、すなわち「戻り」導体222bはピン7に結合されている。パラレ ルポートにおいて、ピン5と7の双方はそれぞれ、データ信号、すなわちDB4 とDB6とを搬送するように定義されている。その結果、もしも従来技術のSC ICケーブルが2個のパラレルポートの間で信号を伝送するように採用されたと すれば、ピン5および7で伝送されるデータ信号は同じツイストペア222の第 1と第2の導体222a,222bを進行する。その結果、これらの信号は相互 に干渉して、データ保全性の問題を発生させる。同様に、ピン7もまた、ピン6 および17の戻り導体に結合されているので、ピン7で伝送されるパラレルポー トデータもまた、パラレルポートのピン6および17(すなわち、DB5および nSELECT IN)のデータおよび制御信号と干渉しうる。これらの共通の 「戻り」導体でのクロストークがパラレルポート周辺装置を故障させうる。 従って、前述の説明のように、従来技術のSCICケーブルはそれぞれのパラ レルポートを介してホスト装置に周辺装置を接続するために使用することは出来 ない。パラレルポートとSCIC装置のユーザは各々のアプリケーションに対し て個別のケーブルを購入する必要がある。その結果、パラレルポートあるいはS CICポートのいずれに対しても使用しうる単一のケーブルに対する要請がある 。本発明はこの要請を満足させる。発明の要約 本発明はSCICプロトコルあるいはパラレルポートプロトコルのいずれかに 従って、構成された、入力/出力ポートに周辺装置を接続するためのケーブルを 指向する。従って、本ケーブルはSCICおよびパラレルポートアプリケーショ ンの双方において互換可能に使用できる。本発明のケーブルは該ケーブルを周辺 装置に接続するための複数の接点ピンを有する第1のコネクタと、前記ケーブル の反対側の端部を入力/出力ポートに接続するための複数の接点ピンを有する第 2のコネクタと、複数のツイストペアとからなる。各ツイストペアは第1の導体 と第2の導体とからなる。複数のツイストペアの各々の第1の導体はデータ/制 御ラインを画成し、ツイストペアの第2の導体はSCICプロトコルに従って各 データ/制御ラインのための戻り導体を画成する。本発明によれば、各ツイスト ペアの第1と第2の導体は第1と第2のコネクタの選定したピンの間で接続され 、そのため入力/出力ポートがパラレルポートプロトコルに従って構成された場 合、ツイストペアのいずれもその第1と第2の双方の導体でデータ/制御信号を 搬送しない。ツイストペアの選択された分の第1と第2の導体は、ケーブルの各 端において、第1と第2のコネクタの各々の単一のピンに双方とも接続され、S CICプロトコルに従ってケーブルで終了パワーを搬送するために各コネクタの 各単一ピンの間で電流容量を増大させることが好ましい。 好適実施例において、第1と第2のコネクタは、それぞれ25ピンのDBコネ クタからなり、複数のツイストペアが19のツイストペアからなる。最初の18 のツイストペアの各々の第1の導体はSCICプロトコルに従ってデータ/制御 信号を搬送するように画成され、これらの18のツイストペアの各々の第2の導 体はそのツイストペアの第1の導体で搬送される各データ/制御信号のための戻 り導体を画成する。18のツイストペアの第1の導体の各々はケーブルの各端に おいて第1および第2のコネクタの各ピンに接続される。これら18のツイスト ペアの第2の導体の各々は、ケーブルの各端において、第1と第2のコネクタの 残りの6個のピンの1個に接続される。本発明によれば、これらの18のツイス トペアの第2の導体は残りの6個のピンに亘って配分され、そのためケーブルが パラレルポートプロトコルに従って構成された入力/出力ポートに接続された場 合、18のツイストペアのいずれもその第1と第2の導体の双方においてデータ /制御信号を搬送しない。19のツイストペアの第1と第2の導体は双方とも、 ケーブルの各端において第1と第2のコネクタの各々の25番目のピンに接続さ れ電流容量を増大する。ピン25はSCICプロトコルに従って終了パワーを搬 送する。 本発明のこれらおよびその他の特徴並びに利点は以下明らかとなる。図面の簡単な説明 前述の要約並びに好適実施例の以下の詳細説明は添付図面と関連して読めば良 く理解される。本発明を説明するために、図面には現在好適である実施例が示さ れているが、本発明は開示した特定の方法や手段に限定されないことを理解すべ きである。図において、 第1図は従来技術のSCICケーブルの部分的な概略線図、 第2図は本発明によるSCIC/パラレルポートの組み合わせケーブルの平面 図、 第3図は第2図に示すSCIC/パラレルポートの組み合わせケーブルの部分 的な概略線図である。好適実施例の詳細説明 全体を通して同じ要素を同じ番号で指示している図面を参照すれば、第1図に は、SCIC/パラレルポートアプリケーションにおいて互換可能に使用出来る 、本発明による、SCIC/パラレルポートの組み合わせケーブル10が示され ている。本発明のSCIC/パラレルポートの組み合わせケーブルは、従来技術 のSCICケーブルがパラレルポートアプリケーションにおいて使用出来ないよ うにしていたクロストークの問題を排除する。 第1図に示すように、ケーブル10は、ホストコンピュータ(図示せず)の入 力/出力ポートにケーブル10を接続する複数の接点ピンを有する第1のコネク タ12と、周辺装置(図示せず)の対応するコネクタ(図示せず)にケーブルを 接続するための同様の数のピンを有する第2のコネクタ14とを含む。好適実施 例においては、コネクタ12、14の各々は25−ピンDBコネクタからなる。 しかしながら、その他のタイプやサイズのコネクタを採用してもよいことが理解 される。例えば、ケーブルの各端におけるコネクタは36−ピン セントロニッ クス(CentronicsR)、36−ピン ハイデンシティ(High D ensity),50−ピン セントロニックス(CentronicsR)、 あるいは50−ピンハイデンシティ(High Density)から構成して もよい。 ケーブル10は更に、それぞれが第1と第2の導体を有する、複数のツイスト ペアを含む主本体16を含む。各ツイストペアの第1の導体はデータ/制御ライ ンを画成し、ツイストペアの第2の導体は例えば、SCSI−2プロトコルのよ うなSCISプロトコルに従って各データ/制御ラインのための「戻り」導体を 画成する。本発明によれば、ケーブルが接続されている入力/出力ポートがパラ レルポートプロトコルに従って構成された場合、そのためいずれのツイストペア も、その第1と第2の導体の双方においてデータ/制御信号を搬送しないように 、各ツイストペアの第1と第2の導体は第1と第2のコネクタの選定されたピン の間で接続されている。 SCSIアプリケーションにおいて、「データ/制御ライン」とか「データ/ 制御信号」という用語は、限定的ではないが、SCSI−1,2および3プロト コルに従って定義された以下の制御およびデータ信号を含む。REQ,MSG,I/O, RST,ACK,BSY,C/D,ATN,SEL,DB0,DB1,DB2,DB3,DB4,DB5,DB6,DB7,D BP,TERM PWR。パラレルポートアプリケーションにおいては、「データ/制 御ライン」とか「データ/制御信号」という用語は、限定的ではないが、各種の パラレルポートプロトコルに従って定義された以下の制御およびデータライン( 例えば、一方向性、二方向性、ECP,EPP,IEEE−1284)を含む。 nSTORE,D1,D2,D3,D4,D5,D6,D7,D8,nACK, BUSY,ERROR,SELECT,nAFEED,nFAULT,nINI T,nSELECT IN. 好適実施例においては、ケーブル10の本体16は19のツイストペアからな る。ツイストペアのうち18はSCSIプロトコルに従って信号/戻りラインと して作用し、一方19番目のツイストペアはSCSI終了パワーを運ぶために使 用される。最初の18のツイストペアの第1の導体の各々は、各端において、第 1と第2のコネクタ12、14に接続されている。19番目のツイストペアの第 1と第2の導体は、各端において、終了パワーを運ぶために単一のピン(すなわ ちピン#25)に接続されている。最初の18のツイストペアの第2の導体の各 各は、各端において、第1と第2のコネクタ12、14の残りの6個のピンの一 つに接続されている。本発明によれば、ケーブルがパラレルポートプロトコルに 従って構成された入力/出力ポートに接続されると、18のツイストペアのいず れもその第1と第2の導体においてデータ/制御信号を搬送しないように、これ らの18のツイストペアの第2の導体は残りの6個のピンに亘って配分されてい る。その結果、クロストーク問題が排除され、ケーブルはSCSIおよびパラレ ルポートのアプリケーションの双方において互換可能に使用することが出来る。 表3は本発明の好適実施例に従って、残りの6個のピン、7、9、14、16 、18、および24に亘って第2の、すなわち「戻り」導体を配分したものを示 す。便宜上、各ピンの機能はパラレルおよびSCSIアプリケーションの双方に 対して提供されているものとする。本発明はピン18と24とがSCSIおよび パラレルポートプロトコルに従った接地/戻り導体として定義されていることを 認識する。この認識はSCSIプロトコルの接地/戻り保全性の要件を保ちなが ら利用される。 第3図に示すように、最初の18のツイストペアの各々の第1の導体がそれぞ れピン1〜6、8、10−13、15、17および19−23に接続されている 。ピン7は、その第1の導体がピン22(すなわち、DB2およびDB2戻り導 体)に接続されているツイストペアの第2の導体に専ら接続されている。同様に 、ピン9、14、および16はそれぞれおピン21、20および23用の戻り導 体に専ら接続されている。しかしながら、ピン18は、その第1の導体がピン5 、8、10−13および17に接続されているツイストペアの第2の導体に接続 されている。同様に、ピン24はピン1−4、6、15および19用の戻り導体 に接続されている。従って、従来技術のSCSIケーブルとは異なり、本発明の ケーブル10の18の戻り導体はピン7、9、14、16、18および24に亘 って均一に配分されていない。 表3に示すように、本発明によってピン7、9、14、16、18および24 に亘って戻り導体を配分することにより、ケーブルがパラレルポートプロトコル に従って構成された入力/出力ポートに接続された場合、18のツイストペアの いずれもがその第1と第2の導体の双方においてパラレルポートのデータあるい は制御信号を運ばないように保証する。第3図に示すように、パラレルポートの ピン1−17のみがデータ信号を運ぶので、ピン18−25は接地として定義さ れる。本発明によって戻り導体を配分することにより、ピン1−17が各ツイス トペアの単に1個の導体にそれぞれ接続されるようにする。従って、本発明のS CSI/パラレルポートの組み合わせケーブルは、従来技術のSCSIケーブル において発生した望ましくないクロストークが発生することなく、SCSIおよ びパラレルポートの双方のアプリケーションにおいて互換可能に使用できる。 第3図は選定されたツイストペア、例えばツイストペア230、232、23 4、236、238および240のピン1、5〜7、17、18、22、24お よび25に対する接続を示す、本発明によるSCSI/パラレルポートの組み合 わせケーブルの好適実施例の部分的な概略線図である。各ツイストペア230― 240は文字「a」で指示する第1の導体と、文字「b」で指示する第2の導体 (すなわち、「戻り」導体)とを有している。第3図は、第1図に示す典型的な 従来技術によるSCSIケーブルと本発明によるSCSI/パラレルポートの組 み合わせケーブルとの差を強調して示している。 図示のように、本発明のSCSI/パラレルポートの組み合わせケーブルにお いては、第1と第2のコネクタ12、14のピン1〜17の各々はいずれか所与 のツイストペアの第1と第2の導体の中の1個のみに接続されている。このこと は、最初の18のツイストペアの第2の導体の大部分を、ピン18と24、すな わちSCSIおよびパラレルポートプロトコルの双方の中で共通の接地/戻り導 体のみに接続することによって達成される。その結果、ケーブルがパラレルポー トプロトコルに従って構成された入力/出力ポートに接続されると、最初の18 のツイストペアのいずれもその第1と第2の導体においてパラレルポートとデー タあるいは制御信号(すなわち、非接地)を運ばない。例えば、ツイストペア2 38の第1の導体238aはピン22に接続され、第2の導体238bはピン7 に接続される。パラレルポートのピン7はデータ信号(すなわち、DB4)を運 ぶ。ピン22は接地と定義される。従って、ツイストペア238が第1と第2の 導体238aと238bの一方のみにおいてデータ信号を運ぶ。このことはその 他の各ツイストペアについてもいえる。 前述の説明が示すように、本発明はSCSIおよびパラレルポート双方のアプ リケーションにおいて互換可能に使用出来るSCSI/パラレルポートの組み合 わせケーブルを指向する。本発明の広義の概念から逸脱することなく前述の実施 例に対して変更が可能なことが理解される。従って、本発明は開示した特定の実 施例に限定されるのではなく、請求の範囲に記載の本発明の精神と範囲とに入る 全ての修正を網羅する意図である。BACKGROUND OF THE INVENTION Field of the Invention The present combination cable BACKGROUND invention SCSI / parallel port generally relates to the transmission of digital information, in particular to SCSI and parallel port data transmission cable to both the application may be used interchangeably in. 2. Description of the Prior Art Computer peripherals, such as printers, modems, disk drives, etc., are often external to the main computer chassis and need to be connected to input / output ports of the computer via data transmission cables. The connector at one end of the cable is connected to the input / output port of the computer, while the connector at the other end of the cable is connected to the connector of the input / output port of the peripheral device. The physical and electrical characteristics of a data transmission cable depend on the protocol of the input / output port to which data is to be sent. For example, a cable designed to connect a small computer system interface (SCSI) peripheral to a computer's SCSI port is a physical connection to a cable designed to transmit data between a printer and a computer's parallel port. And electrical differences. Prior art cables are commercially available for connecting SCSI peripherals to SCSI ports of a host computer. These cables come in various types and sizes. For example, some prior art cables use a 50-pin Centronics connector at each end, while other cables use a 50-pin Density connector. Other prior art cable SCSI peripheral device, typically connected to the 25-pin DB SCSI connector found in Apple Macintosh computer (Apple R Macintosh R compu ters) . These prior art typical DB25 connector male or female at one end to have a 50-pin Centronics connector (Centronic s R connecter) at the other end. Yet another prior art SCSI cable has DB25 connectors at both ends. These latter cables typically have a main cable body consisting of nineteen twisted pairs, each twisted pair having a first conductor and a second conductor. The first conductor in each of the first 18 twisted pairs is directly coupled to each pin at each end of the cable. These 18 conductors carry data / control signals according to the SCSI protocol. The second conductor in each of these first 18 twisted pairs defines a "return" conductor for each data / control signal carried by the first conductor of the twisted pair. Pin 25 of the cable is reserved for termination power (TERM PWR), and both conductors of the nineteenth twisted pair are connected to pin 25 to increase current capacity for termination power. Since 18 pins are used for data / control signals and pin 25 is reserved for termination power, the "return" conductor of 18 signals, i.e., the second in each of the first 18 twisted pairs Only six pins remain to handle the conductor. Prior art SCSI cables typically have eighteen signal "return" conductors evenly distributed over six pins. That is, each of the remaining six pins is coupled to three of the eighteen signal "return" conductors. Table 1 shows the even distribution of the "return" conductors in a prior art SC IC cable. As shown, pins 7, 9, 14, 16, 18 and 24 each share three of the eighteen signal return conductors in the prior art SCIC cable. Prior art parallel port cables employing DB25 connectors at each end typically consist of simply 25 single conductors connected to each pin at each end of the cable. Table 2 defines the 25 pins / conductors of the parallel port cable and shows a comparison with the parallel port pin definitions for those of the prior art SCIC cable. Despite the fact that both prior art SCIC cables and parallel port cables have a common connector size (ie, DB25), the 25-pin prior art SCIC cable is less than pins 7 and 9 of the prior art SCIC cable. , 14, 16, 18, and 24, the "return" conductors are evenly distributed so that when such a cable is employed in conjunction with a parallel port, it creates signal integrity problems. , Cannot be used for parallel port applications. In particular, because of the manner in which the return conductors are evenly distributed across pins 7, 9, 14, 16, 18 and 24, the first and second conductors of one twisted pair of prior art SCIC cables are parallel port When used in conjunction with, both carry data / control signals. As a result, crosstalk may occur in a certain twisted pair. FIG. 1 is a partial schematic diagram of a prior art SCIC cable showing the problems experienced when employed in a parallel port application. The prior art SCIC cable has a first DB25 connector 221 at one end and a second DB25 connector 223 at the other end. The body of the cable consists of 19 twisted pairs, eg, 220, 222, 224, 226, and 228. Each twisted pair has a first conductor designated by the letter "a" and a second conductor designated by the letter "b". As shown, one first conductor 220a of the twisted pair 220 is connected to pin 1 of each connector 221, 223, while the second or "return" conductor 220b is connected to pin 24. The first and second conductors 228a, 228b of the nineteenth pair 228 are connected to pins 25 of each connector 221, 223 to carry SCIC termination power. First conductors 222a, 224a, 226a of twisted pairs 222, 224, and 226 are connected to pins 5, 6, and 17, respectively. The second or "return" conductors 222b, 224b, and 226b of each twisted pair 222, 224, 226 are connected to pin 7. As shown in Table 1, pins 5, 6, and 17 are used to carry the ACK, BSY, and ATN control signals of the SCIC protocol, while pin 7 provides a "return" for each of these signals. provide. Other data and control signals are carried by other twisted pairs (not shown), and the return conductor of each of these other twisted pairs is coupled to any pin 9, 14, 16, 18 or 24. For example, as shown in both FIG. 1 and Table 1, pin 24 is connected to the "return" conductor for pins 1, 3 and 15. To illustrate the problems of using such prior art cables in parallel port applications, consider pins 5, 6 and 17. Pin 5 of the prior art SCIC cable is coupled to the first conductor 222a of the twisted pair 222 for carrying the SCIC "ACK" control signal. A second or “return” conductor 222 b of the twisted pair is coupled to pin 7. In the parallel port, both pins 5 and 7 are defined to carry data signals, ie, DB4 and DB6, respectively. As a result, if a prior art SC IC cable was employed to transmit signals between the two parallel ports, the data signals transmitted on pins 5 and 7 would be the first and second of the same twisted pair 222. The second conductor 222a, 222b travels. As a result, these signals interfere with each other and create data integrity problems. Similarly, since pin 7 is also coupled to the return conductors of pins 6 and 17, the parallel port data transmitted on pin 7 will also be connected to pins 6 and 17 of the parallel port (ie, DB5 and nSELECT IN). May interfere with data and control signals. Crosstalk on these common "return" conductors can cause parallel port peripherals to fail. Thus, as described above, prior art SCIC cables cannot be used to connect peripheral devices to the host device via their respective parallel ports. Parallel port and SCIC device users need to purchase a separate cable for each application. As a result, there is a need for a single cable that can be used for either the parallel port or the SCIC port. The present invention fulfills this need. SUMMARY OF THE INVENTION The present invention is directed to a cable for connecting a peripheral device to an input / output port configured according to either the SCIC protocol or the parallel port protocol. Thus, the cable can be used interchangeably in both SCIC and parallel port applications. The cable of the present invention includes a first connector having a plurality of contact pins for connecting the cable to a peripheral device, and a plurality of contact pins for connecting an opposite end of the cable to an input / output port. And a plurality of twisted pairs. Each twisted pair includes a first conductor and a second conductor. The first conductor of each of the plurality of twisted pairs defines a data / control line, and the second conductor of the twisted pair defines a return conductor for each data / control line according to the SCIC protocol. According to the present invention, the first and second conductors of each twisted pair are connected between selected pins of the first and second connectors so that if the input / output ports are configured according to a parallel port protocol, the twisted pair Does not carry data / control signals on both its first and second conductors. Selected portions of the first and second conductors of the twisted pair are both connected at each end of the cable to a single pin of each of the first and second connectors and terminated at the cable according to the SCIC protocol. It is preferable to increase the current carrying capacity between each single pin of each connector in order to carry the current. In the preferred embodiment, the first and second connectors each comprise a 25-pin DB connector, and the plurality of twisted pairs comprise nineteen twisted pairs. The first conductor of each of the first 18 twisted pairs is defined to carry data / control signals according to the SCIC protocol, and the second conductor of each of these 18 twisted pairs is the first conductor of the twisted pair. It defines a return conductor for each data / control signal carried. Each of the first conductors of the 18 twisted pairs is connected at each end of the cable to a respective pin of the first and second connectors. Each of the second conductors of these 18 twisted pairs is connected at each end of the cable to one of the remaining six pins of the first and second connectors. According to the invention, the second conductors of these eighteen twisted pairs are distributed over the remaining six pins, so that when the cable is connected to an input / output port configured according to the parallel port protocol, Does not carry data / control signals on both its first and second conductors. The first and second conductors of the nineteen twisted pairs are both connected to the 25th pin of each of the first and second connectors at each end of the cable to increase the current carrying capacity. Pin 25 carries the termination power according to the SCIC protocol. These and other features and advantages of the invention will become apparent below. BRIEF DESCRIPTION OF THE DRAWINGS The foregoing summary, as well as the following detailed description of the preferred embodiments, will be better understood when read in conjunction with the appended drawings. For the purpose of illustrating the invention, there is shown in the drawings embodiments that are presently preferred, but it should be understood that the invention is not limited to the particular methods and means disclosed. 1 is a partial schematic diagram of a prior art SCIC cable, FIG. 2 is a plan view of an SCIC / parallel port combination cable according to the present invention, and FIG. 3 is an SCIC / parallel shown in FIG. FIG. 3 is a partial schematic diagram of a port combination cable. Referring to the drawings, wherein like elements are designated with like numerals throughout the detailed description of the preferred embodiment , FIG. 1 shows a SCIC / parallel port according to the present invention that can be used interchangeably in SCIC / parallel port applications. Are shown. The SCIC / parallel port combination cable of the present invention eliminates the crosstalk problem that has prevented prior art SCIC cables from being used in parallel port applications. As shown in FIG. 1, the cable 10 includes a first connector 12 having a plurality of contact pins for connecting the cable 10 to an input / output port of a host computer (not shown), and a peripheral device (not shown). And a second connector 14 having a similar number of pins for connecting cables to corresponding connectors (not shown). In the preferred embodiment, each of connectors 12, 14 comprises a 25-pin DB connector. However, it is understood that other types and sizes of connectors may be employed. For example, the connector at each end of the cable 36-pin Centronics (Centronics R), 36-pin High Density (High D ensity), from 50-pin Centronics (Centronics R), or 50-pin High Density (High Density) You may comprise. Cable 10 further includes a main body 16 that includes a plurality of twisted pairs, each having first and second conductors. The first conductor of each twisted pair defines a data / control line, and the second conductor of the twisted pair defines a "return" conductor for each data / control line according to a SCIS protocol such as, for example, the SCSI-2 protocol. To achieve. According to the invention, if the input / output port to which the cable is connected is configured according to the parallel port protocol, then neither twisted pair carries data / control signals on both its first and second conductors. As such, the first and second conductors of each twisted pair are connected between selected pins of the first and second connectors. In SCSI applications, the terms "data / control line" or "data / control signal" include, but are not limited to, the following control and data signals defined according to the SCSI-1, 2, and 3 protocols. REQ, MSG, I / O, RST, ACK, BSY, C / D, ATN, SEL, DB0, DB1, DB2, DB3, DB4, DB5, DB6, DB7, DBP, TERM PWR. In a parallel port application, the terms "data / control line" or "data / control signal" include, but are not limited to, the following control and data lines (eg, one-way) defined according to various parallel port protocols: , Bidirectional, ECP, EPP, IEEE-1284). nSTORE, D1, D2, D3, D4, D5, D6, D7, D8, nACK, BUSY, ERROR, SELECT, nAFEED, nFAULT, nINIT, nSELECT IN. In the preferred embodiment, the body 16 of the cable 10 comprises nineteen twisted pairs. Eighteen of the twisted pairs act as signal / return lines according to the SCSI protocol, while the nineteenth twisted pair is used to carry SCSI termination power. Each of the first conductors of the first 18 twisted pairs is connected at each end to first and second connectors 12,14. The first and second conductors of the nineteenth twisted pair are connected at each end to a single pin (ie, pin # 25) to carry termination power. Each of the second conductors of the first 18 twisted pairs is connected at each end to one of the remaining six pins of the first and second connectors 12,14. According to the present invention, when a cable is connected to an input / output port configured according to a parallel port protocol, none of the 18 twisted pairs carry data / control signals on their first and second conductors. The second conductors of these 18 twisted pairs are distributed over the remaining six pins. As a result, the crosstalk problem is eliminated and the cable can be used interchangeably in both SCSI and parallel port applications. Table 3 shows the distribution of the second or "return" conductor over the remaining six pins, 7, 9, 14, 16, 18, and 24, according to a preferred embodiment of the present invention. For convenience, it is assumed that the function of each pin is provided for both parallel and SCSI applications. The present invention recognizes that pins 18 and 24 are defined as ground / return conductors according to SCSI and parallel port protocols. This knowledge is utilized while maintaining the ground / return integrity requirements of the SCSI protocol. As shown in FIG. 3, the first conductor of each of the first 18 twisted pairs is connected to pins 1-6, 8, 10-13, 15, 17 and 19-23, respectively. Pin 7 is exclusively connected to the second conductor of the twisted pair whose first conductor is connected to pin 22 (ie, DB2 and the DB2 return conductor). Similarly, pins 9, 14, and 16 are exclusively connected to return conductors for pins 21, 20, and 23, respectively. However, pin 18 is connected to a second conductor of a twisted pair whose first conductor is connected to pins 5, 8, 10-13 and 17. Similarly, pin 24 is connected to the return conductor for pins 1-4, 6, 15 and 19. Thus, unlike prior art SCSI cables, the eighteen return conductors of cable 10 of the present invention are not evenly distributed across pins 7, 9, 14, 16, 18, and 24. As shown in Table 3, the present invention distributed the return conductors across pins 7, 9, 14, 16, 18, and 24 to connect the cables to the input / output ports configured according to the parallel port protocol. In any case, any one of the 18 twisted pairs ensures that neither the first nor the second conductor carries parallel port data or control signals. As shown in FIG. 3, only pins 1-17 of the parallel port carry data signals, so pins 18-25 are defined as ground. The distribution of the return conductors according to the invention ensures that the pins 1-17 are each connected to just one conductor of each twisted pair. Thus, the combined SCSI / parallel port cable of the present invention can be used interchangeably in both SCSI and parallel port applications without the undesirable crosstalk that occurs in prior art SCSI cables. FIG. 3 shows the connection of a selected twisted pair, e.g., twisted pairs 230, 232, 234, 236, 238 and 240, to pins 1, 5-7, 17, 18, 22, 24 and 25, according to the present invention. FIG. 3 is a partial schematic diagram of a preferred embodiment of a parallel port combination cable. Each twisted pair 230-240 has a first conductor designated by the letter "a" and a second conductor designated by the letter "b" (ie, a "return" conductor). FIG. 3 highlights the differences between the typical prior art SCSI cable shown in FIG. 1 and the SCSI / parallel port combination cable according to the present invention. As shown, in the SCSI / parallel port combination cable of the present invention, each of the pins 1-17 of the first and second connectors 12, 14 is connected to the first and second conductors of any given twisted pair. Are connected to only one of them. This is accomplished by connecting the majority of the second conductor of the first 18 twisted pairs to pins 18 and 24 only, a common ground / return conductor in both SCSI and parallel port protocols. . As a result, when the cable is connected to an input / output port configured according to the parallel port protocol, any of the first 18 twisted pairs will have their data or control signals (ie, non- Do not carry ground). For example, the first conductor 238a of the twisted pair 238 is connected to the pin 22, and the second conductor 238b is connected to the pin 7. Pin 7 of the parallel port carries the data signal (ie, DB4). Pin 22 is defined as ground. Thus, twisted pair 238 carries data signals on only one of first and second conductors 238a and 238b. This is also true for each of the other twisted pairs. As the foregoing description indicates, the present invention is directed to a combined SCSI / parallel port cable that can be used interchangeably in both SCSI and parallel port applications. It is understood that modifications can be made to the above-described embodiments without departing from the broad concept of the invention. Accordingly, the invention is not intended to be limited to the particular embodiments disclosed, but is intended to cover all modifications that come within the spirit and scope of the invention as claimed.

【手続補正書】特許法第184条の8第1項 【提出日】1996年12月11日 【補正内容】 請求の範囲 1.周辺装置をSCSIプロトコルおよびパラレルポートプロトコルの一方に 従って構成した入力/出力ポートに接続するケーブルであって、 前記ケーブルを前記周辺装置に接続するための複数の接点ピンを有する第1の コネクタと、 前記ケーブルを前記入力/出力ポートに接続するための複数の接点ピンを有す る第2のコネクタと、 複数のツイストペアであって、各ツイストペアが第1の導体と第2の導体とか らなり、前記SCSIプロトコルに従って前記複数のツイストペアの各々の前記 第1の導体がデータ/制御ラインを画成し、前記ツイストペアの前記第2の導体 が各データ/制御ラインの戻り導体を画成しているツイストペアとを含み、 前記ツイストペアの各々の前記第1と第2の導体が、前記ケーブルが前記パラ レルポートプロトコルに従って構成された前記入力/出力ポートに接続されると 、前記ツイストペアのいずれもその第1と第2の導体においてデータ/制御信号 を運ばないように、前記第1と第2のコネクタの選定したピンの間で接続されて いることを特徴とする周辺装置を入力/出力ポートに接続するケーブル。 2.前記ツイストペアの選定した分の前記第1と第2の導体が双方とも、各端 において、SCSIプロトコルに従って前記ケーブルで終了パワーを運ぶための 各コネクタの各単一ピンの間の電流容量を増大させるために前記第1と第2のコ ネクタの各単一ピンに接続されていることを特徴とする請求の範囲第1項に記載 のケーブル。 3.前記第1 と第2のコネクタの各々が25―ピンコネクタからなり、前記複 数のツイストペアが19のツイストペアからなることを特徴とする請求の範囲第 1項に記載のケーブル。 4.周辺装置を、SCSIプロトコルおよびパラレルポートプロトコルの一方 によって構成された入力/出力ポートに接続するケーブルにおいて、 それぞれ25の接点ピンからなる第1と第2のコネクタと、 19のツイストペアであって、各ツイストペアが第1の導体と第2の導体とか らなり、19の前記ツイストペアの中の18のツイストペアの各々の第1の導体 が前記SCSIプロトコルに従ってデータ/制御信号を運ぶように画成され、前 記18のツイストペアの各々の前記第2の導体が前記ツイストペアの前記第1の 導体で運ばれている各データ/制御信号のための信号戻り導体を画成しているツ イストペアとを含み、 前記18のツイストペアの前記第1の導体の各々が、前記ケーブルの各端にお いて前記第1と第2のコネクタの各ピンに接続されており、 前記18のツイストペアの前記第2の導体の各々が、前記ケーブルの各端にお いて前記第1と第2のコネクタの残りの6個のピンの中の1個に接続され、前記 18のツイストペアの前記第2の導体が、前記ケーブルが前記パラレルポートプ ロトコルに従って構成された入力/出力ポートに接続されると、前記18のツイ ストペアのいずれもその第1と第2のコネクタの双方においてデータ/制御信号 を運ばないように前記6個の残りのピンに配分されていることを特徴とする周辺 装置を入力/出力ポートに接続するケーブル。 5.19の前記ツイストペアの中の1個の前記第1と第2の導体が、前記ケー ブルの各端において、前記SCSIプロトコルに従って終了パワーを運ぶために 各コネクタの単一のピンの間で電流容量を増大させるために前記第1と第2のコ ネクタの各々にある単一のピンに接続されていることを特徴とする請求の範囲第 4項に記載のケーブル。[Procedure of Amendment] Article 184-8, Paragraph 1 of the Patent Act [Submission date] December 11, 1996 [Correction contents]                                The scope of the claims   1. Peripheral device to one of SCSI protocol and parallel port protocol Therefore, the cable that connects to the configured input / output port,   A first having a plurality of contact pins for connecting the cable to the peripheral device; Connectors and   Having a plurality of contact pins for connecting the cable to the input / output port A second connector,   A plurality of twisted pairs, each twisted pair comprising a first conductor and a second conductor; Each of the plurality of twisted pairs according to the SCSI protocol. A first conductor defines a data / control line and the second conductor of the twisted pair A twisted pair defining a return conductor for each data / control line;   Wherein the first and second conductors of each of the twisted pairs are Connected to the input / output port configured according to the real port protocol , Each of the twisted pairs having data / control signals at its first and second conductors. Connected between selected pins of the first and second connectors so as not to carry A cable for connecting a peripheral device to an input / output port.   2. The first and second conductors selected by the twisted pair are both at each end. At carrying the termination power over said cable according to the SCSI protocol The first and second connectors are used to increase the current capacity between each single pin of each connector. 2. A connector according to claim 1, wherein each single pin of the connector is connected. Cable.   3. Each of the first and second connectors comprises a 25-pin connector; Claims wherein the number of twisted pairs comprises nineteen twisted pairs. The cable according to claim 1.   4. Peripheral devices can be either SCSI or parallel port protocols In the cable connecting to the input / output port configured by   First and second connectors each comprising 25 contact pins;   19. Twisted pairs, each twisted pair comprising a first conductor and a second conductor A first conductor of each of 18 twisted pairs of the 19 twisted pairs Are defined to carry data / control signals according to the SCSI protocol, 18. The second conductor of each of the twisted pairs of claim 18 is the first conductor of the twisted pair. A tube defining a signal return conductor for each data / control signal carried on the conductor Including isto pair,   Each of the first conductors of the eighteen twisted pairs is connected to each end of the cable. And connected to each pin of the first and second connectors,   Each of the second conductors of the eighteen twisted pairs is connected to each end of the cable. And connected to one of the remaining six pins of the first and second connectors, 18. The twisted pair of the second conductors are connected to the parallel port port by the cable. When connected to an input / output port configured in accordance with the Data / control signals at both its first and second connectors. Around the six remaining pins so as not to carry Cables connecting devices to input / output ports.   5.19 wherein the first and second conductors in the twisted pair are At each end of the cable to carry termination power according to the SCSI protocol The first and second connectors are used to increase current capacity between a single pin of each connector. Claims characterized by being connected to a single pin on each of the connectors. The cable according to item 4.

Claims (1)

【特許請求の範囲】 1.周辺装置をSCSIプロトコルあるいはパラレルポートプロトコルのいず れかに従って構成した入力/出力ポートに接続するケーブルであって、 前記ケーブルを前記周辺装置に接続するための複数の接点ピンを有する第1の コネクタと、 前記ケーブルを前記入力/出力ポートに接続するための複数の接点ピンを有す る第2のコネクタと、 複数のツイストペアであって、各ツイストペアが第1の導体と第2の導体とか らなり、前記SCSIプロトコルに従って前記複数のツイストペアの各々の前記 第1の導体がデータ/制御ラインを画成し、前記ツイストペアの前記第2の導体 が各データ/制御ラインの戻り導体を画成しているツイストペアとを含み、 前記ツイストペアの各々の前記第1と第2の導体が、前記ケーブルが前記パラ レルポートプロトコルに従って構成された入力/出力ポートに接続されると、前 記ツイストペアのいずれもその第1と第2の導体においてデータ/制御信号を運 ばないように、前記第1と第2のコネクタの選定したピンの間で接続されている ことを特徴とする周辺装置を入力/出力ポートに接続するケーブル。 2.前記ツイストペアの選定した分の前記第1と第2の導体が双方とも、各端 において、SCSIプロトコルに従って前記ケーブルで終了パワーを運ぶための 各コネクタの各単一ピンの間の電流容量を増大させるために前記第1と第2のコ ネクタの各単一ピンに接続されていることを特徴とする請求の範囲第1項に記載 のケーブル。 3.前記第1と第2のコネクタの各々が25―ピンコネクタからなり、前記複 数のツイストペアが19のツイストペアからなることを特徴とする請求の範囲第 1項に記載のケーブル。 4.周辺装置を、SCSIプロトコルあるいはパラレルポートプロトコルのい ずれかによって構成された入力/出力ポートに接続するケーブルにおいて、 それぞれ25の接点ピンからなる第1と第2のコネクタと、 19のツイストペアであって、各ツイストペアが第1の導体と第2の導体とか らなり、19の前記ツイストペアの中の18のツイストペアの各々の第1の導体 が前記SCSIプロトコルに従ってデータ/制御信号を運ぶように画成され、前 記18のツイストペアの各々の前記第2の導体が前記ツイストペアの前記第1の 導体で運ばれている各データ/制御信号のための信号戻り導体を画成しているツ イストペアとを含み、 前記18のツイストペアの前記第1の導体の各々が、前記ケーブルの各端にお いて前記第1と第2のコネクタの各ピンに接続されており、 前記18のツイストペアの前記第2の導体の各々が、前記ケーブルの各端にお いて前記第1と第2のコネクタの残りの6個のピンの中の1個に接続され、前記 18のツイストペアの前記第2の導体が、前記ケーブルが前記パラレルポートプ ロトコルに従って構成された入力/出力ポートに接続されると、前記18のツイ ストペアのいずれもその第1と第2のコネクタの双方においてデータ/制御信号 を運ばないように前記6個の残りのピンに配分されていることを特徴とする周辺 装置を入力/出力ポートに接続するケーブル。 5.19の前記ツイストペアの中の1個の前記第1と第2の導体が、前記ケー ブルの各端において、前記SCSIプロトコルに従って終了パワーを運ぶべく各 コネクタの単一のピンの間で電流容量を増大させるために前記第1と第2のコネ クタの各々にある単一のピンに接続されていることを特徴とする請求の範囲第4 項に記載のケーブル。 6.前記第1と第2のコネクタがそれぞれD−タイプのコネクタからなること を特徴とする請求の範囲第4項に記載のケーブル。[Claims]   1. Peripheral devices can be either SCSI protocol or parallel port protocol A cable for connecting to an input / output port configured in accordance therewith,   A first having a plurality of contact pins for connecting the cable to the peripheral device; Connectors and   Having a plurality of contact pins for connecting the cable to the input / output port A second connector,   A plurality of twisted pairs, each twisted pair comprising a first conductor and a second conductor; Each of the plurality of twisted pairs according to the SCSI protocol. A first conductor defines a data / control line and the second conductor of the twisted pair A twisted pair defining a return conductor for each data / control line;   Wherein the first and second conductors of each of the twisted pairs are When connected to an input / output port configured according to the real port protocol, Each of the twisted pairs carries data / control signals on its first and second conductors. Connected between selected pins of the first and second connectors so that A cable for connecting a peripheral device to an input / output port.   2. The first and second conductors selected by the twisted pair are both at each end. At carrying the termination power over said cable according to the SCSI protocol The first and second connectors are used to increase the current capacity between each single pin of each connector. 2. A connector according to claim 1, wherein each single pin of the connector is connected. Cable.   3. Each of the first and second connectors comprises a 25-pin connector; Claims wherein the number of twisted pairs comprises nineteen twisted pairs. The cable according to claim 1.   4. Peripheral devices that use SCSI protocol or parallel port protocol In the cable connected to the input / output port configured by   First and second connectors each comprising 25 contact pins;   19. Twisted pairs, each twisted pair comprising a first conductor and a second conductor A first conductor of each of 18 twisted pairs of the 19 twisted pairs Are defined to carry data / control signals according to the SCSI protocol, 18. The second conductor of each of the twisted pairs of claim 18 is the first conductor of the twisted pair. A tube defining a signal return conductor for each data / control signal carried on the conductor Including isto pair,   Each of the first conductors of the eighteen twisted pairs is connected to each end of the cable. And connected to each pin of the first and second connectors,   Each of the second conductors of the eighteen twisted pairs is connected to each end of the cable. And connected to one of the remaining six pins of the first and second connectors, 18. The twisted pair of the second conductors are connected to the parallel port port by the cable. When connected to an input / output port configured in accordance with the Data / control signals at both its first and second connectors. Around the six remaining pins so as not to carry Cables connecting devices to input / output ports.   5.19 wherein the first and second conductors in the twisted pair are At each end of the cable to carry termination power according to the SCSI protocol. The first and second connectors are used to increase current capacity between a single pin of the connector. Claim 4 connected to a single pin on each of the Cable described in section.   6. The first and second connectors each comprise a D-type connector. The cable according to claim 4, characterized in that:
JP8534139A 1995-05-12 1996-05-03 SCSI / parallel port combination cable Pending JPH11505062A (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/439,776 1995-05-12
US08/439,776 US5596169A (en) 1995-05-12 1995-05-12 Combined SCSI/parallel port cable
PCT/US1996/006236 WO1996036055A1 (en) 1995-05-12 1996-05-03 Combined scsi/parallel port cable

Publications (1)

Publication Number Publication Date
JPH11505062A true JPH11505062A (en) 1999-05-11

Family

ID=23746093

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8534139A Pending JPH11505062A (en) 1995-05-12 1996-05-03 SCSI / parallel port combination cable

Country Status (5)

Country Link
US (1) US5596169A (en)
EP (1) EP0835513A4 (en)
JP (1) JPH11505062A (en)
CA (1) CA2220558A1 (en)
WO (1) WO1996036055A1 (en)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
USRE39052E1 (en) * 1995-03-07 2006-03-28 Tao Logic Systems Llc System and method for expansion of a computer
AU707588B2 (en) * 1995-03-07 1999-07-15 Mobility Electronics, Inc. System and method for expansion of a computer
US6452927B1 (en) 1995-12-29 2002-09-17 Cypress Semiconductor Corporation Method and apparatus for providing a serial interface between an asynchronous transfer mode (ATM) layer and a physical (PHY) layer
GB2316202A (en) * 1996-08-09 1998-02-18 Shuttle Technology Limited Selectable parallel/pcmcia pc-card port computer interface
US5941963A (en) * 1997-02-14 1999-08-24 Paul Charles System and method for interconnection of computer peripherals via multiple interfaces
NL1004514C2 (en) * 1996-11-13 1998-05-14 Computer Connections Group B V System for connecting SCSI drives, IDE drives or floppy tape drives to a PC.
US6006295A (en) * 1997-06-05 1999-12-21 On Spec Electronic, Inc. Translator with selectable FIFO for universal hub cables for connecting a PC's PCMCIA or parallel ports to various peripherals using IDE/ATAPI, SCSI, or general I/O
US5928347A (en) * 1997-11-18 1999-07-27 Shuttle Technology Group Ltd. Universal memory card interface apparatus
US6074254A (en) * 1998-02-23 2000-06-13 Dekko Engineering, Inc. Communication system and communication cable connector assembly
US6102745A (en) * 1998-02-23 2000-08-15 Dekko Engineering, Inc. Communication system and communication cable connector assembly
US6402557B1 (en) * 1998-02-23 2002-06-11 Dekko Engineering, Inc. Communication system and communication cable connector assembly
US6074255A (en) * 1998-02-23 2000-06-13 Dekko Engineering, Inc. Communication system and communication cable connector assembly
US6454597B1 (en) 1998-02-23 2002-09-24 Dekko Engineering, Inc. Direct to closet wiring system
US6546445B1 (en) * 2000-01-13 2003-04-08 Dell Usa, L.P. Method and system for connecting dual storage interfaces
US6892265B2 (en) * 2001-02-14 2005-05-10 Berkley Process Control, Inc. Configurable connectorized I/O system
US7216191B2 (en) * 2001-02-14 2007-05-08 Berkeley Process Control, Inc. System for programmed control of signal input and output to and from cable conductors
US8862452B2 (en) * 2001-02-14 2014-10-14 Xio, Inc. Control system simulator and simplified interconnection control system
US7822896B1 (en) 2001-02-14 2010-10-26 Berkeley Process Control, Inc. Electronically configurable connector module
US6884098B2 (en) * 2001-03-27 2005-04-26 Hewlett-Packard Development Company, L.P. Compressed I/O connector layout with shared post
US6945821B2 (en) * 2002-04-15 2005-09-20 Crest Health Care Connector
JP4497963B2 (en) * 2004-03-12 2010-07-07 株式会社日立製作所 Storage device

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3815054A (en) * 1973-07-27 1974-06-04 Rca Corp Balanced, low impedance, high frequency transmission line
US4603320A (en) * 1983-04-13 1986-07-29 Anico Research, Ltd. Inc. Connector interface
US4972470A (en) * 1987-08-06 1990-11-20 Steven Farago Programmable connector
JPH01277929A (en) * 1988-04-28 1989-11-08 Toshiba Corp Information processor
US4864291A (en) * 1988-06-21 1989-09-05 Tandem Computers Incorporated SCSI converter
FR2633414B1 (en) * 1988-06-27 1993-07-09 Bull Sa COMPUTER SYSTEM WITH CENTRAL INTERCONNECTION
US5150465A (en) * 1988-11-30 1992-09-22 Compaq Computer Corporation Mode-selectable integrated disk drive for computer
EP0400174B1 (en) * 1989-05-31 1995-08-30 Siemens Aktiengesellschaft Adapter for the interference-free connection of peripheral computer devices to a peripheral interface controlled by a computer system
US4941845A (en) * 1989-06-07 1990-07-17 Traveling Software, Inc. Data transfer cable
US5119498A (en) * 1989-06-12 1992-06-02 International Business Machines Corporation Feature board with automatic adjustment to one of two bus widths based on sensing power level at one connection contact
US5157769A (en) * 1989-07-21 1992-10-20 Traveling Software, Inc. Computer data interface for handheld computer transfer to second computer including cable connector circuitry for voltage modification
US5099137A (en) * 1990-11-13 1992-03-24 Compaq Computer Corporation Loopback termination in a SCSI bus
US5289580A (en) * 1991-05-10 1994-02-22 Unisys Corporation Programmable multiple I/O interface controller
US5195022A (en) * 1991-11-01 1993-03-16 Hewlett-Packard Company Removable mass storage module for computer systems
GB2264843B (en) * 1992-02-28 1995-09-20 Texas Instruments Ltd An interface device for coupling a host device having a network interface to a computer network having a predetermined communications medium
US5245558A (en) * 1992-03-11 1993-09-14 Synergy Computer system for disabled user
US5457785A (en) * 1993-02-10 1995-10-10 Elonex Technologies, Inc. CPU-independent and device-driver transparent system for translating a computer's internal bus signals onto an intermediate bus and further translating onto an expansion bus

Also Published As

Publication number Publication date
CA2220558A1 (en) 1996-11-14
EP0835513A1 (en) 1998-04-15
EP0835513A4 (en) 2000-07-26
WO1996036055A1 (en) 1996-11-14
US5596169A (en) 1997-01-21

Similar Documents

Publication Publication Date Title
JPH11505062A (en) SCSI / parallel port combination cable
US5871368A (en) Bus connector
US4941845A (en) Data transfer cable
TW591509B (en) USB control circuit and operation method applied in computer-to-computer transmission
EP0658851A2 (en) PCMCIA-format cable
US20090248943A1 (en) Server
US20070233916A1 (en) Multiple interfaces in a storage enclosure
US6963943B2 (en) Hot swapping
CN109241015A (en) Method for data to be written in distributed memory system
CN101189591A (en) A portable data storage device
US7979612B2 (en) Communication method and apparatus
JP2002544626A (en) PCI bridge configuration with physical division
US5953540A (en) SCSI cable with two cable segments having a first resistor coupled to a Y-connection from each segment and a second resistor coupled to one corresponding conductor
WO2017101329A1 (en) Method and system for transmitting usb signal based on ffc flat cable
US5535414A (en) Secondary data transfer mechanism between coprocessor and memory in multi-processor computer system
JPH096719A (en) Repeater
US20140047145A1 (en) Expansion module
US5724554A (en) Apparatus for dual serial and parallel port connections for computer peripherals using a single connector
WO2007050152A1 (en) A modularly expandable data storage device receptacle
JP2001051939A (en) Peripheral equipment, usb hub and server
CN220671901U (en) 2U server
CN113703613B (en) Electronic whiteboard interface signal switching device and method based on touch frame
CN215771613U (en) Function card expansion device, circuit board and electronic product
US6970349B2 (en) Expandale modular storage unit
TWM419936U (en) Universal modularized connector