JPH11284877A - Display device - Google Patents

Display device

Info

Publication number
JPH11284877A
JPH11284877A JP36297598A JP36297598A JPH11284877A JP H11284877 A JPH11284877 A JP H11284877A JP 36297598 A JP36297598 A JP 36297598A JP 36297598 A JP36297598 A JP 36297598A JP H11284877 A JPH11284877 A JP H11284877A
Authority
JP
Japan
Prior art keywords
horizontal deflection
circuit
horizontal
linearity
coil
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP36297598A
Other languages
Japanese (ja)
Other versions
JP2992288B2 (en
Inventor
Makoto Onozawa
誠 小野澤
Michitaka Osawa
通孝 大沢
Kunio Ando
久仁夫 安藤
Hitoshi Maekawa
均 前川
Koji Kito
浩二 木藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP36297598A priority Critical patent/JP2992288B2/en
Publication of JPH11284877A publication Critical patent/JPH11284877A/en
Application granted granted Critical
Publication of JP2992288B2 publication Critical patent/JP2992288B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To obtain the display device that keeps horizontal linearity in an excellent way in response to a change in a horizontal deflection frequency (fH). SOLUTION: In the display device provided with a horizontal deflection circuit having provision for different fH, the horizontal deflection circuit is provided with a series circuit consisting of a horizontal output transistor(TR) 4, a damper diode 5, a resonance capacitor 6, a horizontal deflection coil 7, and a horizontal linearity correction coil means 8 and with control means 61, 21 that control an inductance characteristic of the coil means 8. The inductance (L) characteristic of the coil means 8 indicates a nonlinearity where the L is increased in a flowing of the horizontal deflection current through the diode 5 more than in a flowing of the horizontal deflection current through the TR 4, and the control means 61, 21 control the L to be changed higher when the horizontal deflection current of the coil means 8 flows through the diode 5 than when the horizontal deflection current of the coil means 8 flows through the TR 4 in the case that fH changes.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、水平周波数の異な
る入力信号に対応可能な水平偏向回路を備えたディスプ
レイ装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display device having a horizontal deflection circuit capable of responding to input signals having different horizontal frequencies.

【0002】[0002]

【従来の技術】一般のテレビ,ディスプレイに用いられ
ている水平偏向回路では、水平リニアリティを良好にす
るため、リニアリティ補正を行っている。図2は、リニ
アリティコイルによりリニアリティ補正を行う従来の水
平偏向回路の回路図を示している。この図2中、1は水
平同期信号入力端子、2は水平発振回路、3は水平偏向
ドライブ回路、4は水平出力トランジスタ、5はダンパ
ダイオード、6は共振コンデンサ、7は水平偏向コイ
ル、8はリニアリティコイル、9はS字コンデンサ、1
0はチョークコイル(または、フライバックトランスの
1次巻線)、11は電源端子である。
2. Description of the Related Art In a horizontal deflection circuit used in general televisions and displays, linearity correction is performed to improve horizontal linearity. FIG. 2 is a circuit diagram of a conventional horizontal deflection circuit that performs linearity correction using a linearity coil. In FIG. 2, 1 is a horizontal synchronization signal input terminal, 2 is a horizontal oscillation circuit, 3 is a horizontal deflection drive circuit, 4 is a horizontal output transistor, 5 is a damper diode, 6 is a resonance capacitor, 7 is a horizontal deflection coil, and 8 is a horizontal deflection coil. Linearity coil, 9 is an S-shaped capacitor, 1
0 is a choke coil (or primary winding of a flyback transformer), and 11 is a power supply terminal.

【0003】この図2に示した水平偏向回路を用いて、
画面のサイズや明るさを一定にしたまま、水平偏向周波
数の異なった画像信号を表示させるには、水平偏向周波
数の変化に対応して、水平偏向電流の振幅が一定になる
ように電流電圧EBを自動調整すれば良い。これに関連
する従来技術としては可飽和リアクトルを用いたものが
特開昭58−157260号公報に記載されている。
[0003] Using the horizontal deflection circuit shown in FIG.
In order to display an image signal having a different horizontal deflection frequency while keeping the screen size and brightness constant, the current voltage E is adjusted so that the amplitude of the horizontal deflection current becomes constant in accordance with the change in the horizontal deflection frequency. B can be adjusted automatically. A related art using a saturable reactor is disclosed in Japanese Patent Application Laid-Open No. 58-157260.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、このよ
うな従来技術においては、水平偏向周波数の変化に伴い
水平リニアリティも変化するという問題が生じた。以
下、このような現象が生じる原因について説明する。
However, such a conventional technique has a problem that the horizontal linearity changes with a change in the horizontal deflection frequency. Hereinafter, the cause of such a phenomenon will be described.

【0005】図3は、走査期間における水平偏向出力回
路の等価回路を示している。この図3中、12は水平偏
向コイル、13は内部抵抗(水平偏向コイルの抵抗、及
び出力トランジスタ、ダンパダイオードのオン抵抗等に
より定まる)、14はスイッチ、15は電源を示してい
る。この図3に示した回路で、時刻t=0でスイッチ1
4を閉じた際、この回路に流れる電流i0は、時間tの
関数として次式で表わすことができる。
FIG. 3 shows an equivalent circuit of a horizontal deflection output circuit during a scanning period. In FIG. 3, reference numeral 12 denotes a horizontal deflection coil, 13 denotes an internal resistance (determined by the resistance of the horizontal deflection coil, the on-resistance of an output transistor, a damper diode, and the like), 14 denotes a switch, and 15 denotes a power supply. In the circuit shown in FIG. 3, at time t = 0, switch 1
4, when closed, the current i 0 flowing in this circuit can be expressed as a function of time t by:

【0006】[0006]

【数1】 (Equation 1)

【0007】この(1)式中、Eは電源15の電源電
圧、Rは内部抵抗13の抵抗値、τは時定数で、内部抵
抗Rと水平偏向コイル12のインダクタンスLから、
In the equation (1), E is the power supply voltage of the power supply 15, R is the resistance value of the internal resistor 13, and τ is the time constant, and is obtained from the internal resistance R and the inductance L of the horizontal deflection coil 12.

【0008】[0008]

【数2】 と表わすことができる。よって、電流i0は図4の点線
で示したような波形になる。
(Equation 2) Can be expressed as Therefore, the current i 0 has a waveform as shown by the dotted line in FIG.

【0009】これに対し、内部抵抗R=0の場合(水平
リニアリティの悪化がない理想的な水平偏向回路)、図
3に示した回路に流れる電流i1は、時間tの関数とし
て、
On the other hand, when the internal resistance R = 0 (ideal horizontal deflection circuit without horizontal linearity deterioration), the current i 1 flowing through the circuit shown in FIG.

【0010】[0010]

【数3】 と表わすことができ、図4の実線で示したような波形に
なる。
(Equation 3) And the waveform is as shown by the solid line in FIG.

【0011】したがって、走査期間をTHDとすると、内
部抵抗Rが存在する場合の理想水平偏向電流の最大振幅
DY、及び内部抵抗R=0の場合の理想水平偏向電流の
最大振幅I1は次式で表わすことができる。
Therefore, when the scanning period is T HD , the maximum amplitude I DY of the ideal horizontal deflection current when the internal resistance R exists and the maximum amplitude I 1 of the ideal horizontal deflection current when the internal resistance R = 0 are equal to: It can be expressed by the following equation.

【0012】[0012]

【数4】 (Equation 4)

【0013】一方、画面上における水平リニアリティ
は、画面上に縦線を表示させ、縦線の平均の間隔と各々
の縦線の間隔との差から求めることができる。しかし、
ここでは便宜上、水平リニアリティの悪化を表わす指数
LINとして、
On the other hand, the horizontal linearity on the screen can be obtained by displaying vertical lines on the screen and calculating the difference between the average interval between the vertical lines and the interval between each vertical line. But,
Here, for the sake of convenience, the index LIN representing the deterioration of the horizontal linearity is

【0014】[0014]

【数5】 を定義する。この指数LINは、内部抵抗R=0の理想
水平偏向電流に対して、内部抵抗Rが存在する場合の水
平偏向電流がどの程度減少しているかを表わす値で、水
平リニアリティが良い場合は、0%に近く、水平リニア
リティが悪いほど数値が大きくなる。
(Equation 5) Is defined. The index LIN is a value indicating how much the horizontal deflection current decreases when the internal resistance R is present with respect to the ideal horizontal deflection current when the internal resistance R = 0. %, And the lower the horizontal linearity, the larger the numerical value.

【0015】(6)式に、(4)式、(5)式を代入す
ることにより、指数LINは次のように表わせる。
By substituting equations (4) and (5) into equation (6), the index LIN can be expressed as follows.

【0016】[0016]

【数6】 (7)式より、指数LINは、走査期間THD、水平偏向
コイルのインダクタンスL、内部抵抗Rで定まることが
わかる。
(Equation 6) From equation (7), it can be seen that the index LIN is determined by the scanning period T HD , the inductance L of the horizontal deflection coil, and the internal resistance R.

【0017】次に、水平偏向周波数が変化した場合、上
記の指数LINがどのように変わるか計算した計算結果
を図5に示す。この計算では、解像度1000×100
0ドット程度のノンインタレース・カラーディスプレイ
用水平偏向コイル(インダクタンスL=120μH)を
対象とし、内部抵抗R=1.0Ω、水平偏向周波数fH
=64KHzとした。
Next, FIG. 5 shows a calculation result of how the index LIN changes when the horizontal deflection frequency changes. In this calculation, the resolution is 1000 × 100
For a horizontal deflection coil (inductance L = 120 μH) for non-interlaced color display of about 0 dots, internal resistance R = 1.0Ω, horizontal deflection frequency f H
= 64 KHz.

【0018】図5に示した計算結果より、同じ水平偏向
コイルを用いて、電源電圧を可変することにより、水平
偏向周波数の異なった画像信号を表示させた場合、水平
偏向周波数の低い方で、水平リニアリティが悪化するこ
とがわかる。
From the calculation results shown in FIG. 5, when the same horizontal deflection coil is used to vary the power supply voltage to display image signals having different horizontal deflection frequencies, the lower horizontal deflection frequency has It can be seen that the horizontal linearity deteriorates.

【0019】これに対して、図2に示した従来の水平偏
向回路を用いた場合、水平リニアリティの調整は、リニ
アリティコイル8を用いて行っている。そして、このリ
ニアリティコイル8による水平リニアリティの補正量
は、単一周波数において最適に調整されている。したが
って、前記したように水平偏向周波数の変化に伴って、
左右非対象に水平リニアリティが変化するという問題が
生じる。
On the other hand, when the conventional horizontal deflection circuit shown in FIG. 2 is used, the adjustment of the horizontal linearity is performed using the linearity coil 8. The correction amount of the horizontal linearity by the linearity coil 8 is adjusted optimally at a single frequency. Therefore, as described above, as the horizontal deflection frequency changes,
There is a problem that the horizontal linearity changes asymmetrically on the left and right.

【0020】一方、水平リニアリティを補正する従来技
術としては、特開昭58−157260号公報に示され
るように、可飽和リアクトルを用いる方法が知られてい
るが、水平偏向周波数の変化に追従して、水平リニアリ
ティを最適に調整することまでは考慮されていなかっ
た。
On the other hand, as a conventional technique for correcting horizontal linearity, a method using a saturable reactor is known as disclosed in Japanese Patent Application Laid-Open No. 58-157260, but it follows changes in the horizontal deflection frequency. Thus, it was not considered until the horizontal linearity was optimally adjusted.

【0021】本発明の目的は、水平偏向周波数の変化に
追従できる水平偏向回路を備えたディスプレイ装置にお
いて、水平偏向周波数が変化したときに水平偏向回路の
水平偏向特性のリニアリティが水平偏向回路の抵抗成分
に起因して左右非対象に劣化するのを補正して水平リニ
アリティを良好に保つことにある。
An object of the present invention is to provide a display device having a horizontal deflection circuit capable of following a change in the horizontal deflection frequency. An object of the present invention is to correct horizontal and non-symmetrical deterioration due to components and maintain good horizontal linearity.

【0022】[0022]

【課題を解決するための手段】上記目的を達成するため
に本発明は、水平偏向周波数の異なる入力信号に対応し
た水平偏向電流を生成可能な水平偏向回路を備えたディ
スプレイ装置において、 前記水平偏向回路は、水平出
力トランジスタ4と、該水平出力トランジスタ4に並列
接続されたダンパーダイオード5と、該ダンパーダイオ
ード5に並列接続された共振コンデンサ6と、該共振コ
ンデンサ6に並列接続され、水平偏向コイル7と水平リ
ニアリティを補正するためのコイル手段8とが直列接続
された直列回路と、前記コイル手段8のインダクタンス
特性を可変制御するための制御手段16,17,21と
を備え、前記コイル手段8のインダクタンス特性は、水
平偏向電流が前記水平出力トランジスタ4を介して前記
直列回路に流れるときよりも前記ダンパーダイオード5
を介して前記直列回路に流れるときの方がインダクタン
ス値が大きくなる非直線性を示し、前記制御手段16,
17,21は、水平偏向周波数が変化すると、水平偏向
電流が前記ダンパーダイオード5を介して前記直列回路
に流れるときの前記コイル手段8のインダクタンス値
を、水平偏向電流が前記水平出力トランジスタ4を介し
て前記直列回路に流れるときのインダクタンス値よりも
大きく変化させるように制御する。
In order to achieve the above object, the present invention provides a display device having a horizontal deflection circuit capable of generating a horizontal deflection current corresponding to input signals having different horizontal deflection frequencies. The circuit includes a horizontal output transistor 4, a damper diode 5 connected in parallel to the horizontal output transistor 4, a resonance capacitor 6 connected in parallel to the damper diode 5, and a horizontal deflection coil connected in parallel to the resonance capacitor 6. 7 and a series circuit in which coil means 8 for correcting horizontal linearity are connected in series, and control means 16, 17 and 21 for variably controlling the inductance characteristics of the coil means 8; The inductance characteristic of is that when a horizontal deflection current flows through the horizontal circuit through the horizontal output transistor 4 to the series circuit. Than the damper diode 5
The non-linearity in which the inductance value becomes larger when flowing through the series circuit through
17 and 21, when the horizontal deflection frequency changes, the inductance value of the coil means 8 when a horizontal deflection current flows through the series circuit via the damper diode 5, and the horizontal deflection current passes through the horizontal output transistor 4 Thus, control is performed so as to change the inductance value larger than the inductance value when flowing in the series circuit.

【0023】さらに、本発明は、前記制御手段16,1
7,21は、上記ディスプレイ装置において、水平偏向
周波数が高い方向に変化すると、水平偏向電流が前記ダ
ンパーダイオード5を介して前記直列回路に流れるとき
の前記コイル部材8のインダクタンス値を、水平偏向電
流が前記水平出力トランジスタ4を介して前記直列回路
に流れるときのインダクタンス値よりも大きく減少させ
るように制御する。
Further, according to the present invention, the control means 16, 1
In the display device, when the horizontal deflection frequency changes in the higher direction, the inductance value of the coil member 8 when the horizontal deflection current flows through the series circuit via the damper diode 5 is determined by the horizontal deflection current. Is controlled to be much smaller than the inductance value when the current flows through the horizontal output transistor 4 into the series circuit.

【0024】(作用)コイル手段8のインダクタンス特
性を可変制御するための制御手段は、補正信号発生回路
16および補正信号出力回路17からなる補正信号供給
回路61と、個得る手段8にトランス結合された制御巻
線21からなり、水平偏向周波数に応じた補正信号を出
力する。補正信号発生回路16は、周波数電圧変換回路
26を備えており、水平偏向周波数の変化を検出し、水
平偏向周波数に応じた電圧を補正信号として出力する。
補正信号出力回路17は、前記補正信号に基づいて制御
巻線21の制御電流を制御し、水平偏向電流のリニアリ
ティ補正量を変化させる。コイル手段8のインダクタン
ス特性は、水平偏向電流が水平出力トランジスタ4を介
して流れるときときよりもダンパーダイオード5を介し
て流れるときの方がインダクタンス値が大きくなる非直
線性を示す。制御手段は、水平偏向周波数が変化する
と、コイル手段8の水平偏向電流がダンパーダイオード
5を介して流れるときのインダクタンス値を、水平偏向
電流が水平出力トランジスタ4を介して流れるときのイ
ンダクタンス値よりも大きくなるように制御する。した
がって、水平偏向周波数の変化に対応して、水平リニア
リティを良好に保つことが可能となる。
(Operation) The control means for variably controlling the inductance characteristic of the coil means 8 is transformer-coupled to the correction signal supply circuit 61 comprising the correction signal generation circuit 16 and the correction signal output circuit 17 and the means 8 for obtaining the same. And outputs a correction signal corresponding to the horizontal deflection frequency. The correction signal generation circuit 16 includes a frequency-voltage conversion circuit 26, detects a change in the horizontal deflection frequency, and outputs a voltage corresponding to the horizontal deflection frequency as a correction signal.
The correction signal output circuit 17 controls the control current of the control winding 21 based on the correction signal, and changes the linearity correction amount of the horizontal deflection current. The inductance characteristic of the coil means 8 shows nonlinearity in which the inductance value is larger when the horizontal deflection current flows through the damper diode 5 than when the horizontal deflection current flows through the horizontal output transistor 4. When the horizontal deflection frequency changes, the control means sets the inductance value when the horizontal deflection current of the coil means 8 flows through the damper diode 5 to be smaller than the inductance value when the horizontal deflection current flows through the horizontal output transistor 4. Control to increase. Therefore, it is possible to maintain a good horizontal linearity in response to a change in the horizontal deflection frequency.

【0025】[0025]

【発明の実施の形態】以下、図を用いて本発明の実施例
を説明する。なお、各図中、同じ働きをするものには、
同じ番号をつけて表わす。図1は、本発明の第1の実施
例を示す水平偏向回路の原理図である。この回路では、
図2に示す従来の水平偏向回路と比較して、補正信号発
生回路16と補正信号出力回路17とから構成される補
正信号供給回路61、及びリニアリティコイル8とトラ
ンス結合された制御巻線21を設けた点が異なってい
る。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. In each figure, those that perform the same function are:
Show the same numbers. FIG. 1 is a principle diagram of a horizontal deflection circuit showing a first embodiment of the present invention. In this circuit,
Compared with the conventional horizontal deflection circuit shown in FIG. 2, a correction signal supply circuit 61 including a correction signal generation circuit 16 and a correction signal output circuit 17 and a control winding 21 which is transformer-coupled to the linearity coil 8 are provided. The point provided is different.

【0026】この図1に示した回路において、補正信号
発生回路16では、水平偏向周波数の変化に対応して、
発生する補正信号を変化させ、補正信号出力回路17で
は、補正信号発生回路16で発生した補正信号に基づ
き、制御巻線21に制御電流を供給している。そして、
この制御巻線21に流れる制御電流によって、リニアリ
ティコイル8のインダクタンスの可変範囲を変化させて
いる。この働きにより、水平偏向周波数の変化に対応し
て、水平リニアリティの補正量を変化させ、常に良好な
水平リニアリティを保つようにしている。
In the circuit shown in FIG. 1, the correction signal generating circuit 16 responds to a change in the horizontal deflection frequency by
The generated correction signal is changed, and the correction signal output circuit 17 supplies a control current to the control winding 21 based on the correction signal generated by the correction signal generation circuit 16. And
The variable range of the inductance of the linearity coil 8 is changed by the control current flowing through the control winding 21. With this function, the correction amount of the horizontal linearity is changed in accordance with the change in the horizontal deflection frequency, so that good horizontal linearity is always maintained.

【0027】次に、図1中の点線で囲んだ水平偏向出力
回路18の具体的回路について説明する。図6は、図1
中の水平偏向出力回路18の第1の具体的回路の回路図
である。この回路において、21はリニアリティコイル
8とトランス結合された制御巻線、22はダイオード、
23はコンデンサ、24は抵抗、25はトランジスタ、
26は周波数電圧変換回路(以下、F−Vコンバータと
称す)である。
Next, a specific circuit of the horizontal deflection output circuit 18 surrounded by a dotted line in FIG. 1 will be described. FIG.
FIG. 3 is a circuit diagram of a first specific circuit of a horizontal deflection output circuit 18 in the middle. In this circuit, 21 is a control winding that is transformer-coupled to the linearity coil 8, 22 is a diode,
23 is a capacitor, 24 is a resistor, 25 is a transistor,
Reference numeral 26 denotes a frequency-voltage conversion circuit (hereinafter, referred to as an FV converter).

【0028】以下、図6に示した回路の動作を、図2に
従来の水平偏向回路と比較して説明する。まず、図2の
従来の水平偏向回路では、リニアリティコイル8は、水
平偏向電流IDYがダンパダイオード5を介して流れると
きには、インダクタンスが大きくなり、水平偏向電流I
DYが出力トランジスタ4を介して流れるときには、イン
ダクタンスが小さくなっている。そして、このインダク
タンスの可変範囲は、水平偏向周波数が変化しても一定
である。これに対し、図6に示した回路では、リニアリ
ティコイル8のインダクタンスの可変範囲を、制御巻線
21に流す電流を制御することにより、増減させてい
る。
The operation of the circuit shown in FIG. 6 will now be described with reference to FIG. 2 in comparison with a conventional horizontal deflection circuit. First, in the conventional horizontal deflection circuit shown in FIG. 2, when the horizontal deflection current I DY flows through the damper diode 5, the inductance of the linearity coil 8 increases, and the horizontal deflection current I DY increases.
When DY flows through the output transistor 4, the inductance is small. The variable range of the inductance is constant even when the horizontal deflection frequency changes. On the other hand, in the circuit shown in FIG. 6, the variable range of the inductance of the linearity coil 8 is increased or decreased by controlling the current flowing through the control winding 21.

【0029】具体的には、制御巻線21に流す電流を増
加させれば、リニアリティコイル8のインダクタンスの
可変範囲は小さくなる。逆に、制御巻線21に流す電流
を減少させれば、リニアリティコイル8のインダクタン
スの可変範囲は広くなる。この原理に従い、図6に示し
た回路では、水平偏向周波数の変化をF−Vコンバータ
26で検出し、F−Vコンバータ26の出力電圧に基づ
いて、トランジスタ25のコレクタ電流を制御してい
る。したがって、このトランジスタ25の働きにより、
制御巻線21に流れる制御電流Iaの値を変化させてい
る。
Specifically, if the current flowing through the control winding 21 is increased, the variable range of the inductance of the linearity coil 8 is reduced. Conversely, if the current flowing through the control winding 21 is reduced, the variable range of the inductance of the linearity coil 8 is widened. According to this principle, in the circuit shown in FIG. 6, a change in the horizontal deflection frequency is detected by the FV converter 26, and the collector current of the transistor 25 is controlled based on the output voltage of the FV converter 26. Therefore, by the operation of the transistor 25,
The value of the control current Ia flowing through the control winding 21 is changed.

【0030】例えば、水平偏向周波数が高い場合にF−
Vコンバータ26の出力電圧が高くなるように設定して
おけば、この時(水平偏向周波数が高い場合)制御巻線
21に流れる制御電流Iaは大きくなる。よって、リニ
アリティコイル8のインダクタンスの可変範囲は狭くな
り、水平リニアリティの補正量は小さい。逆に、水平偏
向周波数が低い場合、F−Vコンバータ26の出力電圧
が低くなるため、制御巻線21に流れる制御電流Iaは
少なく、リニアリティコイル8のインダクタンスの可変
範囲は広くなり、水平リニアリティの補正量は大きい。
For example, when the horizontal deflection frequency is high, F-
If the output voltage of the V converter 26 is set to be high, the control current Ia flowing through the control winding 21 at this time (when the horizontal deflection frequency is high) increases. Therefore, the variable range of the inductance of the linearity coil 8 becomes narrow, and the correction amount of the horizontal linearity is small. Conversely, when the horizontal deflection frequency is low, the output voltage of the FV converter 26 is low, so that the control current Ia flowing through the control winding 21 is small, the variable range of the inductance of the linearity coil 8 is wide, and the horizontal linearity is low. The correction amount is large.

【0031】図10は、図6に示した回路図中のリニア
リティコイル8の直流重畳特性を示す図である。なお、
このリニアリティコイル8の直流重畳特性は、水平偏向
周波数fHが32KHz〜64KHzまで対応可能な水平偏向
回路用に設計した値である。この図中、点線は水平偏向
周波数が高い場合(fH=64KHz)の直流重畳特性を示
しており、実線は水平偏向周波数fHが低い場合(fH
32KHz)の直流重畳特性を示している。図6に示した
回路では、この図10に示すように、水平偏向周波数f
Hの変化に対応して、リニアリティコイル8のインダク
タンスL1の可変範囲を変化させ、水平リニアリティの
補正量を増減させている。したがって、図6に示した回
路では、水平偏向周波数が変化した場合でも、それに対
応して水平リニアリティを常に良好に保つことが可能と
なる。
FIG. 10 is a diagram showing the DC superposition characteristics of the linearity coil 8 in the circuit diagram shown in FIG. In addition,
DC bias characteristics of the linearity coil 8 is a value designed by the horizontal deflection frequency f H for a compatible horizontal deflection circuit to 32KHz~64KHz. If this in the figure, the dotted line shows the DC superposition characteristics when high horizontal deflection frequency (f H = 64KHz), the solid line is low horizontal deflection frequency f H (f H =
32 KHz). In the circuit shown in FIG. 6, as shown in FIG.
In response to H change of changing the variable range of the inductance L 1 of the linearity coil 8, thereby increasing or decreasing the amount of correction of the horizontal linearity. Therefore, in the circuit shown in FIG. 6, even when the horizontal deflection frequency changes, the horizontal linearity can always be kept good correspondingly.

【0032】図7は、図1中の点線で囲んだ水平偏向出
力回路18の第2の具体的回路の回路図である。この図
において、27はフォトカプラ、28はトランジスタ、
29は抵抗である。この図7に示した回路では、制御巻
線21に流す制御電流Iaをフォトカプラ27により制
御している。この場合でも、図6に示した回路と同様、
水平偏向周波数の変化に対応して水平リニアリティの補
正量を変化させ、水平リニアリティを常に良好に保つこ
とができる。
FIG. 7 is a circuit diagram of a second specific circuit of the horizontal deflection output circuit 18 surrounded by a dotted line in FIG. In this figure, 27 is a photocoupler, 28 is a transistor,
29 is a resistor. In the circuit shown in FIG. 7, the control current I a flowing through the control winding 21 is controlled by a photocoupler 27. Also in this case, similar to the circuit shown in FIG.
The correction amount of the horizontal linearity is changed in accordance with the change in the horizontal deflection frequency, and the horizontal linearity can always be kept good.

【0033】図8は、図1中の点線で囲んだ水平偏向出
力回路18の第3の具体的回路の回路図である。この図
において、30はコンデンサ、31は可変抵抗、32は
抵抗である。この図8に示した回路では、水平偏向周波
数をF−Vコンバータにより直接的に検出する代わり
に、水平偏向周波数に対応して変化する電源電圧EB
検出し、補正信号としている。この回路を用いた場合で
も、図6に示した回路と同様、水平偏向周波数の変化に
対応して水平リニアリティの補正量を変化させ、水平リ
ニアリティを常に良好に保つことができる。
FIG. 8 is a circuit diagram of a third specific circuit of the horizontal deflection output circuit 18 surrounded by a dotted line in FIG. In this figure, 30 is a capacitor, 31 is a variable resistor, and 32 is a resistor. In the circuit shown in FIG. 8, instead of directly detecting the horizontal deflection frequency by F-V converter, it detects the power supply voltage E B which varies in response to the horizontal deflection frequency, and a correction signal. Even when this circuit is used, similarly to the circuit shown in FIG. 6, the correction amount of the horizontal linearity is changed in accordance with the change in the horizontal deflection frequency, and the horizontal linearity can always be kept good.

【0034】図9は、図1中の点線で囲んだ水平偏向出
力回路18の第4の具体的回路の回路図である。この図
において、33は演算増幅器、34,35,37,38
は抵抗、36はコンデンサである。図9に示した回路で
は、水平偏向周波数の変化をS字コンデンサ9に生じる
電圧を変化により検出している。しかし、S字コンデン
サ9に生じる電圧は、パラボラ状の波形となるため、演
算増幅器33、抵抗34,35,37,38、コンデン
サ36から構成されるローパスフィルターにより交流分
を除去している。この図6(d)に示した回路を用いた
場合でも、図6に示した回路と同様、水平偏向周波数の
変化に対応して水平リニアリティの補正量を変化させ、
水平リニアリティを常に良好に保つことができる。
FIG. 9 is a circuit diagram of a fourth specific circuit of the horizontal deflection output circuit 18 surrounded by a dotted line in FIG. In this figure, 33 is an operational amplifier, and 34, 35, 37, 38
Is a resistor, and 36 is a capacitor. In the circuit shown in FIG. 9, a change in the horizontal deflection frequency is detected by a voltage generated in the S-shaped capacitor 9. However, since the voltage generated in the S-shaped capacitor 9 has a parabolic waveform, the AC component is removed by a low-pass filter including the operational amplifier 33, the resistors 34, 35, 37, 38, and the capacitor 36. Even when the circuit shown in FIG. 6D is used, similarly to the circuit shown in FIG. 6, the correction amount of the horizontal linearity is changed according to the change in the horizontal deflection frequency.
Horizontal linearity can always be kept good.

【0035】図11は、本発明の第2の実施例を示す水
平偏向回路の原理図である。図11において、39は水
平ブランキング信号入力端子、40は偏向ヨーク、41
は補助コイルである。以下、図11に示した回路の働き
を説明する。この回路は、水平リニアリティの補正を行
う際、補助コイル41を用いている。この回路の特徴
は、補助コイル41に流す補正電流iG波形を水平偏向
周波数に対応して変化させ、水平リニアリティの補正量
を増減していることにある。そして、上記の補正電流i
Gは、補正信号供給回路61から供給される。この補正
信号供給回路61の具体的回路の回路図を図12に示
す。
FIG. 11 is a principle diagram of a horizontal deflection circuit showing a second embodiment of the present invention. 11, 39 is a horizontal blanking signal input terminal, 40 is a deflection yoke, 41
Is an auxiliary coil. Hereinafter, the operation of the circuit shown in FIG. 11 will be described. This circuit uses the auxiliary coil 41 when correcting the horizontal linearity. The feature of this circuit resides in that the correction current i G waveform supplied to the auxiliary coil 41 is changed according to the horizontal deflection frequency to increase or decrease the correction amount of the horizontal linearity. Then, the above correction current i
G is supplied from the correction signal supply circuit 61. FIG. 12 is a circuit diagram of a specific circuit of the correction signal supply circuit 61.

【0036】図12において、45は入力端子、46は
出力端子、49,53,54,58はトランジスタ、4
8,56はコンデンサ、47,50,51,52,5
5,57は抵抗である。この図12に示した回路は、ト
ランジスタ49、抵抗50からなる反転増幅回路、トラ
ンジスタ53、トランジスタ54、抵抗51、抵抗5
2、抵抗55からなる定電流回路、トランジスタ58、
抵抗57からなる電圧−電流変換回路から構成されてい
る。この図12に示した回路は、入力端子45より入力
される水平ブランキング信号を前記反転増幅回路で反転
増幅した後、前記定電流回路とコンデンサ56により、
ノコギリ波電圧を作り出している。そして、前記電圧−
電流交換回路によってノコギリ波電流に変換した後、出
力端子46から図11中の補助コイル41に供給してい
る。この図12に示した回路の長所は、入力端子45か
ら入力される水平ブランキング信号の周波数によって発
生するノコギリ波の振幅が変化することである。
In FIG. 12, 45 is an input terminal, 46 is an output terminal, 49, 53, 54, 58 are transistors,
8, 56 are capacitors, 47, 50, 51, 52, 5
5 and 57 are resistors. The circuit shown in FIG. 12 includes an inverting amplifier circuit including a transistor 49 and a resistor 50, a transistor 53, a transistor 54, a resistor 51, and a
2, a constant current circuit including a resistor 55, a transistor 58,
It comprises a voltage-current conversion circuit comprising a resistor 57. The circuit shown in FIG. 12 inverts and amplifies the horizontal blanking signal input from the input terminal 45 by the inverting amplifier circuit, and then uses the constant current circuit and the capacitor 56 to
It produces a sawtooth wave voltage. And the voltage-
After being converted into a sawtooth current by the current exchange circuit, the current is supplied from the output terminal 46 to the auxiliary coil 41 in FIG. An advantage of the circuit shown in FIG. 12 is that the amplitude of the sawtooth wave generated by the frequency of the horizontal blanking signal input from the input terminal 45 changes.

【0037】図13に、図12中の電圧V45、電圧
49、電流iG波形を示す。この図13において、
(a),(b),(c)は水平偏向周波数が6KHzの場
合を示しており、(d),(e),(f)は水平偏向周
波数が32KHzの場合を示している。図13において、
水平偏向周波数が64KHzの時の補正電流iGの振幅をI
G1、水平偏向周波数が32KHzの時の補正電流iGの振幅
をIG2とすると、IG2≒2I G1が成立する。これは、図
12において、ノコギリ波を発生させる際、コンデンサ
56を定電流で充電しているためである。したがって、
図11に示した回路を用いることにより、水平偏向周波
数が64KHzから32KHzに変化した場合、水平リニアリ
ティの補正量は約2倍に増加する。
FIG. 13 shows the voltage V in FIG.45,Voltage
V49, Current iGThe waveform is shown. In this FIG.
(A), (b) and (c) are for a horizontal deflection frequency of 6 KHz.
(D), (e) and (f) are horizontal deflection circumferences.
The case where the wave number is 32 KHz is shown. In FIG.
Correction current i when horizontal deflection frequency is 64KHzGThe amplitude of I
G1Current i when the horizontal deflection frequency is 32 KHzGAmplitude
To IG2Then IG2$ 2I G1Holds. This is the figure
In step 12, when generating a sawtooth wave, a capacitor
This is because 56 is charged with a constant current. Therefore,
By using the circuit shown in FIG.
When the number changes from 64KHz to 32KHz, the horizontal linear
The correction amount of the tee increases about twice.

【0038】一方、図5より、水平偏向周波数fH=3
2KHzの場合の水平リニアリティが、水平偏向周波数fH
=64KHzの場合の水平リニアリティに比べ約2倍悪化
することがわかる。よって、図11に示した回路を用い
て、水平リニアリティを、水平偏向周波数fH=32KH
z、または水平偏向周波数fH=64KHzのどちらか一方
で最適になるように調整しておけば、水平偏向周波数f
H=32KHzの場合でも、水平偏向周波数fH=64KHzの
場合でも、水平リニアリティは常に良好に保つことがで
きる。
On the other hand, from FIG. 5, the horizontal deflection frequency f H = 3
The horizontal linearity at 2 KHz is the horizontal deflection frequency f H
It can be seen that the horizontal linearity is about twice worse than in the case of = 64 KHz. Therefore, by using the circuit shown in FIG. 11, the horizontal linearity is changed to the horizontal deflection frequency f H = 32 KH.
z or the horizontal deflection frequency f H = 64 KHz, the horizontal deflection frequency f
Even in the case of H = 32KHz, even when the horizontal deflection frequency f H = 64 KHz, can be horizontal linearity kept always good.

【0039】図14は、本発明の第3の実施例を示す水
平偏向回路の原理図である。以下、図14に示した回路
の働きを説明する。この回路は、水平リニアリティの補
正を行うため、S時コンデンサ9に補正信号を重畳して
いる。この回路の特徴は、S字コンデンサ9に加える補
正信号波形を水平偏向周波数に対応して変化させ、水平
リニアリティの補正量を増減していることにある。そし
て、この補正信号は、補正信号供給回路61から供給さ
れる。
FIG. 14 is a principle diagram of a horizontal deflection circuit according to a third embodiment of the present invention. Hereinafter, the operation of the circuit shown in FIG. 14 will be described. In this circuit, a correction signal is superimposed on the S-time capacitor 9 in order to correct horizontal linearity. The feature of this circuit is that the correction signal waveform applied to the S-shaped capacitor 9 is changed in accordance with the horizontal deflection frequency to increase or decrease the correction amount of the horizontal linearity. The correction signal is supplied from the correction signal supply circuit 61.

【0040】この補正信号供給回路61の具体的回路の
回路図を図15に示す。図15において、点線で囲んだ
補正信号発生回路16は、第2の実施例で説明した回路
(図12参照)と同じものを用いた。また、補正信号出
力回路17は、トランジスタ62,66,68,69、
抵抗63,64,65,70,71、コンデンサ67,
72から構成される増幅回路を用いている。そして、こ
の増幅回路では、補正信号発生回路16で発生した補正
信号を増幅し、図14中のS字コンデンサ9を駆動する
働きをしている。
FIG. 15 is a circuit diagram of a specific circuit of the correction signal supply circuit 61. In FIG. 15, the same correction signal generation circuit 16 as the circuit described in the second embodiment (see FIG. 12) is used as a correction signal generation circuit 16 surrounded by a dotted line. The correction signal output circuit 17 includes transistors 62, 66, 68, 69,
Resistors 63, 64, 65, 70, 71, capacitors 67,
An amplifying circuit composed of 72 is used. This amplifier circuit functions to amplify the correction signal generated by the correction signal generation circuit 16 and drive the S-shaped capacitor 9 in FIG.

【0041】図14に示した回路を用いることにより、
水平偏向周波数の変化に対応して、水平リニアリティの
補正量を増減させ、水平リニアリティを常に良好に保つ
ことができる。
By using the circuit shown in FIG.
The correction amount of the horizontal linearity is increased / decreased in accordance with the change in the horizontal deflection frequency, so that the horizontal linearity can always be kept good.

【0042】図16は、本発明の第4の実施例を示す水
平偏向回路の原理図である。図16に示した回路は第2
の実施例(図11)と比べて、補正信号発生回路16が
ノコギリ波発生回路43と積分回路74によって構成さ
れている点が異なっている。この図13中の補正信号供
給回路61の具体的回路の回路図を図17に示す。図1
7において、ノコギリ波発生回路43は、図12のノコ
ギリ波発生回路(補正信号発生回路16)と比較して、
F−Vコンバータ26、トランジスタ75、抵抗76,
77が付加されている点が異なっている。積分回路74
は、トランジスタ78,82、抵抗79,80,83、
コンデンサ81、ダイオード80´によって構成されて
いる。この積分回路74は基本的には、抵抗80とコン
デンサ81により積分を行う回路であるが、前段、後段
の影響をなくすため、トランジスタ78,82、抵抗7
9,83を用いてインピーダンス変換を行っている。ま
た、補正信号出力回路17は、図12に示した回路と同
じ電圧−電流変換を用いている。
FIG. 16 is a principle diagram of a horizontal deflection circuit according to a fourth embodiment of the present invention. The circuit shown in FIG.
11 in that the correction signal generation circuit 16 includes a sawtooth wave generation circuit 43 and an integration circuit 74. FIG. 17 is a circuit diagram of a specific circuit of the correction signal supply circuit 61 in FIG. FIG.
7, the sawtooth wave generation circuit 43 is different from the sawtooth wave generation circuit (correction signal generation circuit 16) in FIG.
FV converter 26, transistor 75, resistor 76,
The difference is that 77 is added. Integration circuit 74
Are transistors 78, 82, resistors 79, 80, 83,
It comprises a capacitor 81 and a diode 80 '. This integration circuit 74 is basically a circuit for performing integration by a resistor 80 and a capacitor 81. However, in order to eliminate the influence of the preceding and subsequent stages, transistors 78 and 82 and a resistor 7 are used.
9, 83 are used for impedance conversion. Further, the correction signal output circuit 17 uses the same voltage-current conversion as the circuit shown in FIG.

【0043】以下、図16に示した水平偏向回路を用い
た場合の効果を、図11に示した水平偏向回路を用いた
場合と比較して説明する。図11に示した第2の実施例
において、水平リニアリティを補正するために補正コイ
ル41に流す補正電流iG波形は、近似的にノコギリ波
を用いた。しかし、理想的な補正電流iG0波形は、完全
なノコギリ波とは若干異なった波形となる。ここで、理
想的な補正電流iG0を図3に示した等価回路から求める
と、(3)式、(1)式の差から、
Hereinafter, the effect obtained when the horizontal deflection circuit shown in FIG. 16 is used will be described in comparison with the case where the horizontal deflection circuit shown in FIG. 11 is used. In the second embodiment shown in FIG. 11, a sawtooth wave is approximately used as a waveform of a correction current i G flowing through the correction coil 41 to correct horizontal linearity. However, the ideal correction current i G0 waveform is slightly different from a complete sawtooth waveform. Here, when the ideal correction current i G0 is obtained from the equivalent circuit shown in FIG. 3, from the difference between the equations (3) and (1),

【0044】[0044]

【数7】 となる。この理想的な補正電流iG0波形は、図18の点
線で示したような波形になる。
(Equation 7) Becomes This ideal correction current i G0 waveform has a waveform shown by a dotted line in FIG.

【0045】上記の理想的な補正電流iG0を補助コイル
41に供給するには、図17に示した補正信号供給回路
61を用いればよい。以下、図17に示した補正信号供
給回路61の動作を説明する。図17に示した回路の中
で、ノコギリ波発生回路43では、トランジスタ53、
抵抗55に流れる定電流I0、コンデンサ56(容量
0)によって傾き(I0/C0)が定まるノコギリ波電
圧を作成している。そして、後段の積分回路74では、
ノコギリ波発生回路43で発生したノコギリ波電圧を抵
抗8(抵抗値R1)、コンデンサ81(容量C1)で定ま
る時定数τ´=C11に基づいて積分している。但し、
ノコギリ波電圧の立ち下り時は高速性が要求されるため
ダイオード80´を用いてコンデンサC1の充電を速め
ている。この補正信号供給回路61によって供給される
補正電流iG´は次式で表わすことができる。
In order to supply the ideal correction current i G0 to the auxiliary coil 41, the correction signal supply circuit 61 shown in FIG. Hereinafter, the operation of the correction signal supply circuit 61 shown in FIG. 17 will be described. In the circuit shown in FIG. 17, in the sawtooth wave generation circuit 43, the transistor 53,
A sawtooth wave voltage whose slope (I 0 / C 0 ) is determined by the constant current I 0 flowing through the resistor 55 and the capacitor 56 (capacitance C 0 ) is created. Then, in the subsequent integration circuit 74,
The sawtooth wave voltage generated by the sawtooth wave generating circuit 43 is integrated based on a time constant τ ′ = C 1 R 1 determined by the resistor 8 (resistance value R 1 ) and the capacitor 81 (capacitance C 1 ). However,
When falling of the sawtooth voltage is accelerated charging of the capacitor C 1 with a diode 80 'for high speed is required. The correction current i G ′ supplied by the correction signal supply circuit 61 can be expressed by the following equation.

【0046】[0046]

【数8】 したがって、(8)式と(9)式において、iG0=iG
´となるように各定数を選択することにより、理想的な
補正電流波形を得ることができる。
(Equation 8) Therefore, in equations (8) and (9), i G0 = i G
By selecting each constant so as to satisfy, an ideal corrected current waveform can be obtained.

【0047】[0047]

【数9】 (Equation 9)

【0048】なお、水平偏向周波数が変化した場合、水
平偏向電流を一定に保つため電流電圧Eは、水平偏向周
波数に比例して変える必要がある。図17に示した補正
信号供給回路61では、この場合でも(10)式が必ず
成り立つように、電流I0の値を水平偏向周波数に対応
して自動調整している。これは、図14中のF−Vコン
バータ26、トランジスタ75、抵抗76,77によ
り、トランジスタ53のベース電圧V0を制御すること
により、行っている。
When the horizontal deflection frequency changes, the current voltage E needs to be changed in proportion to the horizontal deflection frequency in order to keep the horizontal deflection current constant. In the correction signal supply circuit 61 shown in FIG. 17, the value of the current I 0 is automatically adjusted according to the horizontal deflection frequency so that the expression (10) always holds in this case. This is performed by controlling the base voltage V 0 of the transistor 53 by the FV converter 26, the transistor 75, and the resistors 76 and 77 in FIG.

【0049】以上の動作に基づき、図16に示した補正
信号供給回路61を用いた場合には、水平偏向周波数の
変化にかかわらず、常に理想的な補正信号波形を補助コ
イルに供給することができ、水平リニアリティを最適に
保つことが可能となる。
Based on the above operation, when the correction signal supply circuit 61 shown in FIG. 16 is used, an ideal correction signal waveform can always be supplied to the auxiliary coil regardless of a change in the horizontal deflection frequency. The horizontal linearity can be kept optimal.

【0050】更に図3の実施例(図11)において、補
正信号発生回路16をオノコギリ波発生回路43と積分
回路74によって構成することもできる。
Further, in the embodiment shown in FIG. 3 (FIG. 11), the correction signal generating circuit 16 may be constituted by a sawtooth wave generating circuit 43 and an integrating circuit 74.

【0051】なお、本発明の第4の実施例(図13)、
第5の実施例(図16)で述べた積分回路74の代わり
に乗算回路を用いても同様な効果を得ることができる。
The fourth embodiment of the present invention (FIG. 13)
Similar effects can be obtained by using a multiplication circuit instead of the integration circuit 74 described in the fifth embodiment (FIG. 16).

【0052】[0052]

【発明の効果】本発明のディスプレイ装置は、水平周波
数の異なる入力信号に対応可能な水平偏向回路を備える
とともに、水平偏向回路は、水平偏向周波数に応じて補
正信号を出力する補正信号供給手段と水平偏向電流のリ
ニアリティ補正量を変化させるリニアリティ補正手段を
備え、該水平リニアリティ補正手段の補正量を、水平偏
向周波数の変化に対応して変化させるようにしたので、
水平偏向周波数が変化したときに水平偏向回路の抵抗成
分に起因して生じる水平偏向特性のリニアリティの劣化
を補正することができる。
The display device of the present invention includes a horizontal deflection circuit capable of responding to input signals having different horizontal frequencies, the horizontal deflection circuit includes a correction signal supply means for outputting a correction signal according to the horizontal deflection frequency. Since a linearity correction unit that changes the linearity correction amount of the horizontal deflection current is provided, and the correction amount of the horizontal linearity correction unit is changed in accordance with the change in the horizontal deflection frequency,
When the horizontal deflection frequency changes, the deterioration of the linearity of the horizontal deflection characteristic caused by the resistance component of the horizontal deflection circuit can be corrected.

【0053】また、リニアリティ補正手段を、補正信号
供給手段の出力電流がベース電流として入力され、コレ
クタ電流が補正量を制御するトランジスタを備えて構成
したので、水平偏向周波数が高いときにはリニアリティ
補正範囲を小さくするように補正信号を出力し、水平偏
向周波数が低いときにはリニアリティ補正範囲を大きく
するように補正信号を出力するようにしたので、水平偏
向周波数が変化したときに水平偏向回路の抵抗成分に起
因して生じる水平偏向特性のリニアリティの劣化を補正
することができる。
Further, since the linearity correction means is provided with a transistor to which the output current of the correction signal supply means is input as a base current and the collector current controls the correction amount, the linearity correction range is increased when the horizontal deflection frequency is high. The correction signal is output so as to reduce it, and the correction signal is output so as to increase the linearity correction range when the horizontal deflection frequency is low. This can correct the deterioration of the linearity of the horizontal deflection characteristic that occurs.

【0054】よって、水平偏向周波数の変化に対応し
て、水平リニアリティを良好に保つことができる効果が
ある。
Accordingly, there is an effect that the horizontal linearity can be maintained satisfactorily in response to the change in the horizontal deflection frequency.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施例を示す回路の原理図。FIG. 1 is a principle diagram of a circuit showing a first embodiment of the present invention.

【図2】従来の水平偏向回路の回路図。FIG. 2 is a circuit diagram of a conventional horizontal deflection circuit.

【図3】水平偏向偏出力回路の等価回路を示す回路図。FIG. 3 is a circuit diagram showing an equivalent circuit of a horizontal deflection polarization output circuit.

【図4】水平偏向電流の波形図。FIG. 4 is a waveform diagram of a horizontal deflection current.

【図5】水平偏向周波数と水平リニアリティとの関係を
示す特性図。
FIG. 5 is a characteristic diagram showing a relationship between horizontal deflection frequency and horizontal linearity.

【図6】本発明の第1の実施例の具体的回路の回路図。FIG. 6 is a circuit diagram of a specific circuit according to the first embodiment of the present invention.

【図7】本発明の第1の実施例の具体的回路の回路図。FIG. 7 is a circuit diagram of a specific circuit according to the first embodiment of the present invention.

【図8】本発明の第1の実施例の具体的回路の回路図。FIG. 8 is a circuit diagram of a specific circuit according to the first embodiment of the present invention.

【図9】本発明の第1の実施例の具体的回路の回路図。FIG. 9 is a circuit diagram of a specific circuit according to the first embodiment of the present invention.

【図10】リニアリティコイルの直流重畳特性を示す特
性図。
FIG. 10 is a characteristic diagram showing a DC superposition characteristic of a linearity coil.

【図11】本発明の第2の実施例を示す回路の原理図。FIG. 11 is a principle diagram of a circuit showing a second embodiment of the present invention.

【図12】図11中の補正信号供給回路61の具体的回
路の回路図。
12 is a circuit diagram of a specific circuit of the correction signal supply circuit 61 in FIG.

【図13】図12に示した回路の各部の信号波形を示す
波形図。
FIG. 13 is a waveform chart showing signal waveforms at various parts of the circuit shown in FIG. 12;

【図14】本発明の第3の実施例を示す回路の原理図。FIG. 14 is a principle diagram of a circuit showing a third embodiment of the present invention.

【図15】図14中における補正信号供給回路61の具
体的回路の回路図。
15 is a circuit diagram of a specific circuit of the correction signal supply circuit 61 in FIG.

【図16】本発明の第4の実施例を示す回路の原理図。FIG. 16 is a principle diagram of a circuit showing a fourth embodiment of the present invention.

【図17】図16中の補正信号供給回路61の具体的回
路の回路図。
17 is a circuit diagram of a specific circuit of the correction signal supply circuit 61 in FIG.

【図18】補正電流波形を示す波形図。FIG. 18 is a waveform chart showing a correction current waveform.

【符号の説明】[Explanation of symbols]

8 リニアリティ 16 補正信号発生回路 17 補正信号出力回路 21 制御巻線 26 F−Vコンバータ 41 補助コイル 43 ノコギリ波発生回路 61 補正信号供給回路 74 積分回路 Reference Signs List 8 linearity 16 correction signal generation circuit 17 correction signal output circuit 21 control winding 26 FV converter 41 auxiliary coil 43 sawtooth wave generation circuit 61 correction signal supply circuit 74 integration circuit

フロントページの続き (72)発明者 前川 均 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所家電研究所内 (72)発明者 木藤 浩二 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所家電研究所内Continuing on the front page (72) Inventor Hitoshi Maekawa 292 Yoshida-cho, Totsuka-ku, Yokohama-shi, Kanagawa Prefecture Inside the Home Appliance Research Laboratory, Hitachi, Ltd. (72) Inventor Koji Kito 292 Yoshida-cho, Totsuka-ku, Yokohama-shi, Kanagawa Hitachi Inside the home appliance laboratory

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 水平偏向周波数の異なる入力信号に対応
した水平偏向電流を生成可能な水平偏向回路を備えたデ
ィスプレイ装置において、 前記水平偏向回路は、水平出力トランジスタと、該水平
出力トランジスタに並列接続されたダンパーダイオード
と、該ダンパーダイオードに並列接続された共振コンデ
ンサと、該共振コンデンサに並列接続され、水平偏向コ
イルと水平リニアリティを補正するためのコイル手段と
が直列接続された直列回路と、前記コイル手段のインダ
クタンス特性を可変制御するための制御手段とを備え、 前記コイル手段のインダクタンス特性は、水平偏向電流
が前記水平出力トランジスタを介して前記直列回路に流
れるときよりも前記ダンパーダイオードを介して前記直
列回路に流れるときの方がインダクタンス値が大きくな
る非直線性を示し、 前記制御手段は、水平偏向周波数が変化すると、水平偏
向電流が前記ダンパーダイオードを介して前記直列回路
に流れるときの前記コイル手段のインダクタンス値を、
水平偏向電流が前記水平出力トランジスタを介して前記
直列回路に流れるときのインダクタンス値よりも大きく
変化させるように制御することを特徴とするディスプレ
イ装置。
1. A display device comprising a horizontal deflection circuit capable of generating a horizontal deflection current corresponding to input signals having different horizontal deflection frequencies, wherein the horizontal deflection circuit is connected in parallel to the horizontal output transistor and the horizontal output transistor. A damper diode, a resonance capacitor connected in parallel to the damper diode, a series circuit connected in parallel to the resonance capacitor, a horizontal deflection coil and a coil means for correcting horizontal linearity are connected in series, Control means for variably controlling the inductance characteristic of the coil means, wherein the inductance characteristic of the coil means is through the damper diode than when a horizontal deflection current flows through the series circuit through the horizontal output transistor. The inductance value when flowing in the series circuit is Shows the non-linearity comprising listening, said control means, when the horizontal deflection frequency changes, the inductance value of said coil means when the horizontal deflection current flowing in said series circuit through the damper diodes,
A display device, wherein a control is performed so as to change the inductance value more than an inductance value when a horizontal deflection current flows through the series circuit through the horizontal output transistor.
【請求項2】 前記制御手段は、水平偏向周波数が高い
方向に変化すると、水平偏向電流が前記ダンパーダイオ
ードを介して前記直列回路に流れるときの前記コイル手
段のインダクタンス値を、水平偏向電流が前記水平出力
トランジスタを介して前記直列回路に流れるときのイン
ダクタンス値よりも大きく減少させるように制御するこ
とを特徴とする請求項1に記載のディスプレイ装置。
2. When the horizontal deflection frequency changes in a higher direction, the control means determines the inductance value of the coil means when the horizontal deflection current flows through the series circuit via the damper diode. 2. The display device according to claim 1, wherein control is performed such that the inductance value is reduced to be larger than an inductance value when the current flows through the series circuit via a horizontal output transistor.
JP36297598A 1998-12-21 1998-12-21 Display device Expired - Fee Related JP2992288B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP36297598A JP2992288B2 (en) 1998-12-21 1998-12-21 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP36297598A JP2992288B2 (en) 1998-12-21 1998-12-21 Display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP410698A Division JP2919822B2 (en) 1998-01-12 1998-01-12 Display device

Publications (2)

Publication Number Publication Date
JPH11284877A true JPH11284877A (en) 1999-10-15
JP2992288B2 JP2992288B2 (en) 1999-12-20

Family

ID=18478210

Family Applications (1)

Application Number Title Priority Date Filing Date
JP36297598A Expired - Fee Related JP2992288B2 (en) 1998-12-21 1998-12-21 Display device

Country Status (1)

Country Link
JP (1) JP2992288B2 (en)

Also Published As

Publication number Publication date
JP2992288B2 (en) 1999-12-20

Similar Documents

Publication Publication Date Title
JPH07123288B2 (en) Display device
JPH0425287A (en) Horizontal output device
JPH09247490A (en) Delay compensating dynamic focus amplifier
JP2919822B2 (en) Display device
JPH11284877A (en) Display device
US6424133B1 (en) Control voltage generator and method for generating control voltage having phase difference
JPH10271357A (en) Dynamic focus circuit
JP2591762B2 (en) Parabolic periodic signal generation circuit
JPH09205562A (en) Display device
JPS6358512B2 (en)
JP2606295Y2 (en) Horizontal deflection circuit
JPH08168019A (en) Dynamic focusing circuit
KR910005876Y1 (en) Automatic horizontal amplitude control circuit
JP3183168B2 (en) Display device
JP3801482B2 (en) Horizontal deflection high voltage generator
JP3216632B2 (en) Display device
JPS61134181A (en) Horizontal deflecting circuit
JPH0230275A (en) Dynamic focus correction circuit
JPS62168467A (en) Horizontal deflecting circuit
JPH03125590A (en) Television receiver
JP2001320602A (en) Image distortion correction device and cathode ray tube with it
JPH0429470A (en) Television receiver
JP2001339618A (en) Circuit for correcting distortion of deflection
JPH05199425A (en) High voltage stabilizing circuit for image reception tube
JPS6240877A (en) Dynamic focusing device

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees