JPH1021647A - Integrated circuit for read-write amplifier - Google Patents

Integrated circuit for read-write amplifier

Info

Publication number
JPH1021647A
JPH1021647A JP17758196A JP17758196A JPH1021647A JP H1021647 A JPH1021647 A JP H1021647A JP 17758196 A JP17758196 A JP 17758196A JP 17758196 A JP17758196 A JP 17758196A JP H1021647 A JPH1021647 A JP H1021647A
Authority
JP
Japan
Prior art keywords
read
amplifier
signal
write
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17758196A
Other languages
Japanese (ja)
Inventor
Yasuyuki Sohara
泰之 曽原
Masayasu Tanaka
正泰 田中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP17758196A priority Critical patent/JPH1021647A/en
Publication of JPH1021647A publication Critical patent/JPH1021647A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To provide an IC capable of correctly operating an AGC amplifier(an automatic gain control amplifier) in a subsequent stage after the lapse of shorter and more appropriate period of time from an R/W(write/read) switching time. SOLUTION: An R/W signal is applied to a masking signal generator 5. The masking signal generator 5 provides a masking signal having a time width which is determined by a resistor R1 and a capacitor C1 included therein for setting a time constant. The masking signal is applied to a latter-stage amplifier 3b in a read amplifier 3 to thereby restrain an amplifying operation of the amplifier 3b. On the other hand, the masking signal is also applied to a one-shot circuit 11 so as to generate, upon the termination of the mask signal, an input- restriction signal having a time width T0 which is determined by a resistor R2 and a capacitor C2 included therein for setting a time constant. The input- restriction signal is applied to an input-shortcircuit switch 10 of the AGC amplifier 8. Thus, an input to the AGC amplifier 8 is further restricted for a time period of T0 from the time when the restriction on operation of the read amplifier 3 was released, thereby, the amplifying operation of the AGC amplifier 8 is allowed to start at the time when a stable output, signal is provided from the read amplifier 3.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、ハードディスク
ドライブ(以下HDDという)等に用いられるリードラ
イトアンプ用集積回路(以下リードライトアンプ用IC
という)に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a read / write amplifier integrated circuit (hereinafter referred to as a read / write amplifier IC) used for a hard disk drive (hereinafter referred to as an HDD) or the like.
It is about).

【0002】[0002]

【従来の技術】HDDでは、ディクスク状磁気記憶媒体
との間で、リードライトヘッドを介して大量のデータの
読み書きが、リードライトアンプ用ICによって行なわ
れ、このリードライトアンプ用ICで増幅されたライト
信号が、AGCアンプを含む後段のリードチャネル集積
回路(以下リードチャネルICという)で信号処理され
るよう構成されている。図6は従来のこの種のリードラ
イトアンプ用IC及びリードチャネルICの一部を示す
構成図、図7はこれの動作を説明するタイミングチャー
トである。
2. Description of the Related Art In an HDD, a large amount of data is read from or written to a disk-shaped magnetic storage medium via a read / write head by a read / write amplifier IC, and amplified by the read / write amplifier IC. The write signal is processed by a read channel integrated circuit (hereinafter referred to as a read channel IC) at a subsequent stage including an AGC amplifier. FIG. 6 is a block diagram showing a part of a conventional read / write amplifier IC and read channel IC of this type, and FIG. 7 is a timing chart for explaining the operation thereof.

【0003】図において、1はリードライトヘッド、2
はリードライトアンプ用IC、3は、前段アンプ3aと
後段アンプ3bからなり、リードライトヘッド1からの
リードデータ信号を増幅するリードアンプ、4はリード
ライトヘッド1にライトデータ信号を書込むライトドラ
イバ、5は、R/W信号(読出し書込み切換え信号)印
加から所定時間リードアンプ2の動作を抑止するマスク
信号を発生するマスク信号発生器、6は結合用コンデン
サ、7はリードチャネルIC、8はAGCアンプ、9
は、R/W信号に応じてAGCアンプ8の入力抑止信号
を発生するAGCアンプ入力抑止信号発生回路、10は
この回路9からの入力抑止信号により閉成するAGCア
ンプ入力短絡スィッチである。
In the drawing, reference numeral 1 denotes a read / write head, 2
Is a read / write amplifier IC, 3 is a read amplifier for amplifying the read data signal from the read / write head 1 and 3 is a read driver for writing the write data signal to the read / write head 1. 5, a mask signal generator for generating a mask signal for suppressing the operation of the read amplifier 2 for a predetermined time from the application of the R / W signal (read / write switching signal); 6, a coupling capacitor; 7, a read channel IC; AGC amplifier, 9
Are AGC amplifier input suppression signal generation circuits for generating an input suppression signal for the AGC amplifier 8 in response to the R / W signal, and 10 is an AGC amplifier input short circuit switch which is closed by the input suppression signal from the circuit 9.

【0004】次にその動作を説明する。今、R/W信号
が印加されて、ライトドライバ4からリードライトヘッ
ド1にライトデータ信号を書込むライトモードから、リ
ードモードに切換わったとする。その時、R/W信号
が、リードアンプ3の前段アンプ3a、マスク信号発生
器5及びAGCアンプ入力抑止信号発生回路9に印加さ
れ、アンプ3aによるリードライトヘッド1からのリー
ドデータ信号の増幅が開始されるとともに、そのR/W
切換え時点から時間幅Tmのマスク信号が、ワンショッ
ト回路であるマスク信号発生器5により発生して、リー
ドアンプ3の後段アンプ3bに印加され、そのアンプ3
bの増幅動作が抑止される。一方、R/W切換え時点か
ら時間幅TsのAGCアンプ入力抑止信号がAGCアン
プ入力抑止信号発生回路9により発生しAGCアンプ入
力短絡スィッチ10に印加されてそのスィッチ10が閉
成する。
Next, the operation will be described. Now, it is assumed that the R / W signal is applied and the write mode is switched from the write mode in which the write driver 4 writes the write data signal to the read / write head 1 to the read mode. At this time, the R / W signal is applied to the pre-amplifier 3a of the read amplifier 3, the mask signal generator 5, and the AGC amplifier input suppression signal generation circuit 9, and the amplifier 3a starts amplifying the read data signal from the read / write head 1. And its R / W
A mask signal having a time width Tm from the switching time is generated by a mask signal generator 5 which is a one-shot circuit, and is applied to the subsequent amplifier 3b of the read amplifier 3, and the amplifier 3
The amplification operation of b is suppressed. On the other hand, an AGC amplifier input suppression signal having a time width Ts is generated by the AGC amplifier input suppression signal generation circuit 9 from the point of time of the R / W switching, and is applied to the AGC amplifier input short circuit switch 10 to close the switch 10.

【0005】この時、リードライトヘッド1のライト電
流のオフによるフライバック電圧やオフセット電圧がリ
ードアンプ3の前段アンプ3aに印加されそれの増幅動
作が不安定となるが、後段アンプ3bにマスク信号発生
器5からの時間幅Tmのマスク信号が印加され、それの
増幅作用が抑止されるので、リードアンプ3はR/W切
換え時点から時間幅Tm遅れて増幅動作が開始され、リ
ードライトヘッド1からのフライバック電圧やオフセッ
ト電圧の影響を防止することができる。一方、リードア
ンプ3の出力リード信号はリードチャネルIC7のAG
Cアンプ8の入力端子に印加されるが、R/W切換え時
点から時間幅Tsの間、AGCアンプ入力抑止信号発生
回路9からの入力抑止信号による入力短絡スィッチ10
の閉成により、AGCアンプ8の動作が抑止され、R/
W切換え時の急激な入力電圧変化によるAGC(自動利
得制御)の過渡応答が防止されて、R/W切換え時点か
らTs時間遅れて安定したリードデータ信号が得られ
る。
At this time, a flyback voltage or an offset voltage due to the turning off of the write current of the read / write head 1 is applied to the pre-amplifier 3a of the read amplifier 3 and the amplifying operation thereof becomes unstable. Since a mask signal having a time width Tm from the generator 5 is applied and the amplification operation thereof is suppressed, the read amplifier 3 starts the amplification operation with a time width Tm delay from the R / W switching time, and the read / write head 1 The effect of the flyback voltage and the offset voltage from the power supply can be prevented. On the other hand, the output read signal of the read amplifier 3 is output from the AG of the read channel IC7.
The input short circuit switch 10 is applied to the input terminal of the C amplifier 8 by the input suppression signal from the AGC amplifier input suppression signal generation circuit 9 for the time width Ts from the time of the R / W switching.
, The operation of the AGC amplifier 8 is suppressed, and R /
Transient response of AGC (automatic gain control) due to sudden input voltage change at the time of W switching is prevented, and a stable read data signal can be obtained with a delay of Ts from the point of time of R / W switching.

【0006】[0006]

【発明が解決しようとする課題】上記のような従来のリ
ードライトアンプ用ICでは、リードアンプ3のマスク
信号の時間幅Tmと、AGCアンプ入力抑止信号の時間
幅Tsとはそれぞれ独自に設定されているため、場合に
よってはこれら両信号の間に大きな時間差が生ずること
があり、AGCアンプが正常動作に入る迄に要する時間
にロスが生ずるという問題点があった。
In the conventional read / write amplifier IC as described above, the time width Tm of the mask signal of the read amplifier 3 and the time width Ts of the AGC amplifier input suppression signal are set independently. Therefore, in some cases, a large time difference may occur between these two signals, and there is a problem that a loss occurs in a time required until the AGC amplifier enters a normal operation.

【0007】この発明は上記のような問題点を解消する
ためになされたもので、R/W切換え時点から、より短
くより適正な時間後に次段のAGCアンプを正常動作さ
せることができるリードライトアンプ用ICを得ること
を目的としている。
SUMMARY OF THE INVENTION The present invention has been made to solve the above-mentioned problems, and a read / write which can normally operate a next stage AGC amplifier after a shorter and more appropriate time from the point of time of R / W switching. The purpose is to obtain an amplifier IC.

【0008】[0008]

【課題を解決するための手段】この発明に係るリードラ
イトアンプ用ICは、ディクスク状記憶媒体のリードラ
イトヘッドに書込みデータ信号を書込むライトドライバ
と、上記リードライトヘッドからの読出しデータ信号を
増幅し、外部のリードチャネル集積回路内のAGCアン
プに出力するリードアンプと、書込みモードから読出し
モードに切換えるR/W信号印加から所定時間上記リー
ドアンプの動作を抑止するマスク信号を発生するマスク
信号発生器とを備えたリードライトアンプ用集積回路に
おいて、上記マスク信号発生器の出力マスク信号に応じ
発生し、この信号よりさらに所定時間遅れて終了する上
記AGCアンプの入力抑止信号を発生する、時定数用の
抵抗とコンデンサを有するワンショット回路を設けたも
のである。
A read / write amplifier IC according to the present invention comprises: a write driver for writing a write data signal to a read / write head of a disk-shaped storage medium; and an amplifier for amplifying a read data signal from the read / write head. A read amplifier for outputting to an AGC amplifier in an external read channel integrated circuit; and a mask signal for generating a mask signal for suppressing the operation of the read amplifier for a predetermined time after application of an R / W signal for switching from a write mode to a read mode. A read / write amplifier integrated circuit comprising: a time constant for generating an input suppression signal of the AGC amplifier which is generated in accordance with an output mask signal of the mask signal generator and is terminated after a predetermined time from the output mask signal; And a one-shot circuit having a resistor and a capacitor.

【0009】また、上記のものにおいて、ワンショット
回路を構成する時定数用の抵抗又はコンデンサを、集積
回路の外付けとしたものである。
Further, in the above-mentioned device, the resistor or capacitor for the time constant constituting the one-shot circuit is externally provided to the integrated circuit.

【0010】[0010]

【発明の実施の形態】BEST MODE FOR CARRYING OUT THE INVENTION

実施の形態1.図1、図2はこの発明の一実施の形態を
示し、図1はこの実施の形態1のリードライトアンプ用
IC及びリードチャネルICの一部を示す構成図、図2
はこれの動作を説明するタイミングチャートである。
Embodiment 1 FIG. 1 and 2 show an embodiment of the present invention. FIG. 1 is a configuration diagram showing a part of a read / write amplifier IC and a read channel IC according to the first embodiment.
Is a timing chart for explaining the operation.

【0011】図1,2において、1はリードライトヘッ
ド、2はリードライトアンプ用IC、3はリードアン
プ、3aはそれの前段アンプ、3bは後段アンプ、4は
ライトドライバ、5は、時定数用の抵抗R1とコンデン
サC1を有し、時間幅Tmのマスク信号を発生するワンシ
ョット回路(単安定回路)であるマスク信号発生器、6
は結合用コンデンサ、7はリードチャネルIC、8はA
GCアンプ、10はAGCアンプ入力短絡スィッチで、
以上は図6に示す従来例と同様のものである。11は、
マスク信号発生器5の出力マスク信号の終了に応じて発
生し、この信号よりさらに所定時間To遅れて終了する
AGCアンプ入力抑止信号を発生する、時定数用の抵抗
2とコンデンサC2を有するワンショット回路である。
In FIGS. 1 and 2, 1 is a read / write head, 2 is a read / write amplifier IC, 3 is a read amplifier, 3a is a preceding amplifier, 3b is a latter amplifier, 4 is a write driver, 5 is a time constant. Signal generator which is a one-shot circuit (monostable circuit) having a resistor R 1 for use and a capacitor C 1 and generating a mask signal having a time width Tm;
Is a coupling capacitor, 7 is a read channel IC, 8 is A
GC amplifier 10 is an AGC amplifier input short-circuit switch,
The above is the same as the conventional example shown in FIG. 11 is
Generated in response to completion of output mask signal masks the signal generator 5 to generate an AGC amplifier input inhibit signal to terminate delayed further predetermined time To from the signal, when having a resistor R 2 and capacitor C 2 for a constant This is a one-shot circuit.

【0012】次にその動作について説明する。今、R/
W信号が印加されて、ライトドライバ4からリードライ
トヘッド1にライトデータ信号を書込むライトモードか
ら、リードモードに切換わったとする。その時、R/W
信号が、リードアンプ3の前段アンプ3a及びマスク信
号発生器5に印加され、アンプ3aによるリードライト
ヘッド1からのリードデータ信号の増幅が開始されると
ともに、そのR/W切換え時点から内蔵の時定数用抵抗
1とコンデンサC1によってきまる時間幅Tmのマスク
信号が、ワンショット回路であるマスク信号発生器5に
より発生して、リードアンプ3の後段アンプ3bに印加
され、そのアンプ3bの増幅動作が抑止される。
Next, the operation will be described. Now, R /
It is assumed that the W signal is applied, and the mode is switched from the write mode in which the write driver 4 writes the write data signal to the read / write head 1 to the read mode. At that time, R / W
The signal is applied to the pre-amplifier 3a of the read amplifier 3 and the mask signal generator 5, and the amplification of the read data signal from the read / write head 1 by the amplifier 3a is started, and when the R / W switching is performed, A mask signal having a time width Tm determined by the constant resistor R 1 and the capacitor C 1 is generated by a mask signal generator 5 which is a one-shot circuit, applied to the subsequent amplifier 3b of the read amplifier 3, and amplified by the amplifier 3b. Operation is suppressed.

【0013】一方、マスク信号発生器5の出力パルス信
号がワンショット回路11に印加され、その信号の終了
時点から内蔵の時定数用抵抗RとコンデンサC2によ
ってきまる時間幅ToのAGCアンプ入力抑止信号が発
生する。このAGCアンプ入力抑止信号がリードチャネ
ルIC7内のAGCアンプ8の入力短絡スィッチ10に
印加されて、そのスィッチ10が閉成する。これによっ
て、リードアンプ3の動作の抑止が解除された時点から
さらにTo時間だけAGCアンプ8の入力が抑止され、
リードアンプ3から安定した出力信号が出力される時点
でAGCアンプ8の自動利得制御の増幅動作が開始され
る。
Meanwhile, the output pulse signal of the mask signal generator 5 is applied to the one-shot circuit 11, AGC amplifier input constant resistor R 2 and the determined time duration To the capacitor C 2 when the internal from the end of the signal An inhibit signal is generated. The AGC amplifier input suppression signal is applied to the input short-circuit switch 10 of the AGC amplifier 8 in the read channel IC 7, and the switch 10 is closed. As a result, the input of the AGC amplifier 8 is further suppressed for a time To from the time when the suppression of the operation of the read amplifier 3 is released,
When a stable output signal is output from the read amplifier 3, the AGC amplifier 8 starts an automatic gain control amplification operation.

【0014】このように、リードアンプ3のマスク時間
と関連してAGCアンプ8の入力抑止信号を発生させて
いるので、従来のようにリードチャネルIC7側で独自
に入力抑止信号を発生させる場合に比べ、リードデータ
出力信号への切換え時間がより短縮され、かつ適正化さ
れる。
As described above, since the input suppression signal of the AGC amplifier 8 is generated in relation to the mask time of the read amplifier 3, when the input suppression signal is independently generated on the read channel IC 7 side as in the prior art. In comparison, the switching time to the read data output signal is further shortened and optimized.

【0015】図3はこの実施の形態1におけるワンショ
ット回路11の一例を示す回路図で、図において、Vcc
は直流電源、Ipは入力端子、Opは出力端子、Tr1,Tr
2はトランジスタ、Cpは結合コンデンサ、E1,E2
バイアス電源、CPはコンパレータ、Rは時定数用抵
抗、Cは時定数用コンデンサである。
FIG. 3 is a circuit diagram showing an example of the one-shot circuit 11 according to the first embodiment.
Is a DC power supply, Ip is an input terminal, Op is an output terminal, Tr 1 , Tr
2 is a transistor, Cp is a coupling capacitor, E 1 and E 2 are bias power supplies, CP is a comparator, R is a resistor for a time constant, and C is a capacitor for a time constant.

【0016】このワンショット回路において、常時はト
ランジスタTr1はオフで、トランジスタTr2はバイアス
電源E1のためオン状態にあり、コンデンサCは直流電
源VccからトランジスタTr2をへてアースにいたる電流
により充電されている。そのためコンパレータCPの一
方の入力端子は低電位(以下L電位という)で他方の入
力端子のバイアス電源電位E2より低く、コンパレータ
CPはオフ状態で出力端子Opは高電位(以下H電位と
いう)にある。
[0016] In the one-shot circuit, normally the transistor Tr 1 is turned off, the transistor Tr 2 is in the ON state for the bias power source E 1, current capacitor C to reach the ground fart the transistor Tr 2 from the DC power source Vcc Has been charged. Therefore one input terminal of the comparator CP low potential (hereinafter referred to as L voltage) at lower than the bias power source potential E 2 of the other input terminal, the comparator CP output terminal Op in off state to a high potential (hereinafter referred to as H voltage) is there.

【0017】この状態において、入力端子IpがL電位
からH電位に変化したとすると、その結合コンデンサC
pをへての立上りパルスによってトランジスタTr1が一
時オンとなりコンデンサCの充電電荷が放電されて、コ
ンパレータCPの一方の入力端子がバイアス電源電位E
2より高いH電位になり、コンパレータCPがオンとな
り出力端子OpはL電位となる。コンデンサCの全充電
電荷の放電によりトランジスタTr1がオフとなり、トラ
ンジスタTr2及び抵抗RをへてのコンデンサCの再充電
が開始される。それにより、コンパレータCPの一方の
入力端子の電位は、抵抗R及びコンデンサCによってき
まる時定数で低下し、その電位がバイアス電源電位E2
に達した時点でコンパレータCPはオフとなり出力端子
OpはH電位となる。
In this state, if the input terminal Ip changes from L potential to H potential, the coupling capacitor C
charges the capacitor C becomes the transistor Tr 1 temporary on the rising pulse of fart a p is discharged, the bias is one of the input terminals of the comparator CP supply potential E
The H potential becomes higher than 2 , the comparator CP turns on, and the output terminal Op goes to the L potential. Transistor Tr 1 is turned off by the discharge of the total charges of the capacitor C, recharging of the capacitor C of fart transistors Tr 2 and the resistor R is started. As a result, the potential of one input terminal of the comparator CP decreases at a time constant determined by the resistor R and the capacitor C, and the potential is reduced to the bias power supply potential E 2.
, The comparator CP is turned off, and the output terminal Op becomes the H potential.

【0018】このように、コンパレータCPの出力端子
Opに時定数用抵抗R及びコンデンサCによってきまる
時間幅の出力パルス電圧が発生する。この出力パルス電
圧の時間幅Toは次式で表わされる。To=K・C2/R2
ここでKは回路によって定まる比例定数、C2は時定数
用コンデンサCのキャパシタンス値、R2は時定数用抵
抗Rの抵抗値である。この抵抗R及びコンデンサCの回
路常数C2,R2を適宜設定することによって所望の時間
幅Toのパルス出力電圧を得ることができる。
As described above, an output pulse voltage having a time width determined by the time constant resistor R and the capacitor C is generated at the output terminal Op of the comparator CP. The time width To of the output pulse voltage is expressed by the following equation. To = K · C 2 / R 2
Here, K is a proportional constant determined by the circuit, C 2 is the capacitance value of the time constant capacitor C, and R 2 is the resistance value of the time constant resistor R. By appropriately setting the circuit constants C 2 and R 2 of the resistor R and the capacitor C, a pulse output voltage having a desired time width To can be obtained.

【0019】実施の形態2.図4はこの発明の実施の形
態2のリードライトアンプ用IC及びリードチャネルI
Cの一部を示す構成図で、図において、1はリードライ
トヘッド、2はリードライトアンプ用IC、3はリード
アンプ、3aはそれの前段アンプ、3bは後段アンプ、
4はライトドライバ、5はマスク信号発生器、6は結合
用コンデンサ、7はリードチャネルIC、8はAGCア
ンプ、10はAGCアンプ入力短絡スィッチ、11はA
GCアンプ入力抑止信号発生用ワンショット回路で、以
上は図1に示す実施の形態1と同様のものである。た
だ、ワンショット回路11の時定数用の抵抗が実施の形
態1のようにIC2に内蔵されているのではなく、外付
抵抗として所望の抵抗値R2を有する抵抗12が半田付
け等でIC2に取付けてられている。
Embodiment 2 FIG. 4 shows a read / write amplifier IC and read channel I according to a second embodiment of the present invention.
1 is a read / write head, 2 is a read / write amplifier IC, 3 is a read amplifier, 3a is a preceding amplifier, 3b is a latter amplifier, and FIG.
4 is a write driver, 5 is a mask signal generator, 6 is a coupling capacitor, 7 is a read channel IC, 8 is an AGC amplifier, 10 is an AGC amplifier input short-circuit switch, and 11 is A
This is a one-shot circuit for generating a GC amplifier input suppression signal, which is the same as that of the first embodiment shown in FIG. However, the resistor for the time constant of the one-shot circuit 11 is not built in the IC 2 as in the first embodiment, but a resistor 12 having a desired resistance value R 2 as an external resistor is connected to the IC 2 by soldering or the like. It is attached to.

【0020】このように実施の形態2では、ワンショッ
ト回路11の時定数用抵抗12を外付けとしたので、リ
ードライト用IC製造後に所望抵抗値R2の抵抗12を
外付けすることによって、リードライトヘッド1に適合
する時間幅ToのAGCアンプ入力抑止信号を得ること
ができる。この時の時間幅Toは次式で表わされる。To
=K1/R2ここでK1は、回路によって定まる内蔵の時
定数用コンデンサのキャパシタンス値C2を含む比例定
数である。
As described above, in the second embodiment, since the resistor 12 for the time constant of the one-shot circuit 11 is externally provided, the resistor 12 having the desired resistance value R 2 is externally provided after manufacturing the read / write IC. It is possible to obtain an AGC amplifier input inhibition signal having a time width To suitable for the read / write head 1. The time width To at this time is represented by the following equation. To
= K 1 / R 2 Here, K 1 is a proportional constant including a capacitance value C 2 of a built-in time constant capacitor determined by a circuit.

【0021】実施の形態3.図5はこの発明の実施の形
態3のリードライトアンプ用IC及びリードチャネルI
Cの一部を示す構成図で、図において、1はリードライ
トヘッド、2はリードライトアンプ用IC、3はリード
アンプ、3aはそれの前段アンプ、3bは後段アンプ、
4はライトドライバ、5はマスク信号発生器、6は結合
用コンデンサ、7はリードチャネルIC、8はAGCア
ンプ、10はAGCアンプ入力短絡スィッチ、11はA
GCアンプ入力抑止信号発生用ワンショット回路で、以
上は図1に示す実施の形態1と同様のものである。た
だ、ワンショット回路11の時定数用のコンデンサが実
施の形態1のようにIC2に内蔵されているのではな
く、外付けコンデンサとして所望のキャパシタンス値C
2を有するコンデンサ13が半田付け等でIC2に取付
けてられている。
Embodiment 3 FIG. 5 shows a read / write amplifier IC and read channel I according to a third embodiment of the present invention.
1 is a read / write head, 2 is a read / write amplifier IC, 3 is a read amplifier, 3a is a preceding amplifier, 3b is a latter amplifier, and FIG.
4 is a write driver, 5 is a mask signal generator, 6 is a coupling capacitor, 7 is a read channel IC, 8 is an AGC amplifier, 10 is an AGC amplifier input short-circuit switch, and 11 is A
This is a one-shot circuit for generating a GC amplifier input suppression signal, which is the same as that of the first embodiment shown in FIG. However, the capacitor for the time constant of the one-shot circuit 11 is not built in the IC 2 as in the first embodiment, but has a desired capacitance value C as an external capacitor.
Capacitor 13 having a 2 is not attached to the IC2 by soldering or the like.

【0022】このように実施の形態3では、ワンショッ
ト回路11の時定数用コンデンサ13を外付けとしたの
で、リードライト用IC2取付け後に所望キャパシタン
ス値C2のコンデンサ13を外付けすることによって、
リードライトヘッド1に適合する時間幅ToのAGCア
ンプ入力抑止信号を得ることができる。この時の時間幅
Toは次式で表わされる。 To=K2・C2 ここでK2は、回路によって定まる内蔵の時定数用抵抗
の抵抗値R2を含む比例定数である。
As described above, in the third embodiment, since the time constant capacitor 13 of the one-shot circuit 11 is externally mounted, the capacitor 13 having the desired capacitance value C 2 is externally mounted after the read / write IC 2 is mounted.
It is possible to obtain an AGC amplifier input inhibition signal having a time width To suitable for the read / write head 1. The time width To at this time is represented by the following equation. To = K 2 · C 2 Here, K 2 is a proportional constant including a resistance value R 2 of a built-in time constant resistor determined by a circuit.

【0023】[0023]

【発明の効果】この発明は以上説明したように、ディク
スク状記憶媒体のリードライトヘッドに書込みデータ信
号を書込むライトドライバと、上記リードライトヘッド
からの読出しデータ信号を増幅し、外部のリードチャネ
ル集積回路内のAGCアンプに出力するリードアンプ
と、書込みモードから読出しモードに切換えるR/W信
号印加から所定時間上記リードアンプの動作を抑止する
マスク信号を発生するマスク信号発生器とを備えたリー
ドライトアンプ用集積回路において、上記マスク信号発
生器の出力マスク信号に応じ発生し、この信号よりさら
に所定時間遅れて終了する上記AGCアンプの入力抑止
信号を発生する、時定数用の抵抗とコンデンサを有する
ワンショット回路を設けたので、最も適正な時間幅のA
GCアンプの入力抑止信号を得ることができ、R/W切
換え時点からより短くより適正な時間後に次段のAGC
アンプを正常動作させることができるリードライトアン
プ用ICが得られる効果がある。
As described above, the present invention provides a write driver for writing a write data signal to a read / write head of a disk storage medium, an amplifier for amplifying a read data signal from the read / write head, and an external read channel. A read circuit comprising: a read amplifier for outputting to an AGC amplifier in an integrated circuit; and a mask signal generator for generating a mask signal for inhibiting the operation of the read amplifier for a predetermined time after application of an R / W signal for switching from a write mode to a read mode. In the integrated circuit for a write amplifier, a resistor and a capacitor for a time constant, which are generated in accordance with the output mask signal of the mask signal generator and generate an input suppression signal of the AGC amplifier which is terminated after a predetermined time from this signal, are connected. The one-shot circuit that has
The input suppression signal of the GC amplifier can be obtained, and after a shorter and more appropriate time from the R / W switching time, the AGC of the next stage can be obtained.
There is an effect that a read / write amplifier IC that can operate the amplifier normally can be obtained.

【0024】また、上記のものにおいて、ワンショット
回路を構成する時定数用の抵抗又はコンデンサを集積回
路の外付けとしたので、所望の回路常数の抵抗又はコン
デンサを外付けすることによって、集積回路製造後にリ
ードライトヘッドに適合する時間幅のAGCアンプ入力
抑止信号が得られる効果がある。
Further, in the above-mentioned device, since the resistor or capacitor for the time constant constituting the one-shot circuit is externally provided to the integrated circuit, the desired circuit constant number of resistors or capacitors is externally provided so that the integrated circuit can be obtained. There is an effect that an AGC amplifier input suppression signal having a time width suitable for the read / write head can be obtained after manufacturing.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 この発明の実施の形態1のリードライトアン
プ用IC及びリードチャネルICの一部を示す構成図。
FIG. 1 is a configuration diagram showing a part of a read / write amplifier IC and a read channel IC according to a first embodiment of the present invention.

【図2】 実施の形態1の動作を説明するタイミングチ
ャート。
FIG. 2 is a timing chart illustrating operation of the first embodiment.

【図3】 実施の形態1におけるワンショット回路の一
例を示す回路図。
FIG. 3 is a circuit diagram illustrating an example of a one-shot circuit in Embodiment 1.

【図4】 実施の形態2のリードライトアンプ用IC及
びリードチャネルICの一部を示す構成図。
FIG. 4 is a configuration diagram showing a part of a read / write amplifier IC and a read channel IC according to a second embodiment;

【図5】 実施の形態3のリードライトアンプ用IC及
びリードチャネルICの一部を示す構成図。
FIG. 5 is a configuration diagram showing a part of a read / write amplifier IC and a read channel IC according to a third embodiment;

【図6】 従来のリードライトアンプ用IC及びリー
ドチャネルICの一部を示す構成図。
FIG. 6 is a configuration diagram showing a part of a conventional read / write amplifier IC and a read channel IC.

【図7】 従来例の動作を説明するタイミングチャー
ト。
FIG. 7 is a timing chart illustrating an operation of a conventional example.

【符号の説明】[Explanation of symbols]

1 リードライトヘッド、2 リードライトアンプ用I
C、3 リードアンプ、4 ライトドライバ、5 マス
ク信号発生器、7 リードチャネルIC、8AGCアン
プ、10 AGCアンプ入力短絡スィッチ、11 ワン
ショット回路、12 時定数用外付け抵抗、13 時定
数用外付けコンデンサ。
1 read / write head, 2 read / write amplifier I
C, 3 read amplifier, 4 write driver, 5 mask signal generator, 7 read channel IC, 8 AGC amplifier, 10 AGC amplifier input short-circuit switch, 11 one-shot circuit, 12 external resistor for time constant, 13 external for time constant Capacitors.

Claims (3)

【特許請求の範囲】[Claims] 【請求項1】 ディクスク状記憶媒体のリードライトヘ
ッドに書込みデータ信号を書込むライトドライバと、上
記リードライトヘッドからの読出しデータ信号を増幅
し、外部のリードチャネル集積回路内の自動利得制御増
幅器(以下AGCアンプという)に出力する読出し信号
増幅器(以下リードアンプという)と、書込みモードか
ら読出しモードに切換える読出し書込み切換え信号(以
下R/W信号という)印加から所定時間上記リードアン
プの動作を抑止するマスク信号を発生するマスク信号発
生器とを備えたリードライトアンプ用集積回路におい
て、上記マスク信号発生器の出力マスク信号に応じ発生
し、この信号よりさらに所定時間遅れて終了する上記A
GCアンプの入力抑止信号を発生する、時定数用の抵抗
とコンデンサを有する単安定回路(以下ワンショット回
路という)を設けたことを特徴とするリードライトアン
プ用集積回路。
1. A write driver for writing a write data signal to a read / write head of a disk-shaped storage medium, and an automatic gain control amplifier in an external read channel integrated circuit for amplifying a read data signal from the read / write head. A read signal amplifier (hereinafter, referred to as a read amplifier) to be output to an AGC amplifier and a read / write switching signal (hereinafter, referred to as an R / W signal) for switching from a write mode to a read mode are inhibited for a predetermined time from application of the read / write signal. A read / write amplifier integrated circuit having a mask signal generator for generating a mask signal, wherein said signal is generated in response to an output mask signal of said mask signal generator, and is terminated after a predetermined time delay from said signal.
An integrated circuit for a read / write amplifier, comprising a monostable circuit (hereinafter, referred to as a one-shot circuit) having a resistor and a capacitor for a time constant for generating an input suppression signal of a GC amplifier.
【請求項2】 ワンショット回路を構成する抵抗を、集
積回路の外付けとしたことを特徴とする請求項1記載の
リードライトアンプ用集積回路。
2. The integrated circuit for a read / write amplifier according to claim 1, wherein the resistor constituting the one-shot circuit is external to the integrated circuit.
【請求項3】 ワンショット回路を構成するコンデンサ
を、集積回路の外付けとしたことを特徴とする請求項1
記載のリードライトアンプ用集積回路。
3. The integrated circuit according to claim 1, wherein the capacitor constituting the one-shot circuit is provided externally.
An integrated circuit for a read / write amplifier according to the above.
JP17758196A 1996-07-08 1996-07-08 Integrated circuit for read-write amplifier Pending JPH1021647A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17758196A JPH1021647A (en) 1996-07-08 1996-07-08 Integrated circuit for read-write amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17758196A JPH1021647A (en) 1996-07-08 1996-07-08 Integrated circuit for read-write amplifier

Publications (1)

Publication Number Publication Date
JPH1021647A true JPH1021647A (en) 1998-01-23

Family

ID=16033484

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17758196A Pending JPH1021647A (en) 1996-07-08 1996-07-08 Integrated circuit for read-write amplifier

Country Status (1)

Country Link
JP (1) JPH1021647A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008103060A (en) * 2006-09-20 2008-05-01 Fujitsu Ltd Head ic, read circuit and medium storage device
JP2009117002A (en) * 2007-11-09 2009-05-28 Fujitsu Ltd Head ic, read circuit and medium storage device
JP2009134806A (en) * 2007-11-30 2009-06-18 Fujitsu Ltd Head ic, read circuit, and medium storage device
JP2009140585A (en) * 2007-12-07 2009-06-25 Fujitsu Ltd Head ic, read circuit, medium storage device, and amplifier gain adjusting method for head ic
US7821734B2 (en) 2006-11-29 2010-10-26 Toshiba Storage Device Corporation Head IC, read circuit and medium storage device

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008103060A (en) * 2006-09-20 2008-05-01 Fujitsu Ltd Head ic, read circuit and medium storage device
US7852584B2 (en) 2006-09-20 2010-12-14 Toshiba Storage Device Corporation Head IC, read circuit, and media storage device
US7821734B2 (en) 2006-11-29 2010-10-26 Toshiba Storage Device Corporation Head IC, read circuit and medium storage device
JP2009117002A (en) * 2007-11-09 2009-05-28 Fujitsu Ltd Head ic, read circuit and medium storage device
US7859781B2 (en) 2007-11-09 2010-12-28 Toshiba Storage Device Corporation Head IC that adjusts the amplitude level of a read signal of a head
JP2009134806A (en) * 2007-11-30 2009-06-18 Fujitsu Ltd Head ic, read circuit, and medium storage device
US7830633B2 (en) 2007-11-30 2010-11-09 Toshiba Storage Device Corporation Amplitude level controller for head IC, read circuit and media storage device
JP2009140585A (en) * 2007-12-07 2009-06-25 Fujitsu Ltd Head ic, read circuit, medium storage device, and amplifier gain adjusting method for head ic
US7843659B2 (en) 2007-12-07 2010-11-30 Toshiba Storage Device Corporation Head IC, read circuit, media storage device and amplifier gain adjustment method for head IC

Similar Documents

Publication Publication Date Title
EP0595350B1 (en) Reproducing circuit for a magnetic head
JPH0554535A (en) Magnetic recording and reproducing circuit
JP2007243992A (en) Circuit for controlling transient during audio device power-up and power-down, and system using the same
JPH1021647A (en) Integrated circuit for read-write amplifier
US5834969A (en) Circuit for processing signals from a magneto-resistive head
US6268756B1 (en) Fast high side switch for hard disk drive preamplifiers
US6947238B2 (en) Bias circuit for magneto-resistive head
US20060186865A1 (en) Voltage regulator
US6191643B1 (en) Voltage boost circuitry for hard drive write preamplifiers
JPH08213849A (en) Audio mute circuit
US6594097B1 (en) Reproduction amplifier circuit of hard disk drive
JP2793071B2 (en) Pop noise prevention circuit
JP3157461B2 (en) Smoothing circuit
JP2566303B2 (en) Magnetic recording / reproducing device
US6819515B1 (en) Method and circuit for eliminating glitches in a disk drive read head
JP2557628B2 (en) Rituple Filter
JPH039380Y2 (en)
JP3530326B2 (en) Amplifier
JPH024504Y2 (en)
JP3344001B2 (en) Digital recording and playback device
JP2966631B2 (en) Recording device
JP2828827B2 (en) Recording and playback device
JPH11275759A (en) Rush current restraining circuit in electric circuit
JPH06150208A (en) Recording/reproducing apparatus for magneto-resistance effect type head
JPS63281507A (en) Amplifier circuit