JPH09233809A - Dc power supply circuit - Google Patents

Dc power supply circuit

Info

Publication number
JPH09233809A
JPH09233809A JP3235896A JP3235896A JPH09233809A JP H09233809 A JPH09233809 A JP H09233809A JP 3235896 A JP3235896 A JP 3235896A JP 3235896 A JP3235896 A JP 3235896A JP H09233809 A JPH09233809 A JP H09233809A
Authority
JP
Japan
Prior art keywords
voltage
capacitor
connection point
inductor
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3235896A
Other languages
Japanese (ja)
Inventor
Yoshizo Kumagai
義三 熊谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP3235896A priority Critical patent/JPH09233809A/en
Publication of JPH09233809A publication Critical patent/JPH09233809A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To receive a wide range of a DC voltage as an input voltage and supply a DC voltage whose level can be selected among a plurality of levels as an output voltage without using a transformer and reduce the size and the cost of a power supply circuit. SOLUTION: An inductor L1 , a capacitor C1 and an inductor L2 are connected in series to each other and the series circuit is provided between an input voltage Vi and a ground potential and a first connection point A is intermittently connected to a ground terminal by a transistor TR1 . The capacitance of the capacitor C1 is so predetermined as to have the potential difference between the first connection point A and the ground when electrical energies stored in the inductors L1 and L2 are discharged larger than a predetermined output voltage V2 even if the input voltage Vi which is the lowest in the predetermined range of the input voltage is supplied.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、CCDカメラ等の
ように複数の電圧源を必要とする電気機器に対して、広
範囲の直流電圧から複数の電圧を発生させることが可能
な直流電源回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a DC power supply circuit capable of generating a plurality of voltages from a wide range of DC voltages for an electric device such as a CCD camera which requires a plurality of voltage sources. It is a thing.

【0002】[0002]

【従来の技術】最近の電気製品には、実際の動作を行わ
せる電気回路やそれらを制御する電子回路が備えられて
いることが多く、このように複数の電子回路や電気回路
等が組み合わせられた電気製品においては、それぞれの
回路が要求する電圧が異なる場合がほとんどである。し
かし、個々の装置ごとに電源回路を設けるのでは無駄が
多くなるので、それぞれの回路に適した電圧を供給すべ
く複数の電圧を発生させることが可能な電源回路が必要
とされている。
2. Description of the Related Art Recent electric appliances are often equipped with electric circuits for performing actual operations and electronic circuits for controlling them, and thus a plurality of electronic circuits, electric circuits, etc. are combined. In most electric appliances, the voltage required by each circuit is different. However, it is wasteful to provide a power supply circuit for each individual device, and therefore a power supply circuit capable of generating a plurality of voltages is required to supply a voltage suitable for each circuit.

【0003】上記のような電源回路を据置型の電気製品
で使用されるものである場合には、製品自体の大きさや
重さに対する要求は厳しくないことが多く、電源回路自
体の大きさや重さが問題とされることは少ないが、携帯
性が重視される電気製品においては、その大きさや重さ
などは選択の大きな理由の一つとなりうるので、電気製
品の構成部品には小型化が厳しく要求される。これは、
電源回路とて例外ではない。
When the power supply circuit as described above is used in a stationary electric product, the size and weight of the product itself are not often strict, and the size and weight of the power supply circuit itself are not so strict. However, in the case of electrical products where portability is important, the size and weight of the products can be one of the main reasons for selection. Required. this is,
Power circuits are no exception.

【0004】例えば、携帯性が重要視される電気製品の
一つとして、CCDを利用したビデオカメラ(以下、C
CDカメラと称する)が挙げられる。一般的なCCDカ
メラにおいては、その内部で3種類以上の電圧源が必要
とされている。具体的に言えば、CCDを駆動するタイ
ミング発生回路と同期信号発生回路と映像信号処理回路
に対して5[V](仮にV1 と称する)を供給し、CC
Dの出力トランジスタのドレインに15[V](仮にV
2 と称する)を供給し、また、CCDの垂直転送パルス
とCCDの基板に−8[V](仮にV3 と称する)を供
給しなければならない。
For example, as one of the electric products for which portability is important, a video camera using a CCD (hereinafter referred to as C
CD camera). In a general CCD camera, three or more types of voltage sources are required inside. Specifically, 5 [V] (provisionally referred to as V 1 ) is supplied to the timing generation circuit, the synchronization signal generation circuit, and the video signal processing circuit that drive the CCD, and CC
15 [V] (if V
2 ), and -8 [V] (tentatively referred to as V 3 ) must be supplied to the vertical transfer pulse of the CCD and the substrate of the CCD.

【0005】そこで、複数の電圧を供給することを目的
として、従来、図4に示すような電源回路が使用されて
いる。この電源回路では、入力電圧Vi を5[V]一定
として、上記のV1 に関しては入力電圧Vi をそのまま
使用する一方、V2 に関しては、PWM制御を用いたス
テップアップ方式により発生させている。すなわち、ト
ランジスタTR10のON/OFFを行うことにより、ト
ランジスタTR10がONのときには、インダクタL10
電気エネルギが蓄えられ、トランジスタTR10がOFF
になると、インダクタL10の出力側には入力電圧Vi と
インダクタL10に蓄えられた電気エネルギによる発生す
る電圧の和が出力されることになる。これにより発生し
た電圧をダイオードD10とキャパシタC10とにより平滑
化して、入力電圧Vi より大きな出力電圧V2 を得てい
る。
Therefore, conventionally, a power supply circuit as shown in FIG. 4 has been used for the purpose of supplying a plurality of voltages. In this power supply circuit, while the input voltage Vi is kept constant at 5 [V], the input voltage Vi is used as it is for V 1 and the V 2 is generated by a step-up method using PWM control. That is, by performing the ON / OFF of the transistor TR 10, when the transistor TR 10 is ON, electric energy stored in the inductor L 10, the transistor TR 10 is OFF
When becomes, the output side of the inductor L 10 so that the sum of the voltage generated by the electric energy stored in the input voltage Vi and the inductor L 10 is outputted. The voltage generated thereby is smoothed by the diode D 10 and the capacitor C 10, and an output voltage V 2 larger than the input voltage Vi is obtained.

【0006】そして、出力電圧V2 が抵抗R10と抵抗R
11とにより分圧された後、PWM制御方式のスイッチン
グレギュレータ制御回路10に入力され、出力電圧V2
が15[V]となるようにトランジスタTR10のON/
OFFのデューティ比が制御される。この場合、トラン
ジスタTR10をONにしている時間を長くすれば出力電
圧を高くすることができ、逆に、トランジスタTR10
ONにしている時間を短くすれば出力電圧を低くするこ
とができる。また、トランジスタTR10をOFFするこ
とにより生じるコレクタ電圧をダイオードD11を介して
キャパシタC12に負荷して電荷を蓄え、次にトランジス
タTR10をONにすると、上記キャパシタC12に蓄えら
れた電荷がダイオードD12とキャパシタC13とにより平
滑化され、さらに、トランジスタTR11と抵抗R12とツ
ェナーダイオードDz10とからなる定電圧回路により、
上記の−8[V]を発生させることができる。
The output voltage V 2 is equal to the resistance R 10 and the resistance R
After being divided by 11 and 11 , the voltage is input to the PWM control type switching regulator control circuit 10, and the output voltage V 2
ON of the transistor TR 10 so that the voltage becomes 15 [V].
The OFF duty ratio is controlled. In this case, it is possible to increase the output voltage when increasing the time that the transistor TR 10 to ON, conversely, it is possible to lower the output voltage if the shorter the time that the transistor TR 10 to ON. Further, an electric charge is charged by the load to the capacitor C 12 through the collector voltage diode D 11 caused by turning OFF the transistor TR 10, then when the transistor TR 10 to ON, the charge stored in the capacitor C 12 Is smoothed by the diode D 12 and the capacitor C 13, and further, by the constant voltage circuit including the transistor TR 11 , the resistor R 12, and the Zener diode Dz 10 .
The above -8 [V] can be generated.

【0007】その他、トランスを利用する方法として図
5に示すような電源回路がある。この場合には、トラン
ジスタTR15のONの期間にトランス12の一次側にエ
ネルギーを蓄えておく。このとき、トランス12の2次
側は電圧が発生するが、ダイオードD15、D16、D17
それぞれに対して、逆電圧になるために電流は流れず、
トランジスタTR15をOFFにするとトランス12の一
次側の磁界により、二次側に蓄えられたエネルギが電気
エネルギに変換され、ダイオードD15とキャパシタ
15、ダイオードD16とキャパシタC16、ダイオードD
17とキャパシタC17からなる平滑化回路を介して、それ
ぞれ、出力電圧V1 =5[V]、出力電圧V2 =15
[V]、出力電圧V3 =−8[V]の出力電圧が得られ
る。
As another method of utilizing a transformer, there is a power supply circuit as shown in FIG. In this case, energy is stored in the primary side of the transformer 12 while the transistor TR 15 is ON. At this time, a voltage is generated on the secondary side of the transformer 12, but a current does not flow to each of the diodes D 15 , D 16 , and D 17 because of a reverse voltage,
When the transistor TR 15 is turned off, the energy stored in the secondary side is converted into electric energy by the magnetic field on the primary side of the transformer 12, and the diode D 15 and the capacitor C 15 , the diode D 16 and the capacitor C 16 , and the diode D are converted.
Output voltage V 1 = 5 [V] and output voltage V 2 = 15 via a smoothing circuit composed of capacitor 17 and capacitor C 17 , respectively.
An output voltage of [V] and output voltage V 3 = −8 [V] is obtained.

【0008】上記の出力電圧V1 については、抵抗
15、R16により分圧され、上記の場合と同様にPWM
制御方式のスイッチングレギュレータ制御回路11に入
力されて、電圧が5[V]となるようにトランジスタT
15のON/OFFのデューティ比が制御される。ま
た、出力電圧V1 、V2 、V3 の大きさは、トランス1
2の一次側のコイルとそれぞれの二次側のコイルの巻数
比の設定により選択できる。
The output voltage V 1 is divided by the resistors R 15 and R 16 , and the PWM is applied in the same manner as in the above case.
The transistor T is input to the switching regulator control circuit 11 of the control system so that the voltage becomes 5 [V].
The ON / OFF duty ratio of R 15 is controlled. Further, the output voltages V 1 , V 2 and V 3 have a magnitude of the transformer 1
It can be selected by setting the turns ratio of the two primary side coils and the respective secondary side coils.

【0009】[0009]

【発明が解決しようとする課題】しかしながら、上記従
来の構成において、図4に示す前者の構成の場合には、
入力電圧Vi がそのまま出力電圧V1 に供給されている
ので、最初に設定した入力電圧以外の入力電圧を受け付
けることができない。また、それゆえ、実際の入力電圧
Vi の変動が出力電圧V1 に影響を及ぼすこととなる。
一方、図5に示す後者の構成の場合、一次側のスイッチ
ング制御により、広い範囲の入力電圧を許容することが
できるが、トランスを使用しているため、電源回路の小
型化がトランスの大きさにより制限されてしまうので、
小型化及び可搬性の向上を妨げるものとなる。本発明
は、上記の問題点を解決するためになされたもので、そ
の目的は、広い範囲の入力電圧が許容可能であるととも
に、複数の電圧供給が可能な小型の直流電源回路を提供
することにある。
However, in the above conventional configuration, in the case of the former configuration shown in FIG.
Since the input voltage Vi is supplied as it is to the output voltage V 1 , it is not possible to accept an input voltage other than the initially set input voltage. Also, therefore, the fluctuation of the actual input voltage Vi affects the output voltage V 1 .
On the other hand, in the case of the latter configuration shown in FIG. 5, a wide range of input voltage can be tolerated by the switching control on the primary side, but since a transformer is used, downsizing of the power supply circuit reduces the size of the transformer. Will be limited by
This hinders miniaturization and improvement of portability. The present invention has been made to solve the above problems, and an object thereof is to provide a small DC power supply circuit which can accept a wide range of input voltage and can supply a plurality of voltages. It is in.

【0010】[0010]

【課題を解決するための手段】請求項1の発明に係る直
流電源回路は、上記の課題を解決するために、所定範囲
の直流電圧が入力される入力端と接地電位との間に第1
インダクタ、キャパシタ、第2インダクタの順で介在さ
せたLC回路を有し、第1インダクタとキャパシタとの
間の第1接続点には、第1接続点と接地電位との断続を
行うスイッチング手段と、第1電圧平滑化手段とが互い
に並列状態で接続されるとともに、キャパシタと第2イ
ンダクタとの間の第2接続点には、第2電圧平滑化手段
が接続されており、第2電圧平滑化手段の出力をフィー
ドバックして、第1接続点と接地電位との間をON/O
FFする際のスイッチング周期とデューティ比とを変更
して電圧制御を行うとともに、上記ON/OFFに伴っ
てキャパシタの前後に発生するパルス電圧を各電圧平滑
化手段により整流平滑化することにより、複数の直流電
圧を取り出し可能な直流電源回路であって、上記直流電
圧の最低入力電圧が入力されたときにも、第1接続点に
おけるピーク電圧の絶対値が、予め定められた第1平滑
化手段の出力電圧の絶対値より高くなるように、キャパ
シタの静電容量が設定されていることを特徴としてい
る。
In order to solve the above-mentioned problems, a direct-current power supply circuit according to a first aspect of the present invention includes a first DC power supply circuit between an input terminal to which a DC voltage in a predetermined range is input and a ground potential.
An LC circuit in which an inductor, a capacitor, and a second inductor are interposed in this order, and a switching means for connecting and disconnecting the first connection point and the ground potential is provided at a first connection point between the first inductor and the capacitor. , The first voltage smoothing means are connected in parallel with each other, and the second voltage smoothing means is connected to the second connection point between the capacitor and the second inductor, and the second voltage smoothing means is connected. The output of the conversion means is fed back to turn ON / O between the first connection point and the ground potential.
The switching cycle and the duty ratio for FF are changed to perform the voltage control, and the pulse voltages generated before and after the capacitor due to the ON / OFF are rectified and smoothed by the respective voltage smoothing means. A DC power supply circuit capable of extracting the DC voltage of the first DC voltage, and the absolute value of the peak voltage at the first connection point is predetermined by the first smoothing means even when the minimum input voltage of the DC voltage is input. Is characterized in that the capacitance of the capacitor is set to be higher than the absolute value of the output voltage of.

【0011】上記の構成において、スイッチング手段の
ON/OFFの切り換えによって第1インダクタと第2
インダクタとに蓄えられた電気エネルギがキャパシタに
移動するときに、キャパシタの静電容量の設定により、
キャパシタ両端の電圧が、電気エネルギにより大きく上
昇し、第1接続点では、入力電圧と第2平滑化手段より
得られる電圧との和より大きなピーク値を有するパルス
電圧が得られるので、これを第1平滑化手段により平滑
することにより、入力電圧に依存することなく、安定し
て出力電圧を取り出すことが可能となる。
In the above structure, the first inductor and the second inductor are switched by switching ON / OFF of the switching means.
When the electric energy stored in the inductor moves to the capacitor, by setting the capacitance of the capacitor,
The voltage across the capacitor is greatly increased by the electric energy, and at the first connection point, a pulse voltage having a peak value larger than the sum of the input voltage and the voltage obtained by the second smoothing means is obtained. By smoothing by the 1 smoothing means, the output voltage can be stably taken out without depending on the input voltage.

【0012】また、請求項2の発明に係る直流電源回路
は、上記の課題を解決するために、請求項1の構成に加
えて、第2電圧平滑化手段の平滑化される電圧と逆極性
の電圧成分を平滑化する第3電圧平滑化手段が第2接続
点に接続されていることを特徴としている。上記の構成
において、第2接続点側では、キャパシタによって発生
する第1接続点に現れる電圧と逆極性のピーク値を有す
る電圧と、第2インダクタとによって得られる電圧との
和が得られるが、この場合、キャパシタで発生する電圧
の絶対値はインダクタから生じる電圧の絶対値より大き
くなるので、第3平滑化回路に通すことにより、入力電
圧と逆極性を有する出力電圧を得ることができる。
Further, in order to solve the above-mentioned problems, a DC power supply circuit according to a second aspect of the present invention, in addition to the configuration of the first aspect, has a polarity opposite to the smoothed voltage of the second voltage smoothing means. The third voltage smoothing means for smoothing the voltage component of is connected to the second connection point. In the above configuration, on the second connection point side, the sum of the voltage generated by the capacitor and having the peak value of the opposite polarity to the voltage appearing at the first connection point and the voltage obtained by the second inductor is obtained, In this case, the absolute value of the voltage generated by the capacitor is larger than the absolute value of the voltage generated by the inductor, so that the output voltage having the opposite polarity to the input voltage can be obtained by passing through the third smoothing circuit.

【0013】[0013]

【発明の実施の形態】本発明の実施の一形態について図
1ないし図3に基づいて説明すれば、以下の通りであ
る。本発明の電源回路1においては、CCDカメラで一
般的に使用する3つの出力電圧、V1 =5[V]、V2
=15[V]、V3 =−8[V]を供給するための構成
を有しており、また、入力電圧Vi は+4〜+15
[V]の範囲の変動を許容可能とされている。なお、上
記の出力電圧V1 、V2 、V3 の値は、CCDカメラに
必要な電圧値の一例として設定されており、本実施の形
態に係る電源回路を他の装置に適用する場合に、出力電
圧の値が上記と異なる値に設定されることを妨げるもの
ではない。
DESCRIPTION OF THE PREFERRED EMBODIMENTS One embodiment of the present invention will be described below with reference to FIGS. In the power supply circuit 1 of the present invention, three output voltages generally used in a CCD camera, V 1 = 5 [V], V 2
= 15 [V], has a structure for supplying the V 3 = -8 [V], The input voltage Vi is + 4 + 15
The variation in the range of [V] is allowed. The values of the output voltages V 1 , V 2 , and V 3 described above are set as an example of the voltage values necessary for the CCD camera, and are applied when the power supply circuit according to the present embodiment is applied to another device. It does not prevent that the value of the output voltage is set to a value different from the above.

【0014】まず、主電源となる出力電圧V1 (=5
[V])を得るための構成と動作を説明する。図1に示
すように、電源回路1において、インダクタL1 とキャ
パシタC1 とインダクタL2 とがこの順で直列に、入力
電圧Vi とGNDとの間に接続されている。なお、説明
を容易にするために、便宜上、インダクタL1 とキャパ
シタC1 との間を第1接続点A、キャパシタC1 とイン
ダクタL2 との間を第2接続点Bと称し、また、それぞ
れの電位をVa 、Vb とする。そして、エミッタ接地と
されたnpn型のトランジスタTR1 のコレクタ端子が
上記第1接続点Aに接続される一方、このトランジスタ
TR1 のベース端子がスイッチングレギュレータ制御回
路2に接続され、トランジスタTR1 におけるエミッタ
−コレクタ端子間のON/OFFを制御している。ま
た、第2接続点Bには、第2接続点にカソード側を接続
したダイオードD1 とキャパシタC2 とからなる平滑化
回路3が設けられており、さらに、上記平滑化回路3か
らの電圧が抵抗R1 と抵抗R2 とにより分圧され、前記
スイッチングレギュレータ制御回路2に入力されてい
る。上記において、インダクタL1 、L2 のインダクタ
ンスはいずれも56μHであり、キャパシタC1 、C2
静電容量はそれぞれ 0.015μF、 150μFである。ま
た、抵抗R1 、R2 の抵抗値はそれぞれ18kΩ、 2.2k
Ωである。
First, the output voltage V 1 (= 5) which serves as the main power source.
The configuration and operation for obtaining [V] will be described. As shown in FIG. 1, in the power supply circuit 1, the inductor L 1 , the capacitor C 1, and the inductor L 2 are connected in series in this order between the input voltage Vi and the GND. For the sake of simplicity, the inductor L 1 and the capacitor C 1 are referred to as a first connection point A, the capacitor C 1 and the inductor L 2 are referred to as a second connection point B, and for convenience, The respective potentials are Va and Vb. Then, while the collector terminal of the transistor TR 1 of npn type, which is an emitter grounded is connected to the first connecting point A, the base terminal of the transistor TR 1 is connected to the switching regulator control circuit 2, the transistor TR 1 It controls ON / OFF between the emitter and collector terminals. Further, the second connection point B is provided with a smoothing circuit 3 including a diode D 1 and a capacitor C 2 whose cathode side is connected to the second connection point, and further the voltage from the smoothing circuit 3 is provided. Is divided by resistors R 1 and R 2 and input to the switching regulator control circuit 2. In the above, the inductances of the inductors L 1 and L 2 are both 56 μH, and the capacitances of the capacitors C 1 and C 2 are 0.015 μF and 150 μF, respectively. The resistance values of the resistors R 1 and R 2 are 18 kΩ and 2.2 k, respectively.
Ω.

【0015】なお、以下の説明では理解を簡単にするた
めに、キャパシタC1 の静電容量が、例えば、100 μF
程度であり、インダクタL1 、L2 側に蓄えられた電気
エネルギがキャパシタC1 側に移動した場合でも、キャ
パシタC1 の端子間電圧の増加はほとんど無視できるほ
ど小さいものであるとして説明する。
In the following description, in order to facilitate understanding, the capacitance of the capacitor C 1 is, for example, 100 μF.
It is described that the increase in the voltage across the terminals of the capacitor C 1 is almost negligible even if the electric energy stored in the inductors L 1 and L 2 moves to the capacitor C 1 side.

【0016】上記構成において、電位Va 及び電位Vb
における電位の変化を説明するが、この場合、直流にお
ける過渡現象が繰り返し行われている場合に相当するの
で、以下のような場合分けで考えることにする。 トランジスタTR1 がOFF状態で定常状態(初期状
態) トランジスタTR1 がOFF状態からON状態に変化
する場合 トランジスタTR1 がON状態からOFF状態に変化
する場合 そして、最初の電源ON時におけるの後は、とと
が繰り返し行われる。
In the above structure, the potential Va and the potential Vb
The change in the electric potential at the time point will be described. Since this case corresponds to the case where the transient phenomenon in the direct current is repeatedly performed, the following cases will be considered. Steady state with transistor TR 1 in OFF state (initial state) Transistor TR 1 changing from OFF state to ON state Transistor TR 1 changing from ON state to OFF state And after the first power-ON , And are repeated.

【0017】まず、の定常状態においては、インダク
タL1 及びインダクタL2 の両端の電位差VL1、VL2
いずれも0Vであり、キャパシタC1 に入力電圧Vi が
印加されているので、キャパシタC1 の両端の電位差V
C1(=Vab)=Vi である。そこで、トランジスタTR
1 をON状態()にすると、第1接続点の電位Vaは
GNDの電位、すなわち、0[V]と等しくなる(実際
の電位はトランジスタTR1 のコレクタ−エミッタ間の
内部抵抗分だけ0[V]より高くなるはずであるが、以
下の説明では内部抵抗は無視して考えている)。したが
って、インダクタL1 の両端の電位差がVi となるよう
な電流IL1が徐々に増加しつつ流れはじめ、インダクタ
1 に電気エネルギが蓄えられていく。
First, in the steady state, the potential differences V L1 and V L2 across the inductor L 1 and the inductor L 2 are both 0 V, and the input voltage Vi is applied to the capacitor C 1 , so the capacitor C 1 is applied. Potential difference V at both ends of 1
C1 (= Vab) = Vi. Therefore, the transistor TR
When 1 is set to the ON state (), the potential Va at the first connection point becomes equal to the GND potential, that is, 0 [V] (the actual potential is 0 [0] by the internal resistance between the collector and the emitter of the transistor TR 1 . V], but the internal resistance is ignored in the following description). Therefore, the current I L1 such that the potential difference across the inductor L 1 becomes Vi begins to flow while gradually increasing, and electrical energy is stored in the inductor L 1 .

【0018】次にトランジスタTR1 がON状態からO
FF状態になると()、インダクタL1 に磁界として
蓄えられていた電気エネルギが電流として放出されると
きに電圧V1 ′を発生するので、A点の電位Va は入力
電圧Vi とV1 ′との和になる。なお、この電圧V1
の値は、入力電圧Vi とスイッチングの周期におけるト
ランジスタTR1 のON期間により変化するので一定で
はないが、平滑化回路3を通過して後の実行電圧が所望
の出力電圧V1 となるように、後述のようにスイッチン
グレギュレータ制御回路2により制御されている。
Next, from the ON state of the transistor TR 1 to O
In the FF state (), a voltage V 1 ′ is generated when the electric energy stored in the inductor L 1 as a magnetic field is discharged as a current, so that the potential Va at the point A becomes the input voltages Vi and V 1 ′. Is the sum of In addition, this voltage V 1
The value of is not constant because it changes depending on the input voltage Vi and the ON period of the transistor TR 1 in the switching cycle, so that the execution voltage after passing through the smoothing circuit 3 becomes the desired output voltage V 1. Is controlled by the switching regulator control circuit 2 as described later.

【0019】そして、再度トランジスタTR1 のOFF
状態からON状態にすると()、やはり、第1接続点
Aの電位Va は0[V]となり、上記の変化を繰り返す
こととなる。したがって、第1接続点Aの電位Va とし
て図2(a)に示すパターンの変化が得られる。
Then, the transistor TR 1 is turned off again.
When the state is changed to the ON state (), the potential Va at the first connection point A also becomes 0 [V], and the above changes are repeated. Therefore, the change in the pattern shown in FIG. 2A is obtained as the potential Va at the first connection point A.

【0020】一方、第2接続点Bの電位Vb は、上記の
において、定常状態であれば、電位は0[V]となっ
ており、また、前記したようにVC1=Vi であるから、
第2接続点Bの電位Vb は第1接続点Aの電位Va に対
してVi だけ低い状態となっている。そこで、トランジ
スタTR1 をON状態にすると()、第1接続点Aの
電位が0[V]となるが、第2接続点Bの電位Vb は第
1接続点Aの電位Vaより電圧Vi だけ低いので、−Vi
となる。したがって、第2接続点Bの電位Vb におい
ては、インダクタL2 の両端の電位差が−Vi となるよ
うに電流IL2が徐々に増加しつつ流れはじめ、インダク
タL2 に電気エネルギが蓄えられていく。
On the other hand, the potential Vb of the second connection point B is 0 [V] in the above steady state, and V C1 = Vi as described above.
The potential Vb at the second connection point B is lower than the potential Va at the first connection point A by Vi. Therefore, when the transistor TR 1 is turned on (), the potential of the first connection point A becomes 0 [V], but the potential Vb of the second connection point B is only the voltage Vi of the potential Va of the first connection point A. Because it is low, -Vi
Becomes Therefore, at the potential Vb at the second connection point B, the current I L2 begins to flow while gradually increasing so that the potential difference across the inductor L 2 becomes −Vi, and electrical energy is stored in the inductor L 2. .

【0021】次に、上記のトランジスタTR1 をON状
態からOFF状態にすると()、第1接続点Aの電位
Va はVi +V1 ′となるが、キャパシタC1 の両端に
はやはり、電位差Vi が存在しているので、第2接続点
Bの電位Vb はVa よりViだけ低くなる。つまり、Va
−Vi =Vi +V1 ′−Vi =V1 ′となる。そし
て、インダクタL1 において、Vi +V1 ′を維持すべ
く電気エネルギを放出しているそのとき、インダクタL
2 においても、V1 ′を維持すべく蓄えられた電気エネ
ルギが放出されることになる。再度、トランジスタTR
1 のOFF状態からON状態にすると()、やはり、
第2接続点Bの電位Vb は−Vi となり、第2接続点B
の電位Vb として図2(b)に示すパターンの変化が得
られる。そこで、第2接続点B側に接続された平滑化回
路3によって、負側の電気エネルギが除去されるるとも
に、平滑化され出力電圧V1 を取り出すことができる。
Next, when the transistor TR 1 is changed from the ON state to the OFF state (), the potential Va at the first connection point A becomes Vi + V 1 ′, but the potential difference Vi is still across the capacitor C 1. Exists, the potential Vb at the second connection point B becomes lower than Va by Vi. That is, Va
-Vi = Vi + V 1 becomes a '-Vi = V 1'. Then, in the inductor L 1 , electric energy is being emitted so as to maintain Vi + V 1 ′.
Also in 2 , the electric energy stored to maintain V 1 'is released. Again, the transistor TR
When you turn from the OFF state of 1 to the ON state (), after all,
The potential Vb of the second connection point B becomes -Vi, and the second connection point B
A change in the pattern shown in FIG. 2 (b) is obtained as the potential Vb. Therefore, by the smoothing circuit 3 connected to the second connection point B side, the negative side electric energy can be removed and the output voltage V 1 can be taken out smoothed.

【0022】なお、上記において、トランジスタTR1
のON期間が長ければ長いほど、インダクタL1 及びイ
ンダクタL2 に蓄えられる電気エネルギが大きくなり、
1′を昇圧させることができるので、スイッチングレ
ギュレータ制御回路2は抵抗R1 と抵抗R2 により分圧
された出力電圧V1 に比例する電圧を監視して、得られ
た出力電圧V1 が低いと判断すれば、トランジスタTR
1 のON期間を長くする一方、高いと判断すれば、ON
期間を短くするようにON/OFF期間の比のデューテ
ィ制御を行うことにより、出力電圧V1 の値を制御して
いる。また、上記では、キャパシタC1 として、インダ
クタL1 及びインダクタL2における電流の増大によっ
ても電圧の増分が、キャパシタC1 の端子間の電圧に比
べて十分に小さくなるような静電容量を有するものを使
用したが、出力電圧V1 の値は、インダクタL1 、L2
のインダクタンスに依存しており、また、上記のように
トランジスタTR1 のON/OFF期間をデューティ制
御することにより一定に保たれるため、キャパシタC1
の値が変化しても変化しない。
In the above, the transistor TR 1
The longer the ON period of, the larger the electric energy stored in the inductor L 1 and the inductor L 2 ,
Since V 1 ′ can be boosted, the switching regulator control circuit 2 monitors the voltage proportional to the output voltage V 1 divided by the resistors R 1 and R 2 , and the obtained output voltage V 1 is If it is judged to be low, the transistor TR
If it is judged to be high while lengthening the ON period of 1 , it is ON
The value of the output voltage V 1 is controlled by performing duty control of the ratio of ON / OFF periods so as to shorten the period. Further, in the above description, the capacitor C 1 has a capacitance such that the voltage increment is sufficiently smaller than the voltage between the terminals of the capacitor C 1 even when the current in the inductor L 1 and the inductor L 2 increases. However, the value of the output voltage V 1 is equal to that of the inductors L 1 and L 2
Of the capacitor C 1 because it is maintained constant by duty-controlling the ON / OFF period of the transistor TR 1 as described above.
It does not change even if the value of changes.

【0023】続けて、出力電圧V2 (=15[V])を
得るための構成とその動作を説明する。図1に示すよう
に、前記の第1接続点Aにカソード側が接続されたダイ
オードD2 とキャパシタC3 (2.2μF)とからなる平滑
化回路4を接続し、さらに、トランジスタTR2 と抵抗
4 (5.6kΩ)とツェナーダイオードDz1 とから構成
されるいわゆるシャントレギュレータ6が接続されてお
り、その出力が出力電圧V2 となる。したがって、この
シャントレギュレータ6に入力される電圧は、必要とす
る出力電圧V2 以上であることが必要である。
Next, the structure and operation for obtaining the output voltage V 2 (= 15 [V]) will be described. As shown in FIG. 1, a smoothing circuit 4 including a diode D 2 having a cathode side connected thereto and a capacitor C 3 (2.2 μF) is connected to the first connection point A, and further, a transistor TR 2 and a resistor R 2 are connected. A so-called shunt regulator 6 composed of 4 (5.6 kΩ) and the Zener diode Dz 1 is connected, and its output becomes the output voltage V 2 . Therefore, the voltage input to the shunt regulator 6 needs to be equal to or higher than the required output voltage V 2 .

【0024】前記したように、上記第1接続点Aにおい
ては、最大値が入力電圧Vi +V1′となる電圧が得ら
れることが分かっているので、仮に、これを出力電圧V
1 の取り出し時と同じ構成の平滑回路を用いれば、Vi
+V1 の電圧が得られることになる。しかし、V1 は一
定であるから、必要とする出力電圧V2 に対して、Vi
+V1 >V2 の関係が成り立つ必要がある。つまり、こ
のままでは入力電圧Vi と出力電圧V1 との和以上の電
圧をV2 として取り出すことができないことになる。
As described above, at the first connection point A, it is known that the voltage whose maximum value is the input voltage Vi + V 1 ′ can be obtained.
If a smoothing circuit with the same configuration as when taking out 1 is used, Vi
A voltage of + V 1 will be obtained. However, since V 1 is constant, for the required output voltage V 2 , Vi
The relationship of + V 1 > V 2 must be established. In other words, if it is left as it is, it becomes impossible to take out a voltage higher than the sum of the input voltage Vi and the output voltage V 1 as V 2 .

【0025】ところで、前記の説明でキャパシタC1
容量が十分に大きい場合には、インダクタL1 、L2
蓄えられる電気エネルギを吸収しても、キャパシタC1
間の電圧の増分が無視できるほど小さくなると説明した
が、本実施の形態では、キャパシタC1 の静電容量が、
電圧V1 ′及び出力電圧V1 の値にほとんど影響しない
ことから、トランジスタTR1 のON/OFFによって
インダクタL1 及びインダクタL2 に蓄えられる電気エ
ネルギにより、キャパシタC1 の端子間電圧の増加分が
大きくなるようにキャパシタC1 の静電容量が小さく設
定されている。具体的には前記したようにキャパシタC
1 の静電容量は 0.015μFである。
By the way, when the capacitance of the capacitor C 1 is sufficiently large in the above description, even if the electric energy stored in the inductors L 1 and L 2 is absorbed, the capacitor C 1
Although it has been described that the increment of the voltage between them becomes small enough to be ignored, in the present embodiment, the capacitance of the capacitor C 1 is
Since the values of the voltage V 1 ′ and the output voltage V 1 are hardly influenced, the increase in the voltage between the terminals of the capacitor C 1 is caused by the electric energy stored in the inductor L 1 and the inductor L 2 by turning on / off the transistor TR 1. The capacitance of the capacitor C 1 is set to be small so that Specifically, as described above, the capacitor C
The capacitance of 1 is 0.015 μF.

【0026】この場合を考えると、図3(a)に示すよ
うに、の定常状態では、第1接続点Aの電位Va はV
i となっており、トランジスタTR1 をOFF状態から
ON状態にすると()、Va =0[V]となるが、次
にトランジスタTR1 をON状態からOFF状態にする
と()、まず、Va は前記と同様Vi +V1 ′まで上
昇する。このとき、インダクタL1 に電流として蓄えら
れた電気エネルギは、急には止まれずに、キャパシタC
1 に流れ込むことになるが、キャパシタC1 の静電容量
が小さいので、電気エネルギの蓄積によってVi +
1 ′の電位から更に上昇して、第1接続点Aの電位V
a はVi +V1 ′を越えるピーク電圧V2 ′となる。も
ちろん、上記ピーク電圧V2 ′の値はV2 ′>V2 とな
るように、キャパシタC1 の静電容量は設定されてい
る。ただし、この静電容量の値としては、少なくとも最
小入力可能電圧Vimin(ここでは、4[V])のとき
に、得られるピーク電圧V2 ′を平滑化することによっ
ても15[V]が維持できるような値を選択しておく必
要がある。
Considering this case, as shown in FIG. 3A, in the steady state of, the potential Va at the first connection point A is V
i, and when the transistor TR 1 is changed from the OFF state to the ON state (), Va = 0 [V], but when the transistor TR 1 is changed from the ON state to the OFF state (), first, Va is As in the above, it rises to Vi + V 1 '. At this time, the electric energy stored as a current in the inductor L 1 does not stop suddenly, and the capacitor C
Although flows into the 1, the capacitance of the capacitor C 1 is small, Vi by the accumulation of electrical energy +
Further increase from the potential of V 1 ′ to the potential V of the first connection point A
a becomes a peak voltage V 2 ′ that exceeds Vi + V 1 ′. Of course, the capacitance of the capacitor C 1 is set so that the value of the peak voltage V 2 ′ is V 2 ′> V 2 . However, as the value of this capacitance, at least at the minimum inputtable voltage Vimin (here, 4 [V]), 15 [V] is maintained even by smoothing the obtained peak voltage V 2 ′. It is necessary to select a value that can be used.

【0027】上記のように設定しておけば、入力電圧V
i が高くなった場合にはON/OFF期間のデューティ
比を小さくするように制御して、出力電圧を低下させる
ことは容易に行える。
If the above setting is made, the input voltage V
When i becomes high, it is possible to easily reduce the output voltage by controlling the duty ratio in the ON / OFF period to be small.

【0028】さらに、出力電圧V3 (=−8[V])を
得るための構成とその動作を説明する。図1に示すよう
に、前記の第2接続点Bにアノード側が接続されたダイ
オードD3 とキャパシタC4 とからなる平滑化回路5を
接続し、第2接続点Bにおける負電圧を平滑化するとも
に、ツェナーダイオードDz2 とトランジスタTR3
抵抗R3 とからなるシャントレギュレータ7が接続され
ている。
Further, the configuration and operation for obtaining the output voltage V 3 (= -8 [V]) will be described. As shown in FIG. 1, a smoothing circuit 5 including a diode D 3 and a capacitor C 4 whose anodes are connected to the second connection point B is connected to smooth the negative voltage at the second connection point B. A shunt regulator 7 including a Zener diode Dz 2 , a transistor TR 3 and a resistor R 3 is connected together.

【0029】前記のことから、第2接続点Bに現れる負
側のピーク電圧V3 ′は、V3 ′=V1 ′−V2 ′の関
係があることが分かり、実際には、第2接続点Bの電位
Vbは図3(b)のような変化を示す。したがって、上
記の回路を通過することによりピーク電圧V3 ′となる
負の電圧が平滑化された出力電圧V3 が得られることに
なる。
From the above, it can be seen that the negative-side peak voltage V 3 ′ appearing at the second connection point B has a relationship of V 3 ′ = V 1 ′ −V 2 ′, and in reality, the second The potential Vb at the connection point B changes as shown in FIG. Therefore, the output voltage V 3 obtained by smoothing the negative voltage which becomes the peak voltage V 3 ′ by passing through the above circuit is obtained.

【0030】以上のように、本実施の形態の電源回路1
では、インダクタやキャパシタを使用して電源回路を構
成しており、4〜15[V]という広範囲の入力電圧V
i から、3種類の出力電圧V1 =5[V]、V2 =15
[V]、V3 =−8[V]を得ることが可能ながら、ト
ランスを使用する必要がないので、小型化が可能である
とともにコストダウンが期待できる。
As described above, the power supply circuit 1 of the present embodiment
Then, the power supply circuit is configured using the inductor and the capacitor, and the input voltage V in a wide range of 4 to 15 [V]
From i, three types of output voltages V 1 = 5 [V], V 2 = 15
[V], while V 3 = -8 can be obtained [V], it is not necessary to use a transformer, can be expected cost with can be miniaturized.

【0031】なお、上記構成において、各キャパシタや
インダクタの容量を適宜設定してやることにより、広範
囲の直流電圧の任意の値を用いて、同極性あるいは異極
性の出力電圧を混在させた、複数の出力電圧を得ること
が可能となる。
In the above configuration, by appropriately setting the capacitance of each capacitor or inductor, a plurality of outputs in which output voltages of the same polarity or different polarities are mixed are used by using an arbitrary value of the DC voltage in a wide range. It is possible to obtain the voltage.

【0032】[0032]

【発明の効果】請求項1の発明に係る直流電源回路は、
以上のように、所定範囲の直流電圧が入力される入力端
と接地電位との間に第1インダクタ、キャパシタ、第2
インダクタの順で介在させたLC回路を有し、第1イン
ダクタとキャパシタとの間の第1接続点には、第1接続
点と接地電位との断続を行うスイッチング手段と、第1
電圧平滑化手段とが互いに並列状態で接続されるととも
に、キャパシタと第2インダクタとの間の第2接続点に
は、第2電圧平滑化手段が接続されており、第2電圧平
滑化手段の出力をフィードバックして、第1接続点と接
地電位との間をON/OFFする際のスイッチング周期
とデューティ比とを変更して電圧制御を行うとともに、
上記ON/OFFに伴ってキャパシタの前後に発生する
パルス電圧を各電圧平滑化手段により整流平滑化するこ
とにより、複数の直流電圧を取り出し可能な直流電源回
路であって、上記直流電圧の最低入力電圧が入力された
ときにも、第1接続点におけるピーク電圧の絶対値が、
予め定められた第1平滑化手段の出力電圧の絶対値より
高くなるように、キャパシタの静電容量が設定されてい
る構成である。
The DC power supply circuit according to the invention of claim 1 is
As described above, the first inductor, the capacitor, and the second inductor are provided between the input terminal to which the DC voltage in the predetermined range is input and the ground potential.
A first connecting point between the first inductor and the capacitor, and a switching means for connecting and disconnecting the first connecting point and the ground potential;
The voltage smoothing means is connected in parallel with each other, and the second voltage smoothing means is connected to the second connection point between the capacitor and the second inductor. The output is fed back to control the voltage by changing the switching cycle and the duty ratio when turning on / off between the first connection point and the ground potential.
A DC power supply circuit capable of extracting a plurality of DC voltages by rectifying and smoothing a pulse voltage generated before and after a capacitor in accordance with ON / OFF by each voltage smoothing unit, and having a minimum input of the DC voltage. Even when the voltage is input, the absolute value of the peak voltage at the first connection point is
In this configuration, the capacitance of the capacitor is set to be higher than a predetermined absolute value of the output voltage of the first smoothing means.

【0033】それゆえ、キャパシタの静電容量の設定に
より第1接続点に現れる高い電圧を利用して、第2電圧
平滑化手段から得られる出力電圧と入力電圧との和より
高い出力電圧を取り出すことが可能となり、トランスの
ような大型の構成部品を使用することなく、小型なが
ら、広範囲の入力電圧において、特に入力電圧が小さい
場合でも、所定の複数の出力電圧を得ることが可能とな
り、また、上記直流電源回路を備えた装置の小型化が可
能となるという効果を奏する。
Therefore, by utilizing the high voltage appearing at the first connection point by setting the capacitance of the capacitor, an output voltage higher than the sum of the output voltage obtained from the second voltage smoothing means and the input voltage is taken out. It becomes possible to obtain a plurality of predetermined output voltages in a wide range of input voltages, particularly when the input voltage is small, without using a large-sized component such as a transformer. Therefore, it is possible to reduce the size of the device including the DC power supply circuit.

【0034】請求項2の発明に係る直流電源回路は、以
上のように、請求項1の構成に加えて、第2電圧平滑化
手段の平滑化される電圧と逆極性の電圧成分を平滑化す
る第3電圧平滑化手段が第2接続点に接続されている構
成である。それゆえ、請求項1の構成による効果に加え
て、入力電源と逆極性の出力電圧を取り出すことができ
るという効果を奏する。
As described above, in the DC power supply circuit according to the invention of claim 2, in addition to the configuration of claim 1, the voltage component having the opposite polarity to the voltage to be smoothed by the second voltage smoothing means is smoothed. The third voltage smoothing means is connected to the second connection point. Therefore, in addition to the effect of the configuration according to the first aspect, there is an effect that the output voltage having the opposite polarity to the input power source can be taken out.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係る電源回路の一構成例を示す回路図
である。
FIG. 1 is a circuit diagram showing a configuration example of a power supply circuit according to the present invention.

【図2】図1において、キャパシタの静電容量が十分に
あるときの回路上の電圧の時間変化を示すもので、同図
(a)は第1接続点Aにおける電圧値を示すグラフであ
り、同図(b)は第2接続点Bにおける電圧値を示すグ
ラフである。
FIG. 2 is a graph showing the time change of the voltage on the circuit when the capacitance of the capacitor is sufficient in FIG. 1, and FIG. 2 (a) is a graph showing the voltage value at the first connection point A. FIG. 3B is a graph showing the voltage value at the second connection point B.

【図3】図1において、キャパシタの静電容量が小さい
ときの回路上の電圧の時間変化を示すもので、同図
(a)は第1接続点Aにおける電圧値を示すグラフであ
り、同図(b)は第2接続点Bにおける電圧値を示すグ
ラフである。
FIG. 3 is a graph showing the time variation of the voltage on the circuit when the capacitance of the capacitor is small in FIG. 1, and FIG. 3 (a) is a graph showing the voltage value at the first connection point A. FIG. 6B is a graph showing the voltage value at the second connection point B.

【図4】従来のトランスを用いずに構成された電源回路
の一例を示す回路図である。
FIG. 4 is a circuit diagram showing an example of a power supply circuit configured without using a conventional transformer.

【図5】従来のトランスを用いて構成された電源回路の
一例を示す回路図である。
FIG. 5 is a circuit diagram showing an example of a power supply circuit configured using a conventional transformer.

【符号の説明】[Explanation of symbols]

1 電源回路(直流電源回路) 2 スイッチングレギュレータ制御回路(スイッチン
グ手段) 3 平滑化回路(第2電圧平滑化手段) 4 平滑化回路(第1電圧平滑化手段) 5 平滑化回路(第3電圧平滑化手段) 6 シャントレギュレータ(第1電圧平滑化手段) 7 シャントレギュレータ(第3電圧平滑化手段) C1 キャパシタ(キャパシタ) L1 インダクタ(第1インダクタ) L2 インダクタ(第2インダクタ) TR1 トランジスタ(スイッチング手段)
DESCRIPTION OF SYMBOLS 1 power supply circuit (DC power supply circuit) 2 switching regulator control circuit (switching means) 3 smoothing circuit (second voltage smoothing means) 4 smoothing circuit (first voltage smoothing means) 5 smoothing circuit (third voltage smoothing means) 6 shunt regulator (first voltage smoothing means) 7 shunt regulator (third voltage smoothing means) C 1 capacitor (capacitor) L 1 inductor (first inductor) L 2 inductor (second inductor) TR 1 transistor (Switching means)

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】所定範囲の直流電圧が入力される入力端と
接地電位との間に第1インダクタ、キャパシタ、第2イ
ンダクタの順で介在させたLC回路を有し、第1インダ
クタとキャパシタとの間の第1接続点には、第1接続点
と接地電位との断続を行うスイッチング手段と、第1電
圧平滑化手段とが互いに並列状態で接続されるととも
に、キャパシタと第2インダクタとの間の第2接続点に
は、第2電圧平滑化手段が接続されており、第2電圧平
滑化手段の出力をフィードバックして、第1接続点と接
地電位との間をON/OFFする際のスイッチング周期
とデューティ比とを変更して電圧制御を行うとともに、
上記ON/OFFに伴ってキャパシタの前後に発生する
パルス電圧を各電圧平滑化手段により整流平滑化するこ
とにより、複数の直流電圧を取り出し可能な直流電源回
路であって、 上記直流電圧の最低入力電圧が入力されたときにも、第
1接続点におけるピーク電圧の絶対値が、予め定められ
た第1平滑化手段の出力電圧の絶対値より高くなるよう
に、キャパシタの静電容量が設定されていることを特徴
とする直流電源回路。
1. An LC circuit in which a first inductor, a capacitor, and a second inductor are provided in this order between an input terminal to which a DC voltage in a predetermined range is input and a ground potential, and the first inductor and the capacitor are provided. A switching means for connecting and disconnecting the first connection point and the ground potential and a first voltage smoothing means are connected in parallel to each other at a first connection point between the capacitor and the second inductor. The second voltage smoothing means is connected to the second connection point between the two, and when the output of the second voltage smoothing means is fed back to turn ON / OFF between the first connection point and the ground potential. The voltage control is performed by changing the switching cycle and duty ratio of
A DC power supply circuit capable of extracting a plurality of DC voltages by rectifying and smoothing a pulse voltage generated before and after a capacitor with ON / OFF by each voltage smoothing unit, and having a minimum input of the DC voltage. The capacitance of the capacitor is set such that the absolute value of the peak voltage at the first connection point is higher than the absolute value of the output voltage of the first smoothing unit, which is determined in advance, even when the voltage is input. DC power supply circuit characterized in that.
【請求項2】第2電圧平滑化手段で平滑化される電圧と
逆極性の電圧成分を平滑化する第3電圧平滑化手段が第
2接続点に接続されていることを特徴とする請求項1記
載の直流電源回路。
2. A third voltage smoothing means for smoothing a voltage component having a polarity opposite to that of the voltage smoothed by the second voltage smoothing means is connected to the second connection point. 1. The DC power supply circuit according to 1.
JP3235896A 1996-02-20 1996-02-20 Dc power supply circuit Pending JPH09233809A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3235896A JPH09233809A (en) 1996-02-20 1996-02-20 Dc power supply circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3235896A JPH09233809A (en) 1996-02-20 1996-02-20 Dc power supply circuit

Publications (1)

Publication Number Publication Date
JPH09233809A true JPH09233809A (en) 1997-09-05

Family

ID=12356742

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3235896A Pending JPH09233809A (en) 1996-02-20 1996-02-20 Dc power supply circuit

Country Status (1)

Country Link
JP (1) JPH09233809A (en)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10338272A1 (en) * 2003-08-15 2005-03-17 Atmel Germany Gmbh Circuit arrangement and method for power supply
WO2006046731A1 (en) * 2004-10-29 2006-05-04 Rohm Co., Ltd. Power supply device and portable device
JP2007288987A (en) * 2006-04-20 2007-11-01 Smk Corp Dc-dc converter
WO2010003470A1 (en) * 2008-07-08 2010-01-14 Sony Ericsson Mobile Communications Ab A circuit for generating a negative voltage supply signal, and associated power supply device and portable electronic apparatus
EP2501025A1 (en) * 2011-03-15 2012-09-19 Funai Electric Co., Ltd. Power supply circuit comprising two DC/DC converters
CN105871201A (en) * 2016-06-14 2016-08-17 广东锐顶电力技术有限公司 Dc-dc converter and control method thereof
JP2017154735A (en) * 2016-03-01 2017-09-07 ヴァレオ ビジョンValeo Vision Electrical power supply for lighting device of automobile vehicle comprising plural outputs
KR20180112669A (en) * 2017-04-03 2018-10-12 한국과학기술원 Converter having multi-path and control method thereof

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10338272A1 (en) * 2003-08-15 2005-03-17 Atmel Germany Gmbh Circuit arrangement and method for power supply
WO2006046731A1 (en) * 2004-10-29 2006-05-04 Rohm Co., Ltd. Power supply device and portable device
JP2007288987A (en) * 2006-04-20 2007-11-01 Smk Corp Dc-dc converter
JP4481270B2 (en) * 2006-04-20 2010-06-16 Smk株式会社 DC-DC converter
WO2010003470A1 (en) * 2008-07-08 2010-01-14 Sony Ericsson Mobile Communications Ab A circuit for generating a negative voltage supply signal, and associated power supply device and portable electronic apparatus
EP2501025A1 (en) * 2011-03-15 2012-09-19 Funai Electric Co., Ltd. Power supply circuit comprising two DC/DC converters
JP2017154735A (en) * 2016-03-01 2017-09-07 ヴァレオ ビジョンValeo Vision Electrical power supply for lighting device of automobile vehicle comprising plural outputs
CN105871201A (en) * 2016-06-14 2016-08-17 广东锐顶电力技术有限公司 Dc-dc converter and control method thereof
KR20180112669A (en) * 2017-04-03 2018-10-12 한국과학기술원 Converter having multi-path and control method thereof

Similar Documents

Publication Publication Date Title
US10075073B2 (en) DC/DC converter and switching power supply having overcurrent protection
KR100378801B1 (en) Direct current source circuit
US10924010B2 (en) Control circuit and control method for switching regulator and switching regulator with the same
US6654263B2 (en) Linear regulator with switched capacitance output
US11502593B2 (en) Adjustable power supply device for supplying power to a power switch control device
JP2004343985A (en) Low-cost dc-dc voltage switching converter regulator apparatus
US11038423B2 (en) Frequency control circuit, control method and switching converter
US6650095B2 (en) Low power, dual output AC/DC and DC/DC converter
CA2227747A1 (en) Buck regulator with plural outputs
JP2005532028A (en) DC-DC converter
JPH09233809A (en) Dc power supply circuit
US8144485B2 (en) Direct current voltage conversion circuit
EP0662747B1 (en) A DC/DC converter for outputting multiple signals
US6434027B1 (en) Switching power supply having a plurality of output voltages and minimal number of terminals
JPH0549257A (en) Switching power supply
EP1629591A1 (en) Switch mode power supply apparatus with multiple regulated outputs and a single feedback loop
JPH043593Y2 (en)
US6188207B1 (en) Switching power supply
JP2706468B2 (en) Power supply
JPH07135767A (en) Dc-dc converter
JPH11289761A (en) Power supply circuit and liquid crystal display employing it
JP2006020426A (en) Dc/dc converter circuit
US20070001515A1 (en) Supply of loads of different powers by a D.C./D.C. converter
JP2002095249A (en) Switching power supply
JP3063812B2 (en) DC-DC converter