JPH087645B2 - Information processing equipment - Google Patents
Information processing equipmentInfo
- Publication number
- JPH087645B2 JPH087645B2 JP62234808A JP23480887A JPH087645B2 JP H087645 B2 JPH087645 B2 JP H087645B2 JP 62234808 A JP62234808 A JP 62234808A JP 23480887 A JP23480887 A JP 23480887A JP H087645 B2 JPH087645 B2 JP H087645B2
- Authority
- JP
- Japan
- Prior art keywords
- processing unit
- main body
- data bus
- address bus
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、情報処理機器に係り、特に各種応用ソフト
ウェアを適用するに好適な処理部構成を与える情報処理
機器に関する。Description: TECHNICAL FIELD The present invention relates to an information processing device, and more particularly to an information processing device that provides a processing unit configuration suitable for applying various types of application software.
従来技術では、マイクロプロセッサ,OSの異なる情報
処理機器において、各々の機器で使用可能な応用ソフト
ウェアを制限しており、顧客は1台の情報処理機器では
限られた種類の応用ソフトウェアしか利用できなかっ
た。In the prior art, application software that can be used in each information processing device with different microprocessor and OS is limited, and a customer can use only a limited type of application software in one information processing device. It was
すなわち、各種の応用ソフトウェアを実行する処理部
を、それらの応用ソフトウェアに適応するように構成す
る点については考慮がなされておらず応用ソフトウェア
の利用に制約があった。That is, no consideration is given to the point that the processing unit that executes various application software is adapted to the application software, and there is a limitation in using the application software.
本発明の目的は、1台の情報処理機器で、各種の応用
ソフトウェアを利用できるようにすることにある。An object of the present invention is to enable various application software to be used with one information processing device.
上記目的は、情報処理機器の中枢部である処理部を高
集積回路で小型化し、1枚のICカードあるいは小型プリ
ント板モジュールとし、利用したい応用ソフトウェアに
応じた処理部を情報処理機器に適宜付加することによっ
て達成される。この場合処理部に集積したマイクロプロ
セッサに対応した応用ソフトウェアを処理部に搭載する
リードオンリメモリに格納するか、あるいは処理部にマ
イクロプロセッサ機種を識別する手段を設け、システム
イニシャライズ時に、適合する応用ソフトウェアをリス
トアップすることによって外部記憶からの内蔵するラン
ダムアクセスメモリへのローディングを促す。The purpose of the above is to reduce the size of the processing unit, which is the central part of the information processing equipment, by using a highly integrated circuit, and make it a single IC card or small printed board module, and add the processing unit according to the application software you want to use to the information processing equipment. It is achieved by In this case, the application software corresponding to the microprocessor integrated in the processing unit is stored in the read-only memory mounted in the processing unit, or the processing unit is provided with a means for identifying the microprocessor model, and the application software suitable for system initialization is provided. By listing the above, loading from the external memory to the built-in random access memory is promoted.
本発明の情報処理機器は、ICカードあるいはプリント
板モジュールからなる処理部を、キーボード,表示部,
外部記憶などからなる筐体に挿入することによってシス
テムとして閉じ、前記処理部内のリードオンメモリに格
納されたIPL(Initial Program Loader)の制御のもと
でシステム動作を開始する。The information processing device of the present invention includes a processing unit including an IC card or a printed board module, a keyboard, a display unit,
The system operation is started under the control of an IPL (Initial Program Loader) stored in a read-on memory in the processing unit by inserting the system into a housing formed of an external memory or the like to close the system.
操作は、自らの希望する応用ソフトウェアに対応した
処理部を筐体に挿入するので、システム動作開始後は、
表示部に出力されるメニュに従って通常の操作手順で処
理すればよい。The operation inserts the processing unit corresponding to the application software desired by itself into the housing, so after starting the system operation,
Processing may be performed according to a normal operation procedure according to the menu output on the display unit.
なお、処理部と他の部分は通常のように、マイクロプ
ロセッサのアドレス,データバス,制御信号とを介して
接続され、ソフトウェアの制御のもとに動き誤動作する
ことがない。Note that the processing unit and other parts are connected via the address, data bus, and control signal of the microprocessor as usual, and do not move under the control of software and malfunction.
以下本発明の一実施例を第1図〜第3図にもとづいて
説明する。An embodiment of the present invention will be described below with reference to FIGS.
第1図は本発明が実施されるシステム構成を示す。1
は処理部10の中枢であるMPU(マイクロプロセッサユニ
ット)、2はROM(リードオンリメモリ)、3はRAM(ラ
ンダムアクセスメモリ)、4は表示部のCRTC(陰極線表
示管コントローラ)、5はCRT(陰極線表示管)、6は
キーボード部のKINTC(キーボードインタフェースコン
トローラ)、7はキーボード、8は外部記憶部のFDC/HD
C(フロッピーディスクコントローラ/ハードディスク
コントローラ)、9はFDD/HDD(フロッピーディスクド
ライブ/ハードディスクドライバ)、100,101はMPU1の
アドレスバス,データバスである。FIG. 1 shows a system configuration in which the present invention is implemented. 1
Is an MPU (microprocessor unit) that is the center of the processing unit 2, 2 is a ROM (read only memory), 3 is a RAM (random access memory), 4 is a CRTC (cathode ray display tube controller) for the display unit, and 5 is a CRT ( Cathode ray display tube), 6 is KINTC (keyboard interface controller) of keyboard part, 7 is keyboard, 8 is FDC / HD of external storage part
C (floppy disk controller / hard disk controller), 9 is FDD / HDD (floppy disk drive / hard disk driver), and 100 and 101 are MPU1 address bus and data bus.
第2図は、本発明が実施されるシステムのソフトウェ
ア構成図の一例でありハードウェア20の上に、BIOS(Ba
sic Input Output System)21,MS−DOS(Micro Soft DO
S)22,AP(Application Program)23で構成される。FIG. 2 is an example of a software configuration diagram of a system in which the present invention is implemented. On the hardware 20, the BIOS (Ba
sic Input Output System) 21, MS-DOS (Micro Soft DO
S) 22 and AP (Application Program) 23.
本発明では、1〜3を処理部10としてまとめ高集積化
して、第3図のように、キーボード7,表示用CRT5,外部
記憶9より構成される筐体30に挿入することにより応用
ソフトAPに適合させる。In the present invention, the application software AP is obtained by integrating 1 to 3 as the processing unit 10 and highly integrating them, and inserting the processing unit 10 into the housing 30 composed of the keyboard 7, the display CRT 5 and the external storage 9, as shown in FIG. To fit.
本発明が適用されるパーソナルコンピュータなどの情
報処理機器では、第2図のようにAP23が直接ハードウェ
ア20をアクセスする形態、BIOS21を経由する場合、MS−
DOS22,BIOS21を経由する場合の3通りがある。したがっ
てAPはその内容によりハードウェア,BIOS,MS−DOSのい
ずれかのレベルで互換を保持する必要がある。In an information processing device such as a personal computer to which the present invention is applied, the AP23 directly accesses the hardware 20 as shown in FIG.
There are 3 ways to go through DOS22 and BIOS21. Therefore, the AP needs to maintain compatibility at the level of hardware, BIOS, or MS-DOS depending on its contents.
例えば、MPU1としては、インテル式の8086,80286,803
86系かモトローラ社の68000,68010,68020系などが利用
される場合が多い。前者が利用される場合、OSとしては
MS−DOSが利用され、BIOSをコールするために内部割込
みを用いる。For example, MPU1 is Intel type 8086,80286,803
In many cases, 86 series or Motorola's 68000,68010,68020 series are used. If the former is used, the OS is
MS-DOS is used and uses an internal interrupt to call the BIOS.
したがってMS−DOS22上で走るAP23を用いたい場合は
処理部10としてインテル社の8086,80286,80386系のMPU1
を用いROM2にMS−DOS22及びAP23を格納するか、ROM2の
内部に、この処理部がMPU1としてインテル社のMPUを用
いている旨を示す識別フラグを格納する。なお、後者の
場合はROM2の容量が確保できないときに用いられ、シス
テムイニシャライズ時に適合するOS及び応用ソフトウェ
アをリストアップし、外部記憶から内蔵するRAM3へのロ
ーディングを促す。Therefore, if you want to use the AP23 that runs on MS-DOS22, the MPU1 of Intel 8086, 80286, 80386 series is used as the processing unit 10.
To store MS-DOS22 and AP23 in ROM2, or to store an identification flag indicating that this processing unit uses an Intel MPU as MPU1 in ROM2. The latter case is used when the capacity of the ROM 2 cannot be secured, and a list of compatible OS and application software at system initialization is given to prompt loading from external storage to the built-in RAM 3.
なおMPU,ROM,RAMを高集積化する方法としては、同一
シリコンウェハ上でモノリシックチップとする方法ある
いは、マルチチップをシリコンウェハ上で接続する方
法、同様にセラミック基板上で接続するなど多種の方法
がある。As a method of highly integrating MPU, ROM, and RAM, there are various methods such as a method of monolithic chip on the same silicon wafer, a method of connecting multiple chips on a silicon wafer, and a method of connecting on a ceramic substrate as well. There is.
また、最近登場した三次元LSIに、各層ごとにMPU1,RO
M2,RAM3を実装する方法も考えられる。なお第3図の場
合は処理部10をICカードに搭載できた場合を示したが、
ICカードの集積度が低く、搭載が達成できない場合に
は、処理部10を小型プリント基板に搭載する。In addition, the recently released 3D LSI has MPU1, RO for each layer.
A method of mounting M2 and RAM3 is also conceivable. In the case of FIG. 3, the case where the processing unit 10 can be mounted on the IC card is shown.
When the integration degree of the IC card is low and the mounting cannot be achieved, the processing unit 10 is mounted on the small printed board.
第3図で、処理部10は、筐体30内に設けられた図示し
ないコネクタに挿入される。このコネクタには筐体30内
でアドレスバス100,データバス101が接続されており、
そのバスにはCPTC4,KINTC6,FDC/HDC8が接続されてい
る。In FIG. 3, the processing unit 10 is inserted into a connector (not shown) provided in the housing 30. An address bus 100 and a data bus 101 are connected to this connector in the housing 30,
CPTC4, KINTC6, FDC / HDC8 are connected to the bus.
第4図は処理部10のICカードの拡大図で処理部の一例
を示し、101は286+MS−DOSカード、102は68020+Unix
カードを示す。顧客は自らの利用する応用ソフトウェア
に応じてどちらかのカードを選択して、筐体30に挿入す
る。なお、MPUとROM,RAMの組合わせはその時点の半導体
技術レベルに対応させる必要があり、MS−DOS/Unixのみ
ROM化し、応用ソフトウェアは外部記憶からRAMに転送す
るなどして対処する。FIG. 4 is an enlarged view of an IC card of the processing unit 10, showing an example of the processing unit. 101 is a 286 + MS-DOS card, 102 is 68020 + Unix.
Indicates a card. The customer selects either card according to the application software used by the customer and inserts it into the housing 30. The combination of MPU, ROM, and RAM must correspond to the semiconductor technology level at that time, and only MS-DOS / Unix
It is handled by converting it to ROM and transferring the application software from external storage to RAM.
本実施例によれば、応用ソフトウェアに応じて、処理
部を選択的に使用することによって1台の装置で多数の
応用ソフトウェアを利用することができる。According to the present embodiment, a large number of application software can be used by one device by selectively using the processing unit according to the application software.
本発明によれば、応用ソフトウェアに応じて、予め何
通りか揃えられた処理部を選択的に使用することができ
るので、一台の情報処理機器により多数の応用ソフトウ
ェアを利用できる効果があるとともに、この概念を表示
部にも適用でき、応用ソフトウェアに応じて、表示の精
細度,表示色を選択することもできる。さらに外部記憶
にも適用でき、異機種に用いられている各種の媒体の読
み書きを可能とする。According to the present invention, it is possible to selectively use a plurality of pre-arranged processing units according to the application software, and thus it is possible to use a large number of application software by one information processing device. The concept can be applied to the display unit, and the definition of the display and the display color can be selected according to the application software. It can also be applied to external storage, enabling reading and writing of various media used in different models.
第1図は本発明の一実施例のシステムの構成図、第2図
は同様にソフトウェアの構成図、第3図は同様に筐体構
成図、第4図は処理部の構成図である。 1……MPU、2……ROM、 3……RAM、4……CRTC、 5……CRT、6……KINTC、 7……Key Board、8……FDC/HDC、 9……FDD/HDD。FIG. 1 is a block diagram of a system according to an embodiment of the present invention, FIG. 2 is a block diagram of software similarly, FIG. 3 is a block diagram of housing similarly, and FIG. 4 is a block diagram of a processing unit. 1 ... MPU, 2 ... ROM, 3 ... RAM, 4 ... CRTC, 5 ... CRT, 6 ... KINTC, 7 ... Key Board, 8 ... FDC / HDC, 9 ... FDD / HDD.
Claims (3)
が接続されたマイクロプロセッサとランダムアクセスメ
モリとリードオンメモリとをカード上に備えた処理部
と、 アドレスバスとデータバスによって、各々が接続された
キーボードと表示部と外部記憶部とを備えた本体とを備
え、 前記処理部は、前記処理部内のアドレスバスとデータバ
スを接栓として備え、 前記本体は、前記処理部を着脱可能でかつ、装着時には
前記本体内のアドレスバスとデータバスを各々、前記処
理部の接栓に備えられている前記アドレスバスと前記デ
ータバスに接続する接続手段を備え、 前記処理部のマイクロプロセッサは、前記接栓と前記接
続手段にて接続された前記処理部内と前記本体内とのア
ドレスバスとデータバスとを介して、前記本体のキーボ
ードと表示部と外部記憶部とを制御することを特徴とす
る情報処理機器。1. A processing unit having a microprocessor, a random access memory, and a read-on memory, which are connected to each other by an address bus and a data bus, on a card, and each connected by an address bus and a data bus. A main body including a keyboard, a display unit, and an external storage unit; the processing unit includes an address bus and a data bus in the processing unit as plugs; and the main body has the processing unit detachable, and At the time of mounting, each of the address bus and the data bus in the main body is provided with a connecting means for connecting to the address bus and the data bus provided in the connection plug of the processing unit, and the microprocessor of the processing unit is connected to the connection unit. A keyboard of the main body via an address bus and a data bus between the processing unit and the main body, which are connected to the stopper by the connecting means. An information processing device characterized by controlling a display unit and an external storage unit.
ロプロセッサは実行するソフトウェアを、前記外部記憶
部から前記処理部内のランダムアクセスメモリに読み込
むことを特徴とする特許請求の範囲第1項記載の情報処
理機器。2. The information processing apparatus according to claim 1, wherein at the time of system initialization, the microprocessor reads software to be executed from the external storage unit into a random access memory in the processing unit.
が接続されたマイクロプロセッサとランダムアクセスメ
モリとリードオンメモリとをカード上に備えた処理部
と、 アドレスバスとデータバスによって、各々が接続された
キーボードと表示部と外部記憶部とを備えた本体とを備
え、 前記処理部は、前記リードオンメモリに前記マイクロプ
ロセッサの種類を表す識別フラグを格納し、前記処理部
内のアドレスバスとデータバスを接栓として備え、 前記本体は、前記処理部を着脱可能でかつ、装着時には
前記本体内のアドレスバスとデータバスを各々、前記処
理部の接栓に備えられている前記アドレスバスと前記デ
ータバスに接続する接続手段を備え、 前記処理部のマイクロプロセッサは、前記接栓と前記接
続手段にて接続された前記処理部内と前記本体内のアド
レスバスとデータバスとを介して、前記本体のキーボー
ドと表示部と外部記憶部とを制御することを特徴とする
情報処理機器。3. A processing unit having a microprocessor, a random access memory, and a read-on memory connected to each other by an address bus and a data bus on a card, and each connected by an address bus and a data bus. The main body includes a keyboard, a display unit, and an external storage unit, the processing unit stores an identification flag indicating a type of the microprocessor in the read-on memory, and an address bus and a data bus in the processing unit. The processing unit is attachable to and detachable from the main body, and the address bus and the data bus in the main body are respectively attached to the address bus and the data bus provided in the processing unit when the main body is attached. And a microprocessor of the processing unit, wherein the processing unit is connected to the plug and the processing unit. An information processing device, characterized in that it controls a keyboard, a display unit, and an external storage unit of the main body via an address bus and a data bus in the main unit and the main body.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62234808A JPH087645B2 (en) | 1987-09-21 | 1987-09-21 | Information processing equipment |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62234808A JPH087645B2 (en) | 1987-09-21 | 1987-09-21 | Information processing equipment |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6478311A JPS6478311A (en) | 1989-03-23 |
JPH087645B2 true JPH087645B2 (en) | 1996-01-29 |
Family
ID=16976716
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62234808A Expired - Lifetime JPH087645B2 (en) | 1987-09-21 | 1987-09-21 | Information processing equipment |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH087645B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE69322271T2 (en) * | 1992-06-29 | 1999-04-22 | Elonex I P Holdings Ltd | MODULAR PORTABLE CALCULATOR |
DE102019211929A1 (en) | 2019-08-08 | 2021-02-11 | Prüftechnik Dieter Busch GmbH | Method and system for determining rotational speed using a video camera |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62102382A (en) * | 1985-10-29 | 1987-05-12 | Casio Comput Co Ltd | Ic card system |
-
1987
- 1987-09-21 JP JP62234808A patent/JPH087645B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPS6478311A (en) | 1989-03-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5978862A (en) | PCMCIA card dynamically configured in first mode to program FPGA controlling application specific circuit and in second mode to operate as an I/O device | |
EP0552873B1 (en) | Modifying system configuration in a computer system | |
US5920709A (en) | Bus interface for IDE device | |
US6832269B2 (en) | Apparatus and method for supporting multiple graphics adapters in a computer system | |
TW451131B (en) | Processor local bus posted DMA flyby burst transfers | |
US6704808B2 (en) | Expansion unit setup control method that allocates predetermined I/O resources not currently used in processing and later deallocates said I/O resources upon completion of setup | |
JP2835184B2 (en) | Information processing apparatus, device control method, and IC card | |
US5797031A (en) | Method and apparatus for peripheral device control by clients in plural memory addressing modes | |
US6718401B2 (en) | System and method for device support | |
JPH0775014B2 (en) | Device and method for loading BIOS on computer | |
JPH07507412A (en) | Reconfigurable interface between computer and peripherals | |
JPH10500238A (en) | Method and apparatus for configuring multiple agents in a computer system | |
US6212587B1 (en) | Device proxy agent for hiding computing devices on a computer bus | |
US5535419A (en) | Sytem and method for merging disk change data from a floppy disk controller with data relating to an IDE drive controller | |
US5537597A (en) | Method and apparatus for supporting real mode card services clients with a protected mode card services implementation | |
JPH087645B2 (en) | Information processing equipment | |
US20030084257A1 (en) | Flash emulator | |
JP2982839B2 (en) | Personal computer system | |
EP0810528B1 (en) | Apparatus for DMA-slave emulation on a computer systems bus | |
US20030145133A1 (en) | SCSI - handling of I/O scans to multiple LUNs during write/read command disconnects | |
US6018781A (en) | Work station having simultaneous access to registers contained in two different interfaces | |
JPH1185529A (en) | Method for starting data storage system and computer system | |
JPH05314062A (en) | Integrated digital device for use in computation apparatus | |
KR100467519B1 (en) | Computers and methods for storing P & Pyrisource in ROM | |
JPH0573278A (en) | Personal computer system |