JPH08274745A - Demodulation device - Google Patents

Demodulation device

Info

Publication number
JPH08274745A
JPH08274745A JP7075809A JP7580995A JPH08274745A JP H08274745 A JPH08274745 A JP H08274745A JP 7075809 A JP7075809 A JP 7075809A JP 7580995 A JP7580995 A JP 7580995A JP H08274745 A JPH08274745 A JP H08274745A
Authority
JP
Japan
Prior art keywords
circuit
signal
time window
window signal
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7075809A
Other languages
Japanese (ja)
Inventor
Yasunari Ozaki
康成 小崎
Yasunari Ikeda
康成 池田
Yasu Ito
鎮 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP7075809A priority Critical patent/JPH08274745A/en
Publication of JPH08274745A publication Critical patent/JPH08274745A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE: To provide a demodulation device which can correctly regenerate a time window signal for DFT essential to demodulate a transmitted signal of an OFDM system. CONSTITUTION: A time window signal adjusting circuit 30 generates a time window adjustment signal W showing the timing wherein a time window signal is generated by, for example, the number of frames from the head of a transmitted frame based on a numeral WINDOW showing the number of symbols at the part by excluding a guard interval from the frame of the transmitted signal, i.e., the length of the time window signal, a numeral Guard showing the length of the guard interval of the frame of the transmitted signal, a numeral (k) showing steps of adjustment of the timing of the time window signal by the time window signal adjusting circuit 30, symbols I' and Q' for regeneration which are inputted from a specific frequency component extracting circuit 250, and supplies the generated time window adjustment signal to a time window signal generating circuit 252.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、直交周波数多重化方式
(OFDM;Orthogonal Frequency Division Multiple
xing)の信号を復調する復調装置に関する。
BACKGROUND OF THE INVENTION The present invention relates to an Orthogonal Frequency Division Multiplex (OFDM) system.
xing) demodulating device for demodulating a signal.

【0002】[0002]

【従来の技術】ディジタルデータを伝送する場合には、
1つの搬送波信号の位相を伝送の対象となる伝送データ
の値に対応させる位相変調方式(PSK)、あるいは、
位相と振幅とを伝送データの値に対応させる直交変調方
式(QAM)が一般に用いられてきた。これらの方式
は、単一の搬送波信号を用いることからシングルキャリ
ア変調方式と呼ばれることがある。
2. Description of the Related Art When transmitting digital data,
A phase modulation method (PSK) in which the phase of one carrier signal corresponds to the value of transmission data to be transmitted, or
A quadrature modulation method (QAM) has been generally used in which a phase and an amplitude correspond to values of transmission data. These systems are sometimes called single carrier modulation systems because they use a single carrier signal.

【0003】このシングルキャリア方式に対して、複数
の周波数の搬送波信号を用いてディジタルデータの伝送
を行う直交周波数多重(OFDM)方式等のマルチキャ
リア変調方式が用いられるようになってきている。OF
DM方式は、多数の搬送波信号を用いて伝送帯域を分割
するため、1つの搬送波当たりの帯域は狭くなり変調速
度は遅くなる。しかし、搬送波が多数あるため、全体と
しての伝送速度は同じ帯域幅とした場合のQAM方式等
と変わらない一方、多数の搬送波信号が並列的に伝送さ
れるのでシンボル速度が遅くなり、シンボル長に対する
マルチパスの時間長を相対的に短くすることができる。
従って、マルチパス妨害が発生しやすい地上波によるデ
ータ伝送に適用した場合、マルチパス妨害の影響を低減
できるものと期待されている。
In contrast to this single carrier system, a multicarrier modulation system such as an orthogonal frequency multiplexing (OFDM) system for transmitting digital data using carrier signals of a plurality of frequencies has come to be used. OF
In the DM method, since the transmission band is divided using a large number of carrier signals, the band per carrier is narrowed and the modulation speed becomes slow. However, since there are a large number of carriers, the overall transmission speed is the same as in the QAM system where the same bandwidth is used. On the other hand, since a large number of carrier signals are transmitted in parallel, the symbol speed becomes slower and the symbol length The time length of multipath can be relatively shortened.
Therefore, when applied to terrestrial data transmission where multipath interference is likely to occur, it is expected that the effects of multipath interference can be reduced.

【0004】また、OFDM方式においては、伝送信号
の発生のために離散的フーリエ逆変換(IDFT)を用
い、伝送信号の復調のために離散的フーリエ変換(DF
T)を用いる。近年の半導体素子の発達により、これら
の変換処理をハードウェア的に高速に行うことが可能と
なり、OFDM方式のデータ伝送に用いる装置の実現が
非常に容易となった。上述した優れた特徴の他、かかる
点もOFDM方式が近年、通信分野において注目を浴び
ることとなった理由の1つである。
Further, in the OFDM system, a discrete Fourier inverse transform (IDFT) is used to generate a transmission signal, and a discrete Fourier transform (DF) is used to demodulate the transmission signal.
T) is used. With the recent development of semiconductor elements, it has become possible to perform these conversion processes at high speed by hardware, and it has become extremely easy to realize an apparatus used for OFDM data transmission. In addition to the above-mentioned excellent characteristics, this point is one of the reasons why the OFDM system has been receiving attention in the communication field in recent years.

【0005】[0005]

【発明が解決しようとする課題】OFDM方式の伝送信
号を受信し、正しく復調するためには、受信側と送信側
とで種々の信号の同期を確立する必要がある。つまり、
送信側でIDFT処理を行う際に用いられるクロック信
号と、受信側でDFT処理を行うクロック信号との同
期、および、送信側でIDFT処理後の信号を直交変調
するために用いられる搬送波信号と、受信側で受信した
伝送信号を基底帯域の信号に変換するために用いられる
搬送波信号との同期をとる必要があり、さらに、受信側
でDFT処理に用いる時間窓信号を、送信側でIDFT
処理に用いる時間窓信号のタイミングに合わせて再生す
る必要がある。
In order to receive and correctly demodulate an OFDM transmission signal, it is necessary to establish synchronization of various signals on the receiving side and the transmitting side. That is,
A clock signal used when performing IDFT processing on the transmitting side and a clock signal performing DFT processing on the receiving side; and a carrier signal used for quadrature modulating the signal after IDFT processing on the transmitting side, It is necessary to synchronize with a carrier signal used for converting a transmission signal received by the receiving side into a baseband signal, and further, a time window signal used for DFT processing on the receiving side is transmitted to the IDFT on the transmitting side.
It is necessary to reproduce in time with the timing window signal used for processing.

【0006】従来は、受信側でDFTに用いる時間窓信
号を再生するために、送信側で伝送信号のフレームの先
頭に振幅が0(無信号)の同期用シンボルを設け、この
同期用シンボルを検出し、PLL回路等により搬送波信
号、クロック信号およびDFT用の時間窓信号の再生を
行っていた。
Conventionally, in order to reproduce a time window signal used for DFT on the receiving side, a synchronizing symbol having an amplitude of 0 (no signal) is provided at the beginning of a frame of a transmission signal on the transmitting side, and this synchronizing symbol is used. The carrier wave signal, the clock signal, and the time window signal for DFT are detected and detected by a PLL circuit or the like.

【0007】しかしながら、マルチパス妨害等が生じて
いる伝送路を介して伝送信号を伝送した場合、隣接する
シンボルの信号成分が同期用シンボルに漏れだしてきた
り、あるいは、雑音が同期用シンボルに混入したりする
ことが原因となって、同期シンボルの検出が困難とな
り、DFT用の時間窓信号を正しく再生できなくなるこ
とがあった。また、PLL回路を用いてDFT用の時間
窓信号を生成する場合、PLL回路の動作の安定性の面
からは同期用シンボルの期間を長くした方がよい。一
方、データ伝送効率の面からは、実効的なデータ伝送に
用いることができない同期用シンボルの期間はなるべく
短くすることが望ましい。
However, when a transmission signal is transmitted through a transmission line in which multipath interference or the like has occurred, signal components of adjacent symbols leak to the synchronization symbols or noise is mixed into the synchronization symbols. As a result, it may be difficult to detect the sync symbol, and the time window signal for DFT may not be reproduced correctly. Further, when the time window signal for DFT is generated using the PLL circuit, it is better to lengthen the period of the synchronization symbol from the viewpoint of the stability of the operation of the PLL circuit. On the other hand, from the viewpoint of data transmission efficiency, it is desirable to shorten the period of synchronization symbols that cannot be used for effective data transmission as much as possible.

【0008】本発明は、上述した従来技術の問題点に鑑
みてなされたものであり、マルチパス妨害あるいは雑音
等が生じている伝送路を介して伝送信号を伝送する場合
であっても、OFDM方式の伝送信号を復調するために
不可欠なDFT用の時間窓信号を正しく再生できる復調
装置を提供することを目的とする。また、本発明は、特
定周波数成分以外の伝送信号に同期パターン(無信号部
分)を設けず、もともと存在する特定周波数成分を用い
てDFT用の時間窓信号の同期をとることにより、デー
タ伝送効率を低下させずにDFT用の時間窓信号を正し
く再生できる復調装置を提供することを目的とする。ま
た、本発明はDFT用の時間窓信号を正しく再生するこ
とにより、OFDM方式の伝送信号の復調を低い誤り率
で行うことができる復調装置を提供することを目的とす
る。
The present invention has been made in view of the above-mentioned problems of the prior art. Even when a transmission signal is transmitted through a transmission line in which multipath interference, noise or the like occurs, OFDM is used. An object of the present invention is to provide a demodulation device capable of correctly reproducing a time window signal for DFT, which is indispensable for demodulating a transmission signal of a standard system. Further, according to the present invention, the data transmission efficiency can be improved by synchronizing the DFT time window signal by using the originally existing specific frequency component without providing a synchronization pattern (no signal portion) in the transmission signal other than the specific frequency component. It is an object of the present invention to provide a demodulation device that can correctly reproduce a time window signal for DFT without reducing the noise. It is another object of the present invention to provide a demodulation device capable of demodulating an OFDM transmission signal with a low error rate by correctly reproducing a DFT time window signal.

【0009】[0009]

【課題を解決するための手段】上記目的を達成するため
に、本発明に係る復調装置は、振幅が0の1つ以上の特
定周波数成分を含み、直交する2つの信号成分を有する
所定の周波数領域データがフーリエ逆変換された時間領
域信号を復調する復調装置であって、所定の時間窓信号
を用いて前記時間領域信号をフーリエ変換し、前記周波
数領域データを復調するフーリエ変換手段と、前記周波
数領域データの特定周波数成分の全部または一部それぞ
れの振幅を示す振幅データを算出する振幅データ算出手
段と、前記振幅データの値が小さくなるようにタイミン
グを調節して前記フーリエ変換手段の前記時間窓信号を
生成する時間窓信号生成手段とを有する。
In order to achieve the above object, a demodulation device according to the present invention includes a predetermined frequency having two or more orthogonal signal components including one or more specific frequency components having an amplitude of zero. A demodulator for demodulating a time domain signal whose domain data is inversely Fourier transformed, wherein the time domain signal is Fourier transformed using a predetermined time window signal, and a Fourier transform unit for demodulating the frequency domain data, and Amplitude data calculating means for calculating amplitude data indicating the amplitude of all or part of specific frequency components of frequency domain data, and the time of the Fourier transforming means by adjusting the timing so that the value of the amplitude data becomes small. And a time window signal generating means for generating a window signal.

【0010】前記時間窓信号生成手段は、前記時間窓信
号を発生する信号発生手段と、前記特定周波数成分の全
部または一部に対応する前記振幅データの値と所定の閾
値とを比較する比較手段と、前記特定周波数成分の全部
または一部に対応する前記振幅データの値が、前記所定
の閾値以上になった場合に、前記信号発生手段が前記時
間窓信号を発生するタイミングを調節するタイミング調
節手段とを有する。好適には、前記時間窓信号生成手段
は、前記時間窓信号を発生する信号発生手段と、前記特
定周波数成分の全部または一部に対応する前記振幅デー
タの値と、前記振幅データの値の範囲を示す2つの閾値
とを比較する比較手段と、前記特定周波数成分の全部ま
たは一部に対応する前記振幅データの値が、前記所定の
閾値が示す範囲以外になった場合に、前記信号発生手段
が前記時間窓信号を発生するタイミングを調節するタイ
ミング調節手段とを有する。
The time window signal generating means compares the signal generating means for generating the time window signal with a value of the amplitude data corresponding to all or part of the specific frequency component and a predetermined threshold value. And a timing adjustment for adjusting the timing at which the signal generating means generates the time window signal when the value of the amplitude data corresponding to all or part of the specific frequency component exceeds the predetermined threshold value. And means. Preferably, the time window signal generation means is a signal generation means for generating the time window signal, a value of the amplitude data corresponding to all or a part of the specific frequency component, and a range of values of the amplitude data. And a signal generating means for comparing the amplitude data corresponding to all or a part of the specific frequency component with a value outside the range indicated by the predetermined threshold value. And timing adjusting means for adjusting the timing of generating the time window signal.

【0011】[0011]

【作用】本発明に係る復調装置は、振幅が常に0となる
1つ以上の特定周波数成分を含み、直交する2つの信号
成分を有する所定の周波数領域データがフーリエ逆変換
された時間領域信号、つまり、OFDM方式の伝送信号
を復調する。本発明に係る復調装置において、フーリエ
変換手段は、所定の時間窓信号、つまり、後述する時間
窓信号生成手段が生成する時間窓信号を用いてOFDM
方式の伝送信号を切り出し、時間領域信号をフーリエ変
換し、周波数領域データの直交する2つの信号成分を復
調する。
The demodulator according to the present invention includes a time domain signal obtained by inverse Fourier transforming predetermined frequency domain data having two or more orthogonal signal components including one or more specific frequency components whose amplitude is always 0. That is, the OFDM transmission signal is demodulated. In the demodulation device according to the present invention, the Fourier transform means uses the predetermined time window signal, that is, the time window signal generated by the time window signal generation means described later to perform OFDM.
The transmission signal of the system is cut out, the time domain signal is Fourier transformed, and two orthogonal signal components of the frequency domain data are demodulated.

【0012】振幅データ算出手段は、周波数領域データ
の特定周波数成分の全部または一部の振幅を示す振幅デ
ータ、例えば復号後の信号に含まれる特定周波数成分そ
れぞれに対応するシンボルの絶対値あるいは自乗値を算
出する。時間窓信号生成手段は、振幅データ算出手段が
算出した振幅データの値が小さくなるように、つまり、
フーリエ変換手段が復調した特定周波数成分の振幅が、
本来の振幅値である0に最も近くなるようにタイミング
を調節して時間窓信号を生成し、フーリエ変換手段に供
給する。
The amplitude data calculation means is amplitude data indicating the amplitude of all or part of the specific frequency component of the frequency domain data, for example, the absolute value or square value of the symbol corresponding to each specific frequency component included in the decoded signal. To calculate. The time window signal generation means is arranged so that the value of the amplitude data calculated by the amplitude data calculation means becomes small, that is,
The amplitude of the specific frequency component demodulated by the Fourier transform means is
The time window signal is generated by adjusting the timing so that it is closest to the original amplitude value of 0, and is supplied to the Fourier transform means.

【0013】[0013]

【実施例1】以下、本発明の第1の実施例を説明する。
図1は、特定の周波数成分の振幅を0にしたOFDM方
式の伝送信号を送信するOFDM送信装置6の構成を示
す図である。図1に示すように、OFDM送信装置6
は、直交周波数多重化回路60、直交変調回路140お
よび送信回路130から構成され、直交周波数多重化回
路60は、メモリ回路(MEM)104、多重化回路
(MUX)106、シリアル/パラレル変換回路(S/
P回路)1081 ,1082 、離散的フーリエ逆変換回
路(IDFT回路)110、パラレル/シリアル変換回
路(P/S回路)1121,1122 、バッファメモリ
(BM)1141 ,1142 およびディジタル/アナロ
グ変換回路(D/A回路)1161 ,1162 から構成
され、伝送の対象となる伝送データ(I成分データとQ
成分データ;本発明に係る周波数領域データ)を直交周
波数多重化(OFDM)し、伝送信号TXSとして無線
通信回線に送信する。
First Embodiment A first embodiment of the present invention will be described below.
FIG. 1 is a diagram showing a configuration of an OFDM transmitter 6 that transmits an OFDM transmission signal in which the amplitude of a specific frequency component is set to zero. As shown in FIG. 1, the OFDM transmitter 6
Is composed of an orthogonal frequency multiplexing circuit 60, an orthogonal modulation circuit 140, and a transmission circuit 130. The orthogonal frequency multiplexing circuit 60 includes a memory circuit (MEM) 104, a multiplexing circuit (MUX) 106, and a serial / parallel conversion circuit ( S /
P circuits) 108 1 and 108 2 , discrete Fourier inverse transform circuit (IDFT circuit) 110, parallel / serial conversion circuits (P / S circuits) 112 1 and 112 2 , buffer memories (BM) 114 1 and 114 2 and digital / Analog conversion circuit (D / A circuit) 116 1 and 116 2 and transmission data to be transmitted (I component data and Q
Component data; frequency domain data according to the present invention) is subjected to orthogonal frequency multiplexing (OFDM) and transmitted as a transmission signal TXS to a wireless communication line.

【0014】直交周波数多重化回路60において、メモ
リ回路104は、伝送信号TXSの1つ以上の特定の周
波数の信号成分(特定周波数成分)の振幅を0にする同
期用シンボルおよび参照シンボルのデータを記憶し、多
重化回路106に対して出力する。多重化回路106
は、所定の制御回路(図示せず)に制御され、シリアル
形式で入力されてきたI成分データおよびQ成分データ
それぞれに一定の間隔、例えば数シンボルごとにメモリ
回路104から入力された同期用シンボルを時分割多重
化して挿入し、それぞれS/P回路1081 ,1082
に対して出力する。
In the orthogonal frequency multiplexing circuit 60, the memory circuit 104 stores the data of the synchronization symbol and the reference symbol for setting the amplitude of the signal component (specific frequency component) of one or more specific frequencies of the transmission signal TXS to 0. It is stored and output to the multiplexing circuit 106. Multiplexing circuit 106
Is controlled by a predetermined control circuit (not shown), and the I-symbol data and the Q-component data input in a serial format have a constant interval, for example, a synchronization symbol input from the memory circuit 104 every few symbols. Are time-division multiplexed and inserted, and S / P circuits 108 1 and 108 2 are respectively inserted.
Output to

【0015】S/P回路1081 ,1082 は、それぞ
れ再生用シンボル等が挿入されたI成分データとQ成分
データとをパラレル形式のデータに変換し、IDFT回
路110に対して出力する。IDFT回路110は、S
/P回路1081 ,1082 から入力されたデータを離
散的フーリエ逆変換(IDFT)し、時間領域の信号に
変換してバッファメモリ1141 ,1142 に対して出
力する。
The S / P circuits 108 1 and 108 2 respectively convert the I component data and the Q component data in which the reproduction symbols and the like are inserted into parallel format data, and output it to the IDFT circuit 110. The IDFT circuit 110 is S
The data input from the / P circuits 108 1 and 108 2 are subjected to inverse discrete Fourier transform (IDFT), converted into time domain signals, and output to the buffer memories 114 1 and 114 2 .

【0016】バッファメモリ1141 ,1142 は、I
DFT回路110から入力されたデータに、いわゆるガ
ードインターバルに対応するデータを付加してD/A回
路1161 ,1162 に対して出力する。D/A回路1
161 ,1162 は、バッファメモリ1141 ,114
2 から入力されたデータをアナログ形式の信号に変換し
て直交変調回路140に対して出力する。
The buffer memories 114 1 and 114 2 are I
Data corresponding to a so-called guard interval is added to the data input from the DFT circuit 110 and output to the D / A circuits 116 1 and 116 2 . D / A circuit 1
16 1 , 116 2 are buffer memories 114 1 , 114
The data input from 2 is converted into an analog signal and output to the quadrature modulation circuit 140.

【0017】直交変調回路140は、D/A回路116
1 ,1162 から入力された信号をフィルタリングして
基底帯域の信号(基底帯域信号)を生成し、搬送波信号
を用いて直交変調し、送信回路130および送信アンテ
ナ138を介して無線通信回線に対して出力する。な
お、OFDM送信装置6において、メモリ回路104か
らD/A回路116 1 ,1162 までの各構成部分は、
所定のクロック信号に同期して動作しており、このクロ
ック信号と直交変調回路140で用いられる搬送波信号
とは同期している。
The quadrature modulation circuit 140 includes a D / A circuit 116.
1, 1162Filter the signal input from
Generates a baseband signal (baseband signal) and generates a carrier signal
Is used for quadrature modulation to transmit the transmission circuit 130 and the transmission antenna.
Output to the wireless communication line via the wireless LAN 138. What
In the OFDM transmitter 6, the memory circuit 104
D / A circuit 116 1, 1162Each component up to
It operates in synchronization with a predetermined clock signal, and this clock
Clock signal and a carrier signal used in the quadrature modulation circuit 140
Is in sync with.

【0018】図2は、第1の実施例における本発明に係
る復調装置80が適用されるOFDM受信装置8の構成
を示す図である。図2に示すように、OFDM受信装置
8は、受信回路20、直交検波回路22および復調装置
80から構成されており、復調装置80は、アナログ/
ディジタル変換回路(A/D回路)2281 ,22
2 、シリアル/パラレル変換回路(S/P回路)23
1 ,2302 、離散的フーリエ変換回路(DFT回
路)232、パラレル/シリアル変換回路(P/S回
路)2341 ,2342 、クロック発生回路236、搬
送波周波数制御回路(CR)238、クロック周波数制
御回路(BTR)240、データ補正回路(CMP)2
42、バッファメモリ244 1 ,2442 および参照シ
ンボル検出回路(Detec)246、特定周波数成分
抽出回路(EX)250、時間窓信号発生回路252お
よび時間窓信号調節回路(WG)30から構成される。
なお、時間窓信号調節回路30の構成は、図3を参照し
て後述する。これらの構成部分により、OFDM受信装
置8は、例えばOFDM送信装置6から無線通信回線を
介して伝送されてきたOFDM方式の伝送信号TXSを
受信し、伝送データ(I成分データおよびQ成分デー
タ)を復調する。
FIG. 2 relates to the present invention in the first embodiment.
Of the OFDM receiver 8 to which the demodulator 80 is applied
FIG. As shown in FIG. 2, an OFDM receiver
Reference numeral 8 is a receiving circuit 20, a quadrature detection circuit 22, and a demodulation device.
The demodulator 80 is an analog / digital converter.
Digital conversion circuit (A / D circuit) 2281, 22
82, Serial / parallel conversion circuit (S / P circuit) 23
01, 2302, Discrete Fourier transform circuit (DFT times
) 232, parallel / serial conversion circuit (P / S times
Road) 2341, 2342, Clock generation circuit 236, carrying
Transmission frequency control circuit (CR) 238, clock frequency control
Control circuit (BTR) 240, data correction circuit (CMP) 2
42, buffer memory 244 1, 2442And reference
Symbol detection circuit (Detec) 246, specific frequency component
Extraction circuit (EX) 250, time window signal generation circuit 252
And a time window signal conditioning circuit (WG) 30.
For the configuration of the time window signal adjusting circuit 30, refer to FIG.
See below. These components allow the OFDM receiver
The device 8 is connected to the wireless communication line from the OFDM transmitter 6, for example.
OFDM transmission signal TXS transmitted via
Received and transmitted data (I component data and Q component data
Demodulation).

【0019】受信回路20は、受信アンテナ200を介
して伝送信号TXSを受信し、直交検波回路22に対し
て出力する。直交検波回路22は、搬送波周波数制御回
路238の制御に従って搬送波信号を再生し、再生した
搬送波信号を用いて伝送信号TXSを直交検波し、基底
帯域信号を生成して復調装置80に対して出力する。
The receiving circuit 20 receives the transmission signal TXS via the receiving antenna 200 and outputs it to the quadrature detection circuit 22. The quadrature detection circuit 22 reproduces a carrier signal under the control of the carrier frequency control circuit 238, performs quadrature detection of the transmission signal TXS using the reproduced carrier signal, generates a baseband signal, and outputs the baseband signal to the demodulator 80. .

【0020】復調回路80において、A/D回路228
1 ,2282 は、それぞれクロック発生回路236から
入力されたクロック信号に同期して、基底帯域信号をシ
リアル形式のディジタル信号に変換し、それぞれS/P
回路2301 ,2302 に対して出力する。S/P回路
2301 ,2302 は、それぞれA/D回路2281
2282 から入力された信号をパラレル形式の信号に変
換し、DFT回路232に対して出力する。
In the demodulation circuit 80, the A / D circuit 228
Reference numerals 1 and 228 2 respectively convert the base band signal into a serial format digital signal in synchronization with the clock signal input from the clock generation circuit 236, and the S / P
It outputs to the circuits 230 1 and 230 2 . The S / P circuits 230 1 and 230 2 are respectively the A / D circuits 228 1 and
The signal input from 228 2 is converted into a parallel format signal and output to the DFT circuit 232.

【0021】DFT回路232は、時間窓信号調節回路
30から入力される時間窓信号Wを用いてS/P回路2
301 ,2302 から入力された信号を切り出して離散
的フーリエ変換(DFT)し、周波数領域に変換するこ
とにより伝送データ(I成分データとQ成分データ)を
復調し、P/S回路2341 ,2342 に対して出力す
る。P/S回路2341 ,2342 は、それぞれDFT
回路232から入力された信号をシリアル形式に変換
し、復調信号として特定周波数成分抽出回路250、搬
送波周波数制御回路238、クロック周波数制御回路2
40、データ補正回路242および参照シンボル検出回
路246に対して出力する。
The DFT circuit 232 uses the time window signal W input from the time window signal adjusting circuit 30 to output the S / P circuit 2
The signals input from 30 1 and 230 2 are cut out, subjected to discrete Fourier transform (DFT), and converted into the frequency domain to demodulate transmission data (I component data and Q component data), and the P / S circuit 234 1 , 234 2 . The P / S circuits 234 1 and 234 2 are DFTs, respectively.
The signal input from the circuit 232 is converted into a serial format, and as a demodulation signal, the specific frequency component extraction circuit 250, the carrier frequency control circuit 238, the clock frequency control circuit 2
40, the data correction circuit 242, and the reference symbol detection circuit 246.

【0022】参照シンボル検出回路246は、P/S回
路2341 ,2342 から入力された信号から、OFD
M送信装置6側において挿入された参照シンボルを検出
し、データ補正回路242に対して出力する。特定周波
数成分抽出回路250は、復調信号から、伝送信号に含
まれる1つ以上の特定周波数成分に対応する再生用シン
ボルI’,Q’それぞれを抽出し、時間窓信号調節回路
30に対して出力する。
The reference symbol detection circuit 246 receives the OFD signals from the P / S circuits 234 1 and 234 2.
The reference symbol inserted on the M transmitter 6 side is detected and output to the data correction circuit 242. The specific frequency component extraction circuit 250 extracts each of the reproduction symbols I ′ and Q ′ corresponding to one or more specific frequency components included in the transmission signal from the demodulated signal and outputs them to the time window signal adjustment circuit 30. To do.

【0023】データ補正回路242は、参照シンボル検
出回路246から入力された参照シンボルの値に基づい
て、例えばP/S回路2341 ,2342 から入力され
た伝送データのシンボルの信号平面における位置を補正
することにより、伝送信号TXSが無線通信回線におい
て受けた影響を除去し、ガードインターバルに対応する
データを含む伝送データを復号し、復号データとしてそ
れぞれバッファメモリ2441 ,2442 に対して出力
する。バッファメモリ2441 ,2442 は、それぞれ
データ補正回路242から入力された復号データからガ
ードインターバルに対応するデータを除去して出力す
る。
The data correction circuit 242 determines the position of the symbol of the transmission data input from the P / S circuits 234 1 and 234 2 in the signal plane based on the value of the reference symbol input from the reference symbol detection circuit 246. By correcting, the influence of the transmission signal TXS on the wireless communication line is removed, the transmission data including the data corresponding to the guard interval is decoded, and the decoded data is output to the buffer memories 244 1 and 244 2 respectively. . The buffer memories 244 1 and 244 2 remove the data corresponding to the guard interval from the decoded data input from the data correction circuit 242 and output it.

【0024】搬送波周波数制御回路238は、例えばコ
スタスループ回路であり、搬送波信号発生回路220が
生成した搬送波信号と、P/S回路2341 ,2342
から入力された信号の内、特定の搬送波信号に含まれる
シンボルの位相誤差を検出し、搬送波信号発生回路22
0を制御して、これらの信号の位相を合わせる。クロッ
ク周波数制御回路240は、例えばコスタスループ回路
であり、クロック発生回路236が生成した搬送波信号
と、P/S回路2341 ,2342 から入力された信号
の内、特定の搬送波信号に含まれるシンボルの位相誤差
を検出し、クロック発生回路236を制御して、これら
の信号の位相を合わせる。
The carrier frequency control circuit 238 is, for example, a Costas loop circuit, and the carrier signal generated by the carrier signal generation circuit 220 and the P / S circuits 234 1 and 234 2.
The carrier wave signal generation circuit 22 detects the phase error of the symbol included in the specific carrier wave signal of the signals input from
Control 0 to match the phase of these signals. The clock frequency control circuit 240 is, for example, a Costas loop circuit, and is a symbol included in a specific carrier signal among the carrier signals generated by the clock generation circuit 236 and the signals input from the P / S circuits 234 1 and 234 2. Of the signal is detected and the clock generation circuit 236 is controlled to match the phases of these signals.

【0025】図3は、図1に示した本発明に係る復調回
路80の時間窓信号調節回路30の構成を示す図であ
る。図3に示すように、時間窓信号調節回路30は、乗
算回路3001 ,3002、加算回路306,314,
322、減算回路310,312、バッファ回路(BU
FF)302、比較回路304、カウンタ回路(CNT
R)308,318および選択回路(MUX)316,
320から構成され、伝送信号のフレームからガードイ
ンターバルを除いた部分のシンボル数、つまり、時間窓
信号の長さを示す数値Window、伝送信号のフレー
ムのガードインターバルの長さを示す数値Guard、
時間窓信号調節回路30による時間窓信号のタイミング
の調節の刻みを示す数値k(kは整数)、特定周波数成
分抽出回路250から入力された再生用シンボルI’,
Q’、および、クロック発生回路236が発生し、伝送
信号のシンボルと同じ周期のクロック信号に基づいて、
時間窓信号を発生するタイミングを、例えば伝送フレー
ムの先頭からのフレーム数で示す時間窓調節信号Wを生
成して時間窓信号発生回路252に供給する。
FIG. 3 is a diagram showing the configuration of the time window signal adjustment circuit 30 of the demodulation circuit 80 according to the present invention shown in FIG. As shown in FIG. 3, the time window signal adjustment circuit 30 includes multiplication circuits 300 1 and 300 2 and addition circuits 306 and 314.
322, subtraction circuits 310 and 312, buffer circuit (BU
FF) 302, comparison circuit 304, counter circuit (CNT)
R) 308, 318 and selection circuit (MUX) 316.
320, which is the number of symbols in the portion of the transmission signal frame excluding the guard interval, that is, the number Window that indicates the length of the time window signal, and the number Guard that indicates the length of the guard interval of the transmission signal frame.
A numerical value k (k is an integer) indicating a step of adjusting the timing of the time window signal by the time window signal adjusting circuit 30, the reproduction symbol I ′ input from the specific frequency component extracting circuit 250,
Q ', and a clock generation circuit 236 generates, based on the clock signal of the same period as the symbol of the transmission signal,
The timing of generating the time window signal is generated, for example, by generating a time window adjustment signal W indicated by the number of frames from the beginning of the transmission frame and supplying the time window signal generation circuit 252.

【0026】乗算回路3001 ,3002 は、それぞれ
特定周波数成分抽出回路250から入力された再生用シ
ンボルI’,Q’を自乗し、加算回路322に対して出
力する。加算回路322は、乗算回路3001 ,300
2 それぞれから入力された再生用シンボルI’,Q’の
自乗値を加算し、振幅データとしてバッファ回路302
および比較回路304に対して出力する。
The multiplication circuits 300 1 and 300 2 square the reproduction symbols I ′ and Q ′ input from the specific frequency component extraction circuit 250, respectively, and output them to the addition circuit 322. The adder circuit 322 includes the multiplier circuits 300 1 and 300.
2 The square values of the reproduction symbols I ′ and Q ′ input from each of them are added, and the buffer circuit 302 is added as amplitude data.
And to the comparison circuit 304.

【0027】バッファ回路302は、比較回路304の
ロード信号LDが活性化した場合にのみ加算回路322
の出力信号を記憶する。後述のように、比較回路304
のロード信号LDは、振幅データがそれまでで最小にな
った場合にのみ活性化するので、バッファ回路302に
記憶される振幅データは最小となる。比較回路304
は、最新の信号フレームの振幅データとバッファ回路3
02に記憶された振幅データとを比較し、最新の信号フ
レームの振幅データの値がバッファ回路302に記憶さ
れた振幅データの値未満である場合にロード信号LDを
活性化し、これ以外の場合にはロード信号LDを不活性
のままとしてカウンタ回路318のロード信号入力端子
に対して出力する。
The buffer circuit 302 adds the adder circuit 322 only when the load signal LD of the comparator circuit 304 is activated.
The output signal of is stored. As described below, the comparison circuit 304
The load signal LD is activated only when the amplitude data has become the minimum by then, so the amplitude data stored in the buffer circuit 302 becomes the minimum. Comparison circuit 304
Is the amplitude data of the latest signal frame and the buffer circuit 3
02, the load signal LD is activated if the value of the amplitude data of the latest signal frame is less than the value of the amplitude data stored in the buffer circuit 302, and otherwise. Outputs the load signal LD to the load signal input terminal of the counter circuit 318 while keeping it inactive.

【0028】加算回路306は、DFT回路232に供
給する時間窓信号の時間長を、例えばクロック発生回路
236が発生したクロック信号の周期数で示す数値Wi
ndowと、伝送信号のガードインターバルの時間長を
同様に示す数値Guardとを加算してフレーム長デー
タを生成して減算回路310,312、選択回路320
および加算回路314に対して出力する。カウンタ回路
308は、加算回路306から入力されたフレーム長デ
ータをクロック信号の周期ごと、つまり、シンボルごと
に減算し、計数値が0になった場合にイネーブル信号を
活性化し、これ以外の場合にはイネーブル信号を不活性
のままとしてカウンタ回路318および選択回路316
に対して出力する。つまり、カウンタ回路308がクロ
ック信号を1フレームに含まれるシンボルの数だけ計数
するたびに、カウンタ回路308のイネーブル信号が活
性化することになる。なお、カウンタ回路308の計数
値は、その時点で受信しているシンボルのフレームの先
頭からの位置をシンボル単位で示す。
The adding circuit 306 indicates the time length of the time window signal supplied to the DFT circuit 232 by a numerical value Wi indicating the number of periods of the clock signal generated by the clock generating circuit 236, for example.
and the numerical value Guard that similarly indicates the time length of the guard interval of the transmission signal are added to generate frame length data and the subtraction circuits 310 and 312 and the selection circuit 320 are generated.
And to the adder circuit 314. The counter circuit 308 subtracts the frame length data input from the adder circuit 306 for each cycle of the clock signal, that is, for each symbol, activates the enable signal when the count value becomes 0, and in other cases. Keep the enable signal inactive and the counter circuit 318 and the selection circuit 316
Output to That is, each time the counter circuit 308 counts the clock signal by the number of symbols included in one frame, the enable signal of the counter circuit 308 is activated. The count value of the counter circuit 308 indicates, in symbol units, the position of the symbol currently received from the beginning of the frame.

【0029】減算回路310は、フレーム長データから
カウンタ回路308の計数値を減算してカウンタ回路3
18に対して出力する。減算回路312は、加算回路3
06から入力されたフレーム長データから数値kを減算
し、フレーム長データ−kの値を選択回路316に対し
て出力する。加算回路314は、加算回路306から入
力されたフレーム長データと数値kとを加算し、フレー
ム長データ+kの値を選択回路316に対して出力す
る。選択回路316は、カウンタ回路308からのイネ
ーブル信号が活性化した場合にはフレーム長データ−k
の値を選択し、不活性である場合にはフレーム長データ
+kの値を選択して多重化回路320に対して出力す
る。
The subtraction circuit 310 subtracts the count value of the counter circuit 308 from the frame length data to obtain the counter circuit 3
Output to 18. The subtraction circuit 312 is the addition circuit 3
The numerical value k is subtracted from the frame length data input from 06, and the value of the frame length data −k is output to the selection circuit 316. The adder circuit 314 adds the frame length data input from the adder circuit 306 and the numerical value k, and outputs the value of the frame length data + k to the selection circuit 316. The selection circuit 316 receives the frame length data -k when the enable signal from the counter circuit 308 is activated.
Value of frame length data + k is selected and output to the multiplexing circuit 320 when the value of frame length data + k is selected.

【0030】カウンタ回路318は、比較回路304か
ら入力されたロード信号が活性化した場合に減算回路3
10から入力されたフレーム長データからカウンタ回路
308の計数値を減算した値をロードし、ロードした値
をクロック信号の周期ごとに減算し、計数値が0になっ
た場合にはイネーブル信号を活性化して選択回路320
に対して出力する。カウンタ回路318の計数値は、フ
レームの終端から最小値までの距離を示す。
The counter circuit 318 is provided for the subtraction circuit 3 when the load signal input from the comparison circuit 304 is activated.
A value obtained by subtracting the count value of the counter circuit 308 from the frame length data input from 10 is loaded, the loaded value is subtracted for each cycle of the clock signal, and when the count value becomes 0, the enable signal is activated. Select circuit 320
Output to The count value of the counter circuit 318 indicates the distance from the end of the frame to the minimum value.

【0031】選択回路320は、カウンタ回路318か
ら入力されるイネーブル信号が活性化した場合には選択
回路316が出力するフレーム長データ−kまたはフレ
ーム長データ+kを選択し、これ以外の場合には加算回
路306から入力されるフレーム長データを時間窓調節
信号Wとして時間窓信号発生回路252に対して設定す
る。このようにセレクタ回路320を制御するのは、カ
ウンタ回路318の計数値が0になるタイミングは、正
しく時間窓信号の同期がとれるタイミングであり、この
タイミングで時間窓調節信号Wをフレーム長データと等
しくしなければならないからである。時間窓信号発生回
路252は、時間窓調節信号Wにより示されるタイミン
グで時間窓信号を生成し、DFT回路232に対して供
給する。
The selection circuit 320 selects the frame length data -k or the frame length data + k output by the selection circuit 316 when the enable signal input from the counter circuit 318 is activated, and in other cases. The frame length data input from the adder circuit 306 is set in the time window signal generation circuit 252 as the time window adjustment signal W. In this way, the selector circuit 320 is controlled such that the timing when the count value of the counter circuit 318 becomes 0 is the timing when the time window signal can be correctly synchronized, and the time window adjustment signal W is set to the frame length data at this timing. This is because they must be equal. The time window signal generation circuit 252 generates a time window signal at the timing indicated by the time window adjustment signal W, and supplies the time window signal to the DFT circuit 232.

【0032】以下、OFDM送信装置6およびOFDM
受信装置8を用いたデータ伝送システムの動作を説明す
る。OFDM送信装置6に入力された伝送データ(I成
分データとQ成分データ)は、メモリ回路104および
多重化回路106により参照シンボルが挿入され、S/
P回路1081 ,1082 、IDFT回路110および
P/S回路1121,1122 により時間領域に変換さ
れ、バッファメモリ1141 ,1142 によりガードイ
ンターバルが挿入され、バッファメモリ1141 ,11
2 および直交変調回路140により直交変調されて伝
送信号TXSとなり、送信回路130により無線通信回
線に送信される。
Hereinafter, the OFDM transmitter 6 and the OFDM transmitter
The operation of the data transmission system using the receiving device 8 will be described. The transmission data (I component data and Q component data) input to the OFDM transmission device 6 has reference symbols inserted by the memory circuit 104 and the multiplexing circuit 106, and S /
The P circuits 108 1 and 108 2 , the IDFT circuit 110 and the P / S circuits 112 1 and 112 2 are converted into the time domain, the buffer memories 114 1 and 114 2 insert guard intervals, and the buffer memories 114 1 and 11 are inserted.
4 2 and the quadrature modulation circuit 140 perform quadrature modulation to form a transmission signal TXS, which is transmitted by the transmission circuit 130 to the wireless communication line.

【0033】OFDM送信装置6から無線通信回線を介
して伝送されてきた伝送信号TXSは、OFDM受信装
置8において、受信回路20により受信され、直交検波
回路22により直交検波され、A/D回路2281 ,2
282 およびS/P回路2301 ,2302 を介してD
FT回路232に入力される。時間窓信号発生回路25
2から入力された時間窓調節信号Wが示すタイミングで
時間窓信号を発生してDFT回路232する。DFT回
路232およびP/S回路2341 ,2342 は、時間
窓信号を用いてDFTを行い、復調信号を生成する。
The transmission signal TXS transmitted from the OFDM transmitter 6 via the wireless communication line is received by the receiver circuit 20 in the OFDM receiver 8, quadrature detected by the quadrature detection circuit 22, and the A / D circuit 228. 1 , 2
28 2 and S / P circuits 230 1 and 230 2 through D
It is input to the FT circuit 232. Time window signal generation circuit 25
A time window signal is generated at the timing indicated by the time window adjustment signal W input from the DFT circuit 232. The DFT circuit 232 and the P / S circuits 234 1 and 234 2 perform DFT using the time window signal and generate a demodulated signal.

【0034】特定周波数成分抽出回路250は、復調信
号から再生用シンボルI’,Q’を抽出して時間窓信号
調節回路30に対して出力し、時間窓信号調節回路30
は、再生用シンボルI’,Q’の振幅が最小となるよう
に時間窓調節信号Wを生成し、時間窓信号発生回路25
2に設定する。なお、時間窓調節信号Wが更新される場
合は、フレーム長の期間(Window+Guard−
k)処理を行った時点、および、その後、フレームの終
端から最小値が検出された位置までの期間(Windo
w+Guard+k)処理を行った場合であり、これ以
降はフレーム長(Window+Guard)ごとに更
新される。また、参照シンボル検出回路246は、復調
信号から参照シンボルを検出し、データ補正回路242
は、検出された参照シンボルに基づいて復調信号を補正
し、復号してバッファメモリ2441 ,2442 に対し
て出力する。バッファメモリ2441 ,2442 は、復
調信号からガードインターバルを取り除き、伝送データ
のみを出力する。
The specific frequency component extraction circuit 250 extracts the reproduction symbols I'and Q'from the demodulated signal and outputs them to the time window signal adjustment circuit 30.
Generates the time window adjustment signal W so that the amplitudes of the reproduction symbols I ′ and Q ′ are minimized, and the time window signal generation circuit 25
Set to 2. When the time window adjustment signal W is updated, the frame length period (Window + Guard-
k) At the time of performing the processing, and thereafter, the period from the end of the frame to the position where the minimum value is detected (Windo
(w + Guard + k) processing is performed, and thereafter, the processing is updated for each frame length (Window + Guard). Further, the reference symbol detection circuit 246 detects the reference symbol from the demodulated signal, and the data correction circuit 242.
Corrects the demodulated signal based on the detected reference symbol, decodes it, and outputs the decoded signal to the buffer memories 244 1 and 244 2 . Buffer memory 244 1, 244 2, removes the guard interval from the demodulated signal, and outputs only the transmission data.

【0035】搬送波周波数制御回路238およびクロッ
ク周波数制御回路240は、それぞれ復調信号に含まれ
る特定の搬送波信号のシンボルと直交検波回路22にお
いて発生される搬送波信号、および、クロック発生回路
236が発生したクロック信号の位相誤差を検出し、検
出した位相誤差に基づいて直交検波回路22およびクロ
ック発生回路236を制御し、OFDM送信装置6側の
搬送波信号およびクロック信号と、OFDM受信装置8
側の搬送波信号およびクロック信号との位相同期を確立
する。
The carrier frequency control circuit 238 and the clock frequency control circuit 240 respectively include a symbol of a specific carrier signal included in the demodulated signal, a carrier signal generated in the quadrature detection circuit 22, and a clock generated by the clock generation circuit 236. The phase error of the signal is detected, the quadrature detection circuit 22 and the clock generation circuit 236 are controlled based on the detected phase error, and the carrier wave signal and the clock signal on the OFDM transmitter 6 side and the OFDM receiver 8
Establish phase synchronization with the carrier and clock signals on the side.

【0036】以上述べたように、本発明に係る復調装置
80の時間窓信号調節回路30は、受信した伝送信号に
含まれる本来、振幅0であるはずの特定周波数成分の振
幅に対応する再生用シンボルI’,Q’の値が最小とな
るようにDFT回路232が用いる時間窓信号のタイミ
ングを調節するので、時間窓信号のタイミングが最適化
される。従って、復調装置80は正確な伝送信号の復調
を行うことができ、しかも、復調の結果得られたデータ
の誤り率が低い。また、復調装置80の時間窓信号調節
回路30は、つねに伝送路の状態に対応して適応的にD
FT回路232が用いる時間窓信号のタイミングを調節
するので、伝送路の状態が変わっても、時間窓信号の発
生のタイミングを常に最適な状態に保つことができる。
なお、時間窓信号調節回路30において、乗算回路30
1 ,3002 および加算回路322の代わりに、再生
用シンボルI’,Q’それぞれの絶対値の和を算出する
回路を用いてもよい。
As described above, the time window signal adjusting circuit 30 of the demodulator 80 according to the present invention is used for reproduction corresponding to the amplitude of the specific frequency component contained in the received transmission signal and originally supposed to have an amplitude of 0. Since the timing of the time window signal used by the DFT circuit 232 is adjusted so that the values of the symbols I ′ and Q ′ are minimized, the timing of the time window signal is optimized. Therefore, the demodulation device 80 can accurately demodulate the transmission signal, and the error rate of the data obtained as a result of the demodulation is low. Further, the time window signal adjusting circuit 30 of the demodulator 80 always adaptively adjusts to D according to the state of the transmission path.
Since the timing of the time window signal used by the FT circuit 232 is adjusted, the timing of generation of the time window signal can always be kept optimal even if the state of the transmission path changes.
In the time window signal adjustment circuit 30, the multiplication circuit 30
Instead of 0 1 , 300 2 and the addition circuit 322, a circuit for calculating the sum of the absolute values of the reproduction symbols I ′, Q ′ may be used.

【0037】[0037]

【実施例2】以下、本発明の第2の実施例を説明する。
図4は、伝送信号が特定周波数成分を複数含む場合に、
図3に示した乗算回路3001 ,3002 および加算回
路322の代わりに用いられる自乗和算出回路34の構
成を示す図である。特定周波数成分抽出回路250を、
復調信号に複数含まれる特定周波数成分それぞれに対応
する再生用シンボルI1 ’,Q1 ’〜In ’,Qn
(nは整数)それぞれを抽出し、並列的に時間窓信号調
節回路30(図2および図3)に対して出力するように
変形した場合、図3に示した時間窓信号調節回路30の
乗算回路3001 ,3002 および加算回路322を、
自乗和算出回路34で置き換えることにより時間窓調節
信号Wを生成することができる。
[Second Embodiment] A second embodiment of the present invention will be described below.
FIG. 4 shows that when the transmission signal includes a plurality of specific frequency components,
FIG. 4 is a diagram showing a configuration of a square sum calculation circuit 34 used in place of the multiplication circuits 300 1 and 300 2 and the addition circuit 322 shown in FIG. 3. The specific frequency component extraction circuit 250
Reproducing symbols I 1 corresponding to each specific frequency component included more in the demodulated signal ', Q 1' ~I n ' , Q n'
When (n is an integer) is extracted and modified so as to be output to the time window signal adjusting circuit 30 (FIGS. 2 and 3) in parallel, the multiplication of the time window signal adjusting circuit 30 shown in FIG. The circuits 300 1 and 300 2 and the addition circuit 322 are
By replacing the sum of squares calculation circuit 34, the time window adjustment signal W can be generated.

【0038】図4に示すように、自乗和算出回路34
は、それぞれ上述のように変形された特定周波数成分抽
出回路250から並列的に入力される再生用シンボルI
1 ’,Q1 ’〜In ’,Qn ’それぞれの自乗和を算出
する乗算回路34011,340 12〜340n1,340n2
および加算回路3421 〜342n と、加算回路342
1 〜342n それぞれが算出した自乗和の総和を算出す
る加算回路344から構成されている。つまり、再生用
シンボル乗算回路34011,34012〜340n1,34
n2それぞれに対応して図3に示した乗算回路30
1 ,3002 およびバッファ回路302と同じ回路を
設けた構成になっている。
As shown in FIG. 4, the sum of squares calculation circuit 34
Are the specific frequency component extractions modified as described above.
Reproduction symbol I input in parallel from the output circuit 250
1’、 Q1’~ In’、 Qn’Calculate each sum of squares
Multiplication circuit 34011, 340 12~ 340n1, 340n2
And adder circuit 3421~ 342nAnd the addition circuit 342
1~ 342nCalculate the sum of the sum of squares calculated by each
It is composed of an adder circuit 344. That is, for playback
Symbol multiplication circuit 34011, 34012~ 340n1, 34
0n2Corresponding to each, the multiplication circuit 30 shown in FIG.
01, 3002And the same circuit as the buffer circuit 302
It has a configuration provided.

【0039】加算回路344が算出した再生用シンボル
1 ’,Q1 ’〜In ’,Qn ’それぞれの自乗和の総
和を時間窓信号調節回路30のバッファ回路302およ
び比較回路304に対して入力することにより、時間窓
信号調節回路30は複数の特定周波数成分それぞれに対
応した再生用シンボルI1 ’,Q1 ’〜In ’,Qn
に基づいて時間窓調節信号Wを生成して時間窓信号発生
回路252に供給することができ、DFT回路232に
供給する時間窓信号のタイミングをさらに最適化するこ
とができる。第2の実施例に示した自乗和算出回路34
も、第1の実施例と同様に再生用シンボルI1 ’,
1 ’〜In ’,Qn ’それぞれの絶対値の総和を算出
するように構成してもよい。
The sum of the square sums of the reproduction symbols I 1 ', Q 1 ' -I n ', Q n ' calculated by the adder circuit 344 is supplied to the buffer circuit 302 and the comparison circuit 304 of the time window signal adjusting circuit 30. by entering Te, the time window signal conditioning circuit 30 is reproduced symbol I 1 corresponding to each of a plurality of specific frequency component ', Q 1' ~I n ' , Q n'
The time window adjustment signal W can be generated based on the above, and can be supplied to the time window signal generation circuit 252, and the timing of the time window signal supplied to the DFT circuit 232 can be further optimized. Square sum calculation circuit 34 shown in the second embodiment.
Also, as in the first embodiment, the reproduction symbol I 1 ′,
Q 1 '~I n', may be configured to calculate the sum of the absolute value of Q n ', respectively.

【0040】[0040]

【実施例3】以下、本発明の第3の実施例を説明する。
図5は、図3に示した時間窓信号調節回路30の加算回
路322とバッファ回路302および比較回路304と
の間、または、図4に示した自乗和算出回路34とバッ
ファ回路302および比較回路304との間に入れられ
るフィルタ回路36の構成を示す図である。
Third Embodiment A third embodiment of the present invention will be described below.
5 is between the adder circuit 322 and the buffer circuit 302 and the comparison circuit 304 of the time window signal adjustment circuit 30 shown in FIG. 3, or the square sum calculation circuit 34 and the buffer circuit 302 and the comparison circuit shown in FIG. FIG. 4 is a diagram showing a configuration of a filter circuit 36 which is inserted between the filter circuit 304 and the filter 304.

【0041】図5に示すように、フィルタ回路36は、
レジスタ回路3601 〜360m から構成された、一定
周期、例えば1シンボル周期(図2および図3に示した
時間窓信号調節回路30のクロック信号の周期に同じ)
ごとに、図3に示した時間窓信号調節回路30の加算回
路322または自乗和算出回路34の加算回路344の
加算値をシフトするシフトレジスタと、フィルタ回路3
6の入力信号およびレジスタ回路3601 〜360m
出力信号に、それぞれフィルタリング係数A1〜Am+1
を乗算する乗算回路3621 〜362m+1 、乗算回路3
621 〜362 m+1 の乗算結果の総和を算出する加算回
路364および加算回路364が算出した総和に所定の
係数Bを乗算する乗算回路366から構成されており、
トランスバーサルフィルタ回路として動作する。
As shown in FIG. 5, the filter circuit 36 includes
Register circuit 3601~ 360mA constant composed of
Period, for example, one symbol period (shown in FIGS. 2 and 3
(Same as the cycle of the clock signal of the time window signal adjustment circuit 30)
For each time, the addition times of the time window signal adjustment circuit 30 shown in FIG.
Path 322 or addition circuit 344 of sum of squares calculation circuit 34
A shift register for shifting the added value and a filter circuit 3
6 input signal and register circuit 3601~ 360mof
Filtering coefficient A for each output signal1~ Am + 1
Multiplication circuit 362 for multiplying by1~ 362m + 1, Multiplication circuit 3
621~ 362 m + 1Addition times to calculate the sum of multiplication results of
A predetermined value is added to the sum calculated by the path 364 and the adder circuit 364.
It is composed of a multiplication circuit 366 for multiplying the coefficient B,
Operates as a transversal filter circuit.

【0042】このように、時間窓信号調節回路30の加
算回路322または自乗和算出回路34の出力をフィル
タ回路36によりフィルタリングすることにより、伝送
路において伝送信号に発生した雑音等が、時間窓信号調
節回路30の他の構成部分による時間窓調節信号Wの生
成に与える影響を低減することができる。
As described above, by filtering the output of the adder circuit 322 of the time window signal adjustment circuit 30 or the sum of squares calculation circuit 34 by the filter circuit 36, noise generated in the transmission signal on the transmission line is reduced to the time window signal. The influence of other components of the adjustment circuit 30 on the generation of the time window adjustment signal W can be reduced.

【0043】なお、フィルタ回路36の段数、つまり、
レジスタ回路3601 〜360m+1の個数は、ガードイ
ンターバルに含まれるシンボル数以下(k≧m)とする
のが好適である。再生用シンボルI’,Q’の値が最小
になる位置は、フィルタ回路36のレジスタ回路360
1 〜360m の全てが、ガードインターバルの再生用シ
ンボルを保持している場合であるためである。一方、フ
ィルタ回路36の段数が少なければ少ないほど、フィル
タ回路36の出力信号が最小となる範囲が広くなり、誤
差が大きくなる。従って、結局、フィルタ回路36の段
数をガードインターバルに含まれるシンボル数と同じ
(k=m)とするのが最適となる。また、フィルタリン
グ係数A1 〜Am+1 および係数Bの値は任意であり、実
験等により、フィルタ回路36が適用されるOFDM受
信装置8の伝送路等に最適な値とすればよい。
The number of stages of the filter circuit 36, that is,
The number of register circuits 360 1 to 360 m + 1 is preferably equal to or less than the number of symbols included in the guard interval (k ≧ m). The position where the values of the reproduction symbols I ′ and Q ′ are minimum is the register circuit 360 of the filter circuit 36.
This is because all of 1 to 360 m are the case where the reproduction symbol of the guard interval is held. On the other hand, the smaller the number of stages of the filter circuit 36, the wider the range in which the output signal of the filter circuit 36 becomes the minimum and the larger the error. Therefore, after all, it is optimal to set the number of stages of the filter circuit 36 to be the same as the number of symbols included in the guard interval (k = m). Further, the values of the filtering coefficients A 1 to Am + 1 and the coefficient B are arbitrary, and may be set to optimum values for the transmission path of the OFDM receiver 8 to which the filter circuit 36 is applied and the like by experiments or the like.

【0044】第3の実施例に示したフィルタ回路36の
ように、トランスバーサルフィルタを用いる他、加算回
路322または自乗和算出回路34の出力データをフィ
ルタリングするためには、例えば、他の形式のディジタ
ルフィルタを用いる方法、あるいは、一度アナログ形式
のデータに戻してからアナログフィルタによりフィルタ
リングする方法等を採ることも可能である。
In addition to using a transversal filter like the filter circuit 36 shown in the third embodiment, in order to filter the output data of the adder circuit 322 or the sum of squares calculation circuit 34, for example, another format is used. It is also possible to adopt a method using a digital filter, or a method of once returning to analog format data and then filtering with an analog filter.

【0045】[0045]

【実施例4】以下、本発明の第4の実施例を説明する。
図6は、第4の実施例における本発明に係る時間窓信号
調節回路40の構成を示す図である。なお、図6におい
ては、図3に示した時間窓信号調節回路30と同じ構成
部分には同一の符号を付して示してある。図6に示すよ
うに、時間窓信号調節回路40は、OFDM受信装置8
(図2)において、時間窓信号調節回路30(図2およ
び図3)の代わりに用いられるものであって、時間窓信
号調節回路30のバッファ回路302および比較回路3
04を、比較回路402、バッファ回路404、比較回
路406および論理和回路408から構成されるロード
信号生成回路400で置き換えた構成になっている。
[Fourth Embodiment] A fourth embodiment of the present invention will be described below.
FIG. 6 is a diagram showing the configuration of the time window signal adjusting circuit 40 according to the present invention in the fourth embodiment. 6, the same components as those of the time window signal adjusting circuit 30 shown in FIG. 3 are designated by the same reference numerals. As shown in FIG. 6, the time window signal adjustment circuit 40 is used for the OFDM receiver 8
2 is used instead of the time window signal adjustment circuit 30 (FIGS. 2 and 3), and includes a buffer circuit 302 and a comparison circuit 3 of the time window signal adjustment circuit 30.
04 is replaced with a load signal generation circuit 400 including a comparison circuit 402, a buffer circuit 404, a comparison circuit 406, and an OR circuit 408.

【0046】乗算回路3001 ,3002 および加算回
路322により再生用シンボルI’,Q’の自乗和が算
出され、ロード信号生成回路400に入力される。ロー
ド信号生成回路400において、比較回路402は、加
算回路322から出力された再生用シンボルI’,Q’
の自乗和と閾値TH1とを比較し、加算回路322から
出力された再生用シンボルI’,Q’の自乗和が閾値T
H1以上の場合に比較結果を論理値1とし、これ以外の
場合には論理値0としてバッファ回路404に対して出
力する。
The multiplication circuits 300 1 and 300 2 and the addition circuit 322 calculate the sum of squares of the reproduction symbols I ′ and Q ′, and the sum of squares is input to the load signal generation circuit 400. In the load signal generation circuit 400, the comparison circuit 402 has the reproduction symbols I ′ and Q ′ output from the addition circuit 322.
The sum of squares of the reproduction symbols I ′ and Q ′ output from the adder circuit 322 is compared with the threshold TH1.
When it is H1 or more, the comparison result is set to the logical value 1, and in other cases, it is set to the logical value 0 and output to the buffer circuit 404.

【0047】バッファ回路404は、比較回路402の
比較結果を、クロック信号の周期ごとに、順次、記憶す
る。つまり、バッファ回路404には、1つ前のクロッ
ク信号の周期の比較結果が記憶されていることになる。
比較回路406は、再生用シンボルI’,Q’の自乗和
と閾値TH2とを比較し、加算回路322から出力され
た再生用シンボルI’,Q’の自乗和が閾値TH1未満
の場合に比較結果を論理値1とし、これ以外の場合には
論理値0として論理和回路408に対して出力する。バ
ッファ回路404は、比較回路402から入力された比
較結果を記憶し論理和回路408に対して出力する。
The buffer circuit 404 sequentially stores the comparison result of the comparison circuit 402 for each cycle of the clock signal. That is, the buffer circuit 404 stores the comparison result of the cycle of the immediately preceding clock signal.
The comparison circuit 406 compares the sum of squares of the reproduction symbols I ′ and Q ′ with the threshold TH2, and compares when the sum of squares of the reproduction symbols I ′ and Q ′ output from the addition circuit 322 is less than the threshold TH1. The result is set to a logical value 1, and otherwise set to a logical value 0 and output to the logical sum circuit 408. The buffer circuit 404 stores the comparison result input from the comparison circuit 402 and outputs it to the OR circuit 408.

【0048】論理和回路408は、バッファ回路404
および比較回路406の出力信号の論理値が1になった
場合にロード信号LDを活性化(論理値1)にしてカウ
ンタ回路318に対して出力する。ロード信号LDが活
性化した場合には、カウンタ回路318に減算回路31
0が出力するデータの値がロードされる。特定周波数成
分の再生シンボルI’,Q’の値は一定のパターンで変
動するので、この変動パターンにおいて再生シンボル
I’,Q’の自乗和が最小となるタイミングで時間窓調
節信号Wの更新を行うのが望ましい。
The OR circuit 408 is the buffer circuit 404.
When the logical value of the output signal of the comparison circuit 406 becomes 1, the load signal LD is activated (logical value 1) and output to the counter circuit 318. When the load signal LD is activated, the subtractor circuit 31 is added to the counter circuit 318.
The value of the data output by 0 is loaded. Since the values of the reproduction symbols I ′ and Q ′ of the specific frequency component fluctuate in a constant pattern, the time window adjustment signal W is updated at the timing when the sum of squares of the reproduction symbols I ′ and Q ′ in this fluctuation pattern is the minimum. It is desirable to do.

【0049】そこで、閾値TH2の値を特定周波数成分
の再生シンボルI’,Q’の自乗和の最低値がとりうる
値以上であって、再生シンボルI’,Q’の自乗和が各
フレームにおいてとりうる値とし、閾値TH1を、この
特定周波数成分の再生シンボルI’,Q’の自乗和の最
低値以上であって、この最低値の近い値とし、再生シン
ボルI’,Q’の自乗和の値が閾値TH2以下であっ
て、一度、閾値TH1以下となり、再度、閾値TH1を
超えたタイミングを検出することにより、再生シンボル
I’,Q’の自乗和が最低となるタイミングで時間窓調
節信号Wの更新を行うようにしている。
Therefore, the value of the threshold TH2 is greater than or equal to the minimum value of the sum of squares of the reproduced symbols I'and Q'of the specific frequency component, and the sum of squares of the reproduced symbols I'and Q'in each frame. The threshold TH1 is set to a value that is not less than the minimum value of the sum of squares of the reproduced symbols I ′ and Q ′ of the specific frequency component and is close to the minimum value, and the sum of squares of the reproduced symbols I ′ and Q ′ is set. Value is less than or equal to the threshold value TH2, once becomes less than or equal to the threshold value TH1 and again exceeds the threshold value TH1, and the time window adjustment is performed at the timing at which the sum of squares of the reproduced symbols I ′ and Q ′ becomes the minimum. The signal W is updated.

【0050】なお、特定周波数成分抽出回路250を適
切に変形し、時間窓信号調節回路40において、乗算回
路3001 ,3002 および加算回路322の代わりに
自乗和算出回路34を用いても、あるいは、絶対値の和
を算出する回路を用いることも可能である。また、加算
回路322または自乗和算出回路34に、さらにフィル
タ回路36(図5)を後置してもよい。
The specific frequency component extraction circuit 250 may be modified appropriately so that the time window signal adjustment circuit 40 uses the square sum calculation circuit 34 instead of the multiplication circuits 300 1 and 300 2 and the addition circuit 322, or It is also possible to use a circuit that calculates the sum of absolute values. Further, a filter circuit 36 (FIG. 5) may be added after the addition circuit 322 or the sum of squares calculation circuit 34.

【0051】[0051]

【実施例5】以下、本発明の第5の実施例を説明する。
図7は、第5の実施例における本発明に係る時間窓信号
調節回路42の構成を示す図である。なお、図7におい
ては、図3および図6に示した時間窓信号調節回路3
0,40と同じ構成部分には同一の符号を付して示して
ある。図7に示すように、時間窓信号調節回路42は、
OFDM受信装置8(図2)において、時間窓信号調節
回路30(図2および図3)の代わりに用いられるもの
であって、時間窓信号調節回路30に、比較回路422
および論理和回路424から構成されるロード信号生成
回路420を付加し、カウンタ回路318がロード信号
生成回路420からのロード信号が活性化した場合に加
算回路306が出力するデータの値をロードするように
した構成になっている。
[Fifth Embodiment] A fifth embodiment of the present invention will be described below.
FIG. 7 is a diagram showing the configuration of the time window signal adjustment circuit 42 according to the present invention in the fifth embodiment. In FIG. 7, the time window signal adjusting circuit 3 shown in FIGS.
The same components as 0 and 40 are designated by the same reference numerals. As shown in FIG. 7, the time window signal adjustment circuit 42 is
The OFDM receiver 8 (FIG. 2) is used in place of the time window signal adjustment circuit 30 (FIGS. 2 and 3) and includes a comparison circuit 422 in the time window signal adjustment circuit 30.
And a load signal generation circuit 420 including an OR circuit 424 is added so that the counter circuit 318 loads the value of the data output from the addition circuit 306 when the load signal from the load signal generation circuit 420 is activated. It has a structure that

【0052】乗算回路3001 ,3002 および加算回
路322により再生用シンボルI’,Q’の自乗和が算
出され、ロード信号生成回路400に入力される。ロー
ド信号生成回路420において、比較回路402は、加
算回路322から出力された再生用シンボルI’,Q’
の自乗和と閾値THとを比較し、加算回路322から出
力された再生用シンボルI’,Q’の自乗和が閾値TH
以上の場合に比較結果を論理値1とし、これ以外の場合
には論理値0として論理和回路424に対して出力す
る。論理和回路424は、カウンタ回路308の計数値
が0になり、イネーブル信号が活性化(論理値1)とな
り、比較回路402の比較結果の論理値が1になった場
合にカウンタ回路308に対するロード信号LDを活性
化(論理値1に)する。
The multiplication circuits 300 1 and 300 2 and the addition circuit 322 calculate the sum of squares of the reproduction symbols I ′ and Q ′, and the sum of squares is input to the load signal generation circuit 400. In the load signal generation circuit 420, the comparison circuit 402 causes the reproduction symbols I ′ and Q ′ output from the addition circuit 322.
The sum of squares of the reproducing symbols I ′ and Q ′ output from the adding circuit 322 is compared with the threshold TH.
In the above cases, the comparison result is set to the logical value 1, and in other cases, it is set to the logical value 0 and output to the logical sum circuit 424. The OR circuit 424 loads the counter circuit 308 when the count value of the counter circuit 308 becomes 0, the enable signal is activated (logical value 1), and the logical value of the comparison result of the comparison circuit 402 becomes 1. The signal LD is activated (to a logical value 1).

【0053】このように時間窓信号調節回路42を構成
することにより、再生シンボルI’,Q’の自乗和の値
が閾値THの値を超えた場合にも、時間窓調節信号Wの
更新が行われることになる。したがって、時間窓信号調
節回路42によれば、OFDM受信装置8が伝送信号を
受信する伝送路の状態が大きく変化し、それまで最適で
あった時間窓信号のタイミングが最適でなくなった場
合、あるいは、OFDM受信装置8において、チャネル
切り替え等の受信モードの変化が生じた場合にも対応す
ることができる。なお、時間窓信号調節回路42が最適
に動作するためには、閾値THの値が、再生シンボル
I’,Q’の自乗和の最低値がとりうる値より僅かに大
きい値とするのが最適である。
By configuring the time window signal adjusting circuit 42 in this way, the time window adjusting signal W can be updated even when the sum of squares of the reproduced symbols I'and Q'exceeds the threshold value TH. Will be done. Therefore, according to the time window signal adjusting circuit 42, when the state of the transmission path through which the OFDM receiving apparatus 8 receives the transmission signal changes significantly and the timing of the time window signal which has been optimal until then is not optimal, or In the OFDM receiver 8, it is possible to deal with a case where the reception mode changes such as channel switching. In order for the time window signal adjusting circuit 42 to operate optimally, it is optimal that the value of the threshold value TH is slightly larger than the value that the minimum sum of squares of the reproduced symbols I ′ and Q ′ can take. Is.

【0054】なお、第5の実施例に示した時間窓信号調
節回路42において、伝送路の状態に応じて複数の閾値
THを用いるように構成してもよい。また、時間窓信号
調節回路42を、再生シンボルI’,Q’の自乗和の値
が閾値THの値を超えた場合の他、OFDM受信装置8
の受信モードが変更された場合、あるいは、伝送信号の
伝送パラメータが変更された場合にも時間窓調節信号W
の値を更新するように構成してもよい。また、第4の実
施例に示した時間窓信号調節回路40と同様に、時間窓
信号調節回路42においても、乗算回路3001 ,30
2 および加算回路322の代わりに自乗和算出回路3
4を用いたり、絶対値の和を算出する回路を用いたり、
加算回路322または自乗和算出回路34に、あるい
は、さらにフィルタ回路36(図5)を後置したりする
ことも可能である。
The time window signal adjusting circuit 42 shown in the fifth embodiment may be configured to use a plurality of threshold values TH according to the state of the transmission path. The time window signal adjustment circuit 42 is used by the OFDM receiver 8 in addition to the case where the sum of squares of the reproduced symbols I ′ and Q ′ exceeds the threshold TH.
The time window adjustment signal W is also changed when the reception mode is changed or when the transmission parameter of the transmission signal is changed.
May be configured to be updated. Further, similarly to the time window signal adjusting circuit 40 shown in the fourth embodiment, the time window signal adjusting circuit 42 also has the multiplication circuits 300 1 and 30.
0 2 and adder circuit 322 instead of sum of squares calculation circuit 3
4 or a circuit that calculates the sum of absolute values,
It is also possible to add the filter circuit 36 (FIG. 5) to the adder circuit 322 or the sum of squares calculation circuit 34, or to add it further.

【0055】[0055]

【実施例6】以下、本発明の第6の実施例を説明する。
図8は、第6の実施例における本発明に係る時間窓信号
調節回路44の構成を示す図である。なお、図8におい
ては、図3、図6および図7に示した時間窓信号調節回
路30,40,42と同じ構成部分には同一の符号を付
して示してある。
[Sixth Embodiment] A sixth embodiment of the present invention will be described below.
FIG. 8 is a diagram showing the configuration of the time window signal adjusting circuit 44 according to the present invention in the sixth embodiment. In FIG. 8, the same components as those of the time window signal adjusting circuits 30, 40 and 42 shown in FIGS. 3, 6 and 7 are designated by the same reference numerals.

【0056】図8に示すように、時間窓信号調節回路4
4は、OFDM受信装置8(図2)において、時間窓信
号調節回路30,40,42の代わりに用いられるもの
であって、時間窓信号調節回路30,40,42の乗算
回路3001 ,3002 および加算回路322以外の構
成要素をCPU440(ROM、RAMおよび周辺回路
等は図示の簡略化のために省略して示してある)で置換
し、時間窓信号調節回路30,40,42のいずれかの
乗算回路3001 ,3002 および加算回路322以外
の各構成部分の動作をソフトウェア的に実現したもので
ある。これらの機能をCPU440で行うことにより、
OFDM受信装置8の構成の変更等に、柔軟に対応可能
となる。
As shown in FIG. 8, the time window signal adjusting circuit 4
4 is used in place of the time window signal adjusting circuits 30, 40, 42 in the OFDM receiver 8 (FIG. 2), and is a multiplication circuit 300 1 , 300 of the time window signal adjusting circuits 30, 40, 42. Any of the time window signal adjusting circuits 30, 40, 42 is replaced by the CPU 440 (ROM, RAM, peripheral circuits and the like are omitted for simplification of the illustration) except for the components other than 2 and the adding circuit 322. The operation of each component other than the multiplication circuits 300 1 and 300 2 and the addition circuit 322 is realized by software. By performing these functions with the CPU 440,
It is possible to flexibly deal with a change in the configuration of the OFDM receiver 8.

【0057】なお、図8には、OFDM受信装置8のモ
ード設定入力等は示していないが、OFDM受信装置8
のモード設定入力に対応してCPU440が処理内容を
変更する、あるいは、伝送信号の受信状態を使用者に示
す信号を出力するように変形することが可能である。ま
た、第4の実施例および第5の実施例に示した変形例と
同様な変形を時間窓信号調節回路44についても行うこ
とが可能である。
Although the mode setting input of the OFDM receiver 8 is not shown in FIG.
The CPU 440 can change the processing contents in response to the mode setting input, or can be modified so as to output a signal indicating the reception state of the transmission signal to the user. Further, the same modification as that of the modifications shown in the fourth and fifth embodiments can be applied to the time window signal adjusting circuit 44.

【0058】[0058]

【発明の効果】以上に説明したように、本発明に係る復
調装置によれば、マルチパス妨害あるいは雑音等が生じ
ている伝送路を介して伝送信号を伝送する場合であって
も、OFDM方式の伝送信号を復調するために不可欠な
DFT用の時間窓信号を正しく再生できる。また、本発
明に係る復調装置によれば、データ伝送効率を低下させ
ずにDFT用の時間窓信号を正しく再生できる。また、
本発明に係る復調装置によれば、DFT用の時間窓信号
を正しく再生することにより、OFDM方式の伝送信号
の復調を低い誤り率で行うことができる。
As described above, according to the demodulation apparatus of the present invention, even when the transmission signal is transmitted through the transmission line in which multipath interference or noise is generated, the OFDM system is used. The time window signal for DFT, which is indispensable for demodulating the transmission signal of, can be correctly reproduced. Also, according to the demodulation device of the present invention, the time window signal for DFT can be correctly reproduced without lowering the data transmission efficiency. Also,
According to the demodulation device of the present invention, the OFDM window transmission signal can be demodulated with a low error rate by correctly reproducing the DFT time window signal.

【図面の簡単な説明】[Brief description of drawings]

【図1】特定の周波数成分の振幅を0にしたOFDM方
式の伝送信号を送信するOFDM送信装置の構成を示す
図である。
FIG. 1 is a diagram showing a configuration of an OFDM transmitter that transmits an OFDM transmission signal in which the amplitude of a specific frequency component is set to 0.

【図2】第1の実施例における本発明に係る復調装置が
適用されるOFDM受信装置の構成を示す図である。
FIG. 2 is a diagram showing a configuration of an OFDM receiving apparatus to which a demodulating apparatus according to the present invention in a first embodiment is applied.

【図3】図1に示した本発明に係る復調回路の時間窓信
号調節回路の構成を示す図である。
FIG. 3 is a diagram showing a configuration of a time window signal adjustment circuit of the demodulation circuit according to the present invention shown in FIG.

【図4】伝送信号が特定周波数成分を複数含む場合に、
図3に示した乗算回路(300 1 ,3002 )および加
算回路(322)の代わりに用いられる自乗和算出回路
の構成を示す図である。
FIG. 4 shows a case where a transmission signal includes a plurality of specific frequency components,
The multiplication circuit (300 1, 3002) And addition
Square sum calculation circuit used in place of the calculation circuit (322)
It is a figure which shows the structure of.

【図5】図3に示した時間窓信号調節回路の加算回路
(322)とバッファ回路(302)および比較回路
(304)との間、または、図4に示した自乗和算出回
路(34)とバッファ回路(302)および比較回路
(304)との間に入れられるフィルタ回路の構成を示
す図である。
5 is between the adder circuit (322) and the buffer circuit (302) and the comparison circuit (304) of the time window signal adjustment circuit shown in FIG. 3 or the square sum calculation circuit (34) shown in FIG. It is a figure which shows the structure of the filter circuit put between the buffer circuit (302) and the comparison circuit (304).

【図6】第4の実施例における本発明に係る時間窓信号
調節回路の構成を示す図である。
FIG. 6 is a diagram showing a configuration of a time window signal adjustment circuit according to the present invention in a fourth embodiment.

【図7】第5の実施例における本発明に係る時間窓信号
調節回路の構成を示す図である。
FIG. 7 is a diagram showing a configuration of a time window signal adjustment circuit according to the present invention in a fifth embodiment.

【図8】第6の実施例における本発明に係る時間窓信号
調節回路の構成を示す図である。
FIG. 8 is a diagram showing a configuration of a time window signal adjustment circuit according to the present invention in a sixth embodiment.

【符号の説明】[Explanation of symbols]

6…OFDM送信装置、60…直交周波数多重化回路、
104…メモリ回路、106…多重化回路、1081
1082 …S/P回路、110…IDFT回路、112
1 ,1122 …P/S回路、1141 ,1142 …バッ
ファメモリ、1161 ,1162 …D/A回路、140
…直交変調回路、130…送信回路、138…送信アン
テナ、8…OFDM受信装置、20…受信回路、200
…受信アンテナ、22…直交検波回路、80…復調装
置、2281 ,2282 …A/D回路、2301 ,23
2 …S/P回路、232…DFT回路、2341 ,2
342…P/S回路、236…クロック発生回路、23
8…搬送波周波数制御回路、242…データ補正回路、
2441 ,2442 …バッファメモリ、246…参照シ
ンボル検出回路、30,40,42,44…時間窓信号
調節回路、3001 ,3002 ,34011,24012
340n1,340n2、3621 〜362m+1 ,366…
乗算回路、34,306,314,316,3401
340n 、344、364…加算回路、310,312
…減算回路、302,404…バッファ回路、304,
402,406,422…比較回路、308,318…
カウンタ回路、316,320…選択回路、408,4
24…論理和回路、440…CPU、36…フィルタ回
6 ... OFDM transmitter, 60 ... Orthogonal frequency multiplexing circuit,
104 ... Memory circuit, 106 ... Multiplexing circuit, 108 1 ,
108 2 ... S / P circuit, 110 ... IDFT circuit, 112
1 , 112 2 ... P / S circuit, 114 1 , 114 2 ... Buffer memory, 116 1 , 116 2 ... D / A circuit, 140
... Quadrature modulation circuit, 130 ... Transmission circuit, 138 ... Transmission antenna, 8 ... OFDM receiving device, 20 ... Reception circuit, 200
... receiving antenna, 22 ... orthogonal detection circuit, 80 ... demodulation unit, 228 1, 228 2 ... A / D circuit, 230 1, 23
0 2 ... S / P circuit, 232 ... DFT circuit, 234 1 , 2
34 2 ... P / S circuit, 236 ... Clock generation circuit, 23
8 ... Carrier frequency control circuit, 242 ... Data correction circuit,
244 1, 244 2 ... buffer memory, 246 ... reference symbol detection circuit, 30,40,42,44 ... time window signal conditioning circuit, 300 1, 300 2, 340 11, 240 12 -
340 n1 , 340 n2 , 362 1 to 362 m + 1 , 366 ...
Multiplier circuit, 34, 306, 314, 316, 340 1 ~
340 n , 344, 364 ... Addition circuit, 310, 312
... subtraction circuit, 302, 404 ... buffer circuit, 304,
402, 406, 422 ... Comparison circuits, 308, 318 ...
Counter circuit, 316, 320 ... Selection circuit, 408, 4
24 ... OR circuit, 440 ... CPU, 36 ... Filter circuit

Claims (4)

【特許請求の範囲】[Claims] 【請求項1】振幅が0の1つ以上の特定周波数成分を含
み、直交する2つの信号成分を有する所定の周波数領域
データがフーリエ逆変換された時間領域信号を復調する
復調装置であって、 所定の時間窓信号を用いて前記時間領域信号をフーリエ
変換し、前記周波数領域データを復調するフーリエ変換
手段と、 前記周波数領域データの特定周波数成分の全部または一
部それぞれの振幅を示す振幅データを算出する振幅デー
タ算出手段と、 前記振幅データの値が小さくなるようにタイミングを調
節して前記フーリエ変換手段の前記時間窓信号を生成す
る時間窓信号生成手段とを有する復調装置。
1. A demodulator for demodulating a time domain signal obtained by inverse Fourier transforming predetermined frequency domain data, which includes one or more specific frequency components having an amplitude of 0 and has two orthogonal signal components, Fourier transforming the time domain signal using a predetermined time window signal, Fourier transforming means for demodulating the frequency domain data, and amplitude data indicating the amplitude of all or part of specific frequency components of the frequency domain data. A demodulator having amplitude data calculating means for calculating and time window signal generating means for adjusting the timing so that the value of the amplitude data becomes small and generating the time window signal of the Fourier transforming means.
【請求項2】所定数の前記振幅データに基づいて、前記
振幅データをフィルタリングし、前記時間窓生成手段に
対して出力するフィルタリング手段をさらに有する請求
項1に記載の復調装置。
2. The demodulator according to claim 1, further comprising a filtering unit that filters the amplitude data based on a predetermined number of the amplitude data and outputs the filtered amplitude data to the time window generating unit.
【請求項3】前記時間窓信号生成手段は、 前記時間窓信号を発生する信号発生手段と、 前記特定周波数成分の全部または一部に対応する前記振
幅データの値と所定の閾値とを比較する比較手段と、 前記特定周波数成分の全部または一部に対応する前記振
幅データの値が、前記所定の閾値以上になった場合に、
前記信号発生手段が前記時間窓信号を発生するタイミン
グを調節するタイミング調節手段とを有する請求項1に
記載の復調装置。
3. The time window signal generation means compares the signal generation means for generating the time window signal with a value of the amplitude data corresponding to all or a part of the specific frequency component and a predetermined threshold value. Comparing means, the value of the amplitude data corresponding to all or a part of the specific frequency component, when the predetermined threshold value or more,
The demodulator according to claim 1, further comprising a timing adjusting unit that adjusts a timing at which the signal generating unit generates the time window signal.
【請求項4】前記時間窓信号生成手段は、 前記時間窓信号を発生する信号発生手段と、 前記特定周波数成分の全部または一部に対応する前記振
幅データの値と、前記振幅データの値の範囲を示す2つ
の閾値とを比較する比較手段と、 前記特定周波数成分の全部または一部に対応する前記振
幅データの値が、前記所定の閾値が示す範囲以外になっ
た場合に、前記信号発生手段が前記時間窓信号を発生す
るタイミングを調節するタイミング調節手段とを有する
請求項1に記載の復調装置。
4. The time window signal generating means includes a signal generating means for generating the time window signal, a value of the amplitude data corresponding to all or a part of the specific frequency component, and a value of the amplitude data. Comparing means for comparing two threshold values indicating a range, and the signal generation when the value of the amplitude data corresponding to all or part of the specific frequency component is outside the range indicated by the predetermined threshold value. The demodulation device according to claim 1, wherein the means comprises timing adjusting means for adjusting the timing of generating the time window signal.
JP7075809A 1995-03-31 1995-03-31 Demodulation device Pending JPH08274745A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7075809A JPH08274745A (en) 1995-03-31 1995-03-31 Demodulation device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7075809A JPH08274745A (en) 1995-03-31 1995-03-31 Demodulation device

Publications (1)

Publication Number Publication Date
JPH08274745A true JPH08274745A (en) 1996-10-18

Family

ID=13586896

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7075809A Pending JPH08274745A (en) 1995-03-31 1995-03-31 Demodulation device

Country Status (1)

Country Link
JP (1) JPH08274745A (en)

Similar Documents

Publication Publication Date Title
US5787123A (en) Receiver for orthogonal frequency division multiplexed signals
JP4920828B2 (en) Sampling offset correction in orthogonal frequency division multiplexing systems
JP4721530B2 (en) Method and OFDM receiver for correcting frequency of local oscillator in orthogonal frequency division multiplexing system
EP0847643B1 (en) Method for simplifying the demodulation in multiple carrier transmission system
KR100334185B1 (en) Transmission system comprising timing recovery
EP1349337B1 (en) Multicarrier reception with interference detection
JP3079950B2 (en) Receiving apparatus and transmission method for orthogonal frequency division multiplex modulation signal
JPH0746218A (en) Digital demodulator
JPH10507616A (en) Transmission system
US5793821A (en) Timing Recovery using group delay compensation
KR100213100B1 (en) Frequency error corrector for orthogonal frequency division multiplexing and method therefor
JP3514811B2 (en) OFDM transmission method, OFDM transmission device, and OFDM reception device
CN100550998C (en) The carrier resetting device of multiple-rank arrangement
JP2000022661A (en) Ofdm demodulator
JP4567088B2 (en) OFDM signal receiving apparatus and receiving method
US20070177493A1 (en) Carrier recovery circuit and method
JP3700290B2 (en) Orthogonal frequency division multiplexing signal transmission method and receiving apparatus used therefor
EP1313242A1 (en) Orthogonal frequency division multiplexed signal receiving apparatus and orthogonal frequency division multiplexed signal receiving method
JPH08274745A (en) Demodulation device
JP3178138B2 (en) Frame synchronization circuit and frame synchronization method
CA2314879C (en) Digital demodulator
JP2002026861A (en) Demodulator and demodulation method
JPH10308716A (en) Receiver and receiving method
JP2002217862A (en) Qam-decoding device
KR20060125363A (en) Channel estimation apparatus and method of ofdm based receiver