JPH08172142A - Semiconductor package, its manufacturing method, and semiconductor device - Google Patents

Semiconductor package, its manufacturing method, and semiconductor device

Info

Publication number
JPH08172142A
JPH08172142A JP6313340A JP31334094A JPH08172142A JP H08172142 A JPH08172142 A JP H08172142A JP 6313340 A JP6313340 A JP 6313340A JP 31334094 A JP31334094 A JP 31334094A JP H08172142 A JPH08172142 A JP H08172142A
Authority
JP
Japan
Prior art keywords
substrate
wiring pattern
semiconductor package
semiconductor
semiconductor chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6313340A
Other languages
Japanese (ja)
Inventor
Takatsugu Komatsu
隆次 小松
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nihon Micron Co Ltd
Original Assignee
Nihon Micron Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nihon Micron Co Ltd filed Critical Nihon Micron Co Ltd
Priority to JP6313340A priority Critical patent/JPH08172142A/en
Publication of JPH08172142A publication Critical patent/JPH08172142A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/49105Connecting at different heights
    • H01L2224/49109Connecting at different heights outside the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Abstract

PURPOSE: To obtain a reliable semiconductor package and device which has improved heat dissipation property, electrical characteristics, and shape-keeping property and can be positively packaged to a packaging substrate. CONSTITUTION: A metal substrate is used as a substrate 20 of a package, a wiring pattern 24 is deposited and formed on the one surface of the substrate 20 via an electrical insulation layer 22 and the substrate 20 and the wiring pattern 24 and the electrical insulation layer 22 are subjected to drawing in one piece at the substrate surface side where the wiring pattern 24 is formed and then a housing hole 26 for mounting a semiconductor chip is formed.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は半導体パッケージ及びそ
の製造方法並びに半導体装置に関し、より詳細には半導
体チップを収納する収納穴を有する半導体パッケージで
熱放散性、電気的特性、信頼性に優れた製品及びその好
適な製造方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor package, a method of manufacturing the same, and a semiconductor device, and more particularly to a semiconductor package having a hole for accommodating a semiconductor chip, which is excellent in heat dissipation, electrical characteristics, and reliability. The present invention relates to a product and a suitable manufacturing method thereof.

【0002】[0002]

【従来の技術】近年、ICの急速な高速化、高機能化に
ともない小型かつ多ピンで安価な、しかも信頼性の高い
ICパッケージが求められている。これに対し、PG
A、QFP、BGAなど種々のパッケージが開発されて
きた。これらの半導体パッケージのうち表面実装タイプ
の製品で比較的低コストで製造でき、多ピン化を容易に
図ることができる製品として外部接続端子としてはんだ
ボールを用いたBGAがある。図11はキャビティダウ
ン型のBGAの従来例を示すが、この製品では薄型化を
図るため基板5に半導体チップを収納するための収納穴
6を設け、収納穴6の周囲にはんだボール7を接合して
いる。
2. Description of the Related Art In recent years, with the rapid increase in speed and functionality of ICs, there has been a demand for an IC package that is small in size, has a large number of pins, is inexpensive, and has high reliability. On the other hand, PG
Various packages such as A, QFP and BGA have been developed. Among these semiconductor packages, there is a BGA that uses solder balls as external connection terminals as a surface mount type product that can be manufactured at a relatively low cost and that can easily achieve a large number of pins. FIG. 11 shows a conventional example of a cavity-down type BGA. In this product, a storage hole 6 for storing a semiconductor chip is provided in the substrate 5 in order to reduce the thickness, and a solder ball 7 is bonded around the storage hole 6. are doing.

【0003】[0003]

【発明が解決しようとする課題】PGAあるいは上記の
BGA製品等のようにパッケージの基板で半導体チップ
を支持するタイプの半導体パッケージでは、ICの高速
化にともない高い放熱性が要求される場合はキャビティ
ダウンの構造が必要となり、半導体チップを収納する収
納穴を基板に設けるようにする。これらのパッケージの
製造にあたってはセラミックグリーンシートを多層形成
して収納穴を設けたり、プリント基板を貼り合わせある
いはざぐり加工して収納穴を設けている。
In a semiconductor package of a type in which a semiconductor chip is supported by a package substrate such as PGA or the above BGA product, a cavity is required when high heat dissipation is required as the speed of IC increases. A down structure is required, and an accommodation hole for accommodating a semiconductor chip is provided in the substrate. In the manufacture of these packages, ceramic green sheets are formed in multiple layers to form storage holes, or printed circuit boards are attached or spot-machined to form storage holes.

【0004】したがって、このような半導体パッケージ
を製造する際に従来は大変に製造工数がかかり工法が複
雑になるという問題があった。また、比較的材料コスト
が安いプリント基板を使用した製品では基板からの熱放
散性及び信頼性が劣るといった問題点があった。本発明
はこれら問題点を解消すべくなされたものであり、その
目的とするところは、半導体チップを収納するための収
納穴を削り出しあるいは貼り合わせといった手段によら
ずに形成できて製造が容易であり、これによって製造コ
ストを下げることができるとともに、熱放散性及び電気
的特性等のパッケージの特性面でも優れ、かつ構造が簡
素であることから信頼性の高い半導体パッケージ及びそ
の製造方法並びに半導体装置を提供しようとするもので
ある。
Therefore, in manufacturing such a semiconductor package, there has been a problem that the number of manufacturing steps is conventionally large and the manufacturing method is complicated. In addition, a product using a printed circuit board having a relatively low material cost has a problem that heat dissipation from the board and reliability are poor. The present invention has been made to solve these problems, and an object thereof is to easily form a storage hole for storing a semiconductor chip, which can be formed without shaving or bonding. Therefore, the manufacturing cost can be reduced, the package characteristics such as heat dissipation and electrical characteristics are excellent, and the structure is simple, so that the semiconductor package is highly reliable, the manufacturing method thereof, and the semiconductor. It is intended to provide a device.

【0005】[0005]

【課題を解決するための手段】本発明は上記目的を達成
するため次の構成を備える。すなわち、金属の基板をパ
ッケージの基板として使用し、前記基板の片面上に電気
的絶縁層を介して配線パターンが被着形成され、前記配
線パターンを形成した基板面側に前記基板とともに前記
配線パターン及び前記電気的絶縁層が一体にしぼり加工
されて半導体チップを搭載する収納穴が形成されて成る
ことを特徴とする。また、前記配線パターンと電気的に
接続して前記基板の外周エリアに外部接続端子が取り付
けられてなることを特徴とする。また、前記収納穴を囲
んで前記配線パターンのインナーリードが配置されて成
ることを特徴とする。また、前記収納穴の周囲に前記電
気的絶縁層を介して配線パターンが設けられた段差部が
少なくとも1段形成されたことを特徴とする。また、前
記配線パターンは電気的絶縁層を介して複数層に形成さ
れたものであることを特徴とする。また、半導体パッケ
ージの製造方法として、パッケージの基板として使用す
る金属の基板の片面上に電気的絶縁層を介して所定パタ
ーンで配線パターンを形成し、前記基板とともに前記配
線パターン及び前記電気的絶縁層を一体にしぼり加工し
て、前記配線パターンを設けた前記基板の基板面側に半
導体チップを搭載する収納孔を形成することを特徴とす
る。また、前記基板上に配線パターンを形成した後、前
記電気的絶縁層のみを消失させるレーザ光を用いてスル
ーホール形成用の貫通孔を設け、該貫通孔にスルーホー
ルめっきを施して層間の配線パターンあるいは前記基板
と配線パターンとを電気的に接続することを特徴とす
る。また、半導体装置において、前記半導体パッケージ
の収納穴内に半導体チップが搭載され、半導体チップと
前記配線パターンとが電気的に接続され、前記半導体チ
ップがポッティング、トランスファモールドまたはキャ
ップにより封止されて成ることを特徴とする。
The present invention has the following constitution in order to achieve the above object. That is, a metal substrate is used as a package substrate, a wiring pattern is adhered and formed on one surface of the substrate via an electrically insulating layer, and the wiring pattern is formed together with the substrate on the substrate surface side where the wiring pattern is formed. And the electrical insulating layer is integrally pressed to form a storage hole for mounting a semiconductor chip. Also, an external connection terminal is attached to an outer peripheral area of the substrate so as to be electrically connected to the wiring pattern. The inner leads of the wiring pattern are arranged so as to surround the storage hole. Further, at least one stepped portion provided with a wiring pattern via the electrically insulating layer is formed around the accommodation hole. Further, the wiring pattern is formed in a plurality of layers via an electrically insulating layer. In addition, as a method of manufacturing a semiconductor package, a wiring pattern is formed in a predetermined pattern on one surface of a metal substrate used as a substrate of the package through an electrically insulating layer, and the wiring pattern and the electrically insulating layer are formed together with the substrate. And forming a housing hole for mounting a semiconductor chip on the substrate surface side of the substrate provided with the wiring pattern. In addition, after forming a wiring pattern on the substrate, a through hole for forming a through hole is provided by using a laser beam that erases only the electrically insulating layer, and the through hole is plated with a through hole to form an interlayer wiring. It is characterized in that the pattern or the substrate and the wiring pattern are electrically connected. Further, in the semiconductor device, a semiconductor chip is mounted in the storage hole of the semiconductor package, the semiconductor chip and the wiring pattern are electrically connected, and the semiconductor chip is sealed by potting, transfer molding or a cap. Is characterized by.

【0006】[0006]

【作用】本発明に係る半導体パッケージはパッケージの
基板に金属板を使用し、基板上に電気的絶縁層を介して
配線パターンを形成するとともに、電気的絶縁層および
配線パターンと一体に基板をしぼり加工することにより
半導体チップの収納穴を形成して得られる。基板は一体
のしぼり加工によって形成されることから熱放散性およ
び電気的特性、保形性の優れた半導体パッケージとして
得ることができ、またしぼり加工によって所定の成形精
度を有する半導体パッケージとして得ることができる。
パッケージの基板は大容量のグランド回路として使用す
ることができ、裏面に貫通するスルーホールを設けずに
一体形成することにより基板側からの水分の侵入を効果
的に防止する。また、半導体チップと外部接続端子とを
接続する回路長を短くすることができる。半導体装置は
ポッティング、トランスファモールド、キャップ封止に
よって半導体チップの封止が好適になされ、熱放散性、
電気的特性の優れた信頼性の高い半導体装置として提供
することができる。
The semiconductor package according to the present invention uses a metal plate for the substrate of the package, forms a wiring pattern on the substrate via an electrically insulating layer, and squeezes the substrate integrally with the electrically insulating layer and the wiring pattern. It is obtained by forming a storage hole for a semiconductor chip by processing. Since the substrate is formed by an integral squeezing process, it can be obtained as a semiconductor package having excellent heat dissipation, electrical characteristics, and shape retention, and by squeezing a semiconductor package having a predetermined molding accuracy. it can.
The package substrate can be used as a large-capacity ground circuit, and by integrally forming it without providing a through hole on the back surface, moisture can be effectively prevented from entering from the substrate side. Further, the circuit length connecting the semiconductor chip and the external connection terminal can be shortened. For semiconductor devices, semiconductor chips are preferably sealed by potting, transfer molding, and cap sealing, and heat dissipation,
It can be provided as a highly reliable semiconductor device having excellent electrical characteristics.

【0007】[0007]

【実施例】以下、本発明の好適な実施例を添付図面に基
づいて説明する。図1は本発明に係る半導体パッケージ
の一実施例の構成及びこの半導体パッケージに半導体チ
ップ10を搭載した半導体装置を示す。実施例の半導体
パッケージはパッケージの基板20として金属の板体を
使用し、この基板20上に電気的絶縁層22を介して配
線パターン24を形成したことを特徴とし、基板20を
しぼり加工して半導体チップ10の収納穴26を形成す
る際に同時に電気的絶縁層22と配線パターン24とを
しぼり加工して成ることを特徴とする。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENT A preferred embodiment of the present invention will be described below with reference to the accompanying drawings. FIG. 1 shows a configuration of an embodiment of a semiconductor package according to the present invention and a semiconductor device in which a semiconductor chip 10 is mounted on this semiconductor package. The semiconductor package of the embodiment is characterized in that a metal plate is used as the substrate 20 of the package, and the wiring pattern 24 is formed on the substrate 20 with the electrically insulating layer 22 interposed therebetween. It is characterized in that the electrical insulating layer 22 and the wiring pattern 24 are simultaneously squeezed when the storage hole 26 of the semiconductor chip 10 is formed.

【0008】図2に上記実施例での基板20、電気的絶
縁層22、配線パターン24等の構成を拡大して示す。
電気的絶縁層22は基板20上で半導体チップ10を搭
載する収納穴26の外側部分に被着形成され、配線パタ
ーン24はこの電気的絶縁層22の表面に被着形成され
ている。28は基板20の外周エリアに接合された外部
接続端子である。実施例では外部接続端子28としては
んだボールを接合している。
FIG. 2 is an enlarged view of the structure of the substrate 20, the electrically insulating layer 22, the wiring pattern 24, etc. in the above embodiment.
The electrically insulating layer 22 is deposited on the outer side of the housing hole 26 for mounting the semiconductor chip 10 on the substrate 20, and the wiring pattern 24 is deposited on the surface of the electrically insulating layer 22. Reference numeral 28 is an external connection terminal joined to the outer peripheral area of the substrate 20. In the embodiment, solder balls are joined as the external connection terminals 28.

【0009】半導体チップ10を収納する収納穴26は
上述したように電気的絶縁層22および配線パターン2
4とともに基板20をしぼり加工して形成するが、実施
例では半導体チップ10を接合する最下面と外部接続端
子28を接合する接合面30との中間に2段の段差部、
すなわち第1段差部32aおよび第2段差部32bを形
成している。第1段差部および第2段差部は基板20を
立ち上がり形状に形成した立ち上がり面と半導体チップ
10とワイヤボンディングによって接続する平坦面とに
よって形成される。電気的絶縁層22および配線パター
ン24はこれらの第1段差部32aおよび第2段差部3
2bの形状にならって曲げ形成されている。
The storage hole 26 for storing the semiconductor chip 10 has the electrical insulating layer 22 and the wiring pattern 2 as described above.
4, the substrate 20 is formed by squeezing, but in the embodiment, two step portions are provided between the lowermost surface for joining the semiconductor chip 10 and the joining surface 30 for joining the external connection terminals 28.
That is, the first step portion 32a and the second step portion 32b are formed. The first step portion and the second step portion are formed by a rising surface formed by raising the substrate 20 and a flat surface connecting to the semiconductor chip 10 by wire bonding. The electrically insulating layer 22 and the wiring pattern 24 have the first step portion 32 a and the second step portion 3 respectively.
It is bent to follow the shape of 2b.

【0010】図3に上記実施例の半導体パッケージの上
面図を示す。半導体パッケージは平面形状の外形が正方
形状に形成され、中央部に半導体チップ10を搭載する
収納穴26が凹み状に形成される。配線パターン24は
収納穴26を囲むように配置され、収納穴26の周縁か
ら基板20の外縁に向けて放射状に形成される。収納穴
26の底面はしぼり加工により図1、2に示すように平
坦面に形成され、外部接続端子28を接続する接合面3
0も平坦面に形成される。
FIG. 3 shows a top view of the semiconductor package of the above embodiment. The semiconductor package has a square outer shape in a plan view, and a storage hole 26 for mounting the semiconductor chip 10 therein is formed in a recessed shape in the central portion. The wiring pattern 24 is arranged so as to surround the storage hole 26, and is formed radially from the peripheral edge of the storage hole 26 toward the outer edge of the substrate 20. The bottom surface of the storage hole 26 is formed into a flat surface by squeezing as shown in FIGS. 1 and 2, and the joint surface 3 for connecting the external connection terminal 28 is formed.
0 is also formed on a flat surface.

【0011】基板10には適宜金属材料が使用できる
が、熱放散性、電気的特性及び展性等から銅あるいは銅
合金材、アルミニウム材が好適に使用できる。銅合金材
は熱放散性等の特性面の他しぼり加工等の加工面からも
有効である。また、基板10の厚さも適宜選択して使用
すればよい。基板10に使用する銅板としては0.2m
m〜1.2mm程度の厚さのものが使用できる。また、
電気的絶縁層22も所定の電気的絶縁性を有ししぼり加
工に適する素材であればとくに限定されない。ポリイミ
ドは耐熱性および電気的絶縁性で優れており電気的絶縁
層22の素材として有効である。
Although a metal material can be used for the substrate 10 as appropriate, a copper or copper alloy material or an aluminum material can be preferably used in view of heat dissipation, electrical characteristics and malleability. The copper alloy material is effective not only in terms of heat dissipation properties but also in terms of processing such as squeezing. Further, the thickness of the substrate 10 may be appropriately selected and used. 0.2m as a copper plate used for the substrate 10
Those having a thickness of about m to 1.2 mm can be used. Also,
The electrical insulating layer 22 is also not particularly limited as long as it has a predetermined electrical insulating property and is a material suitable for squeezing. Polyimide is excellent in heat resistance and electrical insulation and is effective as a material for the electrical insulation layer 22.

【0012】図1は上記半導体パッケージに半導体チッ
プ10を搭載し、ポッティング樹脂36で半導体チップ
10を封止した後、第2段差部32bの平坦面の部位に
キャップ38をシールして接合した状態である。キャッ
プ38として金属キャップを使用すると半導体装置は金
属製の基板20およびキャップ38によって外面が覆わ
れるから優れた熱放散性を発揮することができるととも
に、外部からパッケージ内へ水分が侵入することを有効
に防止できてパッケージの信頼性を高めることができ
る。また、外面が金属で覆われることによりパッケージ
の電磁シールドが有効になされるといった効果を有す
る。
FIG. 1 shows a state in which the semiconductor chip 10 is mounted on the semiconductor package, the semiconductor chip 10 is sealed with potting resin 36, and then a cap 38 is sealed and joined to the flat surface portion of the second step portion 32b. Is. When a metal cap is used as the cap 38, the semiconductor device has an excellent heat dissipation property because the outer surface of the semiconductor device is covered with the metal substrate 20 and the cap 38, and it is effective that moisture penetrates into the package from the outside. Therefore, the reliability of the package can be improved. In addition, since the outer surface is covered with metal, the electromagnetic shield of the package can be effectively provided.

【0013】半導体チップ10と配線パターン24との
電気的接続は基板10の第1段差部32a上に設ける配
線パターン24にボンディング部を設け、半導体チップ
10とボンディング部とをワイヤボンディングによって
接続することによる。もちろん、ワイヤボンディングの
かわりにTABテープを用いて半導体チップ10と配線
パターンとを接続してもよい。なお、第1段差部32a
と第2段差部32bの中間の立ち上がり面はポッティン
グ樹脂36をポッティングする際のダムとして作用す
る。
To electrically connect the semiconductor chip 10 and the wiring pattern 24, a bonding portion is provided on the wiring pattern 24 provided on the first step portion 32a of the substrate 10, and the semiconductor chip 10 and the bonding portion are connected by wire bonding. by. Of course, instead of wire bonding, the TAB tape may be used to connect the semiconductor chip 10 and the wiring pattern. The first step portion 32a
The intermediate rising surface of the second step portion 32b acts as a dam when the potting resin 36 is potted.

【0014】図4は基板20に配線パターン24を形成
し、しぼり加工によって半導体パッケージを製造する一
実施例を示す。図4(a) はパッケージの基板20となる
板材を示す。実施例では基板20として0.3mm厚の
銅板を使用した。この基板20に回路形成するため、未
硬化のポリイミドフィルム(厚さ50μm)40を用い
て基板20に銅箔42を接着し、キュアして硬化させた
(図4(b) )。ポリイミドフィルム40および銅箔42
には半導体チップ10を搭載する収納穴の形状に合わせ
て矩形穴を形成しておき、収納穴部分で基板20が露出
するようにする。
FIG. 4 shows an embodiment in which a wiring pattern 24 is formed on a substrate 20 and a semiconductor package is manufactured by squeezing. FIG. 4A shows a plate material which will be the substrate 20 of the package. In the example, a copper plate having a thickness of 0.3 mm was used as the substrate 20. In order to form a circuit on this substrate 20, a copper foil 42 was adhered to the substrate 20 using an uncured polyimide film (thickness 50 μm) 40, and cured and cured (FIG. 4 (b)). Polyimide film 40 and copper foil 42
A rectangular hole is formed in accordance with the shape of the storage hole for mounting the semiconductor chip 10, and the substrate 20 is exposed at the storage hole portion.

【0015】電気的絶縁層22として使用するポリイミ
ドフィルム40の厚さはとくに限定されないが、確実な
電気的絶縁性が保持できるようピンホール等のないフィ
ルムを使用することが必要である。ポリイミドフィルム
を使用する場合は10μm程度の薄厚のフィルムであっ
ても十分な電気的絶縁性を得ることができる。金属の基
板20の厚さに比して電気的絶縁層22を薄くできるこ
とから基板20と電気的絶縁層22の熱膨張率の差によ
る曲がりがほとんど発生しないという利点がある。な
お、薄厚のフィルムを使用することによってパッケージ
内のアースと電源間に回路部品としてのコンデンサを一
体で組み込み形成することが可能である。
The thickness of the polyimide film 40 used as the electrically insulating layer 22 is not particularly limited, but it is necessary to use a film without pinholes or the like so as to maintain reliable electrical insulation. When using a polyimide film, sufficient electrical insulation can be obtained even with a thin film of about 10 μm. Since the electrically insulating layer 22 can be made thinner than the thickness of the metal substrate 20, there is an advantage that the bending due to the difference in the coefficient of thermal expansion between the substrate 20 and the electrically insulating layer 22 hardly occurs. By using a thin film, it is possible to integrally form a capacitor as a circuit component between the ground and the power source in the package.

【0016】次に、銅箔42をエッチングして配線パタ
ーン24を形成する(図4(c) )。配線パターン24に
はボンディング部、外部接続端子との接続部等の所要パ
ターンを設ける。配線パターン24は銅箔42をエッチ
ングして形成するから、きわめて微細なパターンであっ
ても容易に形成できるという利点がある。次いで、配線
パターン24に保護めっきとしてニッケルめっき及び金
めっきを施し、基板20をしぼり加工して半導体チップ
の収納穴26と段差部を形成する。図4(d) にしぼり加
工した状態を示す。
Next, the copper foil 42 is etched to form the wiring pattern 24 (FIG. 4 (c)). The wiring pattern 24 is provided with required patterns such as a bonding portion and a connection portion with an external connection terminal. Since the wiring pattern 24 is formed by etching the copper foil 42, there is an advantage that even an extremely fine pattern can be easily formed. Next, the wiring pattern 24 is subjected to nickel plating and gold plating as protective plating, and the substrate 20 is squeezed to form a storage hole 26 for semiconductor chips and a step portion. Figure 4 (d) shows the pressed product.

【0017】本実施例のしぼり加工は通常のプレス金型
を用いる加工方法と同様の方法によるもので、所定の加
工工程を経て所定形状に成形する。収納穴26の大き
さ、深さ、段差部の高さ等は製品に応じて適宜設定す
る。しぼり加工によれば0.1〜1.5mm程度の段差
は容易に得ることができるから半導体チップの収納穴2
6を形成することは容易である。図4(d) では段差部は
1段であるが、二段以上の段差部を設けることももちろ
ん可能である。しぼり加工では加工金型によって形状を
規定するから収納穴26等の寸法精度は高度に設定する
ことができる。
The squeezing work of this embodiment is the same as the working method using an ordinary press die, and is formed into a predetermined shape through a predetermined working process. The size, the depth, the height of the stepped portion, etc. of the storage hole 26 are appropriately set according to the product. By the squeezing process, a step of about 0.1 to 1.5 mm can be easily obtained, so that the semiconductor chip storage hole 2
It is easy to form 6. Although the stepped portion is one step in FIG. 4D, it is of course possible to provide two or more stepped portions. In the squeezing process, since the shape is defined by the processing die, the dimensional accuracy of the storage holes 26 and the like can be set to a high level.

【0018】しぼり加工を施すことによって収納穴26
の周縁部等で基板20の伸び、配線パターン24の伸び
等の変位が生じるが、これらの変位は僅かである。ま
た、配線パターン24を形成する際にはこれらの伸び、
変形等を考慮してあらかじめパターンをデザインするよ
うにすればよい。しぼり加工を施した後、、配線パター
ン24のアウターリード部にはんだボール等の外部接続
端子を取り付けて半導体パッケージ製品とする。なお、
製品によってはパッケージ段階ではんだボールを取り付
けず、半導体チップ10を搭載した後にはんだボールを
取り付けるようにしてもよい。実施例の電気的絶縁層2
2は耐熱性が高いから高温はんだを用いてあらかじめは
んだボールを取り付けることが可能である。
The storage hole 26 is formed by applying a squeezing process.
Although displacement such as extension of the substrate 20 and extension of the wiring pattern 24 occurs at the peripheral portion of the substrate, etc., these displacements are slight. Moreover, when the wiring pattern 24 is formed, these extensions,
The pattern may be designed in advance in consideration of deformation and the like. After performing the squeezing process, external connection terminals such as solder balls are attached to the outer lead portions of the wiring pattern 24 to obtain a semiconductor package product. In addition,
Depending on the product, the solder balls may not be attached at the packaging stage, and the solder balls may be attached after the semiconductor chip 10 is mounted. Electrically insulating layer 2 of the embodiment
Since No. 2 has high heat resistance, it is possible to attach solder balls in advance using high temperature solder.

【0019】上記実施例では基板20上に回路パターン
を形成する方法として未硬化のポリイミドフィルム40
によって銅箔42を基板20に貼着したが、ポリイミド
フィルム40を貼着するかわりに電気的絶縁性を有する
材料を基板20上にコーティングするといった方法で電
気的絶縁層22を設け、その上に蒸着法、イオンプレー
ティング法、スパッタリング法、めっき等で成膜して金
属層を形成することも可能である。
In the above embodiment, an uncured polyimide film 40 is used as a method for forming a circuit pattern on the substrate 20.
The copper foil 42 is adhered to the substrate 20 by means of the above method. Instead of adhering the polyimide film 40, a material having an electric insulation property is coated on the substrate 20 to provide the electric insulation layer 22, and the electric insulation layer 22 is provided thereon. It is also possible to form a metal layer by forming a film by a vapor deposition method, an ion plating method, a sputtering method, plating or the like.

【0020】図5は半導体パッケージの第2実施例で、
第1段差部32aと第2段差部32bの各々にボンディ
ング部を設け、各々の平坦面に設けたボンディング部と
半導体チップ10とをワイヤボンディングにより接続し
たものである。このようにボンディング部を複数段に設
けることでボンディング部の配置スペースに余裕をもた
せることが可能になる。
FIG. 5 shows a second embodiment of the semiconductor package.
A bonding portion is provided on each of the first step portion 32a and the second step portion 32b, and the bonding portion provided on each flat surface and the semiconductor chip 10 are connected by wire bonding. By providing the bonding portions in a plurality of stages in this way, it becomes possible to provide a margin in the arrangement space of the bonding portions.

【0021】図6は上記第2実施例で第1段差部32a
と第2段差部32bの各々のボンディング部の平面配置
を示す。このようにボンディング部を第1段差部32a
と第2段差部32bで交互に配置することによって限ら
れた面積内で必要なボンディング面積を確保することが
できる。なお、図5に示す実施例ではキャップ38は外
部接続端子28の接合面に取り付けている。
FIG. 6 shows the first step 32a in the second embodiment.
And the planar arrangement of each bonding portion of the second step portion 32b. As described above, the bonding portion is formed into the first step portion 32a.
By alternately arranging and the second step portion 32b, it is possible to secure a necessary bonding area within a limited area. In the embodiment shown in FIG. 5, the cap 38 is attached to the joint surface of the external connection terminal 28.

【0022】図7は半導体パッケージの第3実施例で、
半導体チップ10を搭載する収納穴26の底面上まで配
線パターン24を延出し収納穴26の底面上に設けたボ
ンディング部と半導体チップ10とをワイヤボンディン
グによって接続したものである。上記の実施例のように
段差部上にボンディング部を配置したパッケージの場合
には段差部の立ち上がり部が傾斜面になるために半導体
チップ10とボンディング部との距離がある程度離れて
しまうのに対して、本実施例のように収納穴26の底面
上にまで配線パターン24を延出させると半導体チップ
10とボンディング部とを接近させることができワイヤ
長を短くできるという利点がある。また、本実施例の構
成の場合は基板20をしぼり加工する際に段差の立ち上
がり部の傾斜をきつくする必要がなくなり、しぼり加工
による基板20の伸びおよび変位等を小さく抑えること
ができるという利点がある。
FIG. 7 shows a third embodiment of the semiconductor package.
The wiring pattern 24 is extended to the bottom surface of the storage hole 26 for mounting the semiconductor chip 10, and the bonding portion provided on the bottom surface of the storage hole 26 and the semiconductor chip 10 are connected by wire bonding. In the case of the package in which the bonding portion is arranged on the step portion as in the above-described embodiment, the rising portion of the step portion is an inclined surface, so that the distance between the semiconductor chip 10 and the bonding portion is increased to some extent. Then, when the wiring pattern 24 is extended to the bottom surface of the storage hole 26 as in the present embodiment, there is an advantage that the semiconductor chip 10 and the bonding portion can be brought close to each other and the wire length can be shortened. Further, in the case of the configuration of the present embodiment, it is not necessary to tightly incline the rising portion of the step when the substrate 20 is squeezed, and there is an advantage that the elongation and displacement of the substrate 20 due to the squeezing can be suppressed to be small. is there.

【0023】図8は半導体パッケージの第4実施例で、
配線パターン24の延出端を第2段差部32b上までで
止め、半導体チップ10に近接する第1段差部32aで
は基板20を露出させたままとし、基板20を接地電位
とすることで第1段差部32aへのボンディングで容易
に接地電位と接続できるようにしたものである。この半
導体パッケージは基板20の素材が金属であることから
基板20を容易に接地電位とすることができ、半導体チ
ップ10のアース接続が容易に可能になる。
FIG. 8 shows a fourth embodiment of the semiconductor package,
The extension end of the wiring pattern 24 is stopped up to above the second step portion 32b, the substrate 20 is left exposed at the first step portion 32a close to the semiconductor chip 10, and the substrate 20 is set to the ground potential. By bonding to the step portion 32a, it is possible to easily connect to the ground potential. In this semiconductor package, since the material of the substrate 20 is metal, the substrate 20 can be easily set to the ground potential, and the semiconductor chip 10 can be easily grounded.

【0024】図9は半導体パッケージの第5実施例で、
基板20上に設ける配線パターン24を多層形成したも
のである。配線パターン24は電気的絶縁層22a、2
2bを挟んで積層することによって図のように多層形成
することができる。実施例では第1段差部32aを基板
20の露出面とし、第2段差部32bを比較的広幅に形
成し第2段差部32b上で配線パターン24を2段に形
成している。したがって、ワイヤボンディング部は第1
段差部32aと第2段差部32bでの2段の配線パター
ン24の3段構成となる。基板20を接地電位、2段の
配線パターン24の第1段を信号ライン、第2段を電源
ラインとして使用することができる。
FIG. 9 shows a fifth embodiment of the semiconductor package,
The wiring pattern 24 provided on the substrate 20 is formed in multiple layers. The wiring pattern 24 is an electrically insulating layer 22a, 2
By laminating with 2b sandwiched, a multilayer can be formed as shown in the figure. In the embodiment, the first step portion 32a is the exposed surface of the substrate 20, the second step portion 32b is formed relatively wide, and the wiring pattern 24 is formed in two steps on the second step portion 32b. Therefore, the wire bonding part is the first
The step portion 32a and the second step portion 32b have a three-step configuration of the two-step wiring pattern 24. The substrate 20 can be used as a ground potential, the first stage of the two-step wiring pattern 24 can be used as a signal line, and the second stage can be used as a power line.

【0025】配線パターン24を多層形成したパッケー
ジで外部接続端子28としてはんだボールを接合する場
合、通常は表面層でスルーホール以外の配線パターン2
4に接合するが、本実施例のパッケージでは電気的絶縁
層22がきわめて薄く形成できるからブラインドスルー
ホールの部位にはんだボールを接合することも可能であ
る。スルーホールの高さを調整する必要がある場合は、
はんだボール用パッドの大きさを調整する等によればよ
い。
When solder balls are joined as the external connection terminals 28 in a package in which the wiring patterns 24 are formed in multiple layers, the wiring patterns 2 other than the through holes are usually formed on the surface layer.
However, in the package of this embodiment, since the electrically insulating layer 22 can be formed extremely thin, it is possible to join the solder ball to the blind through hole. If you need to adjust the height of the through hole,
For example, the size of the solder ball pad may be adjusted.

【0026】また、基板20上に配線パターン24を多
層形成する場合、層間の電気的接続は図9に示すように
スルーホール23a、23bによって行うが、このよう
に基板20上に配線パターン24を多層形成するには次
の方法によるのが好適である。すなわち、前述した方法
と同様に基板20上にポリイミドフィルム等により電気
的絶縁層22a、22bを介して所定のパターンで配線
パターン24を多層形成し、キュアして電気的絶縁層2
2a、22bを硬化させる。次いで、多層形成したフィ
ルム面の上方からレーザ光を照射してスルーホールを形
成するための貫通孔を設ける。
Further, when the wiring pattern 24 is formed in multiple layers on the substrate 20, the electrical connection between layers is made by the through holes 23a and 23b as shown in FIG. 9, but the wiring pattern 24 is formed on the substrate 20 in this way. The following method is suitable for forming multiple layers. That is, similar to the above-described method, the wiring pattern 24 is formed in multiple layers on the substrate 20 with a predetermined pattern by the polyimide film or the like via the electrically insulating layers 22a and 22b, and the electrically insulating layer 2 is cured.
2a and 22b are hardened. Next, a through hole for forming a through hole is provided by irradiating a laser beam from above the film surface on which the multilayer is formed.

【0027】配線パターン24でスルーホールを形成す
る部位はあらかじめ決められているから、表面層の配線
パターン24をエッチングしてパターン形成する際には
スルーホールを形成する部位は除去されている。したが
って、電気的絶縁層のみを消失させるレーザ光を用いる
ことにより電気的絶縁層の表面から下層の配線パターン
24あるいは基板20に通じる貫通孔を容易に形成する
ことができる。図9では表面層から最下層の基板20に
通じるスルーホール23aと中間の配線パターン24に
通じるスルーホール23bを示す。
Since the portion of the wiring pattern 24 where the through hole is formed is predetermined, the portion where the through hole is formed is removed when the wiring pattern 24 of the surface layer is etched to form a pattern. Therefore, it is possible to easily form a through hole that leads from the surface of the electrically insulating layer to the underlying wiring pattern 24 or the substrate 20 by using a laser beam that erases only the electrically insulating layer. FIG. 9 shows a through hole 23 a that leads from the surface layer to the lowermost substrate 20 and a through hole 23 b that leads to the intermediate wiring pattern 24.

【0028】レーザ光を用いてスルーホール用の貫通孔
を形成する方法は、たとえば配線パターン24を多層形
成した後にドリルで貫通孔を孔あけする方法と比較する
と電気的絶縁層の厚さにばらつきがあっても下層の導体
層の位置まで正確にかつ能率的に貫通孔が形成できると
いう利点がある。貫通孔を形成した後は、従来方法と同
様にスルーホールめっきを施して下層の導体層と表面の
配線パターン24とを電気的に接続する。なお、レーザ
光を用いてスルーホールを形成する方法はもちろん単層
の配線パターン24を設ける場合にも適用できる。
The method of forming a through hole for a through hole by using a laser beam has a variation in the thickness of the electrically insulating layer as compared with, for example, a method of forming a through hole with a drill after forming the wiring pattern 24 in multiple layers. However, there is an advantage that the through hole can be accurately and efficiently formed up to the position of the lower conductor layer. After forming the through holes, through hole plating is performed as in the conventional method to electrically connect the lower conductor layer and the wiring pattern 24 on the surface. It should be noted that the method of forming the through hole using the laser beam can be applied to the case of providing the single-layer wiring pattern 24 as well.

【0029】図10は半導体パッケージの第6実施例と
して、いわゆるフリップチップ法によって半導体チップ
10を搭載するパッケージとして構成した例を示す。こ
の実施例では基板20の外部接続端子28の接合面から
半導体チップ10の収納穴26の底面上まで電気的絶縁
層22および配線パターン24を延出して形成し、配線
パターン24のインナーリード部を半導体チップ10の
バンプ配置に合わせて形成する。これによって半導体チ
ップ10をフリップチップ法により搭載することができ
る。
FIG. 10 shows, as a sixth embodiment of the semiconductor package, an example in which the semiconductor chip 10 is mounted by a so-called flip chip method. In this embodiment, the electrical insulating layer 22 and the wiring pattern 24 are formed by extending from the joint surface of the external connection terminal 28 of the substrate 20 to the bottom surface of the housing hole 26 of the semiconductor chip 10, and the inner lead portion of the wiring pattern 24 is formed. It is formed according to the bump arrangement of the semiconductor chip 10. As a result, the semiconductor chip 10 can be mounted by the flip chip method.

【0030】以上、半導体パッケージの実施例について
説明したが、本発明に係る半導体パッケージは金属板の
基板20をしぼり加工して形成することから、削り出し
あるいは貼り合わせによって収納穴を形成するといった
方法にくらべてはるかにパッケージの製造が容易にな
る。また、基板20をしぼり加工することによってパッ
ケージの保形性を向上させることができるという利点が
ある。すなわち、平板状の基板20をしぼり加工するこ
とによってパッケージの強度、とくに半導体チップ10
の搭載部分の強度を向上させることが可能になり、パッ
ケージの信頼性を向上させることが可能になる。
The embodiments of the semiconductor package have been described above. However, since the semiconductor package according to the present invention is formed by squeezing the substrate 20 of a metal plate, a method of forming a storage hole by shaving or bonding. It makes packaging much easier to manufacture. Further, there is an advantage that the shape retention of the package can be improved by processing the substrate 20. That is, the strength of the package, especially the semiconductor chip 10 is reduced by processing the flat substrate 20.
It is possible to improve the strength of the mounting portion of the, and it is possible to improve the reliability of the package.

【0031】また一方、基板20で収納穴26の外周エ
リアで外部接続端子を取り付ける部分についてみると、
この外周エリア部分はしぼり加工を施した部位にくらべ
て柔軟性を有するが、このように基板20の外周部分が
柔軟性を有するということは半導体装置を実装した際に
パッケージと実装基板との間で生じる熱応力等を効果的
に逃がすことができる点で有効である。すなわち、実施
例の半導体パッケージは半導体チップを搭載する収納穴
26部分については堅固に形成されて半導体チップを確
実に支持することができ、実装基板との接続部分につい
ては若干の柔軟性を有することから曲がりによる変形応
力、熱応力等を逃がして信頼性の高い実装を行うことが
可能になる。
On the other hand, looking at the portion of the substrate 20 where the external connection terminals are attached in the outer peripheral area of the storage hole 26,
The outer peripheral area portion is more flexible than the squeezed portion, but the fact that the outer peripheral portion of the substrate 20 is flexible in this way means that it is between the package and the mounting substrate when the semiconductor device is mounted. This is effective in that the thermal stress and the like generated in step 1 can be effectively released. That is, in the semiconductor package of the embodiment, the storage hole 26 portion for mounting the semiconductor chip is firmly formed to surely support the semiconductor chip, and the connection portion with the mounting board has some flexibility. Thus, it becomes possible to release the deformation stress, thermal stress, and the like due to bending, and to perform highly reliable mounting.

【0032】また、上記のように基板20の保形性が良
好になることから基板20を薄厚の材料で形成すること
が可能になりパッケージの薄型化を図ることが可能にな
る。また、基板20に金属板を使用することとしぼり加
工によることから配線パターン24を形成する下地面の
平坦性が良好になり、基板20上に形成する電気的絶縁
層22や配線パターン24を薄くできる。これによって
微細パターンを形成することが容易になる。
Further, since the shape retention of the substrate 20 is improved as described above, the substrate 20 can be made of a thin material, and the package can be made thinner. Further, since the metal plate is used for the substrate 20 and the drawing process is performed, the flatness of the underlying surface on which the wiring pattern 24 is formed is improved, and the electrically insulating layer 22 and the wiring pattern 24 formed on the substrate 20 are thin. it can. This makes it easy to form a fine pattern.

【0033】また、実施例で示すように配線パターン2
4は基板20上で半導体チップを搭載する面側にのみ設
け、基板20の両面に配線パターンを設けて表裏面で配
線パターンを引き回すようにしないから半導体チップ1
0と外部接続端子28までの配線パターン24の長さを
短くできる。また、配線パターン24は基板20の片面
に設けて基板20にはスルーホールを設けないから基板
20の封止性が良好になり基板20側から水分が侵入し
たりすることを完全に防止することが可能になる。
Further, as shown in the embodiment, the wiring pattern 2
4 is provided only on the side of the substrate 20 on which the semiconductor chip is mounted, and wiring patterns are not provided on both sides of the substrate 20 so that the wiring pattern is not routed between the front and back sides.
The length of the wiring pattern 24 from 0 to the external connection terminal 28 can be shortened. In addition, since the wiring pattern 24 is provided on one surface of the substrate 20 and no through hole is provided in the substrate 20, the sealing property of the substrate 20 is improved and water is completely prevented from entering from the substrate 20 side. Will be possible.

【0034】なお、上述した半導体パッケージに半導体
チップ10を搭載して半導体装置とする場合は、前述し
たように半導体チップ10と配線パターン24とをワイ
ヤボンディングあるいはTABを使用し、あるいはフリ
ップチップ法で接続した後、ポッティング等で半導体チ
ップ10を封止し、キャップ38で封止するようにす
る。もちろん、ポッティング樹脂で封止するかわりにト
ランスファモールド法によって封止することも可能であ
り、ポッティングせずそのままキャップ38で封止する
こともできる。
When the semiconductor chip 10 is mounted on the above-described semiconductor package to form a semiconductor device, the semiconductor chip 10 and the wiring pattern 24 are wire-bonded or TAB is used as described above, or the flip-chip method is used. After the connection, the semiconductor chip 10 is sealed by potting or the like, and the cap 38 is sealed. Of course, instead of the potting resin, the transfer molding method can be used, and the cap 38 can be used without potting.

【0035】得られた半導体装置はパッケージの基板2
0が金属板であることから、保形性に優れるとともに好
適な熱放散性を有する。図1に示すように基板20にじ
かに半導体チップ10を接合して搭載する場合は半導体
チップ10から基板20への熱伝導が効果的になされ、
基板20全体から熱放散する。もちろん、熱放散性をさ
らに高めるため基板20に放熱フィンを取り付けること
も可能である。
The obtained semiconductor device is the substrate 2 of the package.
Since 0 is a metal plate, it is excellent in shape retention and has suitable heat dissipation. As shown in FIG. 1, when the semiconductor chip 10 is directly mounted on the substrate 20 by bonding, heat conduction from the semiconductor chip 10 to the substrate 20 is effectively performed.
Heat is dissipated from the entire substrate 20. Of course, it is also possible to attach a radiation fin to the substrate 20 in order to further enhance heat dissipation.

【0036】また、本発明に係る半導体装置は配線パタ
ーン24の形状や配置等を適宜設定できるから製品に応
じて配線パターン24等を形成でき、種々の用途に応じ
た製品に適用することができる。たとえば、単体の半導
体チップを搭載するパッケージだけでなく、複数の半導
体チップを搭載するMCM用のパッケージにも適用する
ことができる。
Since the semiconductor device according to the present invention can appropriately set the shape, arrangement, etc. of the wiring pattern 24, the wiring pattern 24 and the like can be formed according to the product, and can be applied to products according to various uses. . For example, it can be applied not only to a package mounting a single semiconductor chip but also to a package for MCM mounting a plurality of semiconductor chips.

【0037】[0037]

【発明の効果】本発明に係る半導体パッケージは熱放散
性および電気的特性、絶縁信頼性、保形性等の優れた製
品として提供することができ、また、半導体チップを搭
載する収納穴を有する半導体パッケージとして高精度に
かつ容易に製造することを可能にする。また、本発明に
係る半導体パッケージの製造方法によれば前記半導体パ
ッケージを好適に製造することができる。また、本発明
に係る半導体装置は熱放散性、電気的特性、封止性等の
優れた製品として提供することができる等の著効を奏す
る。
The semiconductor package according to the present invention can be provided as a product excellent in heat dissipation, electrical characteristics, insulation reliability, shape retention, and the like, and has a storage hole for mounting a semiconductor chip. The semiconductor package can be manufactured with high accuracy and easily. Further, according to the method of manufacturing the semiconductor package of the present invention, the semiconductor package can be manufactured appropriately. In addition, the semiconductor device according to the present invention has a remarkable effect that it can be provided as a product excellent in heat dissipation, electrical characteristics, sealing properties, and the like.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係る半導体パッケージ及び半導体装置
の構成を示す断面図である。
FIG. 1 is a sectional view showing a configuration of a semiconductor package and a semiconductor device according to the present invention.

【図2】基板上に形成する電気的絶縁層及び配線パター
ンの構成を示す説明図である。
FIG. 2 is an explanatory diagram showing a configuration of an electrically insulating layer and a wiring pattern formed on a substrate.

【図3】半導体チップの収納穴および配線パターン等の
平面配置を示す説明図である。
FIG. 3 is an explanatory diagram showing a planar arrangement of a storage hole for a semiconductor chip, a wiring pattern, and the like.

【図4】半導体パッケージの製造方法の一実施例を示す
説明図である。
FIG. 4 is an explanatory diagram showing an example of a method of manufacturing a semiconductor package.

【図5】半導体パッケージの第2実施例を示す説明図で
ある。
FIG. 5 is an explanatory diagram showing a second embodiment of the semiconductor package.

【図6】段差部上に形成するボンディング部の平面配置
を示す説明図である。
FIG. 6 is an explanatory diagram showing a planar arrangement of bonding portions formed on the step portion.

【図7】半導体パッケージの第3実施例を示す説明図で
ある。
FIG. 7 is an explanatory diagram showing a third embodiment of the semiconductor package.

【図8】半導体パッケージの第4実施例を示す説明図で
ある。
FIG. 8 is an explanatory view showing a fourth embodiment of the semiconductor package.

【図9】半導体パッケージの第5実施例を示す説明図で
ある。
FIG. 9 is an explanatory view showing a fifth embodiment of the semiconductor package.

【図10】半導体パッケージの第6実施例を示す説明図
である。
FIG. 10 is an explanatory view showing a sixth embodiment of the semiconductor package.

【図11】半導体パッケージの従来例の断面図である。FIG. 11 is a sectional view of a conventional example of a semiconductor package.

【符号の説明】[Explanation of symbols]

10 半導体チップ 20 基板 22 電気的絶縁層 24 配線パターン 26 収納穴 28 外部接続端子 30 接合面 32a 第1段差部 32b 第2段差部 38 キャップ 40 ポリイミドフィルム 42 銅箔 10 Semiconductor Chip 20 Substrate 22 Electrical Insulating Layer 24 Wiring Pattern 26 Storage Hole 28 External Connection Terminal 30 Bonding Surface 32a First Step Part 32b Second Step Part 38 Cap 40 Polyimide Film 42 Copper Foil

Claims (8)

【特許請求の範囲】[Claims] 【請求項1】 金属の基板をパッケージの基板として使
用し、前記基板の片面上に電気的絶縁層を介して配線パ
ターンが被着形成され、 前記配線パターンを形成した基板面側に前記基板ととも
に前記配線パターン及び前記電気的絶縁層が一体にしぼ
り加工されて半導体チップを搭載する収納穴が形成され
て成ることを特徴とする半導体パッケージ。
1. A metal substrate is used as a package substrate, and a wiring pattern is adhered and formed on one surface of the substrate via an electrically insulating layer, and the substrate surface side on which the wiring pattern is formed together with the substrate. A semiconductor package, wherein the wiring pattern and the electrically insulating layer are integrally pressed to form a storage hole for mounting a semiconductor chip.
【請求項2】 前記配線パターンと電気的に接続して前
記基板の外周エリアに外部接続端子が取り付けられてな
ることを特徴とする請求項1記載の半導体パッケージ。
2. The semiconductor package according to claim 1, wherein an external connection terminal is attached to an outer peripheral area of the substrate so as to be electrically connected to the wiring pattern.
【請求項3】 前記収納穴を囲んで前記配線パターンの
インナーリードが配置されて成ることを特徴とする請求
項1記載の半導体パッケージ。
3. The semiconductor package according to claim 1, wherein inner leads of the wiring pattern are arranged so as to surround the storage hole.
【請求項4】 前記収納穴の周囲に前記電気的絶縁層を
介して配線パターンが設けられた段差部が少なくとも1
段形成されたことを特徴とする請求項1記載の半導体パ
ッケージ。
4. At least one stepped portion provided with a wiring pattern around the accommodation hole via the electrically insulating layer.
The semiconductor package according to claim 1, wherein the semiconductor package is stepwise formed.
【請求項5】 前記配線パターンは電気的絶縁層を介し
て複数層に形成されたものであることを特徴とする請求
項1、2、3または4記載の半導体パッケージ。
5. The semiconductor package according to claim 1, wherein the wiring pattern is formed in a plurality of layers with an electrically insulating layer interposed therebetween.
【請求項6】 パッケージの基板として使用する金属の
基板の片面上に電気的絶縁層を介して所定パターンで配
線パターンを形成し、 前記基板とともに前記配線パターン及び前記電気的絶縁
層を一体にしぼり加工して、前記配線パターンを設けた
前記基板の基板面側に半導体チップを搭載する収納孔を
形成することを特徴とする半導体パッケージの製造方
法。
6. A wiring pattern is formed in a predetermined pattern on one surface of a metal substrate used as a package substrate, and the wiring pattern and the electrically insulating layer are integrated together with the substrate. A method of manufacturing a semiconductor package, characterized by forming a storage hole for mounting a semiconductor chip on the substrate surface side of the substrate provided with the wiring pattern.
【請求項7】 前記基板上に配線パターンを形成した
後、 前記電気的絶縁層のみを消失させるレーザ光を用いてス
ルーホール形成用の貫通孔を設け、 該貫通孔にスルーホールめっきを施して層間の配線パタ
ーンあるいは前記基板と配線パターンとを電気的に接続
することを特徴とする請求項6記載の半導体パッケージ
の製造方法。
7. After forming a wiring pattern on the substrate, a through hole for forming a through hole is provided by using a laser beam that erases only the electrically insulating layer, and the through hole is plated with a through hole. 7. The method of manufacturing a semiconductor package according to claim 6, wherein the wiring pattern between layers or the substrate and the wiring pattern are electrically connected.
【請求項8】 請求項1、2、3、4または5記載の半
導体パッケージの収納穴内に半導体チップが搭載され、
半導体チップと前記配線パターンとが電気的に接続さ
れ、前記半導体チップがポッティング、トランスファモ
ールドまたはキャップにより封止されて成ることを特徴
とする半導体装置。
8. A semiconductor chip is mounted in the storage hole of the semiconductor package according to claim 1,
A semiconductor device, wherein a semiconductor chip and the wiring pattern are electrically connected, and the semiconductor chip is sealed by potting, transfer molding or a cap.
JP6313340A 1994-12-16 1994-12-16 Semiconductor package, its manufacturing method, and semiconductor device Pending JPH08172142A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6313340A JPH08172142A (en) 1994-12-16 1994-12-16 Semiconductor package, its manufacturing method, and semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6313340A JPH08172142A (en) 1994-12-16 1994-12-16 Semiconductor package, its manufacturing method, and semiconductor device

Publications (1)

Publication Number Publication Date
JPH08172142A true JPH08172142A (en) 1996-07-02

Family

ID=18040072

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6313340A Pending JPH08172142A (en) 1994-12-16 1994-12-16 Semiconductor package, its manufacturing method, and semiconductor device

Country Status (1)

Country Link
JP (1) JPH08172142A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10340973A (en) * 1997-04-09 1998-12-22 Mitsui Chem Inc Metal base semiconductor circuit board
JP2000114436A (en) * 1998-09-30 2000-04-21 Kinko Denshi Kofun Yugenkoshi Cavity down ic package structure provided with thermal via
US6489668B1 (en) 1997-03-24 2002-12-03 Seiko Epson Corporation Semiconductor device and method for manufacturing the same
CN100370580C (en) * 2004-03-29 2008-02-20 雅马哈株式会社 Semiconductor wafer and its producing method

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6489668B1 (en) 1997-03-24 2002-12-03 Seiko Epson Corporation Semiconductor device and method for manufacturing the same
JPH10340973A (en) * 1997-04-09 1998-12-22 Mitsui Chem Inc Metal base semiconductor circuit board
JP2000114436A (en) * 1998-09-30 2000-04-21 Kinko Denshi Kofun Yugenkoshi Cavity down ic package structure provided with thermal via
CN100370580C (en) * 2004-03-29 2008-02-20 雅马哈株式会社 Semiconductor wafer and its producing method

Similar Documents

Publication Publication Date Title
KR100204753B1 (en) Loc type stacked chip package
EP1374305B1 (en) Enhanced die-down ball grid array and method for making the same
JP2755252B2 (en) Semiconductor device package and semiconductor device
US5376588A (en) Method for making high pin count package for semiconductor device
KR100339044B1 (en) ball grid array semiconductor package and method for making the same
US4974057A (en) Semiconductor device package with circuit board and resin
US8916958B2 (en) Semiconductor package with multiple chips and substrate in metal cap
JP2001015679A (en) Semiconductor device and manufacture thereof
JP2003522401A (en) Stacked integrated circuit package
JPH11135560A (en) Resin-sealed ball grid array ic package and manufacture thereof
JPS6324647A (en) Semiconductor package
KR20030018642A (en) Stack chip module
JP2003243565A (en) Packaged semiconductor device and its manufacturing method
US20020063331A1 (en) Film carrier semiconductor device
JPH08172142A (en) Semiconductor package, its manufacturing method, and semiconductor device
JPS61137349A (en) Semiconductor device
JP4175339B2 (en) Manufacturing method of semiconductor device
JP2518145B2 (en) Multilayer lead frame with heat sink
JPH07183425A (en) Semiconductor device and its manufacture
JPH07326690A (en) Package for semiconductor device and semiconductor device
JP2784209B2 (en) Semiconductor device
JPS58134450A (en) Semiconductor device and manufacture thereof
JP2500664B2 (en) Semiconductor device
KR950003904B1 (en) Semiconductor package
KR100533762B1 (en) Semiconductor package