JPH079490Y2 - Television receiver - Google Patents

Television receiver

Info

Publication number
JPH079490Y2
JPH079490Y2 JP1988070605U JP7060588U JPH079490Y2 JP H079490 Y2 JPH079490 Y2 JP H079490Y2 JP 1988070605 U JP1988070605 U JP 1988070605U JP 7060588 U JP7060588 U JP 7060588U JP H079490 Y2 JPH079490 Y2 JP H079490Y2
Authority
JP
Japan
Prior art keywords
circuit
power supply
output
supply circuit
broadcast receiving
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1988070605U
Other languages
Japanese (ja)
Other versions
JPH01175080U (en
Inventor
健治 寺沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP1988070605U priority Critical patent/JPH079490Y2/en
Publication of JPH01175080U publication Critical patent/JPH01175080U/ja
Application granted granted Critical
Publication of JPH079490Y2 publication Critical patent/JPH079490Y2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Television Receiver Circuits (AREA)

Description

【考案の詳細な説明】 (イ)産業上の利用分野 本考案は衛星放送受信用チューナを内蔵するテレビジョ
ン受像機に関する。
DETAILED DESCRIPTION OF THE INVENTION (a) Field of Industrial Application The present invention relates to a television receiver having a tuner for receiving satellite broadcasting.

(ロ)従来の技術 衛星放送受信用チューナ(以下BSチューナという)を内
蔵するテレビジョン受像機としては、雑誌「テレビ技
術'88年1月号」p109〜p114に記載されているものがあ
る。
(B) Conventional Technology As a television receiver having a tuner for receiving satellite broadcasting (hereinafter referred to as a BS tuner), there is one described in the magazine "Television Technology 'January 1988 issue" p109 to p114.

このようなテレビジョン受像機の概略ブロック図を第3
図に示す。
A schematic block diagram of such a television receiver is shown in FIG.
Shown in the figure.

図中、(1)はNTSCテレビジョン信号を受信するアンテ
ナ、(2)はアンテナからのテレビジョン信号が供給さ
れるVHF及びUHF用のチューナ、(3)はVIF検波回路。
(4)はSIF検波回路、(5)は前記VIF検波回路(3)
出力が一方の入力端子に供給され、後述するCPUにより
制御される映像切換回路、(6)はこの映像切換回路
(5)出力が供給されるカラー復調及び偏向回路、
(7)はこのカラー復調及び偏向回路(6)出力が供給
されるCRT、(8)は前記SIF検波回路(4)出力が一方
の入力端子に供給され後述するCPUにより制御される音
声切換回路、(9)はこの音声切換回路(8)出力が供
給される音声アンプ、(10)はこの音声アンプ(9)出
力が供給されるスピーカ、(11)は赤外線リモコン信号
を出力するリモコン送信器、(12)は赤外線リモコン信
号を受信するリモコンプリアンプ、(13)はこのリモコ
ンプリアンプ(12)出力をデコードして各種コマンドを
発生するCPU、(14)はこのCPU(13)出力により制御さ
れるテレビ用電源回路であり、これらは通常のテレビジ
ョン受像機に備えられている機能である。
In the figure, (1) is an antenna for receiving an NTSC television signal, (2) is a VHF and UHF tuner to which the television signal from the antenna is supplied, and (3) is a VIF detection circuit.
(4) is an SIF detection circuit, (5) is the VIF detection circuit (3)
An image switching circuit whose output is supplied to one input terminal and which is controlled by a CPU described later, (6) is a color demodulation and deflection circuit to which the image switching circuit (5) is supplied,
(7) is a CRT to which the output of the color demodulation and deflection circuit (6) is supplied, and (8) is a voice switching circuit controlled by the CPU described later, in which the output of the SIF detection circuit (4) is supplied to one input terminal. , (9) is an audio amplifier to which the output of the audio switching circuit (8) is supplied, (10) is a speaker to which the output of the audio amplifier (9) is supplied, and (11) is a remote control transmitter that outputs an infrared remote control signal. , (12) is a remote control preamplifier that receives an infrared remote control signal, (13) is a CPU that decodes the output of this remote control preamplifier (12) and generates various commands, and (14) is controlled by this CPU (13) output. These are power supply circuits for television, and these are the functions provided in a normal television receiver.

また、(15)は衛星放送を受信し、第1コンバータを備
えるパラボラアンテナ、(16)はこの第1コンバータか
らの第1中間周波数を第2中間周波数に変換する第2コ
ンバータ、(17)はこの第2コンバータ(16)出力をFM
復調するFM復調回路、(18)はこのFM復調回路っか17出
力から映像信号を検波するビデオ検波回路、(19)はFM
復調回路(17)出力から音声信号を復調する音声PCMデ
コーダ、(20)は前記ビデオ検波回路(18)出力が供給
されるBSビデオ出力端子、(21)は前記音声PCMデコー
ダ(19)出力が供給されるBS音声出力端子、(22)は前
記CPU(13)出力により制御されるBSチューナ用電源回
路である。また、前記ビデオ検波回路(18)出力の一つ
は前記映像切換回路(5)の他方の入力端子に供給さ
れ、前記音声PCMデコーダ(19)出力の一つは前記音声
切換回路(8)の他方の入力端子に供給される。
Further, (15) is a parabolic antenna that receives satellite broadcasting and includes a first converter, (16) is a second converter that converts the first intermediate frequency from the first converter to a second intermediate frequency, and (17) is This second converter (16) output is FM
FM demodulation circuit for demodulation, (18) is a video detection circuit for detecting a video signal from this FM demodulation circuit 17 output, (19) is FM
An audio PCM decoder for demodulating an audio signal from the output of the demodulation circuit (17), (20) a BS video output terminal to which the output of the video detection circuit (18) is supplied, and (21) an output of the audio PCM decoder (19). The supplied BS audio output terminal (22) is a BS tuner power supply circuit controlled by the output of the CPU (13). One of the outputs of the video detection circuit (18) is supplied to the other input terminal of the video switching circuit (5), and one of the outputs of the audio PCM decoder (19) is supplied to the audio switching circuit (8). It is supplied to the other input terminal.

上述のテレビジョン受像機はBSビデオ出力端子(20)及
びBS音声出力端子(21)を備えているため、この端子に
VTR(図示省略)を接続することにより衛星放送を録画
することができる。
The above-mentioned television receiver has a BS video output terminal (20) and a BS audio output terminal (21).
Satellite broadcasting can be recorded by connecting a VTR (not shown).

更に、上述のテレビジョン受像機はテレビ用電源回路
(14)とBSチューナ用電源回路(22)とは独立してCPU
(13)により制御される構成となっており、リモコン送
信器(11)には、両電源を同時にオン、オフする、“電
源オン/オフキー”の他にテレビ用電源のみを単独にオ
フする“テレビカットキー”を設けている。
Further, in the above-mentioned television receiver, the TV power supply circuit (14) and the BS tuner power supply circuit (22) are independent of the CPU.
Controlled by (13), the remote control transmitter (11) turns on and off both power supplies at the same time, in addition to the "power on / off key", it turns off only the TV power supply. A TV cut key is provided.

第4図にCPU(13)の機能ブロック図を示す。Fig. 4 shows a functional block diagram of the CPU (13).

リモコンプリアンプ(12)からの各リモコン信号はリモ
コンデコード回路(130)でデコードされ、電源オン/
オフ処理回路(131)、テレビカット処理回路(132)及
びその他処理回路(133)を制御する。
Each remote control signal from the remote control preamplifier (12) is decoded by the remote control decoding circuit (130) to turn on / off the power.
The off processing circuit (131), the television cut processing circuit (132), and the other processing circuit (133) are controlled.

今、テレビ用電源回路(14)がオフ状態で“電源オン/
オフキー”が操作されると、電源オン/オフ処理回路
(131)にトリガがかかり、出力が“L"から“H"に反転
する。この“H"出力はアンドケート(AND)の一方の入
力となると共に、BSチューナ用電源回路(22)をオンと
する。
Now, when the TV power supply circuit (14) is off,
When the "OFF key" is operated, the power on / off processing circuit (131) is triggered and the output is inverted from "L" to "H". This "H" output is one input of AND gate (AND). At the same time, the BS tuner power supply circuit (22) is turned on.

更に、この“H"出力はテレビカット処理回路(132)を
オフ状態にリセットし、テレビカット出力は“H"にイニ
シャルされる。このテレビカット出力は前記アンドゲー
ト(AND)の他方の入力となっているもので、結果とし
てアンドゲート出力は“H"となりテレビ用電源回路(1
4)をオンとする。
Further, this "H" output resets the TV cut processing circuit (132) to the OFF state, and the TV cut output is initialized to "H". This TV cut output is the other input of the AND gate (AND), and as a result the AND gate output becomes "H" and the TV power supply circuit (1
4) Turn on.

また、この状態で再度、“電源オン/オフキー”が操作
されると、電源オン/オフ処理回路(131)出力が“L"
となり、テレビ用電源回路(14)及びBSチューナ用電源
回路(22)を共にオフとする。
When the "power on / off key" is operated again in this state, the output of the power on / off processing circuit (131) is "L".
Then, both the TV power supply circuit (14) and the BS tuner power supply circuit (22) are turned off.

次に、テレビ用電源回路(14)及びBSチューナ用電源回
路(22)がオン状態において、“テレビカットキー”が
操作されると、テレビカット処理回路(132)から“L"
のテレビカット出力が出力され、アンドゲート(AND)
に供給される。従って、テレビ用電源回路(14)のみが
オフとなる。
Next, when the "TV cut key" is operated while the TV power supply circuit (14) and the BS tuner power supply circuit (22) are on, the TV cut processing circuit (132) outputs "L".
TV cut output is output, AND gate (AND)
Is supplied to. Therefore, only the TV power supply circuit (14) is turned off.

次に、オンタイマー動作について説明する。オンタイマ
ー回路(134)に設定した所定時刻を表わすオンタイマ
ーデータは第1比較回路(135)で時計回路(136)出力
と比較される。そして、一致した時、“H"が出力され、
電源オン/オフ処理回路(131)を強制的にオン状態に
設定し“H"出力を発生せしめる。従って、テレビ用電源
回路(14)及びBSチューナ用電源回路(22)はオンとな
る。
Next, the on-timer operation will be described. The on-timer data representing the predetermined time set in the on-timer circuit (134) is compared with the output of the clock circuit (136) by the first comparison circuit (135). And when they match, "H" is output,
Forcibly sets the power on / off processing circuit (131) to the on state to generate "H" output. Therefore, the television power supply circuit (14) and the BS tuner power supply circuit (22) are turned on.

上述のテレビジョン受像機において、衛星放送を留守録
画若しくは夜中に録画する場合、“テレビカットキー”
によりテレビ用電源回路(14)をオフ、BSチューナ用電
源回路(22)のみをオンとしておき、VTRをタイマーセ
ットしておけばテレビ画像を映出することなくタイマー
録画できるが、録画期間以外にもBSチューナに通電され
るため消費電力が大きくなるという欠点があった。
In the above-mentioned television receiver, "Satellite cut key" when satellite recording is recorded in absence or at midnight.
By turning off the TV power supply circuit (14) and turning on only the BS tuner power supply circuit (22) and setting the VTR with a timer, timer recording can be performed without displaying a TV image, but outside the recording period. However, there is a drawback that the power consumption increases because the BS tuner is energized.

また、オンタイマー機能を利用してVTRのタイマー録画
を行なえば、録画期間以外は全く電力消費はないが、録
画中はテレビ用電源回路(14)もオンとなるため、テレ
ビ画面が映出され無駄であるという欠点があった。
Also, if you use the on-timer function to perform VTR timer recording, there is no power consumption except during the recording period, but the TV power supply circuit (14) is also turned on during recording, so the TV screen is displayed. It had the drawback of being useless.

(ハ)考案が解決しようとする課題 本考案は上述の点に鑑み為されたものであり、衛星放送
をVTRでタイマー録画する場合、無駄な電力消費がない
テレビジョン受像機を提供するものである。
(C) Problems to be solved by the invention The present invention has been made in view of the above points, and provides a television receiver that consumes no power when using satellite VCR for timer recording. is there.

(ニ)課題を解決するための手段 本考案は衛星放送受信チューナ用の電源回路のみを制御
するタイマー回路と、前記衛星放送受信チューナの出力
を外部へ導出する出力端子を設けてなる。
(D) Means for Solving the Problems The present invention is provided with a timer circuit for controlling only the power supply circuit for the satellite broadcast receiving tuner and an output terminal for deriving the output of the satellite broadcast receiving tuner to the outside.

(ホ)作用 本考案は、タイマー回路の所定の設定時刻に前記チュー
ナ用の電源回路のみを動作させると共に、前記出力端子
に前記衛星放送受信チューナ出力を導出せしめるよう作
用する。
(E) Operation The present invention operates so that only the power supply circuit for the tuner is operated at a predetermined set time of the timer circuit and the satellite broadcast reception tuner output is led to the output terminal.

(ヘ)実施例 以下、図面に従い本考案の一実施例を説明する。(F) Embodiment One embodiment of the present invention will be described below with reference to the drawings.

第1図は本実施例のテレビジョン受像機におけるCPUの
機能ブロック図、第2図はそのフローチャートであり、
第4図と同一部分には同一符号を付し説明を省略する。
FIG. 1 is a functional block diagram of the CPU in the television receiver of this embodiment, and FIG. 2 is a flow chart thereof.
The same parts as those in FIG.

本実施例におけるCPU(13)はオンタイマー回路(134)
の他にBSオンタイマー回路(137)、第2比較回路(13
8)を備えており、BSチューナ用電源回路(22)を独立
にオンタイマー設定が可能となっている。
The CPU (13) in this embodiment is an on-timer circuit (134).
In addition to the BS on-timer circuit (137), the second comparison circuit (13
Equipped with 8), the BS tuner power supply circuit (22) can be set independently for the on-timer.

即ち、衛星放送をVTRにてタイマー録画する場合、VTRの
タイマー設定をすると共に、これに合わせてBSオンタイ
ーの時刻を設定する。
That is, when the satellite broadcast is time-recorded by the VTR, the timer for the VTR is set and the BS on-time time is set accordingly.

そして、BSオンタイマー回路(137)に設定した所定時
刻を表わすオンタイマーデータは第2比較回路(138)
で時計回路(136)出力と比較される。そして、一致し
た時、“H"が出力され、BSチューナ用電源回路(22)に
接続されたオア回路(OR)の一方の入力となる。このオ
ア回路(OR)の他方の入力端子には電源オン/オフ処理
回路(131)出力が入力される。
The on-timer data representing the predetermined time set in the BS on-timer circuit (137) is the second comparison circuit (138).
Is compared with the output of the clock circuit (136). When they match, "H" is output and becomes one input of the OR circuit (OR) connected to the BS tuner power supply circuit (22). The output of the power on / off processing circuit (131) is input to the other input terminal of the OR circuit (OR).

従って、BSオンタイマー設定時刻が来るまで即ちVTRの
タイマー設定時刻が来るまでは電源オン/オフ処理回路
(131)出力及び第2比較回路(138)出力は夫々“L"で
あるため、テレビ用電源回路(14)及びBSチューナ用電
源回路(22)は共にオフとなっており、設定時刻が来る
と第2比較回路(138)出力が“H"となり、BSチューナ
用電源回路(22)のみがオンする。
Therefore, the output of the power-on / off processing circuit (131) and the output of the second comparison circuit (138) are both “L” until the BS-on timer setting time comes, that is, until the VTR timer setting time comes, so that Both the power supply circuit (14) and the BS tuner power supply circuit (22) are off, and when the set time comes, the output of the second comparison circuit (138) becomes "H", and only the BS tuner power supply circuit (22). Turns on.

尚、本実施例ではBSオンタイマー回路は、BSチューナ用
電源回路をオンさせる時刻のみを設定するタイマー機能
であるが、同電源回路をオフさせる時刻をも設定する様
なタイマー機能を持たせても良いことは明白である。
In this embodiment, the BS-on timer circuit has a timer function that sets only the time when the BS tuner power supply circuit is turned on, but it also has a timer function that also sets the time when the power supply circuit is turned off. It is clear that good is also.

(ト)考案の効果 上述の如く本考案に依れば、衛星放送をVTRでタイマー
録画する場合、無駄な電力を消費することがない。
(G) Effect of the Invention As described above, according to the present invention, when satellite broadcasting is time-recorded by a VTR, no unnecessary power is consumed.

【図面の簡単な説明】[Brief description of drawings]

第1図は本考案の一実施例におけるテレビジョン受像機
のCPUの機能ブロック図、第2図は同フローチャート、
第3図は従来のテレビジョン受像機の概略ブロック図、
第4図は同CPUの機能ブロック図である。 (13)…CPU、(14)…テレビ用電源回路、(22)…BS
チューナ用電源回路。
FIG. 1 is a functional block diagram of a CPU of a television receiver according to an embodiment of the present invention, FIG.
FIG. 3 is a schematic block diagram of a conventional television receiver,
FIG. 4 is a functional block diagram of the CPU. (13) ... CPU, (14) ... TV power supply circuit, (22) ... BS
Power supply circuit for tuner.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 【請求項1】衛星放送受信部と、地上波放送受信部と、
前記両受信部から出力される復調信号を再生する再生部
とを内蔵し、前記衛星放送受信部の出力を外部へ導出す
る出力端子を有するテレビジョン受像機において、 衛星放送受信部用の電源回路と地上波放送受信部および
再生部用の電源回路とを同時にオン/オフ制御する電源
オン/オフ処理部と、 前記電源オン/オフ処理部を制御する第1タイマー回路
と、 前記衛星放送受信部用の電源回路のみを制御する第2タ
イマー回路とを設け、 前記第1タイマー回路の所定の設定時刻に衛星放送受信
部用の電源回路と地上波放送受信部および再生部用の電
源回路とを動作させ、 前記第2タイマー回路の所定の設定時刻に前記衛星放送
受信部用の電源回路のみを動作させると共に前記出力端
子に前記衛星放送受信部の出力を導出せしめてなるテレ
ビジョン受像機。
1. A satellite broadcast receiving unit, a terrestrial broadcast receiving unit,
A television receiver having a built-in reproducing unit for reproducing a demodulated signal output from the both receiving units and having an output terminal for deriving an output of the satellite broadcast receiving unit to the outside, a power supply circuit for the satellite broadcast receiving unit. A power on / off processing section for simultaneously controlling on / off of the power supply circuit for the terrestrial broadcast receiving section and the reproducing section; a first timer circuit for controlling the power on / off processing section; and the satellite broadcast receiving section. A second timer circuit for controlling only the power supply circuit for the satellite broadcasting, and the power supply circuit for the satellite broadcasting receiving section and the power circuits for the terrestrial broadcasting receiving section and the reproducing section at a predetermined set time of the first timer circuit. A television set which is operated so that only the power supply circuit for the satellite broadcast receiving section is operated at a predetermined set time of the second timer circuit and the output of the satellite broadcast receiving section is derived from the output terminal. ® down receiver.
JP1988070605U 1988-05-27 1988-05-27 Television receiver Expired - Lifetime JPH079490Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1988070605U JPH079490Y2 (en) 1988-05-27 1988-05-27 Television receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1988070605U JPH079490Y2 (en) 1988-05-27 1988-05-27 Television receiver

Publications (2)

Publication Number Publication Date
JPH01175080U JPH01175080U (en) 1989-12-13
JPH079490Y2 true JPH079490Y2 (en) 1995-03-06

Family

ID=31295839

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1988070605U Expired - Lifetime JPH079490Y2 (en) 1988-05-27 1988-05-27 Television receiver

Country Status (1)

Country Link
JP (1) JPH079490Y2 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6373779A (en) * 1986-07-26 1988-04-04 グルンデヒ・エ−・エム・ファウ・エレクトロメカニッシエ・フエルズフスアンスタルト・マックス・グルンデヒ・ホ−レンド・シュテイフトウング・ウント・コンパニ−・カ−ゲ− Satellite tv broadcast recorder

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6373779A (en) * 1986-07-26 1988-04-04 グルンデヒ・エ−・エム・ファウ・エレクトロメカニッシエ・フエルズフスアンスタルト・マックス・グルンデヒ・ホ−レンド・シュテイフトウング・ウント・コンパニ−・カ−ゲ− Satellite tv broadcast recorder

Also Published As

Publication number Publication date
JPH01175080U (en) 1989-12-13

Similar Documents

Publication Publication Date Title
JPH079490Y2 (en) Television receiver
JP2923113B2 (en) Television receiver
JP3422458B2 (en) Digital broadcast receiver
JP3709900B2 (en) Timer device, electronic device with timer function, and remote control device
JP3505966B2 (en) Digital broadcast receiver
JPH0219082A (en) Television receiver
JPH11122586A (en) Data broadcast receiver
JP2548138B2 (en) Television receiver
JP2000333088A (en) Digital tv receiver
US20060116072A1 (en) Broadcast receiver receiving broadcasts utilizing variable directional antenna
JP3546554B2 (en) Audio output device
JP2568922Y2 (en) TV receiver with built-in BS tuner
JP3495597B2 (en) Television receiver
JP3469774B2 (en) Receiver
JP2001309335A (en) Video viewing system and video terminal device
JPH07240913A (en) Scramble signal receiver
JP3481024B2 (en) Video playback device having BS tuner
JP3427029B2 (en) Television receiver
JP2773153B2 (en) Receiver
JP2748393B2 (en) Teletext receiver
JP2798821B2 (en) Video receiving circuit of television receiver
JP3035903U (en) Receiver having OSD non-display video output terminal
KR100221129B1 (en) Vcr system having caption
KR100589623B1 (en) Reservation recording method for dvd/vcr combo having a receiver
JPH11164220A (en) Television broadcasting receiver