JPH0727352B2 - 垂直同期信号反転回路 - Google Patents

垂直同期信号反転回路

Info

Publication number
JPH0727352B2
JPH0727352B2 JP63127723A JP12772388A JPH0727352B2 JP H0727352 B2 JPH0727352 B2 JP H0727352B2 JP 63127723 A JP63127723 A JP 63127723A JP 12772388 A JP12772388 A JP 12772388A JP H0727352 B2 JPH0727352 B2 JP H0727352B2
Authority
JP
Japan
Prior art keywords
signal
vertical
circuit
input
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63127723A
Other languages
English (en)
Other versions
JPH01297697A (ja
Inventor
雅夫 山崎
侃生 中村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP63127723A priority Critical patent/JPH0727352B2/ja
Publication of JPH01297697A publication Critical patent/JPH01297697A/ja
Publication of JPH0727352B2 publication Critical patent/JPH0727352B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は画像表示装置の垂直同期信号反転回路、特に、
極性の異なる同期信号が供給されるコンピュータ等の端
末としてのディスプレイモニタの垂直同期信号反転回路
に関するものである。
従来の技術 画像表示装置には、その画像表示を実現するために垂直
同期信号が供給されており、その垂直同期信号として
は、正極性のものと、負極性のものとがある。このよう
な極性を有する垂直同期信号に対して、これをもとに画
像表示装置としては極性に対応した回路構成を選択して
いる。コンピュータ用ディスプレイモニタには、複数の
同期周期の異なる二極性の垂直同期信号がいずれも供給
される構成となっており、信号処理後の回路構成を簡略
化するために、その極性を一つの極性にそろえる処理が
施される。通常、この極性をそろえるための処理は、コ
ンポジット信号として供給された水平,垂直同期信号を
分離した後の垂直同期信号、あるいは、直接供給された
垂直同期信号に対して施される。極性をそろえるための
回路としては、一般に反転回路(インバータ)が用いら
れている。なお、インバータの構成については、従来よ
り極めて良く知られているので、ここではその説明は省
略する。
発明が解決しようとする課題 上述のコンピュータから映像信号,垂直同期信号を分離
独立してディスプレイモニタに供給する構成のものにお
いては、コンピュータの出力端子とモニタの入力端子と
をケーブルで接続し、このケーブルで映像信号ならびに
垂直同期信号を伝達している。このような構成であるた
めに、ケーブルを誤接続して、垂直同期信号入力端子に
誤って映像信号が供給される場合があった。垂直同期信
号を入力すべき端子に映像信号が誤って映像信号が供給
されると、映像信号の周期すなわち水平同期信号の周期
は、垂直同期信号の周期に比べて短いために、映像信号
が誤入力されると垂直偏向回路が連続トリガ状態とな
る。垂直偏向回路が連続トリガ状態となると、陰極線管
の電子ビームは、画面上の特定ラインに照射され、受像
管の焼付けが発生するという問題があった。
本発明は上記問題点に鑑み、垂直同期信号を入力すべき
回路系に、誤って映像信号が入力されたときにも受像管
の焼付が発生することのないディスプレイモニタ用の垂
直同期信号反転回路を提供することを目的とするもので
ある。
課題を解決するための手段 上記目的を達成するために本発明の垂直同期信号反転回
路は、入力垂直同期信号の極性を反転して出力する信号
反転回路と、この信号反転回路への入力信号を入力と
し、その信号周期が前記垂直同期信号周期より短い信号
であるとき前記信号反転回路の出力を禁止するも、禁止
回路を有し、この禁止回路は入力信号が垂直ブランキン
グ期間が所定信号レベルの映像信号であるとき前記垂直
ブランキング期間中に前記信号反転回路の出力禁止を一
時解除するものである。
作用 上記構成によって、ディスプレイモニタの垂直同期信号
を入力すべき回路系に誤って映像信号が入力されても、
信号周期の短い映像信号によって垂直偏向回路が連続ト
リガされることは回避できる。また、映像信号の垂直ブ
ランキング期間の信号成分を擬似的に垂直同期パルスと
して利用することで、垂直偏向回路をトリガし、垂直偏
向回路が全くトリガされず、垂直偏向が全く行われない
という不都合もなくなる。
以上のように本実施例によれば、トランジスタ10が一旦
オン状態になってからオフ状態に変化するまでのタイミ
ングを決定するコンデンサ6及び抵抗8からなる放電回
路の放電時定数を、トランジスタ10のオン期間(TON
が、水平同期周期(TH;1H)より長くなるように設定す
ることで、映像信号が誤って垂直同期回路系に入力され
ても、信号反転回路の出力は、映像信号のレベル変化に
追従して変化せず、信号反転回路の出力が供給される垂
直偏向回路が連続トリガされる異常動作は生じなくな
る。また、オン期間(TON)を垂直ブランキング期間(T
VBLK)より短いものにすることで、映像信号成分が入力
されている間はオン状態に保たれていたトランジスタ10
を、垂直ブランキング期間中にオフとし、インバータ1
の出力を垂直偏向回路に加え、トリガをかけられる状態
とすることができる。したがって、垂直偏向回路にトリ
ガが全くかけられず、結果的に受像管の特定ラインのみ
に電子ビームが照射されるという不都合がなくなる。そ
の結果、受像管の特定ラインにのみ電子ビームが照射さ
れるという不都合もなくなり、ディスプレイモニタの品
質を向上させることができる。
実施例 以下、本発明の実施例の垂直同期信号反転回路につい
て、図面を参照しながら説明する。図は本発明の実施例
の垂直同期信号反転回路の回路図である。図において、
1は信号極性反転回路(以下インバータと略す)、2は
結合用抵抗、3は結合用コンデンサ、4及び5はダイオ
ード、6はコンデンサ、7,8及び9は抵抗、10はPNPトラ
ンジスタである。VCCは定電圧源で、本実施例において
この定電圧源の電圧は約5Vであり、垂直同期信号のハイ
レベル;約4.5Vよりトランジスタ10を駆動するために若
干高い電圧に設定されている。
以上のように構成された垂直同期信号反転回路につい
て、以下にその動作を説明する。
入力部a点に垂直同期信号が入力された場合、a点がハ
イレベルのとき、すなわちパルス波形であるところの垂
直同期信号がHレベルであるときは、a点の電位と定電
圧源VCCの電位差は、約0.5Vであり、ダイオード4,5はオ
フ状態となり、トランジスタ10のエミッタ・ベース間に
電位差が発生せず、トランジスタ10はカットオフ状態と
なる。そして、出力部c点の電位は信号反転回路1の出
力に従い、ローレベル(本実施例では0.8V)となる。a
点に入力される垂直同期信号の信号レベルがハイレベル
からローレベルへ立ち下がるときは、コンデンサ3及び
コンデンサ6が定電圧源VCCとa点の電位差により瞬時
に充電される。その結果、トランジスタ10のベース・エ
ミッタ間に電位差が生じ、トランジスタ10がオン状態に
なる。一方、信号反転回路1の出力であるc点の電位は
ハイレベルである。さて、トランジスタ10がオン状態に
なることにより、ベース電流Ibが発生し、このベース電
流Ibによって、抵抗8とダイオード4を通る経路でコン
デンサ3は充電され、一方コンデンサ6は抵抗8を介す
る経路で放電される。そして、コンデンサ6の放電がす
すみ、b点の電位が上がって、VCC−VBEに達したとき、
トランジスタ10はカットオフになり、c点の電位は信号
反転回路1の出力に従う。よって、トランジスタ10のオ
ン期間(TON)が垂直周期(TVSYN)よりも十分に小さく
なるようにコンデンサ6と抵抗8からなる放電回路の放
電時定数(τ)を選べば、垂直同期信号は誤動作なく伝
送される。
次に、前述のように誤って入力部a点に映像信号が入力
された場合は、入力信号の信号レベルがハイレベルから
ローレベルへ立ち下がるときつまり水平同期信号の立下
がりで、トランジスタ10がオン状態になり、コンデンサ
6が放電するまでc点はハイレベルに保たれる。一般に
映像信号の周期(ここでは水平同期周期TH;1H)は垂直
周期(TVSYN)に比べ十分に短い。したがって本実施例
では、映像信号の周期(TH)では、トランジスタ10がオ
ン状態に保たれるように、コンデンサ6と抵抗8からな
る放電回路の放電時定数(τ)を選ぶ。従って、映像信
号成分が入力されている期間はコンデンサ6は、水平同
期パルスに応じて、充放電を繰り返し、トランジスタ10
はオン状態に保持され、インバータ1の出力はハイレベ
ルに保持される。その結果、映像信号成分によるインバ
ータ1出力はハイレベルに保持され、垂直偏向回路の連
続トリガにより、電子ビームが特定ラインに照射される
ことを防止できる。
ところで、映像信号の垂直ブランキング期間(TVBLK
中は、映像信号の信号レベルは信号の極性にしたがって
ハイレベルまたローレベルのいずれか一方のレベルであ
る。この期間中にトランジスタ10がオン状態にあると、
偏向回路はトリガーがかからないことになり、連続トリ
ガー状態と同様に受像管の特定ラインに電子ビームが照
射されることになり問題が生じる。そこで、映像信号成
分が入力された状態ではオン状態にレベルが保持されて
いたトランジスタ10が、垂直ブランキング期間
(TVBLK)中にカットオフ状態になるようにコンデンサ
6及び抵抗8の放電時定数を選べば、この垂直ブランキ
ング期間中には垂直偏向回路がトリガ可能な状態とする
ことができる。したがって、映像信号の極性によって、
ハイレベルもしくはローレベルである垂直ブランキング
期間の信号が、インバータの出力に反転されて出力さ
れ、垂直同期信号による垂直偏向と同様の作用を実現し
うる。まとめると、(水平同期周期TH)<(トランジス
タ10のオン時間TON)<(垂直ブランキング期間TVBLK
を満足するように、コンデンサ6及び抵抗8からなる放
電回路の時定数を設定する。なお、図において、ダイオ
ード4はコンデンサ6及び抵抗8の放電時定数系をa点
の変化から分離するためのダイオード、ダイオード5は
a点がハイレベルの時にコンデンサ3を放電させ、立ち
下がりの時にコンデンサ6を確実に充電するためのダイ
オード、抵抗7はトランジスタ10がカットオフの時にベ
ースがオープンになることを防止するための抵抗であ
る。
発明の効果 本発明によれば、信号極性反転回路に並列にこの反転回
路の出力レベルを所定期間所定レベルに保持する保持回
路を接続することにより、ディスプレイモニタの垂直同
期信号入力に誤って映像信号が入力された場合にも、水
平周期に等しい周期性を有する映像信号のレベル変化に
追従して信号反転回路の出力が変化することはなくな
り、垂直偏向回路が連続トリガされることを防止でき
る。なおかつ、映像信号の垂直ブランキング期間を利用
し、この期間の信号成分を同期パルスと等価的に扱い、
垂直偏向回路が全くトリガされないことを防止できる。
その結果、誤って映像信号が入力されても、受像管の電
子ビームが画面の特定ラインのみに照射され、受像管の
焼付けが発生するのを完全に防止することができ、ディ
スプレイモニタの品質を向上させることができる。
【図面の簡単な説明】
図は本発明の実施例における垂直同期信号反転回路の回
路図である。 1……信号極性反転回路、2,7,8,9……抵抗、3,6……コ
ンデンサ、4,5……ダイオード、10……PNPトランジス
タ。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】映像信号から同期分離して得られた垂直同
    期信号もしくは映像信号とは独立して入力された垂直同
    期信号の極性を反転して垂直偏向回路に出力する信号反
    転回路と、この信号反転回路に入力されるべき前記両垂
    直同期信号の周期より短かい信号周期の信号入力を検知
    して前記信号反転回路の出力を禁止する禁止回路とを備
    え、前記禁止回路は前記信号反転回路への垂直同期信号
    の周期より短かい信号周期の入力信号が垂直ブランキン
    グ期間が所定信号レベルの映像信号であるとき前記垂直
    ブランキング期間中に前記信号反転回路の出力禁止を一
    時解除することを特徴とする垂直同期信号反転回路。
JP63127723A 1988-05-25 1988-05-25 垂直同期信号反転回路 Expired - Lifetime JPH0727352B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63127723A JPH0727352B2 (ja) 1988-05-25 1988-05-25 垂直同期信号反転回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63127723A JPH0727352B2 (ja) 1988-05-25 1988-05-25 垂直同期信号反転回路

Publications (2)

Publication Number Publication Date
JPH01297697A JPH01297697A (ja) 1989-11-30
JPH0727352B2 true JPH0727352B2 (ja) 1995-03-29

Family

ID=14967114

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63127723A Expired - Lifetime JPH0727352B2 (ja) 1988-05-25 1988-05-25 垂直同期信号反転回路

Country Status (1)

Country Link
JP (1) JPH0727352B2 (ja)

Also Published As

Publication number Publication date
JPH01297697A (ja) 1989-11-30

Similar Documents

Publication Publication Date Title
US4282549A (en) Pulse generator for a horizontal deflection system
US4335403A (en) Horizontal countdown system for television receivers
JPH0727352B2 (ja) 垂直同期信号反転回路
US3368034A (en) Delay compensation circuit arrangement
US5311301A (en) Apparatus for automatically discriminating between at least three different broadcasting systems
US4965671A (en) Picture pick-up device including a solid-state sensor and an electronic shutter operating with a minimum and maximum number of reset pulses
JP2524036B2 (ja) Vtr用ソフトウェアの複写防止システム
US4695885A (en) Automatic brightness control device
US4001715A (en) Vertical deflection circuit for television receiver set
US3735027A (en) Decoding scrambled television
US4446483A (en) Circuit arrangement for deriving a field synchronizing signal from an incoming signal
US4135209A (en) Time-shared sample and hold circuit
KR920008651B1 (ko) 3중 레벨 사성 펄스 디코더
KR840005640A (ko) 필드 편향 제어용 신호 발생방법 및 회로
EP0997035B1 (en) X-ray protection circuit
KR200158544Y1 (ko) 수평 블랭킹 펄스 발생회로
US3995109A (en) Vertical sync pulse sensor and synthesizer
US5977802A (en) Circuit for processing vertical synchronization signals including a polarity detection circuit
JPS57133569A (en) Locked group releasing device
US5357545A (en) Synchronizing signal detecting circuit
RU1838890C (ru) Корректор искажений видеосигнала
KR900002812B1 (ko) 수평동기신호의 주파수 판별회로
JPS55140373A (en) Automatic focus adjustment unit of video camera
JP2001157451A (ja) 高圧出力保護回路
US3949163A (en) Pulse width control and advancing circuit