JPH0683396B2 - Image synthesizer - Google Patents

Image synthesizer

Info

Publication number
JPH0683396B2
JPH0683396B2 JP63207093A JP20709388A JPH0683396B2 JP H0683396 B2 JPH0683396 B2 JP H0683396B2 JP 63207093 A JP63207093 A JP 63207093A JP 20709388 A JP20709388 A JP 20709388A JP H0683396 B2 JPH0683396 B2 JP H0683396B2
Authority
JP
Japan
Prior art keywords
image
memory
input
image data
conversion circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63207093A
Other languages
Japanese (ja)
Other versions
JPH0255477A (en
Inventor
喜昭 海老根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP63207093A priority Critical patent/JPH0683396B2/en
Publication of JPH0255477A publication Critical patent/JPH0255477A/en
Publication of JPH0683396B2 publication Critical patent/JPH0683396B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、2以上の画像を合成する画像合成装置に係
り、タイトル専用メモリのような特別のメモリを必要と
せずに、合成画像のレイアウトが容易で、しかも2以上
の画像を合成することのできる画像合成装置に関するも
のである。
Description: TECHNICAL FIELD The present invention relates to an image synthesizing apparatus for synthesizing two or more images, and a layout of a synthetic image without requiring a special memory such as a memory dedicated to a title. The present invention relates to an image synthesizing device capable of easily synthesizing two or more images.

[従来の技術] 従来の画像合成装置、例えばハンディカメラレコーダー
のタイトル合成部は、第2図に示すように構成され、ま
ず、第3図(a)に示すような合成用のタイトル画像を
撮影し、カメラレンズを介して入力端子(1)から入力
した画像信号をA/D変換回路(2)でディジタル信号に
変換してタイトル専用メモリ(3)に記憶し、ついで、
同図(b)に示すようなタイトルを入れたい被合成用の
画像を撮影しつつメモリアクセス回路(4)によってタ
イトル専用メモリ(3)からタイトル画像データをアク
セスし、例えば8ビットのタイトル画像データD0〜D7
MSB(D7)が「1」のとき(第3図(a)の他の部分の
とき)は切換回路(5)の切換片(5a)を一方の端子
(5b)に接続して第3図(b)の被合成用の画像を磁気
テープ記録回路(6)側へ送り、MSB(D7)が「0」の
とき(第3図(a)の文字の部分のとき)は切換回路
(5)の切換片(5a)を他方の端子(5c)に切り換え接
続して色信号出力回路(7)からの色信号を磁気テープ
記録回路(6)側へ送り、磁気テープ記録回路(6)に
同図(c)のようなタイトル合成画像の画像信号を記録
するようにしていた。
[Prior Art] A conventional image synthesizing device, for example, a title synthesizing unit of a handy camera recorder is configured as shown in FIG. 2, and first, a title image for synthesizing as shown in FIG. 3 (a) is photographed. Then, the image signal input from the input terminal (1) via the camera lens is converted into a digital signal by the A / D conversion circuit (2) and stored in the title-dedicated memory (3).
The title image data is accessed from the memory dedicated to the title (3) by the memory access circuit (4) while shooting the image to be combined for which a title is to be inserted as shown in FIG. D 0 ~ D 7
When the MSB (D 7 ) is "1" (in the other part of Fig. 3 (a)), the switching piece (5a) of the switching circuit (5) is connected to one terminal (5b) and the third The image to be combined shown in FIG. 7B is sent to the magnetic tape recording circuit (6) side, and when MSB (D 7 ) is "0" (when the character portion is shown in FIG. 3A), the switching circuit The switching piece (5a) of (5) is switched and connected to the other terminal (5c) and the color signal from the color signal output circuit (7) is sent to the magnetic tape recording circuit (6) side, and the magnetic tape recording circuit (6) ), The image signal of the title composite image as shown in FIG.

[発明が解決しようとする課題] しかしながら、第2図に示す従来例では、つぎのような
問題点があった。
[Problems to be Solved by the Invention] However, the conventional example shown in FIG. 2 has the following problems.

(1)合成画像メモリ用の磁気テープ記録回路(6)の
他に、タイトル専用メモリ(3)、メモリアクセス回路
(4)を追加しなければならない。
(1) In addition to the magnetic tape recording circuit (6) for the composite image memory, the title dedicated memory (3) and the memory access circuit (4) must be added.

(2)細かなタイトルを入力するためには、大容量のタ
イトル専用メモリ(3)とメモリアクセス回路(4)と
を設けなければならない。
(2) In order to input a fine title, a large-capacity title-dedicated memory (3) and a memory access circuit (4) must be provided.

(3)前もってタイトルをタイトル専用メモリ(3)に
記憶しておかなければならず、後からタイトルを入れた
い画像の好みの位置にタイトルを入れることができな
い。
(3) The title must be stored in the title-dedicated memory (3) in advance, and the title cannot be placed at a desired position of the image where the title is to be placed later.

(4)タイトルを入れたい1つの画像には1つのタイト
ルのみしか入れることができず、1つの画像に複数のタ
イトルを入れることができない。
(4) Only one title can be included in one image for which a title is desired to be included, and a plurality of titles cannot be included in one image.

(5)タイトル画像の明暗情報に基づいて色信号出力回
路(7)からの色信号を出力しているので、タイトル画
像の色をそのままタイトル合成画像のタイトル部分の色
に使用できない。
(5) Since the color signal is output from the color signal output circuit (7) based on the brightness information of the title image, the color of the title image cannot be used as it is as the color of the title portion of the title composite image.

本発明は上述の問題点に鑑みてなされたもので、タイト
ル専用メモリのような特別のメモリを必要とせずに、合
成画像のレイアウトが容易で、しかも2以上の画像を合
成することのできる画像合成装置を提案することを目的
とするものである。
The present invention has been made in view of the above-described problems, and an image in which a layout of a composite image is easy and a composite image of two or more images can be composited without requiring a special memory such as a title-dedicated memory. The purpose is to propose a synthesizer.

[課題を解決するための手段] 本発明による画像合成装置は、入力端子に入力し画像信
号をディジタルの入力画像データに変換するA/D変換回
路と、このA/D変換回路から出力する入力画像データを
記憶するための画像メモリと、この画像メモリにおける
入力画像データの書き込みと読み出しを制御するメモリ
読み書きコントロール回路と、前記A/D変換回路から出
力する入力画像データと前記画像メモリから読み出した
メモリ画像データをアナログの画像信号に変換するD/A
変換回路と、このD/A変換回路から出力する画像信号に
基づいて対応する画像を表示するモニタ部とを具備して
なる画像処理装置において、画像合成時において、前記
入力端子に入力した合成用の画像信号の前記A/D変換回
路による入力画像データと明暗レベル設定値とに基づい
て合成用画像の画素の明暗を検出する明暗検出回路と、
合成画像表示時において、前記明暗検出回路の検出出力
に基づいて前記A/D変換回路から出力する入力画像デー
タと前記画像メモリから読み出したメモリ画像データと
を切り換えて前記D/A変換回路に出力する画像切換回路
と、合成画像記憶時において、前記明暗検出回路の検出
出力に基づいて前記メモリ読み書きコントロール回路か
ら前記画像メモリへ出力する書き込み信号を制御する書
き込み制御回路とを具備してなることを特徴とするもの
である。
[Means for Solving the Problems] An image synthesizing apparatus according to the present invention is an A / D conversion circuit that inputs an image signal into an input terminal and converts the image signal into digital input image data, and an input that outputs from this A / D conversion circuit. An image memory for storing image data, a memory read / write control circuit for controlling writing and reading of input image data in the image memory, input image data output from the A / D conversion circuit, and read from the image memory D / A that converts memory image data to analog image signals
In an image processing apparatus comprising a conversion circuit and a monitor unit that displays a corresponding image based on an image signal output from the D / A conversion circuit, a combination input to the input terminal at the time of image combination A light-dark detection circuit that detects the light-darkness of the pixels of the image for composition based on the input image data and the light-darkness level set value by the A / D conversion circuit of the image signal of
When a composite image is displayed, the input image data output from the A / D conversion circuit and the memory image data read from the image memory are switched based on the detection output of the brightness / darkness detection circuit and output to the D / A conversion circuit. And a write control circuit for controlling a write signal to be output from the memory read / write control circuit to the image memory based on the detection output of the brightness / darkness detection circuit when a composite image is stored. It is a feature.

[作用] まず、最初に入力した被合成用の画像信号はA/D変換回
路によってディジタルの入力画像データに変換され、画
像メモリに記憶される。つぎに、画像合成時において
は、明暗レベルが設定され、入力端子に合成用の入力画
像信号(例えばタイトル画像信号)が入力すると、A/D
変換回路によって入力画像データに変換される。このと
き、画像メモリには既に被合成用の入力画像データが記
憶されているので、明暗検出回路は、A/D変換回路から
の入力画像データと明暗レベル設定値とに基づいて、合
成用の入力画像の画素の明暗を検出し、その検出出力を
画像切換回路および書き込み制御回路に出力する。この
ため、モニタ操作時(すなわち合成画像表示時)におい
ては、メモリ読み書きコントロール回路によって画像メ
モリからメモリ画像データが読み出され、画像切換回路
がA/D変換回路からの合成用の入力画像データと、画像
メモリから読み出された被合成用のメモリ画像データと
を切り換えてD/A変換回路に出力し、モニタ部で合成画
像がリアルタイムで表示される。
[Operation] First, the image signal to be combined input first is converted into digital input image data by the A / D conversion circuit and stored in the image memory. Next, at the time of image composition, the light / dark level is set, and if an input image signal for composition (for example, a title image signal) is input to the input terminal, A / D
It is converted into input image data by the conversion circuit. At this time, since the input image data to be combined has already been stored in the image memory, the light / dark detection circuit uses the input image data from the A / D conversion circuit and the light / dark level setting value for the combination. Brightness and darkness of the pixels of the input image are detected, and the detection output is output to the image switching circuit and the write control circuit. Therefore, during monitor operation (that is, when a composite image is displayed), the memory read / write control circuit reads the memory image data from the image memory, and the image switching circuit combines the input image data for combining from the A / D conversion circuit. , The memory image data to be combined read from the image memory is switched and output to the D / A conversion circuit, and the combined image is displayed in real time on the monitor unit.

また、リアルタイムのモニタ表示において合成用の画像
と被合成用の画像の相対的な位置関係の調整が終るなど
して合成画像を画像メモリにメモリするようなメモリ操
作時(すなわち合成画像記憶時)においては、書き込み
制御回路は明暗検出回路からの検出出力に基づいてメモ
リ読み書きコントロール回路から画像メモリへの書き込
み信号を制御し、A/D変換回路からの合成用の画像デー
タを画像メモリの所定個所に書き込む。すなわち、画像
メモリに記憶されていた被合成用の画像データのうちの
合成用の画像データに相当する部分が書き換えられて、
画像メモリには合成画像に対応した画像データが書き込
まれたことになる。
In addition, when a memory operation is performed to store the composite image in the image memory after the adjustment of the relative positional relationship between the composite image and the composite image on the real-time monitor display is completed (that is, when the composite image is stored). In the above, the write control circuit controls the write signal from the memory read / write control circuit to the image memory based on the detection output from the brightness detection circuit, and the image data for synthesis from the A / D conversion circuit is stored at a predetermined location in the image memory. Write in. That is, of the image data to be combined stored in the image memory, the portion corresponding to the image data for combination is rewritten,
This means that the image data corresponding to the composite image has been written in the image memory.

[実施例] 第1図は本発明の一実施例を示すもので、この図におい
て、(10)は合成用や被合成用の画像信号を入力する入
力端子である。(11)は前記入力端子(10)に入力した
画像信号をディジタルの入力画像データに変換するA/D
変換回路、(12)は前記A/D変換回路(11)からの入力
画像データを記憶するためのラインメモリ(例えばマル
チポートメモリのシリアルアクセス部)(12a)とフイ
ールド/フレームメモリ(例えばマルチポートメモリの
ランダムアクセス部)(12b)とからなる画像メモリ、
(13)は前記画像メモリ(12)における入力画像データ
の書き込みと読み出しを制御するメモリ読み書きコント
ロール回路、(14)は前記フィールド/フレームメモリ
(12b)から読み出されたメモリ画像データをプリント
するプリント部、(15)は前記画像メモリ(12)から読
み出されたメモリ画像データをアナログの画像信号に変
換してモニタ部(16)へ出力するD/A変換回路で、これ
らは公知の画像プリンタが具備している構成要素であ
る。(21)は、前記A/D変換回路(11)からのデータバ
スに現われる入力画像データ(例えば8ビットのデータ
D0〜D7)の一部(例えばMSBのD7)と明暗レベル設定値
(例えばタイトルとして白(明)を使うときは「1」、
黒(暗)を使うときは「0」とする)に基づいて、対応
する入力画像の画素の明暗を検出する明暗検出回路で、
具体的にはエクスクルーシブオアゲートで構成される。
[Embodiment] FIG. 1 shows an embodiment of the present invention. In FIG. 1, (10) is an input terminal for inputting image signals for composition and composition. (11) is an A / D for converting the image signal input to the input terminal (10) into digital input image data
A conversion circuit, (12) is a line memory (for example, a serial access unit of a multi-port memory) for storing the input image data from the A / D conversion circuit (11) and a field / frame memory (for example, a multi-port). Image memory consisting of random access part of memory) (12b),
(13) is a memory read / write control circuit for controlling writing and reading of input image data in the image memory (12), and (14) is a print for printing the memory image data read from the field / frame memory (12b). The section (15) is a D / A conversion circuit for converting the memory image data read from the image memory (12) into an analog image signal and outputting the analog image signal to the monitor section (16). It is a component that is equipped with. (21) is input image data (for example, 8-bit data) appearing on the data bus from the A / D conversion circuit (11).
A part of D 0 to D 7 (for example, D 7 of MSB) and the brightness level setting value (for example, “1” when using white (bright) as a title,
Based on "0" when black (dark) is used), a brightness detection circuit that detects the brightness of the pixel of the corresponding input image,
Specifically, it consists of exclusive OR gates.

(22)は前記明暗検出回路(21)の検出出力に基づい
て、前記A/D変換回路(11)から入力側Aへ入力する入
力画像データと前記画像メモリ(12)から読み出されて
入力側Bへ入力するメモリ画像データとを切り換えて前
記D/A変換回路(15)へ出力する画像切換回路である。
(22) is input image data to be input to the input side A from the A / D conversion circuit (11) and read from the image memory (12) and input based on the detection output of the brightness detection circuit (21). This is an image switching circuit for switching between memory image data input to side B and outputting to the D / A conversion circuit (15).

(23)は前記明暗検出回路(21)の検出出力に基づい
て、前記メモリ読み書きコントロール回路(13)から前
記画像メモリ(12)へ出力する書き込み信号(例えば
「0」)を制御する書き込み制御回路で、具体的にはオ
アゲートで構成されている。
(23) is a write control circuit for controlling a write signal (for example, "0") output from the memory read / write control circuit (13) to the image memory (12) based on the detection output of the light / dark detection circuit (21). And specifically, it is composed of an OR gate.

つぎに前記実施例の作用について第3図を併用して説明
する。
Next, the operation of the above embodiment will be described with reference to FIG.

(1)まず、第3図(b)に示すような被合成用の画像
についての画像信号が入力端子(10)に入力すると、こ
の画像信号はA/D変換回路(11)によってディジタルの
入力画像データに変換され、メモリ読み書きコントロー
ル回路(13)からの書き込み信号(例えば「0」)によ
って画像メモリ(12)に書き込み記憶される。
(1) First, when an image signal of an image to be combined as shown in FIG. 3 (b) is input to the input terminal (10), this image signal is digitally input by the A / D conversion circuit (11). The image data is converted into image data, which is written and stored in the image memory (12) by a write signal (for example, "0") from the memory read / write control circuit (13).

(2)つぎに、画像合成時においては、例えばタイトル
として黒(暗)を使うための明暗レベル設定値「0」を
明暗検出回路(21)に入力し、第3図(a)に示すよう
な合成用のタイトル画像についての画像信号を入力端子
(10)に入力すると、明暗検出回路(21)は、データバ
ス上のタイトル画像についての画像データD0〜D7のMSBD
7と明暗レベル設定値「0」とを比較し、一致したとき
は黒(暗)と判断して「0」の検出信号を、不一致のと
きは「1」の検出信号を出力する。
(2) Next, at the time of image synthesis, for example, a light / dark level setting value "0" for using black (dark) as a title is input to the light / dark detection circuit (21), and as shown in FIG. 3 (a). When the image signal for the title image for composite is input to the input terminal (10), the brightness detection circuit (21) causes the MSBD of the image data D 0 to D 7 for the title image on the data bus.
7 is compared with the light and dark level set value "0", and when they match, it is judged as black (dark) and a detection signal of "0" is output, and when they do not match, a detection signal of "1" is output.

(3)このとき、モニタ操作時(すなわち合成画像表示
時)であるとすると、メモリ読み書きコントロール回路
(13)からの読み出し信号「1」によって、フィールド
/フレームメモリ(12b)内に記憶された被合成用の画
像データが1ライン毎に読み出され、ラインメモリ(12
a)に転送される。このため、画像切換回路(22)は、
明暗検出回路(21)からの検出信号「0」と「1」に基
づいて、A/D変換回路(11)から入力側Aに入力する合
成用のタイトル画像データと、画像メモリ(12)からラ
インメモリ(12a)を介して読み出されて入力側Bへ入
力する被合成用のメモリ画像データとを切り換えてD/A
変換回路(15)に出力し、モニタ部(16)は第3図
(c)のような合成画像をリアルタイムで表示する。
(3) At this time, assuming that the monitor operation is being performed (that is, the composite image is being displayed), the read / write signal “1” from the memory read / write control circuit (13) causes the target stored in the field / frame memory (12b) to be stored. Image data for composition is read line by line, and the line memory (12
transferred to a). Therefore, the image switching circuit (22)
Based on the detection signals “0” and “1” from the light / dark detection circuit (21), the title image data for synthesis input from the A / D conversion circuit (11) to the input side A and the image memory (12) The memory image data to be combined that is read out through the line memory (12a) and is input to the input side B is switched to D / A.
The data is output to the conversion circuit (15), and the monitor section (16) displays the composite image as shown in FIG. 3 (c) in real time.

また、プリント操作時においては、プリント部(14)に
よって第3図(c)に示すような合成画像がフィールド
/フレームメモリ(12b)から読み出されてプリントさ
れる。
Further, during the print operation, the composite image as shown in FIG. 3 (c) is read from the field / frame memory (12b) and printed by the print section (14).

(4)前記(3)のリアルタイムのモニタ操作によっ
て、被合成用の画像の所望の位置に合成用のタイトル画
像が合成されたことを確認するなどした後に図示しない
メモリスイッチを押してメモリ操作(すなわち合成画像
記憶時)に入ると、メモリ読み書きコントロール回路
(13)から書き込み信号「0」がフィールド/フレーム
メモリ(12b)および書き込み制御回路(23)に入力す
る。このため、書き込み制御回路(23)は、明暗検出回
路(21)からの検出信号「0」と「1」に基づいてメモ
リ読み書きコントロール回路(13)からの書き込み信号
「0」がラインメモリ(12a)に入力するのを制御す
る。すなわち、検出信号「0」のときは書き込み、
「1」のときは書き込みを禁止する。このため、ライン
メモリ(12a)内の被合成用のメモリ画像データのう
ち、合成用のタイトル画像のある部分のみのデータがタ
イトル画像用のメモリデータに書き換えられ、これを1
ラインずつ繰り返すことにより第3図(c)のような合
成画像の画像データがフィールド/フレームメモリ(12
b)に記憶される。
(4) After confirming that the title image for combination is combined at a desired position of the image to be combined by the real-time monitor operation of (3), a memory switch (not shown) is pressed to operate the memory (that is, When a composite image is stored), a write signal "0" is input from the memory read / write control circuit (13) to the field / frame memory (12b) and write control circuit (23). Therefore, the write control circuit (23) outputs the write signal "0" from the memory read / write control circuit (13) to the line memory (12a) based on the detection signals "0" and "1" from the brightness detection circuit (21). ) Control typing. That is, when the detection signal is "0", write
When it is "1", writing is prohibited. Therefore, of the memory image data to be combined in the line memory (12a), the data of only the portion having the title image for combining is rewritten to the memory data for title image, and this is changed to 1
By repeating line by line, the image data of the composite image as shown in FIG.
It is stored in b).

また、プリント操作時においては、プリント部(14)に
よって第3図(c)に示すような合成画像がフィールド
/フレームメモリ(12b)より読み出されてプリントさ
れる。
Further, at the time of printing operation, the composite image as shown in FIG. 3 (c) is read from the field / frame memory (12b) and printed by the printing section (14).

前記実施例では、1つの被合成用の画像に1つの合成用
の画像(例えばタイトル画像)を合成して合成画像とす
る場合について説明したが、本発明はこれに限るもので
なく、1つの被合成用の画像に2つ以上の合成用の画像
を合成する場合についても利用できる。例えば合成画像
を新たな被合成用の画像として、別の合成用の画像(例
えば別のタイトル画像)をさらに合成することもでき
る。
In the above-described embodiment, a case has been described in which one combined image (for example, a title image) is combined with one combined image to form a combined image, but the present invention is not limited to this, and one combined image is used. It can also be used when synthesizing two or more synthesizing images with a synthesizing image. For example, another image for synthesis (for example, another title image) can be further synthesized by using the synthesized image as a new image to be synthesized.

前記実施例では、公知の画像プリンタに搭載されている
マルチポートメモリを画像メモリとして利用し、本発明
に特有の付加回路を簡単かつ安価なICなどで構成できる
ようにしたが、本発明はこれに限るものでなく、A/D変
換回路、画像メモリ、メモリ読み書きコントロール回
路、D/A変換回路およびモニタ部を有する画像処理装置
についても利用できる。
In the above embodiment, the multiport memory mounted in the known image printer is used as the image memory, and the additional circuit peculiar to the present invention can be configured with a simple and inexpensive IC or the like. However, the present invention is not limited to the above, and can be applied to an image processing device having an A / D conversion circuit, an image memory, a memory read / write control circuit, a D / A conversion circuit, and a monitor unit.

[発明の効果] 本発明による画像合成装置は、上記のように構成したの
で、つぎのような効果を有する。
[Advantages of the Invention] Since the image synthesizing apparatus according to the present invention is configured as described above, it has the following advantages.

(1)入力画像データと明暗レベル設定値とに基づいて
対応する入力画像の画素の明暗を検出する明暗検出回路
を設け、この明暗検出回路の検出出力に基づいて作動す
る画像切換回路を用いて画像を合成し、この合成画像を
モニタ部で表示するとともに、書き込み制御回路を用い
て対応する合成画像データを画像メモリに記憶するよう
にしたので、従来のタイトル専用メモリのような特別の
メモリやメモリアクセス回路が不要になる。
(1) A light / dark detection circuit for detecting the light / dark of the pixel of the corresponding input image based on the input image data and the light / dark level setting value is provided, and an image switching circuit that operates based on the detection output of the light / dark detection circuit is used. The images are combined, the combined image is displayed on the monitor, and the corresponding combined image data is stored in the image memory using the write control circuit. The memory access circuit becomes unnecessary.

(2)被合成用の画像データを画像メモリに記憶してか
ら合成用の画像データ(例えばタイトル画像データ)を
何回でも入力し、モニタ部によって合成画像をリアルタ
イムで表示できるようにしたので、好みのタイトル画像
を被合成用画像の好みの位置に合成することができるな
どレイアウトが容易で、かつ2以上の多くの画像を合成
することができる。
(2) Since the image data to be combined is stored in the image memory, the image data for combination (for example, title image data) is input any number of times, and the combined image can be displayed in real time by the monitor unit. The layout is easy such that a favorite title image can be combined at a desired position of the image to be combined, and many images of two or more can be combined.

(3)画像切換回路によって被合成用のメモリ画像デー
タと合成用の入力画像データとを切り換えてモニタ部側
へ出力するようにしたので、モニタ部において合成用の
画像の色彩をそのまま合成画像の色彩に利用できる。
(3) The image switching circuit switches between the memory image data for composition and the input image data for composition and outputs the data to the monitor unit side. Therefore, the color of the image for composition is directly displayed on the monitor unit. Available for color.

(4)明暗検出回路の検出出力によって合成用の入力画
像データを画像メモリ内のメモリ画像データに合成する
ようにしたので、画像メモリにおいて合成用の画像の色
彩をそのまま合成画像の色彩に利用できる。
(4) Since the input image data for combining is combined with the memory image data in the image memory by the detection output of the brightness detection circuit, the color of the image for combining can be directly used as the color of the combined image in the image memory. .

(5)本発明を画像プリンタに利用した場合には、画像
プリンタの有する大容量の画像メモリをリアルタイムで
処理することができるので、細かな合成用の画像(例え
ば細かなタイトル画像)を入力することができる。しか
も、回路構成の簡単な明暗検出回路、画像切換回路およ
び書き込み制御回路を付加するだけでよいので、安価に
することができる。
(5) When the present invention is applied to an image printer, a large-capacity image memory of the image printer can be processed in real time, and therefore a fine synthesizing image (for example, a fine title image) is input. be able to. Moreover, since it is only necessary to add a bright / dark detection circuit, an image switching circuit, and a write control circuit having a simple circuit configuration, the cost can be reduced.

【図面の簡単な説明】[Brief description of drawings]

第1図は本発明による画像合成装置の一実施例を示すブ
ロック図、第2図は従来例を示すブロック図、第3図は
画像合成の1例を説明する説明図である。 (11)……A/D変換部、(12)……画像メモリ、(13)
……メモリ読み書きコントロール回路、(15)……D/A
変換回路、(16)……モニタ部、(21)……明暗検出回
路、(22)……画像切換回路、(23)……書き込み制御
回路。
FIG. 1 is a block diagram showing an embodiment of an image synthesizing apparatus according to the present invention, FIG. 2 is a block diagram showing a conventional example, and FIG. 3 is an explanatory diagram for explaining an example of image synthesizing. (11) …… A / D converter, (12) …… Image memory, (13)
...... Memory read / write control circuit, (15) …… D / A
Conversion circuit, (16) …… monitor section, (21) …… brightness detection circuit, (22) …… image switching circuit, (23) …… writing control circuit.

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】入力端子に入力した画像信号をディジタル
の入力画像データに変換するA/D変換回路と、このA/D変
換回路から出力する入力画像データを記憶するための画
像メモリと、この画像メモリにおける入力画像データの
書き込みと読み出しを制御するメモリ読み書きコントロ
ール回路と、前記A/D変換回路から出力する入力画像デ
ータと前記画像メモリから読み出したメモリ画像データ
をアナログの画像信号に変換するD/A変換回路と、このD
/A変換回路から出力する画像信号に基づいて対応する画
像を表示するモニタ部とを具備してなる画像処理装置に
おいて、画像合成時において、前記入力端子に入力した
合成用の画像信号の前記A/D変換回路による入力画像デ
ータと明暗レベル設定値とに基づいて合成用画像の画素
の明暗を検出する明暗検出回路と、合成画像表示時にお
いて、前記明暗検出回路の検出出力に基づいて前記A/D
変換回路から出力する入力画像データと前記画像メモリ
から読み出したメモリ画像データとを切り換えて前記D/
A変換回路に出力する画像切換回路と、合成画像記憶時
において、前記明暗検出回路の検出出力に基づいて前記
メモリ読み書きコントロール回路から前記画像メモリへ
出力する書き込み信号を制御する書き込み制御回路とを
具備してなることを特徴とする画像合成装置。
1. An A / D conversion circuit for converting an image signal input to an input terminal into digital input image data, an image memory for storing the input image data output from the A / D conversion circuit, and A memory read / write control circuit that controls writing and reading of input image data in the image memory, and D that converts the input image data output from the A / D conversion circuit and the memory image data read from the image memory into an analog image signal. / A conversion circuit and this D
In an image processing apparatus comprising a monitor unit that displays a corresponding image based on the image signal output from the / A conversion circuit, the A of the image signal for synthesis input to the input terminal during image synthesis. A / D conversion circuit to detect the light and dark of the pixels of the image for composition based on the input image data and the light and dark level set value, and when the composite image is displayed, the A based on the detection output of the light and dark detection circuit / D
The input image data output from the conversion circuit and the memory image data read from the image memory are switched to switch the D /
An image switching circuit that outputs to the A conversion circuit, and a writing control circuit that controls a writing signal that is output from the memory read / write control circuit to the image memory based on the detection output of the light / dark detection circuit when a composite image is stored An image synthesizing device characterized by the following.
【請求項2】画像処理装置は、A/D変換回路から出力し
た1静止画分の入力画像データを画像メモリに記憶し、
この画像メモリから読み出したメモリ画像データをD/A
変換回路を介してモニタ部へ出力する画像プリンタとし
てなり、前記画像メモリは、フィールド/フレームメモ
リとラインメモリとからなる請求項(1)記載の画像合
成装置。
2. The image processing device stores, in an image memory, input image data for one still image output from an A / D conversion circuit,
The memory image data read from this image memory is D / A
The image synthesizing apparatus according to claim 1, wherein the image synthesizing apparatus is an image printer for outputting to a monitor unit via a conversion circuit, and the image memory includes a field / frame memory and a line memory.
JP63207093A 1988-08-20 1988-08-20 Image synthesizer Expired - Lifetime JPH0683396B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63207093A JPH0683396B2 (en) 1988-08-20 1988-08-20 Image synthesizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63207093A JPH0683396B2 (en) 1988-08-20 1988-08-20 Image synthesizer

Publications (2)

Publication Number Publication Date
JPH0255477A JPH0255477A (en) 1990-02-23
JPH0683396B2 true JPH0683396B2 (en) 1994-10-19

Family

ID=16534086

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63207093A Expired - Lifetime JPH0683396B2 (en) 1988-08-20 1988-08-20 Image synthesizer

Country Status (1)

Country Link
JP (1) JPH0683396B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0683395B2 (en) * 1988-08-20 1994-10-19 株式会社富士通ゼネラル Image synthesizer

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62140565A (en) * 1985-12-13 1987-06-24 Matsushita Electric Ind Co Ltd Video camera
JPH01196981A (en) * 1988-02-02 1989-08-08 Sony Corp Title picture inserting device
JPH0683395B2 (en) * 1988-08-20 1994-10-19 株式会社富士通ゼネラル Image synthesizer

Also Published As

Publication number Publication date
JPH0255477A (en) 1990-02-23

Similar Documents

Publication Publication Date Title
US5796429A (en) Apparatus for recording a video signal together with information from an external storage device
US5231501A (en) Still video apparatus
JP3658659B2 (en) Image processing device
JP4367978B2 (en) Captured image display device and captured image display method
US5751350A (en) Dual mode electronic camera having a large recording capacity
US20010002142A1 (en) Image display method and digital still camera using the same
US6278486B1 (en) Information signal controlling system
US5532741A (en) Video image display and video camera for producing a mirror image
US5500743A (en) Image reproduction apparatus
US5175624A (en) Video system having image combining function
JP2592124B2 (en) Image retrieval device
US5392069A (en) Image processing apparatus which can process a plurality of kinds of images having different aspect ratios
US6741280B1 (en) Digital camera having reproduction zoom mode
JP2793089B2 (en) Caption information superimposition circuit
KR100627020B1 (en) Image composing apparatus, electronic camera, and image composing method
JP2801372B2 (en) Signal processing system, device and storage device
JPH0683396B2 (en) Image synthesizer
JP3015773B2 (en) Digital camera
US5438438A (en) Apparatus for synthesizing videos
JPH0683395B2 (en) Image synthesizer
US6009232A (en) Simultaneous display of multiple images reproduced from a recording medium with forward and backward keys
JPH11331699A (en) Digital camera
GB2234647A (en) Still video input to personal computer with standard interface
JP4480099B2 (en) Display control device
KR940003831B1 (en) Image synthesizing apparatus and its control method of color video printer