JPH06188632A - Oscillation circuit - Google Patents

Oscillation circuit

Info

Publication number
JPH06188632A
JPH06188632A JP34205592A JP34205592A JPH06188632A JP H06188632 A JPH06188632 A JP H06188632A JP 34205592 A JP34205592 A JP 34205592A JP 34205592 A JP34205592 A JP 34205592A JP H06188632 A JPH06188632 A JP H06188632A
Authority
JP
Japan
Prior art keywords
circuit
oscillation
inverting amplifier
channel transistor
input side
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP34205592A
Other languages
Japanese (ja)
Inventor
Yoshinori Yamamoto
義典 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JFE Steel Corp
Original Assignee
Kawasaki Steel Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kawasaki Steel Corp filed Critical Kawasaki Steel Corp
Priority to JP34205592A priority Critical patent/JPH06188632A/en
Publication of JPH06188632A publication Critical patent/JPH06188632A/en
Pending legal-status Critical Current

Links

Landscapes

  • Oscillators With Electromechanical Resonators (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Abstract

PURPOSE:To provide an oscillation circuit in which the start of oscillation is facilitated and defective start of the oscillation is prevented. CONSTITUTION:The oscillation circuit including an inverting amplifier 10 and a feedback circuit 11 feeding back the output signal of the inverting amplifier 10 to the input is provided with a trigger input means consisting of a P-channel transistor(TR) 12 provided between a power supply VDD and an input side of the inverting amplifier circuit 10 and of a delay circuit 13 conducting the P-channel TR 12 for a prescribed time at application of power. The initial state that the input of the inverting amplifier 10 is set to a high level and an output is set to a low level is formed forcibly for a prescribed time(t) after application of power to the oscillation circuit by the trigger input means and the oscillation is started from the initial state by the oscillation circuit, then the oscillation is easily started.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、発振回路に関し、特に
発振回路の起動不良の改善に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an oscillating circuit, and more particularly to improving start-up failure of the oscillating circuit.

【0002】[0002]

【従来の技術】従来から種々の電子回路において各種の
発振回路が使用されていた。これらの発振回路では、発
振信号を増幅するために増幅器が使用され、安定した発
振周波数を得るために、帰還回路に水晶振動子あるいは
セラミック振動子がよく使用されている。
2. Description of the Related Art Conventionally, various oscillator circuits have been used in various electronic circuits. In these oscillation circuits, an amplifier is used to amplify the oscillation signal, and a crystal oscillator or a ceramic oscillator is often used in the feedback circuit to obtain a stable oscillation frequency.

【0003】図2には、反転増幅器としてインバータが
使用され、帰還回路に抵抗と水晶振動子あるいはセラミ
ック振動子が使用される、従来の発振回路が示される。
図2の回路においては、反転増幅器10の出力が、帰還
回路11によって入力側に帰還され、電源電圧が与えら
れている間発振動作を行っている。この回路では、帰還
回路11の両端を夫々アースと結ぶコンデンサ14が発
振周波数を安定させるために使用されている。また次段
の回路へは、増幅器15を経由して発振信号が供給され
る。
FIG. 2 shows a conventional oscillator circuit in which an inverter is used as an inverting amplifier and a resistor and a crystal oscillator or a ceramic oscillator are used in a feedback circuit.
In the circuit of FIG. 2, the output of the inverting amplifier 10 is fed back to the input side by the feedback circuit 11 and oscillates while the power supply voltage is applied. In this circuit, a capacitor 14 connecting both ends of the feedback circuit 11 to the ground is used to stabilize the oscillation frequency. An oscillation signal is supplied to the circuit of the next stage via the amplifier 15.

【0004】[0004]

【発明が解決しようとする課題】上記のような発振回路
は、電源を投入した時の電流のゆらぎや抵抗雑音、ある
いはトランジスタの雑音電圧などをきっかけとして発振
動作を開始する。しかし最近の電子回路においては、基
板やLSI等の低ノイズ化が進み、発振動作の開始のき
っかけがなくなって、発振回路がスムースに起動しない
こと、いわゆる起動不良が発生することが問題となって
いる。
The oscillation circuit as described above starts its oscillation operation triggered by fluctuations in current when the power is turned on, resistance noise, or noise voltage of a transistor. However, in recent electronic circuits, noise reduction of substrates, LSIs, etc. has progressed, there is no opportunity to start the oscillation operation, and the oscillation circuit does not start up smoothly, so-called startup failure occurs. There is.

【0005】本発明は上記従来の課題に鑑みなされたも
のであり、その目的は、発振開始の容易化を図り、発振
動作の起動不良を防止することができる発振回路を提供
することにある。
The present invention has been made in view of the above conventional problems, and an object of the present invention is to provide an oscillation circuit capable of facilitating the start of oscillation and preventing a start failure of the oscillation operation.

【0006】[0006]

【課題を解決するための手段】上記目的を達成するため
に、本発明は、入力信号を反転増幅する反転増幅器と、
反転増幅器の出力信号を入力側に帰還する帰還回路とを
含む発振回路において、発振回路の発振動作開始のトリ
ガとなる方形波パルスを、反転増幅器の入力側に入力す
るトリガ入力手段を備えることを特徴とする。
To achieve the above object, the present invention provides an inverting amplifier for inverting and amplifying an input signal,
In an oscillation circuit including a feedback circuit for feeding back the output signal of the inverting amplifier to the input side, it is provided with trigger input means for inputting a square wave pulse that triggers the oscillation operation start of the oscillation circuit to the input side of the inverting amplifier. Characterize.

【0007】また本発明の発振回路としては、前述のト
リガ入力手段が、ソース側が電源に接続され、ドレイン
側が反転増幅器の入力側に接続されたPチャンネルトラ
ンジスタと、入力側が電源に接続され、出力側がPチャ
ンネルトランジスタのゲートに接続された遅延回路とを
含み、この遅延回路は、電源投入時から所定時間だけP
チャンネルトランジスタのゲート電圧の上昇を遅延させ
てPチャンネルトランジスタを導通させることを特徴と
するのが好ましい。
In the oscillator circuit of the present invention, the above-mentioned trigger input means includes a P-channel transistor whose source side is connected to the power source and whose drain side is connected to the input side of the inverting amplifier, and whose input side is connected to the power source and which outputs A delay circuit connected to the gate of a P-channel transistor, the delay circuit including a delay circuit for a predetermined period of time after power-on.
It is preferable that the rise of the gate voltage of the channel transistor is delayed to make the P-channel transistor conductive.

【0008】[0008]

【作用】上記構成によれば、発振回路の起動時に、トリ
ガ入力手段により、発振動作開始のトリガ、すなわちき
っかけ、となる方形波パルスを反転増幅器の入力側に入
力するので、発振回路の発振開始の容易化を図ることが
できる。
According to the above structure, when the oscillation circuit is started, the trigger input means inputs a square wave pulse, which is a trigger for starting the oscillation operation, that is, a trigger, to the input side of the inverting amplifier. Can be facilitated.

【0009】さらに、トリガ入力手段として、電源と反
転増幅器の入力側との間に設けられたPチャンネルトラ
ンジスタと、Pチャンネルトランジスタを電源投入時か
ら所定時間だけ導通させる遅延回路とを使用することも
できるので、電源投入後所定時間だけ、Pチャンネルト
ランジスタを経由して反転増幅器の入力側に電源電圧を
供給しこれを高電圧に固定し、これにより反転増幅器の
出力側は低電圧に固定することができる。一方所定時間
経過後、Pチャンネルトランジスタの導通がなくなる
と、反転増幅器の入力側が高電圧、出力側が低電圧の状
態から発振動作を開始することになり、この状態が発振
動作の開始のきっかけとなるので、発振回路の発振開始
の容易化を図ることができる。
Further, as the trigger input means, a P-channel transistor provided between the power supply and the input side of the inverting amplifier, and a delay circuit for conducting the P-channel transistor for a predetermined time after the power is turned on may be used. Therefore, it is necessary to supply the power supply voltage to the input side of the inverting amplifier via the P-channel transistor and fix it to a high voltage for a predetermined time after the power is turned on, thereby fixing the output side of the inverting amplifier to a low voltage. You can On the other hand, when the P-channel transistor is no longer conductive after a lapse of a predetermined time, the oscillating operation is started from the state where the input side of the inverting amplifier is at a high voltage and the output side is at a low voltage, and this state triggers the start of the oscillating operation. Therefore, the start of oscillation of the oscillation circuit can be facilitated.

【0010】[0010]

【実施例】以下、本発明の好適な実施例を図面に基づい
て説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENT A preferred embodiment of the present invention will be described below with reference to the drawings.

【0011】図1(A)には、本発明に係る発振回路の
実施例の回路図が示される。図1(A)において、反転
増幅器10の出力信号は、抵抗と水晶振動子又はセラミ
ック振動子によって構成される帰還回路11によって入
力側に帰還され、発振動作を行う。
FIG. 1A shows a circuit diagram of an embodiment of an oscillator circuit according to the present invention. In FIG. 1A, the output signal of the inverting amplifier 10 is fed back to the input side by the feedback circuit 11 including a resistor and a crystal oscillator or a ceramic oscillator, and oscillates.

【0012】反転増幅器10の入力側には、Pチャンネ
ルトランジスタ12のドレインが接続され、Pチャンネ
ルトランジスタ12のソースは電源に接続されている。
またPチャンネルトランジスタ12のゲートには、遅延
回路13の出力側が接続されており、遅延回路13の入
力側は電源に接続されている。遅延回路13は、本発明
の発振回路に電源を投入後所定時間が経過するまで、そ
の出力を低電圧に保つ。そして遅延回路13の出力が低
電圧の場合には、Pチャンネルトランジスタ12のゲー
トも低電圧となっているのでPチャンネルトランジスタ
12が導通状態となり、反転増幅器10の入力側が電源
電圧VDDによって高電圧となる。また所定時間が経過
し、遅延回路13の出力が高電圧となった場合には、P
チャンネルトランジスタ12が非導通状態となり、反転
増幅器10の入力側に電源電圧VDDが供給されなくな
る。すなわち遅延回路13は、Pチャンネルトランジス
タ12が導通している時間を決定している。
The drain of the P-channel transistor 12 is connected to the input side of the inverting amplifier 10, and the source of the P-channel transistor 12 is connected to the power supply.
The output side of the delay circuit 13 is connected to the gate of the P-channel transistor 12, and the input side of the delay circuit 13 is connected to the power supply. The delay circuit 13 keeps its output at a low voltage until a predetermined time elapses after power is turned on to the oscillation circuit of the present invention. When the output of the delay circuit 13 is a low voltage, the gate of the P-channel transistor 12 is also a low voltage, so that the P-channel transistor 12 becomes conductive and the input side of the inverting amplifier 10 becomes a high voltage by the power supply voltage VDD. Become. When the output of the delay circuit 13 becomes a high voltage after a predetermined time has passed, P
The channel transistor 12 becomes non-conductive, and the power supply voltage VDD is not supplied to the input side of the inverting amplifier 10. That is, the delay circuit 13 determines the time during which the P-channel transistor 12 is conducting.

【0013】また前述の通り、帰還回路11の両端を夫
々アースと結ぶコンデンサ14は、発振周波数を安定さ
せるために使用されており、また、この発振回路によっ
て発生された発振信号は増幅器15を経由して次段回路
に供給される。
As described above, the capacitors 14 connecting both ends of the feedback circuit 11 to the ground are used to stabilize the oscillation frequency, and the oscillation signal generated by this oscillation circuit passes through the amplifier 15. And supplied to the next stage circuit.

【0014】次に、図1(A)に示される回路の動作に
ついて説明する。
Next, the operation of the circuit shown in FIG. 1A will be described.

【0015】図1(B)は、発振動作開始時の動作図で
あり、Pチャンネルトランジスタ12のゲート電圧及び
反転増幅器10の入力側の電圧の時間変化を示す。
FIG. 1B is an operation diagram at the time of starting the oscillation operation, and shows a time change of the gate voltage of the P-channel transistor 12 and the voltage of the input side of the inverting amplifier 10.

【0016】発振回路に電源を投入して起動すると、P
チャンネルトランジスタ12のソースと遅延回路13の
入力側に電源電圧VDDが印加される。しかし、図1
(B)に示されるように、遅延回路13の出力側の電
圧、すなわちPチャンネルトランジスタ12のゲート電
圧は、電源を投入してから所定の時間tが経過しないと
上昇しない。従って、この間はPチャンネルトランジス
タ12が導通状態になっており、電源電圧VDDにより
Pチャンネルトランジスタ12のドレイン側すなわち反
転増幅器10の入力側の電圧が高電圧に保たれている。
これにより、反転増幅器10の出力側は強制的に低電圧
に保たれ、反転増幅器10の入力側が高電圧、出力側が
低電圧という初期状態が決まる。尚、この所定時間t
は、例えば数μs程度で良い。
When the oscillator circuit is powered on and started, P
The power supply voltage VDD is applied to the source of the channel transistor 12 and the input side of the delay circuit 13. However,
As shown in (B), the voltage on the output side of the delay circuit 13, that is, the gate voltage of the P-channel transistor 12 does not rise until a predetermined time t elapses after the power is turned on. Therefore, during this period, the P-channel transistor 12 is in a conductive state, and the voltage of the drain side of the P-channel transistor 12, that is, the input side of the inverting amplifier 10 is maintained at a high voltage by the power supply voltage VDD.
As a result, the output side of the inverting amplifier 10 is forcibly maintained at a low voltage, and the initial state in which the input side of the inverting amplifier 10 is high voltage and the output side is low voltage is determined. Incidentally, this predetermined time t
May be, for example, about several μs.

【0017】電源を投入してから所定時間tが経過する
と、遅延回路13の出力側の電圧が高電圧となり、図1
(B)に示されるように、Pチャンネルトランジスタ1
2のゲート電圧が高電圧となってPチャンネルトランジ
スタ12が非導通状態になる。このため、反転増幅器1
0の入力側には電源電圧VDDが供給されなくなる。す
ると図1(B)にも示されるように、反転増幅器10の
入力側の電圧が低下してゆき、ある所まで低下すると、
反転増幅器10の出力側が高電圧に反転し、このため入
力側に電圧が帰還されて再び入力側が高電圧になり、出
力側は低電圧に反転する。以後この動作を繰り返して発
振回路が発振動作を行う。すなわち、Pチャンネルトラ
ンジスタ12と遅延回路13によって強制的に決めた初
期状態をきっかけにして、発振回路の発振動作がより容
易に開始される。
When a predetermined time t elapses after the power is turned on, the voltage on the output side of the delay circuit 13 becomes a high voltage, as shown in FIG.
As shown in (B), P-channel transistor 1
The gate voltage of 2 becomes a high voltage and the P-channel transistor 12 becomes non-conductive. Therefore, the inverting amplifier 1
The power supply voltage VDD is not supplied to the input side of 0. Then, as shown in FIG. 1B, the voltage on the input side of the inverting amplifier 10 decreases, and when it decreases to a certain point,
The output side of the inverting amplifier 10 is inverted to a high voltage, so that the voltage is fed back to the input side, the input side becomes a high voltage again, and the output side is inverted to a low voltage. Thereafter, this operation is repeated and the oscillation circuit performs the oscillation operation. That is, the oscillating operation of the oscillating circuit is started more easily by using the initial state forcibly determined by the P-channel transistor 12 and the delay circuit 13 as a trigger.

【0018】[0018]

【発明の効果】以上説明したように、本発明によれば、
発振回路の起動時に、トリガ入力手段により、発振動作
開始のトリガ、すなわちきっかけ、となる方形波パルス
を反転増幅器の入力側に入力するので、発振回路の発振
開始の容易化を図ることができる。
As described above, according to the present invention,
At the time of starting the oscillation circuit, the trigger input means inputs a square wave pulse that triggers, that is, triggers the oscillation operation start to the input side of the inverting amplifier, so that the oscillation start of the oscillation circuit can be facilitated.

【0019】さらに、本発明の発振回路のトリガ入力手
段としては、電源と反転増幅器の入力側との間に設けら
れたPチャンネルトランジスタと、Pチャンネルトラン
ジスタを電源投入時から所定時間だけ導通させる遅延回
路とで構成することができる。このため電源投入後所定
時間だけ反転増幅器の入力側を高電圧に固定し、これに
より反転増幅器の出力側は低電圧に固定することがで
き、所定時間経過後は、反転増幅器の入力側が高電圧、
出力側が低電圧の状態から発振動作を開始することにな
り、この状態が発振動作の開始のきっかけとなるので、
発振回路の発振開始の容易化を図ることができる。この
結果、発振開始の容易化を図り、発振動作の起動不良を
防止することができる発振回路を提供することができ
る。
Further, as the trigger input means of the oscillation circuit of the present invention, a P-channel transistor provided between the power supply and the input side of the inverting amplifier and a delay for making the P-channel transistor conductive for a predetermined time after the power is turned on. It can be configured with a circuit. Therefore, the input side of the inverting amplifier can be fixed at a high voltage for a predetermined time after the power is turned on, so that the output side of the inverting amplifier can be fixed at a low voltage. ,
The output side starts the oscillation operation from the low voltage state, and this state triggers the start of the oscillation operation.
It is possible to facilitate the start of oscillation of the oscillator circuit. As a result, it is possible to provide an oscillation circuit that facilitates the start of oscillation and can prevent a startup failure of the oscillation operation.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の発振回路の実施例の説明図であり、
(A)はその回路図、(B)はこの回路の発振開始時の
動作図である。
FIG. 1 is an explanatory diagram of an embodiment of an oscillator circuit of the present invention,
(A) is a circuit diagram thereof, and (B) is an operation diagram of this circuit at the start of oscillation.

【図2】従来の発振回路の回路図である。FIG. 2 is a circuit diagram of a conventional oscillator circuit.

【符号の説明】[Explanation of symbols]

10 反転増幅器 11 帰還回路 12 Pチャンネルトランジスタ 13 遅延回路 10 Inverting amplifier 11 Feedback circuit 12 P-channel transistor 13 Delay circuit

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 入力信号を反転増幅する反転増幅器と、 前記反転増幅器の出力信号を入力側に帰還する帰還回路
とを含む発振回路において、 発振回路の発振動作開始のトリガとなる方形波パルス
を、前記反転増幅器の入力側に入力するトリガ入力手段
を備えることを特徴とする発振回路。
1. An oscillating circuit including an inverting amplifier for inverting and amplifying an input signal and a feedback circuit for feeding back an output signal of the inverting amplifier to an input side, wherein a square wave pulse as a trigger for starting an oscillation operation of the oscillating circuit is An oscillating circuit comprising trigger input means for inputting to the input side of the inverting amplifier.
【請求項2】 請求項1に記載の発振回路であって、前
記トリガ入力手段が、 ソース側が電源に接続され、ドレイン側が前記反転増幅
器の入力側に接続されたPチャンネルトランジスタと、 入力側が電源に接続され、出力側が前記Pチャンネルト
ランジスタのゲートに接続された遅延回路とを含み、 前記遅延回路は、電源投入時から所定時間だけ前記Pチ
ャンネルトランジスタのゲート電圧の上昇を遅延させて
前記Pチャンネルトランジスタを導通させることを特徴
とする発振回路。
2. The oscillator circuit according to claim 1, wherein the trigger input means has a P-channel transistor having a source side connected to a power supply and a drain side connected to an input side of the inverting amplifier, and an input side being a power supply. A delay circuit having an output side connected to the gate of the P-channel transistor, the delay circuit delaying an increase in the gate voltage of the P-channel transistor for a predetermined time after power is turned on. An oscillation circuit characterized by making a transistor conductive.
JP34205592A 1992-12-22 1992-12-22 Oscillation circuit Pending JPH06188632A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP34205592A JPH06188632A (en) 1992-12-22 1992-12-22 Oscillation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP34205592A JPH06188632A (en) 1992-12-22 1992-12-22 Oscillation circuit

Publications (1)

Publication Number Publication Date
JPH06188632A true JPH06188632A (en) 1994-07-08

Family

ID=18350808

Family Applications (1)

Application Number Title Priority Date Filing Date
JP34205592A Pending JPH06188632A (en) 1992-12-22 1992-12-22 Oscillation circuit

Country Status (1)

Country Link
JP (1) JPH06188632A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112147447A (en) * 2020-09-27 2020-12-29 广东电网有限责任公司佛山供电局 Recording triggering method and system used in relay protection device test based on input amount

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112147447A (en) * 2020-09-27 2020-12-29 广东电网有限责任公司佛山供电局 Recording triggering method and system used in relay protection device test based on input amount
CN112147447B (en) * 2020-09-27 2021-10-08 广东电网有限责任公司佛山供电局 Wave recording triggering method and system of relay protection device based on input amount

Similar Documents

Publication Publication Date Title
US7683730B2 (en) Differential crystal oscillator circuit with peak regulation
US6563391B1 (en) Precision crystal oscillator circuit used in microcontroller
US6774735B2 (en) Low power self-biasing oscillator circuit
JPH1117451A (en) Oscillation circuit
US11082006B2 (en) Low power crystal oscillator
JP2010087571A (en) Oscillation circuit and method of controlling the same
JP2009510830A (en) How to shorten the settling time of a crystal oscillator
US4196404A (en) Crystal oscillator having low power consumption
US6903616B2 (en) Startup circuit and method for starting an oscillator after power-off
JPH06188632A (en) Oscillation circuit
US5923201A (en) Clock signal generating circuit
JP3408851B2 (en) Synchronous signal detection device
JPH08280170A (en) Switching power supply circuit
JPH06188631A (en) Oscillation circuit
JPH04306008A (en) Crystal oscillation circuit
JPH0528806Y2 (en)
JPH09270639A (en) Oscillation circuit
US7496331B2 (en) Oscillation device and oscillation method
JP3255581B2 (en) Oscillator circuit
JP3934189B2 (en) Crystal oscillation circuit
JPS59205802A (en) Oscillating circuit with start trigger
JPH06132725A (en) Oscillation circuit
JP3358379B2 (en) CMOS piezoelectric oscillation circuit
JPH0865047A (en) Oscillation circuit
JPH04208701A (en) Operation stabilizing method for oscillator