JPH06162775A - Semiconductor memory device - Google Patents

Semiconductor memory device

Info

Publication number
JPH06162775A
JPH06162775A JP4307109A JP30710992A JPH06162775A JP H06162775 A JPH06162775 A JP H06162775A JP 4307109 A JP4307109 A JP 4307109A JP 30710992 A JP30710992 A JP 30710992A JP H06162775 A JPH06162775 A JP H06162775A
Authority
JP
Japan
Prior art keywords
signal
word line
bit line
timing
equalizing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP4307109A
Other languages
Japanese (ja)
Inventor
Yoshinori Okada
義則 岡田
Masanori Haraguchi
政則 原口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Toshiba Electronic Device Solutions Corp
Original Assignee
Toshiba Corp
Toshiba Microelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Toshiba Microelectronics Corp filed Critical Toshiba Corp
Priority to JP4307109A priority Critical patent/JPH06162775A/en
Publication of JPH06162775A publication Critical patent/JPH06162775A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Static Random-Access Memory (AREA)

Abstract

PURPOSE:To ideally and automatically set the timing of the equalizing operation by providing an equalization timing control circuit and controlling the timing of a bit line equalizing signal in accordance with the change of a word line driving signal. CONSTITUTION:In the period of a chip enable signal CE at a low level, an equalizing pulse generating circuit 37 is controlled by an internal chip enable signal DO due to a dummy row decoder 42 and a dummy wiring 55 of the timing control circuit, and a word line driving signal WORD is outputted by a word line driver circuit 18. Therefore, the operation timing of the bit line equalizing signal is controlled corresponding to the rise timing of the change of the signal WORD. Consequently, the bit line equalizing signal is ideally and automatically controlled corresponding to the signal WORD when the operation timing of the bit line equalizing signal is made a certain fixed time ealier than the rise of the signal WORD, and the access time is shortened dependently of the memory capacity even in the case of a capacity variable memory.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、半導体メモリ装置に係
り、特にデータ読み出しに際して、ビット線をプリチャ
ージ・イコライズした後にビット線電位をセンス増幅す
る方式の半導体メモリ装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor memory device, and more particularly to a semiconductor memory device of a method of precharging and equalizing a bit line and then sense-amplifying a bit line potential when reading data.

【0002】[0002]

【従来の技術】図5は、同期クロック信号を用いてメモ
リセルアレイのビット線のプリチャージ・イコライズを
行う同期型の半導体メモリ装置の一例であるCMOS型
のSRAM(スタティック型ランダムアクセスメモリ)
における一部を示す回路図である。図5において、SR
AMセル(1個のみ代表的に示している)12は行列状に
配列されてメモリセルアレイを構成している。
2. Description of the Related Art FIG. 5 is a CMOS type SRAM (static random access memory) which is an example of a synchronous semiconductor memory device for precharging and equalizing bit lines of a memory cell array using a synchronous clock signal.
3 is a circuit diagram showing a part of FIG. In FIG. 5, SR
AM cells (only one of which is shown as a representative) 12 are arranged in a matrix to form a memory cell array.

【0003】11、/11は上記メモリセルアレイにおける
同一列のSRAMセル12の一対のデータ転送用トランジ
スタ16、17の各他端に対応して共通に接続されているビ
ット線であり、相補的な1対のみ代表的に示している。
Reference numerals 11 and / 11 denote bit lines commonly connected to the other ends of the pair of data transfer transistors 16 and 17 of the SRAM cells 12 in the same column in the memory cell array, and are complementary to each other. Only one pair is shown as a representative.

【0004】13は上記メモリセルアレイにおける同一行
のSRAMセル12のデータ転送用トランジスタ16、17の
ゲートに共通に接続されているワード線であり、代表的
に1本のみ示している。
Reference numeral 13 is a word line commonly connected to the gates of the data transfer transistors 16 and 17 of the SRAM cells 12 in the same row in the memory cell array, and only one word line is shown as a representative.

【0005】19は上記ビット線対11、/11に接続され、
後述するイコライズ信号EQを受けて所定の期間にビッ
ト線対11、/11を所定電位にプリチャージし、それぞれ
の電位をイコライズするイコライズ回路である。25は前
記ビット線対間の電位差をセンス増幅するセンスアンプ
である。26は上記センスアンプ25の出力をバッファ増幅
するデータ出力バッファである。27はSRAMチップの
活性/非活性状態を制御するためのチップイネーブル信
号CE入力を反転させるインバータからなるCE入力バ
ッファである。
19 is connected to the bit line pair 11 and / 11,
It is an equalizer circuit which receives an equalize signal EQ which will be described later and precharges the bit line pair 11 and / 11 to a predetermined potential for a predetermined period to equalize each potential. A sense amplifier 25 senses and amplifies the potential difference between the pair of bit lines. Reference numeral 26 is a data output buffer which buffer-amplifies the output of the sense amplifier 25. 27 is a CE input buffer composed of an inverter that inverts the chip enable signal CE input for controlling the active / inactive state of the SRAM chip.

【0006】28は前記CE入力バッファ27からの/CE
信号に同期してロウアドレス信号入力、例えばA0、A
1をデコードし、ワード線選択信号R0、R1、R2、
R3を生成するロウデコーダである。
Reference numeral 28 denotes / CE from the CE input buffer 27.
Row address signal input in synchronization with the signal, for example, A0, A
1 is decoded and word line selection signals R0, R1, R2,
A row decoder that generates R3.

【0007】このロウデコーダ28は、上記アドレス信号
入力A0、A1が対応して入力し、それぞれを反転させ
て内部アドレス信号/A0、/A1を生成するインバー
タ回路33、34と、上記反転信号/A0、/A1が対応し
て入力し、それぞれを再反転させて内部アドレス信号を
生成するインバータ回路35、36と、それぞれ組合わせが
異なる2個の内部アドレス信号および前記/CE信号が
入力する3入力ナンド回路29、30、31、32を有する。
The row decoder 28 receives the address signal inputs A0 and A1 correspondingly, and inverts the respective address signal inputs A0 and / A1 to generate internal address signals / A0 and / A1. A0 and / A1 are input correspondingly, inverter circuits 35 and 36 for re-inverting each to generate an internal address signal, and two internal address signals and a / CE signal which are different in combination are input 3 It has input NAND circuits 29, 30, 31, 32.

【0008】51〜54は上記ロウデコーダ28のナンド回路
29、30、31、32の出力信号線(ワード線選択信号線)、
C0、C1、C2、C3は上記ワード線選択信号線51〜
54の配線容量である。
Reference numerals 51 to 54 are NAND circuits of the row decoder 28.
29, 30, 31, 32 output signal lines (word line selection signal lines),
C0, C1, C2, and C3 are word line selection signal lines 51 to
54 wiring capacitance.

【0009】18は上記ロウデコーダ28のワード線選択信
号線51〜54からのワード線選択信号が対応して入力し、
ワード線駆動信号WORDを出力して対応するワード線に供
給するワード線ドライバ回路、例えばインバータであ
り、代表的に1個のみ示している。
Reference numeral 18 corresponds to the word line selection signals from the word line selection signal lines 51 to 54 of the row decoder 28,
A word line driver circuit, for example, an inverter, which outputs the word line drive signal WORD and supplies it to the corresponding word line, and only one is shown as a representative.

【0010】37は前記CE入力バッファ27からの/CE
信号が入力し、これに同期して前記イコライズ信号EQ
を生成してイコライズ回路19に供給するイコライズパル
ス生成回路である。ここで、図5のSRAMの動作の概
要を説明する。
37 is the / CE from the CE input buffer 27
A signal is input, and the equalize signal EQ is synchronized with this.
Is an equalizing pulse generating circuit for generating and supplying the same to the equalizing circuit 19. Here, an outline of the operation of the SRAM of FIG. 5 will be described.

【0011】データ読み出し前に、CE信号入力に同期
してビット線対11、/11が一定時間プリチャージ・イコ
ライズされる。また、上記CE信号入力に同期してアド
レス信号A0、A1がデコードされて特定のワード線13
が選択され、このワード線13に接続されているSRAM
セル12が選択される。そして、上記プリチャージ・イコ
ライズの終了により、前記選択されているSRAMセル
12のデータに応じてビット線対11、/11に電位差が生じ
る。
Before the data is read, the bit line pair 11, / 11 are precharged / equalized for a predetermined time in synchronization with the CE signal input. In addition, the address signals A0 and A1 are decoded in synchronization with the CE signal input, and the specific word line 13
Selected and the SRAM connected to this word line 13
Cell 12 is selected. When the precharge / equalization is completed, the selected SRAM cell is
A potential difference occurs between the bit line pair 11 and / 11 according to the data of 12.

【0012】ところで、ASIC(特定用途向けIC)
などの分野では、メモリ容量を任意に変更可能なメモリ
容量可変タイプが要求される場合が多い。上記SRAM
がメモリ容量を変更可能なメモリ容量可変タイプである
場合には、メモリセルアレイのビット数およびワード線
数が変化する。つまり、使用するメモリセル数に応じて
メモリセルアレイのビット線対11、/11の長さが変化す
る。
By the way, ASIC (application-specific IC)
In such fields, a variable memory capacity type that can arbitrarily change the memory capacity is often required. Said SRAM
Is a variable memory capacity type in which the memory capacity can be changed, the number of bits and the number of word lines of the memory cell array change. That is, the length of the bit line pair 11, / 11 of the memory cell array changes according to the number of memory cells used.

【0013】これに伴い、前記ロウデコーダ28の負荷容
量(ワード線選択信号線51〜54の配線容量)が変化する
ので、前記CE信号が入力してからワード線駆動信号WO
RDがオン状態になるまでの時間が変化する。
Along with this, the load capacitance of the row decoder 28 (wiring capacitance of the word line selection signal lines 51 to 54) changes, so that the word line drive signal WO after the CE signal is input.
The time it takes for RD to turn on changes.

【0014】これに対して、イコライズ信号EQは、メ
モリ容量の変更に拘らず、チップイネーブル信号CE入
力に同期した一定タイミングでオン状態に設定し、メモ
リ容量の最大構成の時でもワード線駆動信号WORDが立上
るタイミングよりも遅くなるような一定タイミングでオ
フ状態に設定する必要がある。図6は、図5のSRAM
のメモリ容量が可変範囲内の中間値である場合における
データ読み出し動作の一例を示すタイミング波形図であ
る。図7は、図5のSRAMのメモリ容量が可変範囲内
の最大値である場合におけるデータ読み出し動作の一例
を示すタイミング波形図である。図8は、図5のSRA
Mのメモリ容量が可変範囲内の最小値である場合におけ
るデータ読み出し動作の一例を示すタイミング波形図で
ある。次に、図6乃至図8を参照しながら、図5のSR
AMの動作例を詳細に説明する。
On the other hand, the equalize signal EQ is set to the ON state at a constant timing synchronized with the input of the chip enable signal CE regardless of the change of the memory capacity, and the word line drive signal is set even in the maximum memory capacity configuration. It is necessary to set the off state at a certain timing that is later than the timing when WORD rises. FIG. 6 shows the SRAM of FIG.
FIG. 6 is a timing waveform chart showing an example of a data read operation when the memory capacity of is an intermediate value within a variable range. FIG. 7 is a timing waveform chart showing an example of the data read operation when the memory capacity of the SRAM of FIG. 5 is the maximum value within the variable range. FIG. 8 shows the SRA of FIG.
FIG. 11 is a timing waveform chart showing an example of a data read operation when the memory capacity of M is the minimum value within the variable range. Next, referring to FIGS. 6 to 8, the SR of FIG.
An example of AM operation will be described in detail.

【0015】まず、ロウアドレス信号A0、A1とし
て、例えばそれぞれロウレベル“L”が入力するものと
する。CE信号入力が“L”レベル(接地電位VSS)に
なると、CE入力バッファ27からの/CE信号に同期
し、これより少し遅れてイコライズ信号EQがハイレベ
ル“H”(電源電位VCC)になる。これにより、イコラ
イズ回路19がオン状態になり、ビット線対11、/11が所
定電位にプリチャージされると共に同一レベルにイコラ
イズされる。
First, as the row address signals A0 and A1, for example, a low level "L" is input. When the CE signal input becomes "L" level (ground potential VSS), the equalize signal EQ becomes high level "H" (power supply potential VCC) in synchronization with the / CE signal from the CE input buffer 27 and a little later than this. . As a result, the equalizer circuit 19 is turned on, the bit line pair 11 and / 11 are precharged to a predetermined potential, and equalized to the same level.

【0016】また、前記CE入力バッファ27からの/C
E信号に同期してロウアドレス信号A0、A1がロウデ
コーダ28でデコードされ、例えばナンド回路29から出力
するワード線選択信号R0が“L”レベルになり、その後
段のワード線ドライバ回路18のワード線駆動信号WORDが
“H”レベルになり、ワード線13が選択される。この
後、前記イコライズ信号EQが“L”レベルに戻ると、
イコライズ回路19がオフ状態になり、ビット線対11、/
11のイコライズ動作が解除される。
Further, / C from the CE input buffer 27
The row address signals A0 and A1 are decoded by the row decoder 28 in synchronization with the E signal, for example, the word line selection signal R0 output from the NAND circuit 29 becomes "L" level, and the word of the word line driver circuit 18 at the subsequent stage The line drive signal WORD becomes "H" level, and the word line 13 is selected. After that, when the equalize signal EQ returns to "L" level,
The equalizing circuit 19 is turned off, and the bit line pair 11, /
11. Equalize operation is canceled.

【0017】そして、選択されたワード線13に接続され
ているSRAMセル12内の相補的なデータがビット線対
11、/11に読み出され、ビット線電位BT、/BT間に
電位差が生じ、この電位差がセンスアンプ25によりセン
ス増幅され、センスアンプ25の出力が出力バッファ回路
26を経て読み出しデータOUTとして出力される。この
後、CE信号入力が“H”レベルに戻り、次の動作を待
機する状態になる。
Then, the complementary data in the SRAM cell 12 connected to the selected word line 13 is transferred to the bit line pair.
11 and / 11, a potential difference is generated between the bit line potentials BT and / BT, the potential difference is sense-amplified by the sense amplifier 25, and the output of the sense amplifier 25 is output buffer circuit.
It is output as read data OUT via 26. After that, the CE signal input returns to the “H” level, and the next operation is awaited.

【0018】図8に示した動作例から分かるように、図
5のSRAMのメモリ容量が小さい場合には、チップイ
ネーブル信号CEが入力した後にワード線駆動信号WORD
が立上るタイミングは、図7に示したメモリ容量の最大
構成の時の対応するタイミングよりも早い。これに対し
て、図8中に示したイコライズ信号EQがオフになるタ
イミングは、図7に示したメモリ容量の最大構成の時の
対応するタイミングと同じく一定タイミングである。
As can be seen from the operation example shown in FIG. 8, when the memory capacity of the SRAM of FIG. 5 is small, the word line drive signal WORD is input after the chip enable signal CE is input.
Rises earlier than the corresponding timing in the maximum configuration of the memory capacity shown in FIG. On the other hand, the timing at which the equalize signal EQ shown in FIG. 8 is turned off is a constant timing like the corresponding timing in the maximum configuration of the memory capacity shown in FIG.

【0019】従って、図5のSRAMは、メモリ容量が
小さい場合でも、メモリ容量の最大構成の時とアクセス
タイムが同じであり、アクセスタイムが本来の性能より
も遅くなる。
Therefore, in the SRAM of FIG. 5, even when the memory capacity is small, the access time is the same as in the maximum memory capacity configuration, and the access time becomes slower than the original performance.

【0020】[0020]

【発明が解決しようとする課題】上記したように従来の
同期型の半導体メモリ装置は、メモリ容量可変タイプの
メモリに適用した場合に、データ読み出し動作に際して
ワード線駆動信号が立上るタイミングはメモリ容量に依
存して変化するが、ビット線のイコライズ動作がオフに
なるタイミングはメモリ容量の最大構成の時でもワード
線駆動信号が立上るタイミングよりも遅くなるような一
定タイミングに設定されているので、メモリ容量が小さ
い場合にアクセスタイムが本来の性能よりも遅くなると
いう問題があった。
As described above, when the conventional synchronous semiconductor memory device is applied to a memory of variable memory capacity, the timing at which the word line drive signal rises during the data read operation is the memory capacity. However, the timing of turning off the equalizing operation of the bit line is set to a constant timing that is later than the rising timing of the word line driving signal even in the maximum memory capacity configuration. There is a problem that the access time becomes slower than the original performance when the memory capacity is small.

【0021】本発明は上記の問題点を解決すべくなされ
たもので、データ読み出し動作に際してビット線のイコ
ライズ動作のタイミングをワード線駆動信号が立上るタ
イミングに対応して理想的に自動設定でき、メモリ容量
可変タイプのメモリに適用した場合でも、アクセスタイ
ムをメモリ容量に依存して短縮化することが可能になる
半導体メモリ装置を提供することを目的とする。
The present invention has been made to solve the above problems, and ideally automatically sets the timing of the equalizing operation of the bit line in the data reading operation in accordance with the rising timing of the word line drive signal. An object of the present invention is to provide a semiconductor memory device capable of shortening the access time depending on the memory capacity even when applied to a memory of variable memory capacity type.

【0022】[0022]

【課題を解決するための手段】本発明の半導体メモリ装
置は、メモリセルが行列状に配列されたメモリセルアレ
イと、このメモリセルアレイにおける同一行のメモリセ
ルに共通に接続されているワード線と、上記メモリセル
アレイにおける同一列のメモリセルに共通に接続され、
メモリセルの記憶データに応じた電位の信号が読み出さ
れる第1のビット線と、この第1のビット線に対して対
をなし、前記メモリセルの記憶データを読み出す際に読
み出し電位と比較するための基準電位となる信号が与え
られる第2のビット線と、クロック信号に基づいて一定
時間幅のイコライズ信号を生成するイコライズ信号生成
回路と、上記イコライズ信号を受けてデータ読み出し前
に前記ビット線対を所定電位にプリチャージ・イコライ
ズするイコライズ回路と、前記クロック信号に同期して
ロウアドレス信号をデコードし、ワード線選択信号を生
成するロウデコーダと、このロウデコーダのワード線選
択信号がワード線選択信号線を経て入力し、前記ワード
線を駆動するためのワード線駆動信号を出力するワード
線駆動回路と、データ読み出し時に前記ビット線対間の
電位差をセンス増幅するセンスアンプと、データ読み出
し時における前記イコライズ信号のタイミングを前記ワ
ード線駆動信号の変化のタイミングに対応して制御する
イコライズタイミング制御回路とを具備することを特徴
とする。
A semiconductor memory device according to the present invention includes a memory cell array in which memory cells are arranged in a matrix, and a word line commonly connected to memory cells in the same row in the memory cell array. Commonly connected to the memory cells in the same column in the memory cell array,
To form a pair with a first bit line from which a signal having a potential corresponding to data stored in a memory cell is read, and to compare the read potential when reading data stored in the memory cell A second bit line to which a signal serving as a reference potential of the bit line pair is provided, an equalize signal generation circuit that generates an equalize signal of a constant time width based on a clock signal, and the bit line pair before receiving data by receiving the equalize signal. Is precharged / equalized to a predetermined potential, a row decoder that decodes a row address signal in synchronization with the clock signal to generate a word line selection signal, and a word line selection signal of this row decoder A word line drive circuit that inputs via a signal line and outputs a word line drive signal for driving the word line, and a data line drive circuit. A sense amplifier that senses and amplifies the potential difference between the bit line pair at the time of data read, and an equalize timing control circuit that controls the timing of the equalize signal at the time of data read corresponding to the timing of change of the word line drive signal. It is characterized by doing.

【0023】[0023]

【作用】イコライズタイミング制御回路を備えているの
で、データ読み出し時におけるビット線イコライズ信号
のタイミングをワード線駆動信号の変化のタイミングに
対応して自動的に制御する。
Since the equalizing timing control circuit is provided, the timing of the bit line equalizing signal at the time of data reading is automatically controlled in accordance with the timing of the change of the word line driving signal.

【0024】これにより、ビット線のイコライズ動作の
開始をワード線駆動信号が立上るより一定時間早いタイ
ミングに設定し、所要のイコライズ動作期間後にイコラ
イズ動作を終了させるように理想的に設定できる。
Thus, the start of the equalizing operation of the bit line can be set at a timing which is earlier than the rise of the word line driving signal by a predetermined time, and ideally the ending of the equalizing operation can be completed after a required equalizing operation period.

【0025】従って、メモリ容量可変タイプのメモリに
適用した場合でも、ビット線のイコライズ動作のタイミ
ングがメモリ容量に依存して理想的に変化し、アクセス
タイムをメモリ容量に依存して短縮化することが可能に
なる。
Therefore, even when it is applied to a memory of variable memory capacity, the timing of the equalizing operation of the bit lines ideally changes depending on the memory capacity, and the access time can be shortened depending on the memory capacity. Will be possible.

【0026】[0026]

【実施例】以下、図面を参照して本発明の実施例を詳細
に説明する。図1は、本発明の半導体メモリ装置の一実
施例として、同期型のCMOS型のSRAMの一部を示
している。
Embodiments of the present invention will now be described in detail with reference to the drawings. FIG. 1 shows a part of a synchronous CMOS SRAM as an embodiment of the semiconductor memory device of the present invention.

【0027】このSRAMは、メモリセルが行列状に配
列されたメモリセルアレイと、このメモリセルアレイに
おける同一行のメモリセルに共通に接続されているワー
ド線と、上記メモリセルアレイにおける同一列のメモリ
セルに共通に接続され、メモリセルの記憶データに応じ
た電位の信号が読み出される第1のビット線と、この第
1のビット線に対して対をなし、前記メモリセルの記憶
データを読み出す際に読み出し電位と比較するための基
準電位となる信号が与えられる(前記メモリセルから読
み出される)第2のビット線と、データ読み出し前に前
記ビット線対を所定電位にプリチャージ・イコライズす
るイコライズ回路と、クロック信号に同期してロウアド
レス信号をデコードし、前記ワード線を選択制御するロ
ウデコーダと、データ読み出し時に前記ビット線対間の
電位差をセンス増幅するセンスアンプと、データ読み出
し時における前記イコライズ信号のタイミングを前記ワ
ード線駆動信号の変化のタイミングに対応して制御する
イコライズ・タイミング制御回路とを具備する。
This SRAM has a memory cell array in which memory cells are arranged in a matrix, a word line commonly connected to memory cells in the same row in the memory cell array, and memory cells in the same column in the memory cell array. A first bit line that is commonly connected and from which a signal of a potential corresponding to the storage data of the memory cell is read, and a pair of the first bit line and the first bit line, which is read when reading the storage data of the memory cell A second bit line to which a signal serving as a reference potential for comparison with the potential is applied (read from the memory cell); and an equalizing circuit for precharging and equalizing the bit line pair to a predetermined potential before reading data. A row decoder that decodes a row address signal in synchronization with a clock signal and selectively controls the word line, and a row decoder A sense amplifier that senses and amplifies the potential difference between the bit line pair at the time of data read, and an equalize timing control circuit that controls the timing of the equalize signal at the time of data read corresponding to the timing of change of the word line drive signal. To have.

【0028】即ち、図1において、SRAMセル(代表
的に1個のみ示す)12は行列状に配列されてメモリセル
アレイを構成している。このSRAMセル12は、2個の
インバータ14、15がクロス接続されてなるフリップフロ
ップ回路と、このフリップフロップ回路の一対のデータ
記憶ノードに対応して各一端が接続された一対のデータ
転送用トランジスタ16、17とからなる。
That is, in FIG. 1, SRAM cells (only one of which is representatively shown) 12 are arranged in a matrix to form a memory cell array. The SRAM cell 12 includes a flip-flop circuit in which two inverters 14 and 15 are cross-connected, and a pair of data transfer transistors each having one end connected to a pair of data storage nodes of the flip-flop circuit. It consists of 16 and 17.

【0029】相補的なビット線11、/11(代表的に1対
のみ示す)は、上記メモリセルアレイにおける同一列の
SRAMセル12の一対のデータ転送用トランジスタ16、
17の各他端に対応して共通に接続されている。
Complementary bit lines 11 and / 11 (only one pair is shown as a representative) are provided as a pair of data transfer transistors 16 of SRAM cells 12 in the same column in the memory cell array.
The other ends of 17 are commonly connected.

【0030】ワード線13(代表的に1本のみ示す)は、
上記メモリセルアレイにおける同一行のSRAMセル12
のデータ転送用トランジスタ16、17のゲートに共通に接
続されている。
Word line 13 (typically only one is shown)
SRAM cells 12 in the same row in the memory cell array
Are commonly connected to the gates of the data transfer transistors 16 and 17.

【0031】イコライズ回路19は、上記ビット線対11、
/11に接続され、後述する内部イコライズ信号EQを受
けて所定期間にビット線対11、/11を所定電位にプリチ
ャージし、それぞれの電位をイコライズするものであ
る。センスアンプ25は、前記ビット線対11、/11の電位
BT、/BTの電位差をセンス増幅するものである。デ
ータ出力バッファ26は、上記センスアンプ25の出力をバ
ッファ増幅するものである。CE入力バッファ27は、S
RAMチップの活性/非活性状態を制御するためのチッ
プイネーブル信号CE入力を反転させるものであり、イ
ンバータからなる。
The equalizing circuit 19 includes the bit line pair 11,
It is connected to / 11 and receives an internal equalize signal EQ described later to precharge the bit line pair 11 and / 11 to a predetermined potential for a predetermined period to equalize the respective potentials. The sense amplifier 25 sense-amplifies the potential difference between the potentials BT and / BT of the bit line pair 11 and / 11. The data output buffer 26 buffer-amplifies the output of the sense amplifier 25. The CE input buffer 27 has S
The input of the chip enable signal CE for controlling the active / inactive state of the RAM chip is inverted and is composed of an inverter.

【0032】ロウデコーダ28は、前記CE入力バッファ
27からの/CE信号に同期してロウアドレス信号入力、
例えばA0、A1をデコードし、ワード線選択信号R0
〜R3を生成するものである。
The row decoder 28 is the CE input buffer.
Row address signal input in synchronization with / CE signal from 27,
For example, the word line selection signal R0 is decoded by decoding A0 and A1.
~ R3 is generated.

【0033】このロウデコーダ28は、上記アドレス信号
入力A0、A1が対応して入力し、それぞれを反転させ
て内部アドレス信号/A0、/A1を生成するインバー
タ回路33、34と、上記反転信号/A0、/A1が対応し
て入力し、それぞれを再反転させて内部アドレス信号を
生成するンバータ回路35、36と、それぞれ組合わせが異
なる2個の内部アドレス信号および前記/CE信号が入
力する3入力ナンド回路(単位デコーダ)29〜32を有す
る。51〜54は上記ロウデコーダ28のナンド回路29〜32の
出力信号線(ワード線選択信号線)、C0〜C3は上記
ワード線選択信号線51〜54の配線容量である。
The row decoder 28 receives the address signal inputs A0 and A1 correspondingly and inverts the respective address signal inputs A0 and / A1 to generate internal address signals / A0 and / A1. A0 and / A1 are input correspondingly, and inverter circuits 35 and 36 which re-invert each to generate an internal address signal and two internal address signals and the / CE signal which are different in combination are input 3 It has input NAND circuits (unit decoders) 29-32. 51 to 54 are output signal lines (word line selection signal lines) of the NAND circuits 29 to 32 of the row decoder 28, and C0 to C3 are wiring capacitances of the word line selection signal lines 51 to 54.

【0034】ワード線ドライバ回路18(代表的に1個の
み示す)は、上記ワード線選択信号線51〜54からのワー
ド線選択信号R0〜R3が対応して入力し、ワード線駆
動信号WORDを出力して対応するワード線に供給するもの
であり、例えばインバータからなる。
The word line driver circuit 18 (only one is shown as a representative) receives corresponding word line selection signals R0 to R3 from the word line selection signal lines 51 to 54, and outputs the word line drive signal WORD. It is output and supplied to the corresponding word line, and is composed of, for example, an inverter.

【0035】さらに、データ読み出し時における前記イ
コライズ信号EQのタイミングを前記ワード線駆動信号
WORDの変化のタイミングに対応して制御し、イコライズ
回路19のイコライズ動作の期間を制御するために、ダミ
ーロウデコーダ42およびダミー配線55が設けられてい
る。
Further, the timing of the equalize signal EQ at the time of reading data is set to the word line drive signal.
A dummy row decoder 42 and a dummy wiring 55 are provided in order to control the timing of WORD change and to control the equalizing operation period of the equalizing circuit 19.

【0036】上記ダミーロウデコーダ42は、前記ロウデ
コーダ28のナンド回路(単位デコーダ)群と同じ構成を
有し、同じ駆動能力を有する3入力ナンド回路であり、
その1つの入力端に前記CE入力バッファ27からの/C
E信号が入力し、残りの2つの入力端にはVCC電位が与
えられることにより、/CE信号を反転させて内部CE
信号D0を生成する。
The dummy row decoder 42 is a 3-input NAND circuit having the same structure as the NAND circuit (unit decoder) group of the row decoder 28 and the same driving capability.
The / C from the CE input buffer 27 is connected to one of its input terminals.
When the E signal is input and the other two input terminals are supplied with the VCC potential, the / CE signal is inverted and the internal CE signal is inverted.
Generate signal D0.

【0037】また、前記ダミー配線55は、上記ダミーロ
ウデコーダ42の出力側に接続され、前記ロウデコーダ出
力側のワード線選択信号線51〜54の配線容量C0〜C3
と同等の配線容量C4を有し、前記イコライズパルス生
成回路37に内部CE信号を伝達するものである。
The dummy wiring 55 is connected to the output side of the dummy row decoder 42 and the wiring capacitances C0 to C3 of the word line selection signal lines 51 to 54 on the row decoder output side.
It has a wiring capacitance C4 equivalent to that of the above and transmits an internal CE signal to the equalizing pulse generating circuit 37.

【0038】イコライズパルス生成回路37は、上記ナン
ド回路のダミー配線55を経た内部CE信号が入力し、こ
れに同期して前記イコライズ信号EQを一定時間生成し
てイコライズ回路19に供給するものであり、奇数段のイ
ンバータ回路38、39、40と2入力アンド回路41とからな
る。なお、前記メモリセルアレイの列線を選択する列選
択トランジスタや、この列選択トランジスタを制御する
列デコーダなどについては、図示を省略している。次
に、上記SRAMのデータ読み出し動作について図2乃
至図4を参照しながら説明する。図2は、図1のSRA
Mのメモリ容量が可変範囲内の中間値である場合におけ
るデータ読み出し動作の一例を示すタイミング波形図で
ある。図3は、図1のSRAMのメモリ容量が可変範囲
内の最大値である場合におけるデータ読み出し動作の一
例を示すタイミング波形図である。図4は、図1のSR
AMのメモリ容量が可変範囲内の最小値である場合にお
けるデータ読み出し動作の一例を示すタイミング波形図
である。
The equalizing pulse generating circuit 37 receives the internal CE signal that has passed through the dummy wiring 55 of the NAND circuit, and in synchronism with this, generates the equalizing signal EQ for a certain period of time and supplies it to the equalizing circuit 19. , And odd-numbered inverter circuits 38, 39, 40 and a 2-input AND circuit 41. A column selection transistor for selecting a column line of the memory cell array and a column decoder for controlling the column selection transistor are not shown. Next, the data read operation of the SRAM will be described with reference to FIGS. FIG. 2 shows the SRA of FIG.
FIG. 11 is a timing waveform chart showing an example of a data read operation when the memory capacity of M is an intermediate value within a variable range. FIG. 3 is a timing waveform chart showing an example of the data read operation when the memory capacity of the SRAM of FIG. 1 is the maximum value within the variable range. FIG. 4 shows the SR of FIG.
FIG. 9 is a timing waveform chart showing an example of a data read operation when the AM memory capacity is the minimum value within a variable range.

【0039】上記SRAMのデータ読み出し動作は、基
本的には、図6乃至図8を参照しながら前述した従来の
SRAM(図5)の動作と同様であるが、イコライズタ
イミングを制御する回路が付加されたことにより、次の
ような動作が行われる。
The data read operation of the SRAM is basically the same as the operation of the conventional SRAM (FIG. 5) described above with reference to FIGS. 6 to 8, but a circuit for controlling the equalizing timing is added. As a result, the following operation is performed.

【0040】即ち、ダミーロウデコーダ42の出力信号
(内部CE信号D0)は、ダミー配線55の配線容量C4
に応じた遅延を受けるが、ロウデコーダ28の出力信号
(ワード線選択信号)もロウデコーダ出力側のワード線
選択信号線51〜54の配線容量C0〜C3に応じた遅延を
受ける。
That is, the output signal of the dummy row decoder 42 (internal CE signal D0) is the wiring capacitance C4 of the dummy wiring 55.
However, the output signal of the row decoder 28 (word line selection signal) is also delayed by the wiring capacitances C0 to C3 of the word line selection signal lines 51 to 54 on the row decoder output side.

【0041】これにより、イコライズ回路19が上記内部
CE信号D0を受けて生成するイコライズ信号EQの立
上りのタイミングは、ワード線駆動回路18が上記ワード
線選択信号を受けて生成するワード線駆動信号WORDの立
上りのタイミングに対応して自動的に変化するようにな
る。
As a result, the rise timing of the equalize signal EQ generated by the equalizer circuit 19 in response to the internal CE signal D0 is determined by the word line drive signal WORD generated by the word line drive circuit 18 in response to the word line selection signal. It will automatically change according to the rising timing of.

【0042】従って、ビット線のイコライズ動作の開始
をワード線駆動信号WORDが立上るより一定時間早いタイ
ミングに設定し、所要のイコライズ動作期間後にイコラ
イズ動作を終了させるように理想的に設定できる。
Therefore, it is possible to ideally set the start of the equalizing operation of the bit line at a timing which is earlier than the rise of the word line drive signal WORD by a predetermined time and end the equalizing operation after a required equalizing operation period.

【0043】この結果、メモリ容量可変タイプのメモリ
に適用した場合でも、ビット線対11、/11のイコライズ
動作のタイミングがメモリ容量に依存して理想的に変化
し、アクセスタイムをメモリ容量に依存して短縮化する
ことが可能になる。
As a result, even when it is applied to a memory of variable memory capacity, the timing of the equalizing operation of the bit line pair 11, / 11 changes ideally depending on the memory capacity, and the access time depends on the memory capacity. It becomes possible to shorten it.

【0044】なお、上記実施例ではSRAMを示した
が、本発明はこれに限らず、メモリセルの記憶データに
応じた電位の信号が読み出される第1のビット線と、こ
の第1のビット線に対して対をなし、前記メモリセルの
記憶データを読み出す際に読み出し電位と比較するため
の基準電位となる信号がダミーセルから読み出される第
2のビット線を有する半導体メモリ(例えば読み出し専
用メモリ;ROM)などにも適用できる。
Although the SRAM is shown in the above embodiment, the present invention is not limited to this, and the first bit line from which the signal of the potential corresponding to the data stored in the memory cell is read out, and the first bit line. And a semiconductor memory (for example, a read-only memory; ROM) having a second bit line from which a signal serving as a reference potential for reading the stored data of the memory cell is read from the dummy cell. ) And so on.

【0045】[0045]

【発明の効果】上述したように本発明の半導体メモリ装
置によれば、データ読み出し動作に際してビット線のイ
コライズ動作のタイミングをワード線駆動信号が立上る
タイミングに対応して理想的に自動設定できる。従っ
て、メモリ容量可変タイプのメモリに適用した場合で
も、アクセスタイムをメモリ容量に依存して短縮化する
ことができる。
As described above, according to the semiconductor memory device of the present invention, it is possible to ideally automatically set the timing of the equalizing operation of the bit line in the data reading operation in accordance with the rising timing of the word line drive signal. Therefore, even when applied to a memory of variable memory capacity, the access time can be shortened depending on the memory capacity.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例に係るSRAMの一部を示す
回路図。
FIG. 1 is a circuit diagram showing a part of an SRAM according to an embodiment of the present invention.

【図2】図1のSARMのメモリ容量が可変範囲内の中
間値である場合におけるデータ読み出し動作の一例を示
すタイミング波形図。
2 is a timing waveform chart showing an example of a data read operation when the memory capacity of the SARM of FIG. 1 is an intermediate value within a variable range.

【図3】図1のSARMのメモリ容量が可変範囲内の最
大値である場合におけるデータ読み出し動作の一例を示
すタイミング波形図。
3 is a timing waveform chart showing an example of a data read operation when the memory capacity of the SARM of FIG. 1 is the maximum value within a variable range.

【図4】図1のSARMのメモリ容量が可変範囲内の最
小値である場合におけるデータ読み出し動作の一例を示
すタイミング波形図。
4 is a timing waveform chart showing an example of a data read operation when the memory capacity of the SARM of FIG. 1 is a minimum value within a variable range.

【図5】従来のマスクROMの一部を示す回路図。FIG. 5 is a circuit diagram showing a part of a conventional mask ROM.

【図6】図5のSARMのメモリ容量が可変範囲内の中
間値である場合におけるデータ読み出し動作の一例を示
すタイミング波形図。
6 is a timing waveform chart showing an example of a data read operation when the memory capacity of the SARM of FIG. 5 is an intermediate value within a variable range.

【図7】図5のSARMのメモリ容量が可変範囲内の最
大値である場合におけるデータ読み出し動作の一例を示
すタイミング波形図。
FIG. 7 is a timing waveform chart showing an example of a data read operation when the memory capacity of the SARM of FIG. 5 is the maximum value within the variable range.

【図8】図5のSARMのメモリ容量が可変範囲内の最
小値である場合におけるデータ読み出し動作の一例を示
すタイミング波形図。
8 is a timing waveform chart showing an example of a data read operation when the memory capacity of the SARM of FIG. 5 is the minimum value within a variable range.

【符号の説明】[Explanation of symbols]

11、/11…ビット線対、12…SRAMセル、13…ワード
線、16、17…データ転送用トランジスタ、18…ワード線
ドライバ回路、19…イコライズ回路、25…センスアン
プ、26…データ出力バッファ、27…CE入力バッファ、
28…ロウデコーダ、29、30、31、32…3入力ナンド回
路、33〜36…インバータ回路、37…イコライズパルス生
成回路、42…ダミーロウデコーダ、51〜54…ワード線選
択信号線、55…ダミー配線、R0、R1、R2、R3…
ロウデコーダの出力信号(ワード線選択信号)、C0、
C1、C2、C3…ワード線選択信号線の配線容量、C
4…ダミー配線の配線容量、D0…ダミーロウデコーダ
の出力信号(内部CE信号)。
11, / 11 ... Bit line pair, 12 ... SRAM cell, 13 ... Word line, 16, 17 ... Data transfer transistor, 18 ... Word line driver circuit, 19 ... Equalize circuit, 25 ... Sense amplifier, 26 ... Data output buffer , 27 ... CE input buffer,
28 ... Row decoder, 29, 30, 31, 32 ... 3-input NAND circuit, 33-36 ... Inverter circuit, 37 ... Equalize pulse generation circuit, 42 ... Dummy row decoder, 51-54 ... Word line selection signal line, 55 ... Dummy wiring, R0, R1, R2, R3 ...
Row decoder output signal (word line selection signal), C0,
C1, C2, C3 ... Wiring capacitance of word line selection signal line, C
4 ... Wiring capacitance of dummy wiring, D0 ... Output signal of dummy row decoder (internal CE signal).

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 メモリセルが行列状に配列されたメモリ
セルアレイと、 このメモリセルアレイにおける同一行のメモリセルに共
通に接続されているワード線と、 上記メモリセルアレイにおける同一列のメモリセルに共
通に接続され、メモリセルの記憶データに応じた電位の
信号が読み出されるビット線と、 この第1のビット線に対して対をなし、前記メモリセル
の記憶データを読み出す際に読み出し電位と比較するた
めの基準電位となる信号が与えられる第2のビット線
と、 クロック信号に基づいて一定時間幅のイコライズ信号を
生成するイコライズ信号生成回路と、 上記イコライズ信号を受けてデータ読み出し前に前記ビ
ット線対を所定電位にプリチャージ・イコライズするイ
コライズ回路と、 前記クロック信号に同期してロウアドレス信号をデコー
ドし、ワード線選択信号を生成するロウデコーダと、 このロウデコーダのワード線選択信号がワード線選択信
号線を経て入力し、前記ワード線を駆動するためのワー
ド線駆動信号を出力するワード線駆動回路と、 データ読み出し時に前記ビット線対間の電位差をセンス
増幅するセンスアンプと、 データ読み出し時における前記イコライズ信号のタイミ
ングを前記ワード線駆動信号の変化のタイミングに対応
して制御するイコライズタイミング制御回路とを具備す
ることを特徴とする半導体メモリ装置。
1. A memory cell array in which memory cells are arranged in a matrix, a word line commonly connected to memory cells in the same row in the memory cell array, and a memory cell in the same column in the memory cell array. A bit line connected to a bit line from which a signal having a potential corresponding to the stored data of the memory cell is read, and a pair of the bit line and the first bit line, for comparing with the read potential when reading the stored data of the memory cell A second bit line to which a signal serving as a reference potential is applied, an equalizing signal generating circuit that generates an equalizing signal having a constant time width based on a clock signal, and the bit line pair before receiving data by receiving the equalizing signal. And a row address synchronized with the clock signal. A row decoder that decodes a signal and generates a word line selection signal, and a word line selection signal of this row decoder is input through a word line selection signal line, and a word line drive signal for driving the word line is output. A word line drive circuit, a sense amplifier that senses and amplifies the potential difference between the bit line pairs during data read, and an equalize that controls the timing of the equalize signal during data read in accordance with the timing of change in the word line drive signal. A semiconductor memory device comprising a timing control circuit.
【請求項2】 請求項1記載の半導体メモリ装置におい
て、 前記イコライズタイミング制御回路は、前記ロウデコー
ダにおける単位デコーダと同じ構成および駆動能力を有
し、前記クロック信号入力が入力するダミーロウデコー
ダと、 このダミーロウデコーダの出力側に接続され、前記ロウ
デコーダ出力側のワード線選択信号線と同等の配線容量
を有し、前記イコライズパルス生成回路にダミーロウデ
コーダ出力信号を伝達するダミー配線とを具備すること
を特徴とする半導体メモリ装置。
2. The semiconductor memory device according to claim 1, wherein the equalize timing control circuit has the same configuration and drive capability as a unit decoder in the row decoder, and a dummy row decoder to which the clock signal input is input, A dummy wiring which is connected to the output side of the dummy row decoder, has the same wiring capacity as the word line selection signal line on the row decoder output side, and transmits the dummy row decoder output signal to the equalizing pulse generation circuit. A semiconductor memory device comprising:
JP4307109A 1992-11-17 1992-11-17 Semiconductor memory device Withdrawn JPH06162775A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4307109A JPH06162775A (en) 1992-11-17 1992-11-17 Semiconductor memory device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4307109A JPH06162775A (en) 1992-11-17 1992-11-17 Semiconductor memory device

Publications (1)

Publication Number Publication Date
JPH06162775A true JPH06162775A (en) 1994-06-10

Family

ID=17965146

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4307109A Withdrawn JPH06162775A (en) 1992-11-17 1992-11-17 Semiconductor memory device

Country Status (1)

Country Link
JP (1) JPH06162775A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100316184B1 (en) * 1999-12-28 2001-12-12 박종섭 Auto-precharge controller
US7170805B2 (en) 2003-06-09 2007-01-30 Samsung Electronics Co., Ltd. Memory devices having bit line precharge circuits with off current precharge control and associated bit line precharge methods

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100316184B1 (en) * 1999-12-28 2001-12-12 박종섭 Auto-precharge controller
US7170805B2 (en) 2003-06-09 2007-01-30 Samsung Electronics Co., Ltd. Memory devices having bit line precharge circuits with off current precharge control and associated bit line precharge methods

Similar Documents

Publication Publication Date Title
US5535169A (en) Semiconductor memory device
US6292403B1 (en) Circuit and method for implementing single-cycle read/write operation(s), and random access memory including the circuit and/or practicing the method
US5546355A (en) Integrated circuit memory having a self-timed write pulse independent of clock frequency and duty cycle
JP3825188B2 (en) Semiconductor device and precharge method
JP2009277341A (en) Write assist circuit for improving write margin of sram cell
JPH10188555A (en) Semiconductor memory, and data reading and writing method
JP3177094B2 (en) Semiconductor storage device
US6055194A (en) Method and apparatus for controlling column select lines in a synchronous memory device
US5357479A (en) Static random access memory capable of preventing erroneous writing
US6388937B2 (en) Semiconductor memory device
US6999367B2 (en) Semiconductor memory device
JPH11317074A (en) Word line control circuit
US6990034B2 (en) Static semiconductor memory device and method of controlling the same
JPH09231767A (en) Static semiconductor memory device
JP2718577B2 (en) Dynamic RAM
US6166977A (en) Address controlled sense amplifier overdrive timing for semiconductor memory device
US6930952B2 (en) Method of reading memory device in page mode and row decoder control circuit using the same
JPH07169272A (en) Detection device of edge transition
KR0157289B1 (en) Column selecting signal control circuit
JP4163476B2 (en) Semiconductor memory device
US20040090817A1 (en) Split local and continuous bitline requiring fewer wires
JPH1021688A (en) Semiconductor memory device
JP2001338490A (en) Semiconductor memory
JPH0713865B2 (en) Semiconductor memory device having write operation
JPH06162775A (en) Semiconductor memory device

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20000201