JPH055835Y2 - - Google Patents

Info

Publication number
JPH055835Y2
JPH055835Y2 JP957484U JP957484U JPH055835Y2 JP H055835 Y2 JPH055835 Y2 JP H055835Y2 JP 957484 U JP957484 U JP 957484U JP 957484 U JP957484 U JP 957484U JP H055835 Y2 JPH055835 Y2 JP H055835Y2
Authority
JP
Japan
Prior art keywords
voltage
inverter
output
signal
load current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP957484U
Other languages
Japanese (ja)
Other versions
JPS60124290U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP957484U priority Critical patent/JPS60124290U/en
Publication of JPS60124290U publication Critical patent/JPS60124290U/en
Application granted granted Critical
Publication of JPH055835Y2 publication Critical patent/JPH055835Y2/ja
Granted legal-status Critical Current

Links

Description

【考案の詳細な説明】 (技術分野) 本考案は、パルス幅変調(PWM)方式インバ
ータの制御装置、特にオープンループの制御装置
に関する。
[Detailed Description of the Invention] (Technical Field) The present invention relates to a control device for a pulse width modulation (PWM) type inverter, and in particular to an open loop control device.

(従来技術と問題点) PWM方式インバータにおいて、オープンルー
プ制御は、電源電圧の変動がそのままインバータ
出力電圧の変動となつて現われるし、インバータ
駆動の電動機の負荷変動がインバータ出力電圧の
変動となつて現われる。このような出力電圧の変
動は以下のような不都合を招く。
(Prior art and problems) In open-loop control of PWM inverters, fluctuations in the power supply voltage directly appear as fluctuations in the inverter output voltage, and changes in the load of an inverter-driven motor result in fluctuations in the inverter output voltage. appear. Such fluctuations in output voltage cause the following problems.

(1) インバータ出力電圧の低下によつて電動機の
加減速トルク不足となり、正確な加減速時間を
確保できなくなる。
(1) Due to the drop in inverter output voltage, the acceleration/deceleration torque of the motor becomes insufficient, making it impossible to secure accurate acceleration/deceleration times.

(2) インバータ出力電圧が低下すると電動機に定
格トルクを確保するためには電圧低下分だけ出
力電流を増加させる必要があるため、電動機及
びインバータの過負荷耐量を大きく設計する必
要がある。
(2) When the inverter output voltage decreases, in order to ensure the rated torque of the motor, it is necessary to increase the output current by the voltage drop, so it is necessary to design the motor and inverter to have a large overload capacity.

(3) 電動機の振動や騒音低減のために搬送波周波
数を高め、該周波数が高くなることで加減速時
の不安定な運転現象を解消するよう、インバー
タ出力周波数の低い範囲で出力電圧補正し、高
い範囲では出力周波数補正する方式のインバー
タ(例えば特願昭58−218875号)においては、
インバータ出力電圧の変動に伴つて出力電圧補
正と出力周波数補正の切換点(切換周波数)及
び補正量を調整しない限り不安定運転になる。
(3) Increase the carrier wave frequency to reduce motor vibration and noise, and correct the output voltage in the low range of the inverter output frequency so that the increased frequency eliminates unstable operation during acceleration and deceleration. In an inverter that corrects the output frequency in a high range (for example, Japanese Patent Application No. 58-218875),
Unless the switching point (switching frequency) and correction amount between output voltage correction and output frequency correction are adjusted as the inverter output voltage fluctuates, unstable operation will occur.

(4) インバータ出力電圧の上昇によつて電動機の
抵抗回生停止時に過電圧発生がある。
(4) Overvoltage may occur when resistance regeneration of the motor stops due to a rise in inverter output voltage.

(5) インバータ出力電圧を検出して自動電圧制御
系を持たせるインバータにおいては、制御範囲
が広い場合(例えば3Hz〜180Hz)や加速トル
クを大きくするために特殊なF/V特性を持た
せる場合にはインバータ出力電圧を検出するた
めのトランスに特殊なものを必要としてコスト
的に高い装置になる。
(5) For inverters equipped with an automatic voltage control system that detects the inverter output voltage, the control range is wide (for example, 3Hz to 180Hz) or special F/V characteristics are provided to increase acceleration torque. This requires a special transformer to detect the inverter output voltage, resulting in an expensive device.

(考案の目的) 本考案は電源電圧の変動及び負荷変動によるイ
ンバータ出力電圧の変動を無くし、しかも制御回
路に少しの回路付加することで実現される制御装
置を提供することを目的とする。
(Purpose of the invention) An object of the invention is to provide a control device that eliminates fluctuations in the inverter output voltage due to fluctuations in power supply voltage and load fluctuations, and which can be realized by adding a small amount of circuit to the control circuit.

(考案の概要) 本考案は、電源電圧の変動及び負荷電流の変動
に応じてインバータ出力電圧設定信号を補正し、
出力電圧を一定にすることを特徴とする。
(Summary of the invention) The invention corrects the inverter output voltage setting signal according to fluctuations in power supply voltage and load current,
It is characterized by keeping the output voltage constant.

(実施例) 第1図は本考案の一実施例を示す全体回路図で
あり、前述の(3)項に示すようにインバータの出力
周波数範囲に応じて出力電圧補正と出力周波数補
正を切換える制御装置に適用した場合である。ま
ず、電圧と周波数の補正切換回路を説明する。
(Embodiment) Fig. 1 is an overall circuit diagram showing an embodiment of the present invention, and as shown in the above-mentioned item (3), control is performed to switch between output voltage correction and output frequency correction according to the output frequency range of the inverter. This is the case when applied to a device. First, the voltage and frequency correction switching circuit will be explained.

交流電源1から整流器2によつて直流電力を
得、この直流電力からPWM方式インバータ3に
よつて交流電力に変換して負荷としての誘導電動
機4を速度制御する主回路構成において、制御回
路は、基本的には速度設定器5からクツシヨン回
路6を通してインバータ出力周波数・電圧指令
VNを得、この指令VNを電圧制御発振器7の出力
周波数制御信号とすると共に電圧制御増幅器8の
出力電圧制御信号とし、増幅器8の出力で発振器
7の出力電圧を制御することにより該増幅器8の
出力に電圧と周波数を所定比にした正弦波信号を
得、この正弦波信号をパルス幅変調信号としてパ
ルス幅変調回路9にPWM波形のゲート信号を得
てインバータ3の各スイツチ素子をドライブす
る。
In a main circuit configuration that obtains DC power from an AC power supply 1 through a rectifier 2, converts this DC power into AC power through a PWM type inverter 3, and controls the speed of an induction motor 4 as a load, the control circuit is as follows: Basically, the inverter output frequency and voltage commands are sent from the speed setter 5 through the cushion circuit 6.
V N is obtained, this command V N is used as the output frequency control signal of the voltage controlled oscillator 7 and the output voltage control signal of the voltage controlled amplifier 8, and the output voltage of the oscillator 7 is controlled by the output of the amplifier 8. A sine wave signal with a predetermined ratio of voltage and frequency is obtained from the output of 8, and this sine wave signal is used as a pulse width modulation signal to obtain a PWM waveform gate signal to the pulse width modulation circuit 9 to drive each switch element of the inverter 3. do.

このようなオープンループのPWM方式インバ
ータにおいて、インバータの制御範囲に応じて電
圧補正又は周波数補正を行なう。この補正には周
波数・電圧指令VNからインバータ制御範囲を判
別して周波数・電圧補正回路10がインバータ出
力周波数の低い範囲で出力電圧補正信号ΔVを電
圧制御増幅器8の入力に加算し、インバータ出力
周波数の高い範囲で出力周波数補正信号ΔFを電
圧制御発振器7の入力に加算する。
In such an open-loop PWM type inverter, voltage correction or frequency correction is performed depending on the control range of the inverter. For this correction, the inverter control range is determined from the frequency/voltage command VN , and the frequency/voltage correction circuit 10 adds an output voltage correction signal ΔV to the input of the voltage control amplifier 8 in the low range of the inverter output frequency. The output frequency correction signal ΔF is added to the input of the voltage controlled oscillator 7 in a high frequency range.

このような電圧と周波数の補正は電源電圧が一
定及び負荷状態が一定とする場合に好ましい結果
を得ることができ、これら条件の変動でインバー
タ出力電圧及び負荷が変動すると安定運転のため
の補正切換点が変化し、固定の切換点では不安定
領域が存在するし、補正量も最適なものにならな
い。
Such voltage and frequency correction can obtain favorable results when the power supply voltage is constant and the load condition is constant, and when the inverter output voltage and load change due to fluctuations in these conditions, correction switching is necessary for stable operation. The point changes, and an unstable region exists at a fixed switching point, and the amount of correction is not optimal.

そこで、本実施例ではインバータ出力電圧の変
動を無くすよう、電圧指令VN電圧制御増幅器8
に与えるのに乗算器11において補正し、この補
正量として出力電圧補正回路12から補正係数を
乗数として与える。この補正回路12は電源電圧
の変動及び負荷電流の変動から補正係数を得るも
ので、トランス12A(もしくは整流器2の出力
電圧)からの電源1の電圧検出信号VAC及び直流
電流検出器12Bからのインバータ直流側電流
(負荷電流に相当する)検出信号IDCを得て電圧設
定の補正係数信号を得る。この出力電圧補正回路
12は第2図に示す実施例で実現される。
Therefore, in this embodiment, in order to eliminate fluctuations in the inverter output voltage, the voltage command V N voltage control amplifier 8
The multiplier 11 corrects the voltage given to the voltage, and the output voltage correction circuit 12 provides a correction coefficient as a multiplier as the correction amount. This correction circuit 12 obtains a correction coefficient from fluctuations in the power supply voltage and load current, and uses the voltage detection signal V AC of the power supply 1 from the transformer 12A (or the output voltage of the rectifier 2) and the DC current detector 12B. Obtain the inverter DC side current (corresponding to load current) detection signal I DC to obtain the voltage setting correction coefficient signal. This output voltage correction circuit 12 is realized by the embodiment shown in FIG.

第2図において、整流回路13は電源電圧検出
信号VACを整流して直流信号に変換する。リミツ
タ付加算器14は設定器14Aに設定する基準電
源電圧信号と整流器13の出力との偏差を検出し
て電源電圧の変動分に比例した補正信号を得る。
加算器14は演算増幅器A1と演算抵抗等で構成
されその出力は可変抵抗器14B,14Cでリミ
ツタ値が設定され、該リミツタ値は電源電圧が定
格電圧から±20%以上に変動したときに制限す
る。
In FIG. 2, a rectifier circuit 13 rectifies the power supply voltage detection signal V AC and converts it into a DC signal. The limiter adder 14 detects the deviation between the reference power supply voltage signal set in the setting device 14A and the output of the rectifier 13, and obtains a correction signal proportional to the variation in the power supply voltage.
The adder 14 is composed of an operational amplifier A1 , an operational resistor, etc., and its output has a limiter value set by variable resistors 14B and 14C, and the limiter value is set when the power supply voltage fluctuates by ±20% or more from the rated voltage. Restrict.

このリミツタ動作は、可変抵抗器14B,14
Cで設定する電圧(演算増幅器A1の出力電圧と
±15Vの電圧差に対する分圧比)がトランジスタ
TR1,TR2のスレツシヨールドレベルを越えたと
きに該トランジスタのオン動作により演算増幅器
A1の出力を抑制する負帰還動作でなされる。ま
た、加算器14にリミツタ機能を持たせるのは、
電源電圧に想定される電圧変動範囲を考慮して定
格電圧の±20%にし、これ以上の電圧変動は異常
としてインバータ出力電圧の補正を抑止する。
This limiter operation is performed by variable resistors 14B, 14
The voltage set by C (the voltage division ratio for the output voltage of operational amplifier A1 and the voltage difference of ±15V) is the transistor
When the threshold level of TR 1 and TR 2 is exceeded, the operational amplifier is turned on by turning on the transistor.
This is done by negative feedback operation that suppresses the output of A1 . Furthermore, the reason why the adder 14 has a limiter function is as follows.
Taking into account the expected range of voltage fluctuations in the power supply voltage, it is set to ±20% of the rated voltage, and any voltage fluctuations beyond this are treated as an abnormality and correction of the inverter output voltage is suppressed.

加算器15は直流電流検出信号IDCと設定器1
5Aに設定する無負荷電流I0分キヤンセル信号と
の偏差を正極性のみで検出し、負荷変動に比例し
た補正係数の信号を得る。この加算器15は演算
増幅器A2と演算抵抗等で構成され、負荷電流IDC
が無負荷電流I0以下では出力零ボルトの基準電位
になり、I0を越えるものでは該負荷電流に比例し
た出力電圧になる。
Adder 15 outputs DC current detection signal I DC and setter 1
The deviation from the no-load current I 0 minute cancel signal set to 5A is detected only with positive polarity, and a signal with a correction coefficient proportional to the load fluctuation is obtained. This adder 15 is composed of an operational amplifier A2 , an operational resistor, etc., and has a load current I DC.
When the no-load current I 0 or less, the output becomes a reference potential of 0 volts, and when it exceeds I 0 , the output voltage becomes proportional to the load current.

この加算器15の動作は、演算増幅器A2の出
力が負になろうとするときにダイオードD1が導
通して該出力を零ボルトに抑制し、A2の出力が
正になるときにはダイオードD1が非導通になつ
て所定利得で増幅すると共にダイオードD2が導
通して該出力を取出す。
The operation of the adder 15 is such that when the output of the operational amplifier A2 becomes negative, the diode D1 conducts and suppresses the output to zero volts, and when the output of A2 becomes positive, the diode D1 conducts. becomes non-conductive and amplifies with a predetermined gain, while diode D2 becomes conductive and takes out the output.

加算器16は加算器14と15の夫々の補正信
号を加算し、反転増幅器17は加算器16の出力
を反転して乗算器11への補正係数信号を得る。
これら回路16,17は演算増幅器A3,A4と演
算抵抗で構成される。
Adder 16 adds the correction signals of adders 14 and 15, and inverting amplifier 17 inverts the output of adder 16 to obtain a correction coefficient signal for multiplier 11.
These circuits 16 and 17 are composed of operational amplifiers A 3 and A 4 and operational resistors.

上述の構成において、電源電圧が定格電圧にあ
り、かつ負荷電流がある値になるとき、加算器1
4の出力は零になり、加算器15の出力は負荷電
流から無負荷分を減算した値に比例した電圧信号
になる。この状態での電圧信号は補正係数1とし
て乗算器11の乗数になる。
In the above configuration, when the power supply voltage is at the rated voltage and the load current is at a certain value, adder 1
The output of adder 15 becomes a voltage signal proportional to the load current minus the no-load current. The voltage signal in this state becomes the multiplier of multiplier 11 with a correction coefficient of 1.

ここで、電源電圧VACの変動には該変動分に比
例した電圧出力をリミツタ付加算器14に逆極性
で得、この変動分が加算器15の出力に加算され
て加算器16と増幅器17を通して乗算器11の
乗数補正になる。例えば、電源電圧VACが10%増
加するとこれに比例した電圧が加算器14の出力
に逆極性で表われ、この出力は加算器16では加
算器15の出力と加算されることで加算器16の
出力を減じ、乗算器11の乗数は電源電圧の補正
分10%だけ減つた負荷電流相当分となり、電圧制
御増幅器8の電圧指令は電源電圧の増加分だけ減
少補正される。
Here, in response to fluctuations in the power supply voltage V AC , a voltage output proportional to the fluctuation is obtained in the limiter adder 14 with the opposite polarity, and this fluctuation is added to the output of the adder 15, and the voltage output is outputted by the adder 16 and the amplifier 17. The multiplier of the multiplier 11 is corrected through this process. For example, if the power supply voltage V AC increases by 10%, a voltage proportional to this will appear at the output of the adder 14 with the opposite polarity, and this output will be added to the output of the adder 15 in the adder 16. The multiplier of the multiplier 11 becomes an amount corresponding to the load current reduced by 10% by the correction of the power supply voltage, and the voltage command of the voltage control amplifier 8 is corrected to decrease by the increase in the power supply voltage.

これにより電源電圧VACの電圧変動でインバー
タ3の直流電圧が変動するもその電圧指令VN
補正し、インバータ3の出力電圧を電源電圧VAC
が定格電圧にあるときと同じ電圧になるようにす
る。このとき、電源電圧の変動による負荷電流
IDC変動は生じない。
As a result, even though the DC voltage of the inverter 3 fluctuates due to voltage fluctuations in the power supply voltage V AC , the voltage command V N is corrected and the output voltage of the inverter 3 is adjusted to the power supply voltage V AC
so that the voltage is the same as when it is at the rated voltage. At this time, the load current due to fluctuations in the power supply voltage
No I DC fluctuation occurs.

一方、電源電圧VACが定格電圧にあつて負荷電
流IDCが変動したとき、この変動分を含めた負荷
電流に比例した出力を加算器15に得、この出力
から加算器16と増幅器17を通して比例した電
圧信号を得、この電圧信号を乗算器11の補正係
数にすることで電圧指令VNを補正する。例えば、
負荷電流が10%増加するときには電圧指令VN
10%だけ高くする補正係数1.1を得る。これによ
り、負荷電流の変動でインバータ出力電圧が変動
しようとするときに電圧指令VNを増幅補正する
ことでインバータ出力電圧の変動を抑制すると共
に必要な負荷電流を供給する。
On the other hand, when the power supply voltage V AC is at the rated voltage and the load current I DC fluctuates, an output proportional to the load current including this fluctuation is obtained from the adder 15, and this output is passed through the adder 16 and the amplifier 17. A proportional voltage signal is obtained and the voltage command V N is corrected by using this voltage signal as a correction coefficient of the multiplier 11 . for example,
When the load current increases by 10%, the voltage command V N
We get a correction factor of 1.1 which increases it by 10%. Thereby, when the inverter output voltage is about to fluctuate due to a fluctuation in the load current, the voltage command V N is amplified and corrected, thereby suppressing the fluctuation in the inverter output voltage and supplying the necessary load current.

次に、電源電圧の変動と負荷電流の変動が同時
に発生するときは、加算器14,15の出力を加
算器16で夫々加算することで両方の変動分を合
わせて補正する。
Next, when fluctuations in the power supply voltage and fluctuations in the load current occur simultaneously, the outputs of the adders 14 and 15 are added together by the adder 16 to correct both fluctuations together.

このように、電源電圧の変動及び負荷電流の変
動に応じてインバータ出力電圧指令を補正するこ
とにより、電源電圧及び負荷の変動によるインバ
ータ出力電圧変動をその電圧指令で補正して指令
VNによるインバータ出力電圧と出力周波数の関
係を一定に保つことができるし、インバータの制
御範囲による不安定運転解消のための電圧補正
ΔV、周波数補正ΔFの補正切換点も一定にして
安定した切換えを行なわせることができる。
In this way, by correcting the inverter output voltage command according to fluctuations in the power supply voltage and load current, the inverter output voltage fluctuations due to fluctuations in the power supply voltage and load can be corrected and commanded.
The relationship between the inverter output voltage and output frequency can be kept constant by VN , and the correction switching points of voltage correction ΔV and frequency correction ΔF to eliminate unstable operation can also be kept constant to ensure stable switching. can be made to do so.

(考案の効果) 以上のとおり、本考案によれば、オープンルー
プのPWM方式インバータにおいて、電源電圧変
動及び負荷変動によるインバータ出力電圧の変動
を無くしながら必要な負荷電流を供給し、従来の
加速トルクの変動の問題、インバータ及び電動機
の過負荷耐量の問題、電圧と周波数補正の切換点
変動の問題、電圧と周波数比のずれの問題を解消
でき、しかも構成上は電圧設定を補正するという
比較的低コスト、安定な回路で実現される効果が
ある。
(Effects of the invention) As described above, according to the invention, in an open-loop PWM inverter, it is possible to supply the necessary load current while eliminating fluctuations in the inverter output voltage due to power supply voltage fluctuations and load fluctuations. It is possible to solve the problem of fluctuation in voltage, overload capacity of inverter and motor, switching point fluctuation of voltage and frequency correction, and deviation of voltage and frequency ratio. It has the effect of being realized with a low cost and stable circuit.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本考案の一実施例を示す全体回路図、
第2図は第1図における出力電圧補正回路12の
一実施例を示す回路図である。 2……整流器、3……インバータ、5……速度
設定器、6……クツシヨン回路、7……電圧制御
発振器、8……電圧制御増幅器、9……パルス幅
変調回路、10……周波数・電圧補正回路、11
……乗算器、12……出力電圧補正回路、13…
…整流回路、14……リミツタ付加算器、15,
16……加算器、17……反転増幅器。
FIG. 1 is an overall circuit diagram showing an embodiment of the present invention;
FIG. 2 is a circuit diagram showing an embodiment of the output voltage correction circuit 12 in FIG. 1. 2... Rectifier, 3... Inverter, 5... Speed setting device, 6... Cushion circuit, 7... Voltage controlled oscillator, 8... Voltage controlled amplifier, 9... Pulse width modulation circuit, 10... Frequency/ Voltage correction circuit, 11
... Multiplier, 12 ... Output voltage correction circuit, 13 ...
... Rectifier circuit, 14 ... Limiter adder, 15,
16... Adder, 17... Inverting amplifier.

Claims (1)

【実用新案登録請求の範囲】 電圧・周波数指令に従つてインバータ主回路を
パルス幅変調するオープンループのパルス幅変調
方式インバータにおいて、 インバータの電源電圧検出信号と定格電圧信号
との偏差に比例した電圧変動分信号を得るリミツ
タ付第1の加算器と、インバータの負荷電流検出
信号から無負荷電流分を減算した負荷電流信号を
得る第2の加算器と、前記両加算器の出力を加算
した信号を得る第3の加算器と、この加算器の出
力信号を乗数とし前記電圧・周波数指令の電圧指
令を補正する乗算器とを備え、電源電圧及び負荷
電流の変動によるインバータ出力電圧の変動を抑
制することを特徴とするパルス幅変調方式インバ
ータの制御装置。
[Scope of claim for utility model registration] In an open-loop pulse width modulation type inverter that pulse width modulates the inverter main circuit in accordance with voltage and frequency commands, a voltage proportional to the deviation between the inverter's power supply voltage detection signal and the rated voltage signal. A first adder with a limiter that obtains a fluctuation signal, a second adder that obtains a load current signal obtained by subtracting a no-load current from the load current detection signal of the inverter, and a signal obtained by adding the outputs of both adders. and a multiplier that uses the output signal of this adder as a multiplier to correct the voltage command of the voltage/frequency command, suppressing fluctuations in the inverter output voltage due to fluctuations in the power supply voltage and load current. A control device for a pulse width modulation type inverter, characterized in that:
JP957484U 1984-01-26 1984-01-26 Control device for pulse width modulation type inverter Granted JPS60124290U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP957484U JPS60124290U (en) 1984-01-26 1984-01-26 Control device for pulse width modulation type inverter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP957484U JPS60124290U (en) 1984-01-26 1984-01-26 Control device for pulse width modulation type inverter

Publications (2)

Publication Number Publication Date
JPS60124290U JPS60124290U (en) 1985-08-21
JPH055835Y2 true JPH055835Y2 (en) 1993-02-16

Family

ID=30489922

Family Applications (1)

Application Number Title Priority Date Filing Date
JP957484U Granted JPS60124290U (en) 1984-01-26 1984-01-26 Control device for pulse width modulation type inverter

Country Status (1)

Country Link
JP (1) JPS60124290U (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018011863A1 (en) * 2016-07-11 2018-01-18 三菱電機株式会社 Inverter device

Also Published As

Publication number Publication date
JPS60124290U (en) 1985-08-21

Similar Documents

Publication Publication Date Title
EP0524398A2 (en) Circuit for controlling output current balance between parallel driven PWM-type power inverting units
US4315203A (en) Control system for induction motor-driven car
KR0155431B1 (en) Motor driven power steering
EP0053916A1 (en) Control system for induction motor using inverter for AC power supply
US3859579A (en) Protection circuit for power converter systems
JPS6056396B2 (en) speed control device
JPH055835Y2 (en)
US5159542A (en) Selectable hysteresis controller for pulse width modulated inverter
JP2662569B2 (en) Output current detection circuit fail-safe circuit
JPH01252193A (en) Speed controller for inverter
JP3206866B2 (en) Inverter dead time compensation method
US4651078A (en) Device for driving an induction motor
JP2784490B2 (en) Current limiting method for voltage source pulse width modulation control inverter
JP3212354B2 (en) Voltage source inverter control method and device
JPS6223539B2 (en)
JPH0767283B2 (en) Control unit for pulse width modulation type inverter
JPH0216862Y2 (en)
JPH0733599Y2 (en) Stepping motor drive
JPH0270265A (en) Switching power supply
JPH03877Y2 (en)
JPH0757099B2 (en) Voltage compensation circuit for pulse width modulation voltage source inverter
JPH0779600A (en) Automatic voltage regulator for diesel engine generator set
JPS61240872A (en) Speed controller of motor
JPH0755055B2 (en) Output current limiting method for voltage source PWM inverter
JPH0197197A (en) Servo driver circuit