JPH04319333A - Electrocardiographic wave form recorder - Google Patents

Electrocardiographic wave form recorder

Info

Publication number
JPH04319333A
JPH04319333A JP3115676A JP11567691A JPH04319333A JP H04319333 A JPH04319333 A JP H04319333A JP 3115676 A JP3115676 A JP 3115676A JP 11567691 A JP11567691 A JP 11567691A JP H04319333 A JPH04319333 A JP H04319333A
Authority
JP
Japan
Prior art keywords
pulse
reference pulse
signal
electrocardiographic waveform
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3115676A
Other languages
Japanese (ja)
Inventor
Kazuo Sudo
一夫 須藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP3115676A priority Critical patent/JPH04319333A/en
Publication of JPH04319333A publication Critical patent/JPH04319333A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To realize the reduction of a circuit scale and provide a small and lightweight recorder by accurately retaining a reference level potential difference, forming a reference pulse capable of indicating correctly the potential regardless of a position where the reference pulse is superimposed, and conducting recording by inserting the reference pulse into a free position in an electrocardiographic wave form. CONSTITUTION:The switch circuit 22 of a reference pulse insertion circuit 7 is controlled by means of a switch control signal SSW2, and a reference pulse PST retaining correctly a 1mV reference level on the basis of taken out bias voltage VBI1, VBI2 is formed, and the reference pulse PST is inserted into a free position in an electrocardiographic wave form WEH by controlling a switch circuit 21 of a reference pulse insertion circuit 7 by means of a switch control signal SSW1.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】この発明は、心電波形記録装置、
特に心電波形を長時間にわたって記録する、いわゆるホ
ルター心電図法に好適な心電波形記録装置に関する。
[Industrial Application Field] This invention relates to an electrocardiographic waveform recording device,
In particular, the present invention relates to an electrocardiographic waveform recording device suitable for so-called Holter electrocardiography, which records electrocardiographic waveforms over a long period of time.

【0002】0002

【従来の技術】心電波形を採取し、解析する方法として
、ホルター心電図法がある。ホルター心電図法は、ポー
タブルレコーダ(テープレコーダ)を用い24時間以上
の長時間にわたって日常生活に於ける心電波形を記録し
、得られた心電波形を解析する方法である。
2. Description of the Related Art Holter electrocardiography is a method for collecting and analyzing electrocardiogram waveforms. Holter electrocardiography is a method of recording electrocardiographic waveforms in daily life using a portable recorder (tape recorder) over a long period of 24 hours or more, and analyzing the obtained electrocardiographic waveforms.

【0003】記録は長時間にわたって行なわれるため、
心電波形の記録装置も長時間の携帯に耐え得るように小
型、軽量であることが要求される。従来の心電図の記録
装置としては、アナログのテープレコーダが一般的に用
いられており、このアナログのテープレコーダによって
コンパクトカセット或いはマイクロカセット等に心電波
形を低速で記録していた。
[0003] Since recording is carried out over a long period of time,
Electrocardiographic waveform recording devices are also required to be small and lightweight so that they can be carried for long periods of time. As a conventional electrocardiogram recording device, an analog tape recorder is generally used, and the electrocardiogram waveform is recorded at low speed on a compact cassette, a microcassette, or the like.

【0004】心電波形を記録する時、表示される心電波
形のピークレベルを正しく知るため、またゲインの校正
のために、基準レベル、例えば、1mVを表す基準パル
スが、記録開始後、数秒〜数分間、心電波形の記録に附
加されている。
When recording an electrocardiogram waveform, in order to accurately know the peak level of the displayed electrocardiogram waveform and to calibrate the gain, a reference pulse representing a reference level, for example 1 mV, is applied for several seconds after the start of recording. It is attached to the recording of the electrocardiogram waveform for ~ several minutes.

【0005】上述の基準パルスを心電波形の記録に附加
し得る心電波形記録装置の例が図7に示されている。
An example of an electrocardiographic waveform recording device that can add the above-mentioned reference pulse to electrocardiographic waveform recording is shown in FIG.

【0006】図7の構成に於いて、図示せぬ人体に貼着
されている電極60から取出されたアナログ信号が、ア
ンプ61、抵抗62を介して、差動アンプ63の非反転
端子に供給されている。また、上述の電極60から取出
されたアナログ信号が、アンプ64、抵抗65を介して
、差動アンプ63の反転端子に供給されている。上述の
アナログ信号は心臓の鼓動の際に心筋から出力される電
気信号である。
In the configuration shown in FIG. 7, an analog signal extracted from an electrode 60 attached to a human body (not shown) is supplied to a non-inverting terminal of a differential amplifier 63 via an amplifier 61 and a resistor 62. has been done. Further, the analog signal taken out from the electrode 60 described above is supplied to the inverting terminal of the differential amplifier 63 via an amplifier 64 and a resistor 65. The analog signal mentioned above is an electrical signal output from the myocardium when the heart beats.

【0007】一方、上述の基準パルスPSTが、端子6
8を介して供給される。この基準パルスPSTは、コン
デンサ69、バッファ70、抵抗71を介して、差動ア
ンプ63の非反転端子に供給される。
On the other hand, the above-mentioned reference pulse PST is
8. This reference pulse PST is supplied to the non-inverting terminal of the differential amplifier 63 via a capacitor 69, a buffer 70, and a resistor 71.

【0008】また、図8に示される心電波形の基線レベ
ルLSLを、一定のレベルに保つためのバイアス電圧V
BIが、抵抗73、バッファ70、抵抗71を介して、
差動アンプ63の非反転端子に供給される。
Furthermore, a bias voltage V is applied to maintain the baseline level LSL of the electrocardiogram waveform shown in FIG. 8 at a constant level.
BI via the resistor 73, buffer 70, and resistor 71,
It is supplied to the non-inverting terminal of the differential amplifier 63.

【0009】差動アンプ63の出力は、ローパスフィル
タ66を介してA/Dコンバータ75に供給されると共
に、抵抗67を介して差動アンプ63の反転端子にフィ
ードバックされている。
The output of the differential amplifier 63 is supplied to an A/D converter 75 via a low-pass filter 66, and is also fed back to the inverting terminal of the differential amplifier 63 via a resistor 67.

【0010】A/D コンバータ75では、端子76を
介して供給される所定周波数のサンプリング信号のタイ
ミングで、上述のアナログ信号がサンプリングされ、デ
ジタルデータに変換される。このデジタルデータは信号
処理回路77に供給される。
[0010] The A/D converter 75 samples the above-mentioned analog signal at the timing of a sampling signal of a predetermined frequency supplied via a terminal 76, and converts it into digital data. This digital data is supplied to a signal processing circuit 77.

【0011】信号処理回路77では、A/D コンバー
タ75から供給されるデジタルデータに対し、エラー訂
正符号の付加、フイルタリング、インターリーブ、チャ
ンネルコーデイング等の処理が施され、デジタル記録信
号が形成される。
[0011] In the signal processing circuit 77, the digital data supplied from the A/D converter 75 is subjected to processing such as addition of an error correction code, filtering, interleaving, channel coding, etc., to form a digital recording signal. Ru.

【0012】このデジタル記録信号は、記録アンプ78
を介して磁気ヘッド79に供給され、該磁気ヘッド79
によって磁気テープ80に記録される。
This digital recording signal is sent to the recording amplifier 78.
is supplied to the magnetic head 79 via the
is recorded on the magnetic tape 80 by.

【0013】[0013]

【発明が解決しようとする課題】上述の従来技術に示さ
れるように基準パルスPSTを心電波形に単に附加する
だけでは基準レベルを正確に表示できない場合があると
いう問題点があった。
As shown in the above-mentioned prior art, there is a problem in that simply adding the reference pulse PST to the electrocardiographic waveform may not accurately display the reference level.

【0014】ホルター心電図法に用いられる心電波形記
録装置は、一般的に小型且つ軽量であることを要求され
るため、通常は基準パルスPSTが心電波形の記録開始
後、数秒〜数分間にわたって心電波形の記録に自動的に
附加されている。
[0014] The electrocardiographic waveform recording device used in Holter electrocardiography is generally required to be small and lightweight, so the reference pulse PST is usually maintained for several seconds to several minutes after the start of electrocardiographic waveform recording. It is automatically added to the electrocardiogram waveform recording.

【0015】このため、基準パルスPSTが心電波形に
好ましくない状態で附加されると、好ましくない状態の
まま記録されてしまうことがあり、その改善が望まれて
いた。以下にその例を説明する。
For this reason, if the reference pulse PST is added to the electrocardiographic waveform in an unfavorable state, it may be recorded in the unfavorable state, and an improvement has been desired. An example will be explained below.

【0016】図8には、P波Pと、QRS波QRS と
、T波Tとから成る一拍の心電波形WEH1、WEH2
が示されている。尚、QRS波QRS は、Q波Q、R
波R、S波Sから構成される。
FIG. 8 shows one-beat electrocardiographic waveforms WEH1 and WEH2 consisting of P wave P, QRS wave QRS, and T wave T.
It is shown. In addition, QRS wave QRS is Q wave Q, R
It consists of wave R and S wave S.

【0017】上述のように、基準パルスPSTを単に心
電波形に附加するだけでは、基準パルスPSTが図8中
、一点鎖線に示されるように心電波形の、例えば、P波
P、T波T等に重畳してしまうことがある。
As mentioned above, simply adding the reference pulse PST to the electrocardiogram waveform does not allow the reference pulse PST to be added to the electrocardiogram waveform, for example, P wave P, T wave, as shown by the dashed line in FIG. It may be superimposed on T, etc.

【0018】このような場合には、心電波形を記録紙或
いは他の表示手段にて表示しても、基準パルスPSTの
レベルが様々に変化してしまい、基準パルスPSTを正
しく表示することができず、この結果、基準レベルとし
ての1mVを正しく表示することができないものである
In such a case, even if the electrocardiogram waveform is displayed on recording paper or other display means, the level of the reference pulse PST will vary, making it difficult to display the reference pulse PST correctly. As a result, it is not possible to correctly display 1 mV as a reference level.

【0019】従って、この発明の目的は、如何なる場合
でも基準レベルを正しく記録し得る心電波形記録装置を
提供することにある。また、この発明の他の目的は、基
準レベルを表わすための基準パルスを容易に形成し記録
得る心電波形記録装置を提供することにある。
Accordingly, an object of the present invention is to provide an electrocardiographic waveform recording device that can accurately record a reference level in any case. Another object of the present invention is to provide an electrocardiographic waveform recording device that can easily form and record a reference pulse for representing a reference level.

【0020】[0020]

【課題を解決するための手段】請求項1の発明は、心電
波形に基準信号を挿入して記録する心電波形記録装置に
於いて、第1のパルスによって制御される第1のスイッ
チ手段と、第2のパルスによって制御される第2のスイ
ッチ手段と、第2のスイッチ手段に接続され、第2のパ
ルスによって接続が切換えられるバイアス手段とを備え
、第1のスイッチ手段の入力側に心電波形の信号と、第
2のスイッチ手段を介してバイアス手段からの出力が供
給され、心電波形の信号と、バイアス手段からの出力が
、第1のパルスの制御によって、第1のスイッチ手段か
ら選択的に取出される構成としている。
[Means for Solving the Problem] The invention as claimed in claim 1 provides an electrocardiographic waveform recording device that inserts and records a reference signal into an electrocardiographic waveform, in which a first switch means controlled by a first pulse is provided. a second switch means controlled by the second pulse; and a bias means connected to the second switch means whose connection is switched by the second pulse, the bias means being connected to the input side of the first switch means. The electrocardiographic waveform signal and the output from the bias means are supplied via the second switch means, and the electrocardiographic waveform signal and the output from the bias means are supplied to the first switch by controlling the first pulse. It is configured to be selectively taken out from the means.

【0021】請求項2の発明は、心電波形に基準信号を
挿入して記録する心電波形記録装置に於いて、所定の信
号が一方の端子に供給され、信号を所定期間、遅延させ
てなる遅延信号が他方の端子に供給されるアンドゲート
及びオアゲートとを備え、信号及び遅延信号に基づいて
、第1のパルス及び第2のパルスを形成するようにした
構成としている。
[0021] The invention of claim 2 is an electrocardiographic waveform recording device that inserts and records a reference signal into an electrocardiographic waveform, in which a predetermined signal is supplied to one terminal, and the signal is delayed for a predetermined period. The present invention is configured to include an AND gate and an OR gate whose other terminals are supplied with a delayed signal, and to form a first pulse and a second pulse based on the signal and the delayed signal.

【0022】[0022]

【作用】請求項1にかかる心電波形記録装置では、第1
のパルスが供給される以前では、第1のスイッチ手段に
よって、心電波形が選択されている。
[Operation] In the electrocardiographic waveform recording device according to claim 1, the first
Before the pulse is supplied, the electrocardiographic waveform is selected by the first switch means.

【0023】所定のタイミングで、第1のパルスが第1
のスイッチ手段に供給されると、第1のスイッチ手段で
は、第2のスイッチ手段からの出力を選択するように接
続状態が制御される。第1のパルスが第1のスイッチ手
段に供給されている間、心電波形に代えて第2のスイッ
チ手段からの出力が選択される。
[0023] At a predetermined timing, the first pulse
When the signal is supplied to the first switch means, the connection state is controlled in the first switch means so as to select the output from the second switch means. While the first pulse is being supplied to the first switch means, the output from the second switch means is selected in place of the electrocardiographic waveform.

【0024】第2のパルスが供給される以前では、第2
のスイッチ手段では、比較的、低いレベルの第1のバイ
アス電圧に接続されているため、第2のスイッチ手段か
ら第1のバイアス電圧が第1のスイッチ手段を介して出
力される。
[0024] Before the second pulse is supplied, the second
Since the switch means is connected to the first bias voltage at a relatively low level, the first bias voltage is output from the second switch means via the first switch means.

【0025】所定のタイミングで、第2のパルスが第2
のスイッチ手段に供給されると、第2のスイッチ手段で
は、接続状態が、比較的、高いレベルの第2のバイアス
電圧に切り換えられる。第2のパルスが第2のスイッチ
手段に供給されている間のみ、第2のスイッチ手段から
第2のバイアス電圧が第1のスイッチ手段を介して出力
される。
[0025] At a predetermined timing, the second pulse
When the voltage is supplied to the second switch means, the connection state is switched to a relatively high level second bias voltage in the second switch means. Only while the second pulse is being supplied to the second switch means, the second bias voltage is output from the second switch means via the first switch means.

【0026】従って、心電波形には、第1及び第2のバ
イアス電圧で形成される基準パルスが挿入される。この
基準パルスは、第1及び第2のバイアス電圧の電位差に
よって、1mVの基準レベルを表示しているため、基準
パルスの附加される位置にかかわらず基準レベルを正し
く表示することができる。
[0026] Therefore, a reference pulse formed by the first and second bias voltages is inserted into the electrocardiographic waveform. Since this reference pulse displays a reference level of 1 mV due to the potential difference between the first and second bias voltages, the reference level can be correctly displayed regardless of the position where the reference pulse is applied.

【0027】請求項2にかかる心電波形記録装置では、
上述の第1のパルス及び第2のパルスを形成する場合、
基準パルスのタイミングを規定する信号がアンドゲート
及びオアゲートの一方の端子に供給される。
[0027] In the electrocardiographic waveform recording device according to claim 2,
When forming the above-mentioned first pulse and second pulse,
A signal defining the timing of the reference pulse is provided to one terminal of the AND gate and the OR gate.

【0028】また、基準パルスのタイミングを規定する
信号を所定期間、遅延させてなる遅延信号がアンドゲー
ト及びオアゲートの他方の端子に供給される。
Further, a delayed signal obtained by delaying the signal defining the timing of the reference pulse by a predetermined period is supplied to the other terminals of the AND gate and the OR gate.

【0029】アンドゲートからは、信号と遅延信号の双
方に於いて、共通にハイレベルとなる期間のみハイレベ
ルとなる第2のパルスが形成される。また、オアゲート
からは、信号と遅延信号の双方の何れか一方がハイレベ
ルとなる期間のみハイレベルとなる第1のパルスが形成
される。
A second pulse is formed from the AND gate, which is at a high level only during a period when both the signal and the delayed signal are at a common high level. Further, the OR gate generates a first pulse that is at a high level only during a period when either the signal or the delayed signal is at a high level.

【0030】[0030]

【実施例】以下、この発明の一実施例について図1乃至
図6を参照して説明する。図1の構成に於いて、図示せ
ぬ人体に貼着されている電極1の一方の端子から取出さ
れたアナログ信号が差動アンプ2の非反転端子に供給さ
れ、電極1の他方の端子から取出されたアナログ信号が
差動アンプ2の反転端子に供給されている。このアナロ
グ信号は心臓の鼓動の際に心筋から出力される電気信号
である。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to FIGS. 1 to 6. In the configuration of FIG. 1, an analog signal taken out from one terminal of an electrode 1 attached to a human body (not shown) is supplied to a non-inverting terminal of a differential amplifier 2, and from the other terminal of the electrode 1. The extracted analog signal is supplied to the inverting terminal of the differential amplifier 2. This analog signal is an electrical signal output from the myocardium when the heart beats.

【0031】差動アンプ2からは、心電波形を表わすア
ナログ信号SHRが、コンデンサ3及び抵抗4からなる
ハイパスフィルタ5、アンプ6を介して基準パルス挿入
回路7に供給される。抵抗4とアースの間には、図3C
に示される心電波形の基線レベルLSLを一定に保つた
めにバイアス電圧VBI0が配されている。
An analog signal SHR representing an electrocardiographic waveform is supplied from the differential amplifier 2 to a reference pulse insertion circuit 7 via a high-pass filter 5 consisting of a capacitor 3 and a resistor 4 and an amplifier 6. Figure 3C is connected between resistor 4 and ground.
A bias voltage VBI0 is provided in order to keep constant the baseline level LSL of the electrocardiographic waveform shown in FIG.

【0032】第1パルス発生回路8では、スイッチ制御
信号SSW1が形成され該スイッチ制御信号SSW1が
基準パルス挿入回路7に供給される。第2パルス発生回
路9では、スイッチ制御信号SSW2が形成され該スイ
ッチ制御信号SSW2が基準パルス挿入回路7に供給さ
れる。このスイッチ制御信号SSW1、SSW2は、第
1パルス発生回路8及び第2パルス発生回路9に代えて
、マイクロプロセッサを用いソフトウエアで形成しても
よい。
In the first pulse generation circuit 8, a switch control signal SSW1 is generated, and the switch control signal SSW1 is supplied to the reference pulse insertion circuit 7. In the second pulse generation circuit 9, a switch control signal SSW2 is generated, and the switch control signal SSW2 is supplied to the reference pulse insertion circuit 7. The switch control signals SSW1 and SSW2 may be formed by software using a microprocessor instead of the first pulse generation circuit 8 and the second pulse generation circuit 9.

【0033】基準パルス挿入回路7の構成が図2に示さ
れている。図2の構成に於いて、21、22は、夫々、
スイッチ回路を表わし、VBI1、VBI2は、夫々、
バイアス電圧を表している。尚、バイアス電圧VBI1
、VBI2間の電位は〔VBI1<VBI2〕とされて
いる。そして、このバイアス電圧VBI1、VBI2間
の電位差〔=VBI2−VBI1〕は、例えば、1mV
とされている。
The configuration of the reference pulse insertion circuit 7 is shown in FIG. In the configuration of FIG. 2, 21 and 22 are respectively
It represents a switch circuit, and VBI1 and VBI2 are respectively
Represents bias voltage. In addition, the bias voltage VBI1
, VBI2 is set to [VBI1<VBI2]. The potential difference between the bias voltages VBI1 and VBI2 [=VBI2-VBI1] is, for example, 1 mV.
It is said that

【0034】スイッチ回路21の端子21aは端子23
に、端子21bはスイッチ回路22の端子22cに、そ
して、端子21cは出力側の端子24に接続されている
。このスイッチ回路21は、端子25を介して供給され
るスイッチ制御信号SSW1によって制御される。
The terminal 21a of the switch circuit 21 is the terminal 23
The terminal 21b is connected to the terminal 22c of the switch circuit 22, and the terminal 21c is connected to the output terminal 24. This switch circuit 21 is controlled by a switch control signal SSW1 supplied via a terminal 25.

【0035】スイッチ回路22の端子22aはバイアス
電圧VBI1に、端子22bはバイアス電圧VBI2に
、そして、端子22cは上述のスイッチ回路21の端子
21bに接続されている。このスイッチ回路22は、端
子26を介して供給されるスイッチ制御信号SSW2に
よって制御される。
The terminal 22a of the switch circuit 22 is connected to the bias voltage VBI1, the terminal 22b is connected to the bias voltage VBI2, and the terminal 22c is connected to the terminal 21b of the switch circuit 21 described above. This switch circuit 22 is controlled by a switch control signal SSW2 supplied via a terminal 26.

【0036】上述の端子25に、図3Aに示されるスイ
ッチ制御信号SSW1が、例えば、ローレベルで供給る
通常の状態では、スイッチ回路21は、端子21a、2
1cが接続されている。従って、端子23を介して供給
される心電波形を表わすアナログ信号SHRが選択され
て端子24から出力される。
In a normal state in which the switch control signal SSW1 shown in FIG. 3A is supplied to the terminal 25 at a low level, for example, the switch circuit 21 supplies the terminals 21a and 25 with the switch control signal SSW1 shown in FIG.
1c is connected. Therefore, the analog signal SHR representing the electrocardiographic waveform supplied via the terminal 23 is selected and output from the terminal 24.

【0037】上述の端子25にスイッチ制御信号SSW
1が、例えば、ハイレベルで供給されると、スイッチ回
路21は、端子21b、21cが接続され、スイッチ回
路22の出力が選択される。
The switch control signal SSW is connected to the terminal 25 mentioned above.
1 is supplied at a high level, for example, the terminals 21b and 21c of the switch circuit 21 are connected, and the output of the switch circuit 22 is selected.

【0038】スイッチ回路22は、図3Bに示されるス
イッチ制御信号SSW2が、例えば、ローレベルで供給
される通常の状態では、端子22a、22cが接続され
ている。従って、この時には、バイアス電圧VBI1が
スイッチ回路22、21を介して端子24から取出され
る。
In the switch circuit 22, in a normal state where the switch control signal SSW2 shown in FIG. 3B is supplied at a low level, for example, terminals 22a and 22c are connected. Therefore, at this time, bias voltage VBI1 is taken out from terminal 24 via switch circuits 22 and 21.

【0039】上述の状態に於いて、端子26にスイッチ
制御信号SSW2が、例えば、ハイレベルで供給される
期間のみスイッチ回路22は端子22b、22cが接続
される。
In the above state, the terminals 22b and 22c of the switch circuit 22 are connected only during the period when the switch control signal SSW2 is supplied to the terminal 26, for example, at a high level.

【0040】この時には、バイアス電圧VBI2がスイ
ッチ回路22、21を介して端子24から取出される。
At this time, bias voltage VBI2 is taken out from terminal 24 via switch circuits 22 and 21.

【0041】上述のバイアス電圧VBI1、VBI2に
よって形成される基準パルスPSTが心電波形に重畳さ
れている状態を図3Cに示す。
FIG. 3C shows a state in which the reference pulse PST formed by the bias voltages VBI1 and VBI2 described above is superimposed on the electrocardiographic waveform.

【0042】図3Cに於いて、第1拍目の心電波形WE
H1と第2拍目の心電波形WEH2との間に基準パルス
PSTが挿入されている。この基準パルスPSTに於い
て、時点t0〜t1、t2〜t3の間はバイアス電圧V
BI1が附加されており、時点t1〜t2の間はバイア
ス電圧VBI2が附加されている。
In FIG. 3C, the electrocardiographic waveform WE at the first beat
A reference pulse PST is inserted between H1 and the second beat electrocardiographic waveform WEH2. In this reference pulse PST, the bias voltage V is applied between time points t0 to t1 and t2 to t3.
BI1 is applied, and a bias voltage VBI2 is applied between time points t1 and t2.

【0043】図3Cに示されるように、時点t1〜t2
に附加されているバイアス電圧VBI2と、時点t0〜
t1、t2〜t3に附加されているバイアス電圧VBI
1には、基準レベルとしての1mVの電位差〔=VBI
2−VBI1〕があるため、基準パルスPSTが心電波
形WEHのいかなる位置に記録されていても、確実に1
mVの基準レベルを正しく表示でき、記録紙或いは他の
表示手段にて表示した場合、基準レベルを正しく表示す
ることができる。
As shown in FIG. 3C, from time t1 to t2
The bias voltage VBI2 added to the time t0~
Bias voltage VBI added to t1, t2 to t3
1 has a potential difference of 1 mV as a reference level [=VBI
2-VBI1], no matter where the reference pulse PST is recorded in the electrocardiogram waveform WEH, it is guaranteed that the
The reference level of mV can be displayed correctly, and when displayed on recording paper or other display means, the reference level can be displayed correctly.

【0044】心電波形では、基準パルスPSTが心電波
形WEH1、WEH2に似た周期及び位置で表示される
ことが望ましいため、バイアス電圧VBI0とバイアス
電圧VBI1を等しくすると、より一層心電波形を見易
くでき、また、ハイレベルのスイッチ制御信号SSW1
を供給するタイミングを調整することによって、基準パ
ルスPSTを心電波形WEH中の任意の位置に挿入でき
る。
In the electrocardiographic waveform, it is desirable that the reference pulse PST is displayed at a period and position similar to the electrocardiographic waveforms WEH1 and WEH2, so if the bias voltage VBI0 and the bias voltage VBI1 are made equal, the electrocardiographic waveform can be further improved. Easy to see and high level switch control signal SSW1
By adjusting the timing of supplying the reference pulse PST, the reference pulse PST can be inserted at any position in the electrocardiographic waveform WEH.

【0045】このようにして、基準パルスPSTの重畳
されてなる心電波形WEHが形成される。この心電波形
WEHを表すアナログ信号SHR0が、ローパスフィル
タ10を介してA/D コンバータ11に供給される。
In this way, the electrocardiographic waveform WEH is formed by superimposing the reference pulse PST. Analog signal SHR0 representing this electrocardiographic waveform WEH is supplied to A/D converter 11 via low-pass filter 10.

【0046】A/D コンバータ11では、端子16を
介して供給される所定周波数のサンプリング信号のタイ
ミングで、上述の心電波形WEHを表すアナログ信号S
HR0がサンプリングされ、デジタルデータに変換され
る。このデジタルデータは信号処理回路12に供給され
る。
The A/D converter 11 generates an analog signal S representing the above-mentioned electrocardiographic waveform WEH at the timing of a sampling signal of a predetermined frequency supplied via the terminal 16.
HR0 is sampled and converted to digital data. This digital data is supplied to the signal processing circuit 12.

【0047】信号処理回路12では、A/D コンバー
タ11から供給されるデジタルデータに対し、エラー訂
正符号の付加、フイルタリング、インターリーブ、チャ
ンネルコーデイング等の処理が施され、デジタル記録信
号が形成される。
[0047] In the signal processing circuit 12, the digital data supplied from the A/D converter 11 is subjected to processing such as addition of an error correction code, filtering, interleaving, channel coding, etc., to form a digital recording signal. Ru.

【0048】このデジタル記録信号は、記録アンプ13
を介して磁気ヘッド14に供給され、該磁気ヘッド14
によって磁気テープ15に記録される。
[0048] This digital recording signal is sent to the recording amplifier 13.
is supplied to the magnetic head 14 via the
is recorded on the magnetic tape 15 by.

【0049】この一実施例によれば、基準パルス挿入回
路7のスイッチ回路22がスイッチ制御信号SSW2に
より制御され、取出されたバイアス電圧VBI1、VB
I2に基づいて、例えば、1mVの基準レベルを正しく
保持している基準パルスPSTを形成でき、基準パルス
挿入回路7のスイッチ回路21がスイッチ制御信号SS
W1により制御されて基準パルスPSTを心電波形WE
H中の任意位置に挿入できる。
According to this embodiment, the switch circuit 22 of the reference pulse insertion circuit 7 is controlled by the switch control signal SSW2, and the extracted bias voltages VBI1, VB
Based on I2, a reference pulse PST that correctly maintains a reference level of, for example, 1 mV can be formed, and the switch circuit 21 of the reference pulse insertion circuit 7 generates the switch control signal SS.
Controlled by W1, reference pulse PST is converted into electrocardiographic waveform WE
It can be inserted at any position in H.

【0050】このようにして、基準パルスPSTを心電
波形WEH中の任意位置に挿入でき、また、基準パルス
PSTが心電波形WEH中のいかなる位置に記録されて
いても基準レベルを、常に正しく記録紙或いは他の表示
手段にて表示することができる。
In this way, the reference pulse PST can be inserted at any position in the electrocardiographic waveform WEH, and the reference level can always be correctly set no matter where the reference pulse PST is recorded in the electrocardiographic waveform WEH. It can be displayed on recording paper or other display means.

【0051】図4乃至図6には、この一実施例の変形例
を示す。前述の図1乃至図3に示される一実施例の構成
では、スイッチ制御信号SSW1、SSW2を、第1パ
ルス発生回路8、第1パルス発生回路9を用いて形成し
ていた。
FIGS. 4 to 6 show modifications of this embodiment. In the configuration of the embodiment shown in FIGS. 1 to 3 described above, the switch control signals SSW1 and SSW2 are generated using the first pulse generation circuit 8 and the first pulse generation circuit 9.

【0052】前述したように、ホルター心電図法では、
心電波形の記録は長時間にわたって行なわれるため、心
電波形の記録装置も長時間の携帯に耐え得るように小型
、軽量であることが要求される。
As mentioned above, in Holter electrocardiography,
Since electrocardiographic waveforms are recorded over a long period of time, electrocardiographic waveform recording devices are required to be small and lightweight so that they can be carried for long periods of time.

【0053】上述の一実施例の構成では、2つのパルス
発生回路、配線等が必要になって回路規模が大きくなっ
てしまうおそれがある。そこで、この2つのスイッチ制
御信号SSW1、SSW2を1つの回路で形成するよう
にすれば、より一層の回路規模の縮小が可能となり、ホ
ルター心電図法に適した小型、軽量な記録装置が可能と
なる。
In the configuration of the above-described embodiment, two pulse generating circuits, wiring, etc. are required, which may increase the circuit scale. Therefore, by forming these two switch control signals SSW1 and SSW2 in one circuit, it becomes possible to further reduce the circuit scale, and a compact and lightweight recording device suitable for Holter electrocardiography becomes possible. .

【0054】そこで、この変形例では、2つのスイッチ
制御信号SSW1、SSW2をパルス発生回路31でま
とめて形成するようにしているものである。以下、図4
乃至図6を参照して、変形例について説明する。尚、上
述の一実施例と共通する部分には同一符号を付し、重複
する説明を省略する。
Therefore, in this modification, the two switch control signals SSW1 and SSW2 are collectively generated by the pulse generating circuit 31. Below, Figure 4
A modification will be described with reference to FIGS. 6 to 6. Note that parts common to those in the above-mentioned embodiment are given the same reference numerals, and redundant explanations will be omitted.

【0055】図4のパルス発生回路31の構成が図5に
示されている。端子35を介して、図6Aに示される基
準パルスPSTの発生タイミングを規定するパルスPT
1が、アンドゲート36、オアゲート37の夫々一方の
端子、そして、抵抗38及びコンデンサ39からなる積
分回路40に供給される。上述のパルスPT1としては
、基準パルスPSTを用いてもよい。
The configuration of the pulse generating circuit 31 in FIG. 4 is shown in FIG. A pulse PT that defines the generation timing of the reference pulse PST shown in FIG. 6A is transmitted via the terminal 35.
1 is supplied to one terminal of each of an AND gate 36 and an OR gate 37, as well as an integrating circuit 40 consisting of a resistor 38 and a capacitor 39. The reference pulse PST may be used as the above-mentioned pulse PT1.

【0056】積分回路40では、パルスPT1が遅延さ
れることによって、図6Bに示されるパルスPT2が形
成される。このパルスPT2が、アンドゲート36、オ
アゲート37の夫々他方の端子に供給される。このパル
スPT2のパルス幅は、抵抗38及びコンデンサ39の
値を適当に定めることによって、適宜に設定することが
可能である。
In the integrating circuit 40, the pulse PT1 is delayed to form the pulse PT2 shown in FIG. 6B. This pulse PT2 is supplied to the other terminals of the AND gate 36 and the OR gate 37, respectively. The pulse width of this pulse PT2 can be set appropriately by appropriately determining the values of the resistor 38 and capacitor 39.

【0057】オアゲート37では、パルスPT1、PT
2の一方がハイレベルとなる時点t0〜t3で、ハイレ
ベルとなるスイッチ制御信号SSW1が形成される。こ
のスイッチ制御信号SSW1は端子42から取出され、
基準パルス挿入回路7に供給される。
In the OR gate 37, the pulses PT1, PT
The switch control signal SSW1 that becomes high level is formed at time points t0 to t3 when one of the two signals becomes high level. This switch control signal SSW1 is taken out from the terminal 42,
It is supplied to the reference pulse insertion circuit 7.

【0058】アンドゲート36では、パルスPT1、P
T2の双方が共にハイレベルとなる時点t1〜t2で、
ハイレベルとなるスイッチ制御信号SSW2が形成され
る。このスイッチ制御信号SSW2は端子41から取出
され、基準パルス挿入回路7に供給される。
In the AND gate 36, the pulses PT1, P
At the time t1 to t2 when both T2 become high level,
A switch control signal SSW2 having a high level is generated. This switch control signal SSW2 is taken out from the terminal 41 and supplied to the reference pulse insertion circuit 7.

【0059】この変形例によれば、アンドゲート36、
オアゲート37、積分回路40からなるパルス発生回路
31を用いることにより、基準パルスPSTの発生タイ
ミングを規定するパルスPT1からスイッチ制御信号S
SW1、SSW2を形成でき、これによって、一層の回
路規模の縮小が可能となり、ホルター心電図法に適した
小型、軽量な記録装置が可能となる。
According to this modification, the AND gate 36,
By using a pulse generating circuit 31 consisting of an OR gate 37 and an integrating circuit 40, a switch control signal S is generated from a pulse PT1 that defines the generation timing of a reference pulse PST.
SW1 and SSW2 can be formed, thereby making it possible to further reduce the circuit scale and making possible a compact and lightweight recording device suitable for Holter electrocardiography.

【0060】また、この一実施例では、心電波形を例に
して説明しているが、これに限定されるものではなく、
他の狭帯域、低周波の生体信号、例えば、筋電波形、脳
波等にも適用が可能である。
[0060]Although this embodiment is explained using an electrocardiogram waveform as an example, the present invention is not limited to this.
It is also possible to apply to other narrowband, low-frequency biological signals, such as myoelectric waveforms and brain waves.

【0061】[0061]

【発明の効果】請求項1の発明にかかる心電波形記録装
置によれば、第1のパルスが第1のスイッチ手段に供給
されている間のみ、第1のスイッチ手段では、第2のス
イッチ手段からの出力を選択するように接続状態が制御
され、この状態に於いて、第2のスイッチ手段から第1
のスイッチ手段に対し、第2のパルスが供給されるまで
は比較的、低いレベルの第1のバイアス電圧が供給され
、第2のパルスが供給されている間のみ、比較的、高い
レベルの第2のバイアス電圧が供給されているので、第
1及び第2のバイアス電圧によって、基準レベルの電位
差を正確に保持している基準パルスを形成でき、また、
該基準パルスを心電波形の任意位置に挿入できるという
効果がある。
According to the electrocardiographic waveform recording apparatus according to the invention of claim 1, only while the first pulse is being supplied to the first switch means, the first switch means The connection state is controlled to select the output from the second switch means, and in this state, the second switch means selects the output from the first switch means.
A first bias voltage at a relatively low level is applied to the switching means until the second pulse is applied, and a first bias voltage at a relatively high level is applied only while the second pulse is applied. Since two bias voltages are supplied, the first and second bias voltages can form a reference pulse that accurately maintains the potential difference at the reference level.
This has the advantage that the reference pulse can be inserted at any position in the electrocardiographic waveform.

【0062】そして、基準レベルとしての第2のバイア
ス電圧と第1のバイアス電圧の電位差を、基準パルスの
重畳される位置にかかわらず正しく表示することができ
るという効果がある。
[0062] Further, there is an effect that the potential difference between the second bias voltage and the first bias voltage as a reference level can be correctly displayed regardless of the position where the reference pulse is superimposed.

【0063】請求項2の発明にかかる心電波形記録装置
によれば、基準パルスのタイミングを決定する信号を、
アンドゲート及びオアゲートの一方の端子に供給すると
共に、該信号を遅延してなる信号をアンドゲート及びオ
アゲートの他方の端子に供給することにより、第1及び
第2のパルスを形成できるという効果がある。
According to the electrocardiographic waveform recording device according to the second aspect of the invention, the signal for determining the timing of the reference pulse is
By supplying the signal to one terminal of the AND gate and the OR gate, and supplying a signal obtained by delaying the signal to the other terminal of the AND gate and the OR gate, the first and second pulses can be formed. .

【0064】これによって、より一層の回路規模の縮小
が可能となり、ホルター心電図法に適した小型、軽量な
記録装置が可能となるという効果がある。
[0064] This makes it possible to further reduce the circuit scale, and has the effect of making possible a compact and lightweight recording device suitable for Holter electrocardiography.

【図面の簡単な説明】[Brief explanation of drawings]

【図1】この発明に係る心電波形記録装置の一実施例を
示すブロック図である。
FIG. 1 is a block diagram showing an embodiment of an electrocardiographic waveform recording device according to the present invention.

【図2】基準パルス挿入回路を示す回路図である。FIG. 2 is a circuit diagram showing a reference pulse insertion circuit.

【図3】心電波形中に基準パルスの挿入された状態を示
す説明図である。
FIG. 3 is an explanatory diagram showing a state in which a reference pulse is inserted into an electrocardiographic waveform.

【図4】この発明に係る心電波形記録装置の変形例を示
すブロック図である。
FIG. 4 is a block diagram showing a modification of the electrocardiographic waveform recording device according to the present invention.

【図5】パルス発生回路を示すブロック図である。FIG. 5 is a block diagram showing a pulse generation circuit.

【図6】パルス発生回路の動作を示すタイミングチャー
トである。
FIG. 6 is a timing chart showing the operation of the pulse generation circuit.

【図7】従来の心電波形記録装置を示すブロック図であ
る。
FIG. 7 is a block diagram showing a conventional electrocardiographic waveform recording device.

【図8】心電波形に基準パルスが重畳された状態を示す
説明図である。
FIG. 8 is an explanatory diagram showing a state in which a reference pulse is superimposed on an electrocardiographic waveform.

【符号の説明】[Explanation of symbols]

7  基準パルス挿入回路 8  第1パルス発生回路 9  第2パルス発生回路 21、22  スイッチ回路 35  端子 36  アンドゲート 37  オアゲート 40  積分回路 SSW1、SSW2  スイッチ制御信号VBI、VB
I0、VBI1、VBI2  バイアス電圧SHR  
アナログ信号 PT1、PT2  パルス
7 Reference pulse insertion circuit 8 First pulse generation circuit 9 Second pulse generation circuit 21, 22 Switch circuit 35 Terminal 36 AND gate 37 OR gate 40 Integrating circuit SSW1, SSW2 Switch control signals VBI, VB
I0, VBI1, VBI2 Bias voltage SHR
Analog signal PT1, PT2 pulse

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】  心電波形に基準信号を挿入して記録す
る心電波形記録装置に於いて、第1のパルスによって制
御される第1のスイッチ手段と、第2のパルスによって
制御される第2のスイッチ手段と、上記第2のスイッチ
手段に接続され、上記第2のパルスによって接続が切換
えられるバイアス手段とを備え、上記第1のスイッチ手
段の入力側に心電波形の信号と、上記第2のスイッチ手
段を介してバイアス手段からの出力が供給され、上記心
電波形の信号と、上記バイアス手段からの出力が、上記
第1のパルスの制御によって、第1のスイッチ手段から
選択的に取出されることを特徴とする心電波形記録装置
1. An electrocardiographic waveform recording device that inserts and records a reference signal into an electrocardiographic waveform, comprising: a first switching means controlled by a first pulse; and a second switching means controlled by a second pulse. bias means connected to the second switch means and whose connection is switched by the second pulse, and an electrocardiographic waveform signal on the input side of the first switch means; The output from the bias means is supplied via the second switch means, and the electrocardiographic waveform signal and the output from the bias means are selectively transmitted from the first switch means by the control of the first pulse. An electrocardiographic waveform recording device characterized in that the electrocardiogram is taken out.
【請求項2】  心電波形に基準信号を挿入して記録す
る心電波形記録装置に於いて、所定の信号が一方の端子
に供給され、上記信号を所定期間、遅延させてなる遅延
信号が他方の端子に供給されるアンドゲート及びオアゲ
ートとを備え、上記信号及び遅延信号に基づいて、第1
のパルス及び第2のパルスを形成するようにしたことを
特徴とする心電波形記録装置。
2. In an electrocardiographic waveform recording device that inserts and records a reference signal into an electrocardiographic waveform, a predetermined signal is supplied to one terminal, and a delayed signal obtained by delaying the signal for a predetermined period is generated. and an AND gate and an OR gate supplied to the other terminal, and based on the above signal and the delayed signal, the first
An electrocardiographic waveform recording device, characterized in that it forms a pulse and a second pulse.
JP3115676A 1991-04-19 1991-04-19 Electrocardiographic wave form recorder Pending JPH04319333A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3115676A JPH04319333A (en) 1991-04-19 1991-04-19 Electrocardiographic wave form recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3115676A JPH04319333A (en) 1991-04-19 1991-04-19 Electrocardiographic wave form recorder

Publications (1)

Publication Number Publication Date
JPH04319333A true JPH04319333A (en) 1992-11-10

Family

ID=14668530

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3115676A Pending JPH04319333A (en) 1991-04-19 1991-04-19 Electrocardiographic wave form recorder

Country Status (1)

Country Link
JP (1) JPH04319333A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019163375A1 (en) * 2018-02-22 2019-08-29 パナソニックIpマネジメント株式会社 Biosignal measurement device, electroencephalograph, and control method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019163375A1 (en) * 2018-02-22 2019-08-29 パナソニックIpマネジメント株式会社 Biosignal measurement device, electroencephalograph, and control method
JPWO2019163375A1 (en) * 2018-02-22 2020-10-01 パナソニックIpマネジメント株式会社 Biological signal measuring device, electroencephalograph, and control method

Similar Documents

Publication Publication Date Title
US5503159A (en) Method for enhancement of late potentials measurements
US5406955A (en) ECG recorder and playback unit
US4428380A (en) Method and improved apparatus for analyzing activity
US5025784A (en) Apparatus and method for detecting and processing impedance rheogram
US4628939A (en) Method and improved apparatus for analyzing heart activity
US20110319777A1 (en) Ecg device with impulse and channel switching adc noise filter and error corrector for derived leads
GB2141827A (en) Oesophageal function monitor
JPS60103936A (en) Heart potential recorder
JPH07171117A (en) Ecg pulse calibration method
US3913567A (en) Electrocardiac information monitoring apparatus
JPH04319333A (en) Electrocardiographic wave form recorder
JPH06261865A (en) Living body signal measuring instrument
US5474079A (en) Signal acquisition method
Dunn et al. Electrocardiography: modern trends in instrumentation and visual and direct recording electrocardiography
WO2002053012A2 (en) A CLINICAL ELECTRODIAGNOSTIC DIGITAL INSTRUMENT FOR ELECTROMYOGRAPHY (emg) AND/OR NERVE CONDUCTION MEASUREMENT
JPS60103935A (en) Wristwatch type electrocardiograph
US5467774A (en) Method and system for precise time based presentation of recorded medical data
JPS5839984A (en) Voice recording and reproducing wrist watch
JPH024319A (en) Long-time electrocardiogram analyzing device
Gorney The practical guide to digital EEG
JPH07171119A (en) Heart rate variable measuring method
JPH06506840A (en) Apparatus and method for an implantable cardiac pacemaker with a multifunctional electrode with potential restoration
JPH0576505A (en) Electrocardiogram generator used for long time
JPH02265529A (en) Base line fluctuation suppressing device for electrocardiogram
EP0090779A2 (en) Method and apparatus for the execution of a gastro-esophageal pHmetric test