JPH04175039A - Demodulation circuit - Google Patents

Demodulation circuit

Info

Publication number
JPH04175039A
JPH04175039A JP2303112A JP30311290A JPH04175039A JP H04175039 A JPH04175039 A JP H04175039A JP 2303112 A JP2303112 A JP 2303112A JP 30311290 A JP30311290 A JP 30311290A JP H04175039 A JPH04175039 A JP H04175039A
Authority
JP
Japan
Prior art keywords
identification
circuit
error
circuits
sampling point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2303112A
Other languages
Japanese (ja)
Inventor
Makoto Yoshimoto
真 吉本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP2303112A priority Critical patent/JPH04175039A/en
Publication of JPH04175039A publication Critical patent/JPH04175039A/en
Pending legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)

Abstract

PURPOSE:To obtain a digital signal output with less error by comparing the quantity of relation of an error with respect to each identification value and each sampling point and selecting an output of an identification circuit whose error is minimum.. CONSTITUTION:An identification section is provided with identification circuits 101a-101i, to which an analog base band signal 1 is inputted. A voltage division circuit 201 forms three identification levels 21-23 whose level differs from each other. A delay circuit 301 forms three sampling points 31-33 based on a sampling point 3. An identification level 2' being one of the three identification levels is inputted to a discrimination value setting circuit 601, in which three criteria 81'-83' are set. An eye pattern inputted to discrimination circuits 701-703 is sampled at the sampling point 3' and discriminated by the three criteria 81'-83' and converted into a digital signal, and the output is compared to be an error signal 4'. Error signals 41-49 are compared by a comparator circuit 40 and an identification circuit whose error is least is selected out, a selection circuit 501 selects an identification data from the identification circuit whose error is least and the result is sent as an output data 7.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、ディジタル無線伝送に用いられる多値直交変
調波の復調器における復調回路に関し、特に、復調回路
の識別部に関する。
DETAILED DESCRIPTION OF THE INVENTION (Industrial Application Field) The present invention relates to a demodulation circuit in a demodulator for multilevel orthogonal modulated waves used in digital wireless transmission, and particularly to an identification section of the demodulation circuit.

(従来の技術) 従来の復調回路の識別部は、1種類の識別回路を用いて
、構成されていた。
(Prior Art) The identification section of a conventional demodulation circuit is configured using one type of identification circuit.

この識別回路は、ナイキスト波形整形されたアナログベ
ースバンド信号(以下「アイパターン」と呼ぶ)を、1
つの最適なサンプリング点における一定の最適な識別値
によって判定し、ディジタル信号に変換していた。
This identification circuit converts the Nyquist waveform-shaped analog baseband signal (hereinafter referred to as "eye pattern") into one
The determination was made based on a constant optimal discrimination value at two optimal sampling points, and the result was converted into a digital signal.

(発明が解決しようとする課題) 従来の復調回路は、その識別回路において最適なサンプ
リング点及び最適な識別値を必要とするため、その調整
に多大な時間を必要とし、又、温度変動、電源電圧変動
等の環境条件の変化にも耐えられるように、複雑な補償
回路を必要とするという問題がある。
(Problems to be Solved by the Invention) Conventional demodulation circuits require optimum sampling points and optimum discrimination values in their discrimination circuits, and therefore require a large amount of time for adjustment. The problem is that it requires a complex compensation circuit to withstand changes in environmental conditions such as voltage fluctuations.

本発明は、このような問題に鑑みなされたもので、その
目的は、調整が容易で、かつ、複雑な補償回路を要さず
に、識別値やサンプリング点、あるいはアナログベース
バンド信号(アイパターン)に変動があっても誤りの少
ない識別をなし得る識別部を備えた復調回路を提供する
ことにある。
The present invention was made in view of these problems, and its purpose is to easily adjust the discrimination value, sampling point, or analog baseband signal (eye pattern) without requiring a complicated compensation circuit. ).An object of the present invention is to provide a demodulation circuit equipped with an identification section that can perform identification with fewer errors even if there is a variation in

(課題を解決するための手段) 前記目的を達成するために、本発明の復調回路は次の如
き構成を有する。
(Means for Solving the Problems) In order to achieve the above object, the demodulation circuit of the present invention has the following configuration.

即ち、第1発明の復調回路は、ディジタル無線伝送で用
いられる多値直交変調波の復調器における復調回路であ
って; この復調回路は、その識別部が、識別データの
出力と誤差の検出出力とを行う複数の識別回路であって
、それぞれ異なる識別値が与えられるとともに1つのサ
ンプリング点が共通に与えられる複数の識別回路と; 
前記複数の識別回路それぞれが出力する誤差信号の大小
関係を比較し最も誤差の少ない識別回路を検出する比較
回路と; 前記比較回路が検出した識別回路の出力デー
タを選択出力する選択回路と; を備えていることを特
徴とするものである。
That is, the demodulation circuit of the first invention is a demodulation circuit in a demodulator for a multilevel orthogonal modulated wave used in digital wireless transmission; a plurality of identification circuits, each of which is provided with a different identification value and one sampling point is provided in common;
a comparison circuit that compares the magnitude relationship of error signals output by each of the plurality of identification circuits and detects the identification circuit with the smallest error; a selection circuit that selects and outputs the output data of the identification circuit detected by the comparison circuit; It is characterized by the fact that it is equipped with

また、第2発明の復調回路は、ディジタル無線伝送で用
いられる多値直交変調波の復調器における復調回路であ
って; この復調回路は、その識別部が、識別データの
出力と誤差の検出出力とを行う複数の識別回路であって
、それぞれ異なるサンプリング点が与えられるとともに
1つの識別値が共通に与えられる複数の識別回路と; 
前記複数の識別回路それぞれが出力する誤差信号の大小
関係を比較し最も誤差の少ない識別回路を検出する比較
回路と; 前記比較回路が検出した識別回路の出力デー
タを選択出力する選択回路と; を備えていることを特
徴とするものである。
Further, the demodulation circuit of the second invention is a demodulation circuit in a demodulator of a multilevel orthogonal modulated wave used in digital wireless transmission; a plurality of identification circuits, each of which is provided with a different sampling point and which is provided with one identification value in common;
a comparison circuit that compares the magnitude relationship of error signals output by each of the plurality of identification circuits and detects the identification circuit with the smallest error; a selection circuit that selects and outputs the output data of the identification circuit detected by the comparison circuit; It is characterized by the fact that it is equipped with

また、第3発明の復調回路は、ディジタル無線伝送で用
いられる多値直交変調波の復調器における復調回路であ
って: この復調回路は、その識別部が、識別データの
出力と誤差の検出出力とを行う複数の識別回路であって
、それぞれ異なる識別値が与えられるとともに1つのサ
ンプリング点が共通に与えられる所定数識別回路の組の
複数組の相互間ではサンプリング点は互いに異なる、ス
は、それぞれ異なるサンプリング点が与えられるととも
に1つの識別値が共通に与えられる所定数識別回路の組
の複数組の相互間では識別値は互いに異なるようになさ
れた複数の識別回路と; 前記複数の識別回路それぞれ
が出力する誤差信号の大小関係を比較し最も誤差の少な
い識別回路を検出する比較回路と; 前記比較回路が検
出した識別回路の出力データを選択出力する選択回路と
;を備えていることを特徴とするものである。
Further, a demodulation circuit according to a third aspect of the invention is a demodulation circuit in a demodulator for a multi-level orthogonal modulated wave used in digital wireless transmission, wherein the identification section has an output of identification data and an error detection output. A plurality of identification circuits that carry out the following steps, each of which is given a different identification value and a predetermined number of identification circuits that are given one sampling point in common, the sampling points are different among the plurality of sets, a plurality of identification circuits having different identification values among a plurality of sets of a predetermined number of identification circuits to which different sampling points are given and one identification value is given in common; the plurality of identification circuits; A comparison circuit that compares the magnitude relationship of the error signals outputted by each of the discrimination circuits and detects the discrimination circuit with the least error; and a selection circuit that selectively outputs the output data of the discrimination circuit detected by the comparison circuit. This is a characteristic feature.

(作 用) 次に、前記の如く構成される本発明の復調回路の作用を
説明する。
(Function) Next, the function of the demodulation circuit of the present invention configured as described above will be explained.

復調回路の識別部は、複数の識別回路を備え、それぞれ
の識別値に対する誤差信号を出力しく第1発明)、また
それぞれのサンプリング点に対する誤差信号を出力しく
第2発明)、さらにそれぞれの識別値及びそれぞれのサ
ンプリング点に対する誤差信号を出力する(第3発明)
、そして、誤差の最も少ない識別回路を自動的に検出し
、その検出した識別回路の識別データを出力データとす
る。
The identification section of the demodulation circuit includes a plurality of identification circuits, and outputs an error signal for each identification value (first invention), and outputs an error signal for each sampling point (second invention), and further outputs an error signal for each identification value. and output an error signal for each sampling point (third invention)
, and automatically detects the identification circuit with the least error, and uses the identification data of the detected identification circuit as output data.

斯くして、識別値やサンプリング点、あるいはアナログ
ベースバンド信号(アイパターン)に変動があっても誤
りの少ない識別をなし得ることになる。
In this way, even if there are variations in the identification value, sampling point, or analog baseband signal (eye pattern), identification can be performed with fewer errors.

(実 施 例) 以下、本発明の実施例を図面を参照して説明する。(Example) Embodiments of the present invention will be described below with reference to the drawings.

第1図は本発明の一実施例に係る復調回路の識別部を示
す、この復調回路の識別部は、9つの同一構成の識別回
路101 (101a〜101i)を備え、アナログベ
ースバンド信号(アイパターン)1がそれぞれに入力す
る。
FIG. 1 shows an identification section of a demodulation circuit according to an embodiment of the present invention. Pattern) 1 is input for each.

1つの識別値2及び1つのサンプリング点3は、図外の
復調回路制御部で設定するものであるが、識別値2は分
圧回路201に入力し、またサンプリング点3は遅延回
路301に入力する。
One discrimination value 2 and one sampling point 3 are set by a demodulation circuit control section (not shown), but discrimination value 2 is input to the voltage divider circuit 201, and sampling point 3 is input to the delay circuit 301. do.

分圧回路201は、設定された識別値2からレベルの異
なる3つの識別値(21,22,23)を形成し出力す
る。これらの識別値(21,22゜23)とアイパター
ン1との関係は例えば第2図に示すようになっている。
The voltage dividing circuit 201 forms and outputs three discrimination values (21, 22, 23) having different levels from the set discrimination value 2. The relationship between these identification values (21, 22° 23) and the eye pattern 1 is as shown in FIG. 2, for example.

即ち、識別値22はアイパターンの振幅方向中心付近に
設定され、識別値21と同23は識別値22の上下の等
間隔な適宜レベル位置に設定される。1つの識別値21
は識別回路101a、同101b、同101cに共通に
与えられ、1つの識別値22は識別回路101d、同1
01e、同101fに共通に与えられ、さらに1つの識
別値23は識別回路101g、同101h、同1011
に共通に与えられる。
That is, the discrimination value 22 is set near the center of the eye pattern in the amplitude direction, and the discrimination values 21 and 23 are set at appropriate level positions equidistant above and below the discrimination value 22. 1 identification value 21
is commonly given to the identification circuits 101a, 101b, and 101c, and one identification value 22 is given to the identification circuits 101d, 101c.
01e and 101f, and one identification value 23 is given to identification circuits 101g, 101h, and 1011.
Commonly given to

また、遅延回路301は、設定されたサンプリング点3
からタイミングが異なる3つのサンプリング点(31,
32,33)を形成し出力する。
Further, the delay circuit 301 operates at the set sampling point 3.
Three sampling points (31,
32, 33) and output.

これらのサンプリング点(31,32,33)とア・イ
パターン1との関係は例えば第3図に示すようになって
いる。即ち、1つのサンプリング点32はアイパターン
1の横方向(時間軸)中心付近に設定され、サンプリン
グ点31と同33はサンプリング点32の前後の等間隔
な適宜タイミング位置に設定される。1つのサンプリン
グ点31は識別回路101 a、同101d、同101
gに共通に与えられ、1つのサンプリング点32は識別
回路101b、同101e、同101hに共通に与えら
れ、さらに1つのサンプリング点33は識別回路101
c、同101f、同101 iに共通に与えられる。
The relationship between these sampling points (31, 32, 33) and A-I pattern 1 is as shown in FIG. 3, for example. That is, one sampling point 32 is set near the center of the eye pattern 1 in the horizontal direction (time axis), and sampling points 31 and 33 are set at appropriate timing positions equally spaced before and after the sampling point 32. One sampling point 31 is identified by the identification circuits 101a, 101d, and 101.
g, one sampling point 32 is commonly given to the identification circuits 101b, 101e, and 101h, and one sampling point 33 is provided to the identification circuits 101
Commonly given to 101f, 101i, and 101i.

要するに、縦1列の識別回路(101a、101ci、
101g)、同(101b、101e、101h)、同
(101c、101f、101i)について言えば、各
組の識別回路は、それぞれ異なる識別値が与えられると
ともに1つのサンプリング点が共通に与えられている。
In short, one vertical column of identification circuits (101a, 101ci,
101g), (101b, 101e, 101h), and (101c, 101f, 101i), each set of identification circuits is given a different identification value and one sampling point in common. .

そして、各組相互間でのサンプリング点はそれぞれ異な
る。また、横1列の識別回路(101a、101b、1
01c)、同(101d、101e、10f>、同(1
01g、101h、101i)について言えば、各組の
識別回路は、それぞれ異なるサンプリング点が与えられ
るとともに1つの識別値が共通に与えられている。そし
て、各組相互間での識別値はそれぞれ異なる。
The sampling points for each set are different. In addition, one horizontal row of identification circuits (101a, 101b, 1
01c), same (101d, 101e, 10f>, same (1
01g, 101h, 101i), each set of identification circuits is provided with different sampling points, and one identification value is provided in common. The identification values between each set are different from each other.

このような識別回路は、例えば第4図に示すように構成
される。第4図において、識別値2′は、前記3種の識
別値のいずれか1つであるが、これは判定値設定回路6
01に入力する0判定値設定回路601は、入力された
識別値2′から3つの判定値(81’、82’、83’
 )をそれぞれ設定する0例えば識別値2′が前記識別
値22(第2図)であるときは、第5図に示すように、
判定値82′を識別値22と等しく設定し、判定値81
′と同83′を判定値82′の上下に等間隔に適宜レベ
ルずらして設定される。これら判定値(81’、82’
、83’)は判定回路(701゜702.703)の対
応するものに与えられる。
Such an identification circuit is configured as shown in FIG. 4, for example. In FIG. 4, the discrimination value 2' is one of the three types of discrimination values described above, and this is determined by the discrimination value setting circuit 6.
The 0 judgment value setting circuit 601 input to 01 sets three judgment values (81', 82', 83') from the input identification value 2'.
) are respectively set to 0. For example, when the identification value 2' is the identification value 22 (Fig. 2), as shown in Fig. 5,
The judgment value 82' is set equal to the discrimination value 22, and the judgment value 81
' and 83' are set by appropriately shifting the levels above and below the judgment value 82' at equal intervals. These judgment values (81', 82'
, 83') are given to corresponding ones of the judgment circuits (701°, 702, 703).

また、サンプリング点3′は、前記3種のサンプリング
点のいずれか1つであるが、判定回路(701,702
,703)に共通に与えられる。第5図では、サンプリ
ング点3′は前記サンプリング点32(第3図ンである
として示しである。
Further, the sampling point 3' is any one of the three types of sampling points mentioned above, but the determination circuit (701, 702
, 703). In FIG. 5, sampling point 3' is shown as sampling point 32 (FIG. 3).

判定回路(701,702,703)に入力するアイパ
ターン1は、サンプリング点3′でサンプリングされ、
判定値(81′、82’ 、83’ )にて判定され、
ディジタル信号に変換される。このとき、判定値82′
で判定する判定回路702の出力データは識別データ5
2′として出力されるが、同時に各判定図#(701,
702,703)の出力はそれぞれ比較され、その比較
結果が誤差信号4′として出力される。アイパターンが
各種雑音で劣化した場合に発生し、その劣化度合を示す
ものとなる。
Eye pattern 1 input to the judgment circuit (701, 702, 703) is sampled at sampling point 3',
Judgment is made based on the judgment values (81', 82', 83'),
converted into a digital signal. At this time, the judgment value 82'
The output data of the determination circuit 702 is the identification data 5.
2', but at the same time each judgment diagram #(701,
702 and 703) are compared, and the comparison result is output as an error signal 4'. This occurs when the eye pattern is degraded by various noises, and indicates the degree of degradation.

つまり、第1図において、9個の識別回路では、識別値
とサンプリング点の相違により、アイパターン1の劣化
時において出力される誤差信号(41〜49)は同一で
はなくそれぞれ異なる内容のものである。
In other words, in FIG. 1, the error signals (41 to 49) output by the nine discrimination circuits when eye pattern 1 deteriorates are not the same but have different contents due to differences in discrimination values and sampling points. be.

そこで、9個の識別回路の誤差信号(41〜49)を比
較回路401にて比較し、最も誤差の少ない識別回路を
選び出し、選択情報6を選択回路501に入力する0選
択回路501では、9個の識別回路から識別データ(5
1〜59)が入力されるので、選択情報6に従って最も
誤差の少ない識別回路の識別データを選択し、それを出
力データ7として送出する。
Therefore, the comparison circuit 401 compares the error signals (41 to 49) of the nine discrimination circuits, selects the discrimination circuit with the least error, and inputs the selection information 6 to the selection circuit 501. Identification data (5
1 to 59) are input, the identification data of the identification circuit with the smallest error is selected according to the selection information 6, and it is sent out as the output data 7.

なお、以上の説明から明らかな通り、1つのアイパター
ンに対して設定する識別値の個数及びサンプリング点の
個数はそれぞれ任意の個数とすることができる。
Note that, as is clear from the above description, the number of identification values and the number of sampling points set for one eye pattern can be set to any desired number.

(発明の効果) 以上説明したように、本発明の復調回路によれば、識別
部を複数の識別回路で構成し、それぞれの識別値に対す
る誤差(第1発明)、それぞれのサンプリング点に対す
る誤差(第2発明)、さらにそれぞれの識別値及びそれ
ぞれのサンプリング点に対する誤差(第3発明)の大小
関係を比較し、誤差の最も少ない識別回路の出力データ
を自動的に選択するようにしたので、識別値やサンプリ
ング点、あるいはアナログベースバンド信号(アイパタ
ーン)に変動があっても、煩雑な調整や複雑な補償回路
を要さずに、誤りの少ないディジタル信号出力が得られ
るという効果がある。
(Effects of the Invention) As explained above, according to the demodulation circuit of the present invention, the identification section is configured with a plurality of identification circuits, and the error for each identification value (first invention), the error for each sampling point ( Furthermore, the magnitude relationship of the error (third invention) for each identification value and each sampling point is compared, and the output data of the identification circuit with the least error is automatically selected. Even if there are fluctuations in values, sampling points, or analog baseband signals (eye patterns), the effect is that a digital signal output with fewer errors can be obtained without the need for complicated adjustments or complicated compensation circuits.

また、本発明では、複数の識別回路を備えるが、これら
は全て同一構成であるので、集積化が可能であり、回路
規模が増大することはなく、また量産に適しているとい
う効果もある。
Further, although the present invention includes a plurality of identification circuits, since they all have the same configuration, they can be integrated, the circuit scale does not increase, and there is an effect that it is suitable for mass production.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例に係る復調回路の識別部の構
成ブロック図、第2図はアイパターンと識別値との関係
図、第3図はアイパターンとサンプリング点との関係図
、第4図は識別回路の構成ブロック図、第5図は識別動
作の説明図である。 101a〜1011・・・・・・識別回路、 201・
・・・・・分圧回路、 301・・・・・・遅延回路、
 401・・・・・・比較回路、 501・・・・・・
選択回路。 代理人 弁理士  八 幡  義 博 アわi9−’、、it:栽別tヒの閂棟図$ 、2 図 /−m−アイ2マター〉、21〜23−・識別イL、3
/−33−−−プングν>、7’、J!、$ 3 図
FIG. 1 is a block diagram of the configuration of an identification section of a demodulation circuit according to an embodiment of the present invention, FIG. 2 is a relationship diagram between an eye pattern and an identification value, and FIG. 3 is a relationship diagram between an eye pattern and sampling points. FIG. 4 is a block diagram of the configuration of the identification circuit, and FIG. 5 is an explanatory diagram of the identification operation. 101a to 1011...Identification circuit, 201.
...Voltage divider circuit, 301...Delay circuit,
401... Comparison circuit, 501...
selection circuit. Agent Patent Attorney Yoshihiro Hachiman Hiroshi I9-', it: Tree plot diagram $, 2 Figure/-m-I2 matter>, 21-23-・Identification L, 3
/-33---Pung ν>, 7', J! , $ 3 Figure

Claims (3)

【特許請求の範囲】[Claims] (1)ディジタル無線伝送で用いられる多値直交変調波
の復調器における復調回路であって;この復調回路は、
その識別部が、識別データの出力と誤差の検出出力とを
行う複数の識別回路であって、それぞれ異なる識別値が
与えられるとともに1つのサンプリング点が共通に与え
られる複数の識別回路と;前記複数の識別回路それぞれ
が出力する誤差信号の大小関係を比較し最も誤差の少な
い識別回路を検出する比較回路と;前記比較回路が検出
した識別回路の出力データを選択出力する選択回路と;
を備えていることを特徴とする復調回路。
(1) A demodulation circuit in a demodulator for multilevel orthogonal modulation waves used in digital wireless transmission;
a plurality of identification circuits, the identification unit of which outputs identification data and outputs error detection, each of which is given a different identification value and one sampling point in common; a comparison circuit that compares the magnitude of the error signals output by each of the identification circuits and detects the identification circuit with the least error; a selection circuit that selectively outputs the output data of the identification circuit detected by the comparison circuit;
A demodulation circuit comprising:
(2)ディジタル無線伝送で用いられる多値直交変調波
の復調器における復調回路であって;この復調回路は、
その識別部が、識別データの出力と誤差の検出出力とを
行う複数の識別回路であって、それぞれ異なるサンプリ
ング点が与えられるとともに1つの識別値が共通に与え
られる複数の識別回路と;前記複数の識別回路それぞれ
が出力する誤差信号の大小関係を比較し最も誤差の少な
い識別回路を検出する比較回路と;前記比較回路が検出
した識別回路の出力データを選択出力する選択回路と;
を備えていることを特徴とする復調回路。
(2) A demodulation circuit in a demodulator for multilevel orthogonal modulated waves used in digital wireless transmission;
a plurality of identification circuits, the identification unit of which outputs identification data and outputs error detection, each of which is given a different sampling point and one identification value in common; a comparison circuit that compares the magnitude of the error signals output by each of the identification circuits and detects the identification circuit with the least error; a selection circuit that selectively outputs the output data of the identification circuit detected by the comparison circuit;
A demodulation circuit comprising:
(3)ディジタル無線伝送で用いられる多値直交変調波
の復調器における復調回路であって;この復調回路は、
その識別部が、識別データの出力と誤差の検出出力とを
行う複数の識別回路であって、それぞれ異なる識別値が
与えられるとともに1つのサンプリング点が共通に与え
られる所定数識別回路の組の複数組の相互間ではサンプ
リング点は互いに異なる、又は、それぞれ異なるサンプ
リング点が与えられるとともに1つの識別値が共通に与
えられる所定数識別回路の組の複数組の相互間では識別
値は互いに異なるようになされた複数の識別回路と;前
記複数の識別回路それぞれが出力する誤差信号の大小関
係を比較し最も誤差の少ない識別回路を検出する比較回
路と;前記比較回路が検出した識別回路の出力データを
選択出力する選択回路と;を備えていることを特徴とす
る復調回路。
(3) A demodulation circuit in a demodulator for multilevel orthogonal modulated waves used in digital wireless transmission;
The identification unit is a plurality of identification circuits that output identification data and detect errors, and a plurality of sets of a predetermined number of identification circuits each given a different identification value and one sampling point in common. The sampling points are different between each set, or the identification values are different between a plurality of sets of a predetermined number of identification circuits each having a different sampling point and one identification value in common. a comparison circuit that compares the magnitude relationship of the error signals outputted by each of the plurality of discrimination circuits and detects the discrimination circuit with the least error; and a comparison circuit that detects the discrimination circuit with the least error; A demodulation circuit comprising: a selection circuit for selectively outputting;
JP2303112A 1990-11-08 1990-11-08 Demodulation circuit Pending JPH04175039A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2303112A JPH04175039A (en) 1990-11-08 1990-11-08 Demodulation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2303112A JPH04175039A (en) 1990-11-08 1990-11-08 Demodulation circuit

Publications (1)

Publication Number Publication Date
JPH04175039A true JPH04175039A (en) 1992-06-23

Family

ID=17917031

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2303112A Pending JPH04175039A (en) 1990-11-08 1990-11-08 Demodulation circuit

Country Status (1)

Country Link
JP (1) JPH04175039A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06338915A (en) * 1993-05-19 1994-12-06 Motorola Inc Equipment and method for sampled signal detection time point determination in receiver

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06338915A (en) * 1993-05-19 1994-12-06 Motorola Inc Equipment and method for sampled signal detection time point determination in receiver

Similar Documents

Publication Publication Date Title
EP0010077B1 (en) A method of and an arrangement for regulating the phase position of a controlled signal in relation to a reference signal in a telecommunication system
US5077759A (en) Phase adjusting system for a radio communication system
CA1263189A (en) Automatic level control circuit for an ad converter
NZ232080A (en) Rapid frequency control for digital radio receiver
JPH10308729A (en) Synchronizing circuit controller
US6949981B2 (en) Dynamic threshold for VCO calibration
US4123716A (en) Automatic frequency control for digital tuning systems
US3372234A (en) Pulse signal demodulator with judgement level producing and comparison means
EP0065630B1 (en) Clocking arrangement for a data transmission system
US4464674A (en) Method and apparatus for concealing errors in a digital television signal
GB2060295A (en) Search type tuning system with direct address channel selection apparatus
JPH04175039A (en) Demodulation circuit
US4495477A (en) Multiple amplitude and phase shift keyed signal modulation method
US5999024A (en) Wide band phase locked loop circuit using narrow band voltage controlled oscillator
US5254995A (en) Analog to digital peak detector utilizing a synchronization signal
JP2684848B2 (en) Transmission power control method
US4565993A (en) Dynamic strobe timing circuitry for A/D conversion apparatus
US5767751A (en) Automatic gain control for pulse amplitude modulated signals
JP2719655B2 (en) Waveform signal converter
US5303245A (en) Information signal processing method and apparatus
US6028475A (en) Method and apparatus for demodulating multi-level QAM signal
EP0940909B1 (en) Digital FM demodulation circuit
US5710775A (en) Error allowing pattern matching circuit
JPH0793579B2 (en) D / A converter
JPS6010986A (en) Data fetch circuit