JPH0412069B2 - - Google Patents

Info

Publication number
JPH0412069B2
JPH0412069B2 JP57052861A JP5286182A JPH0412069B2 JP H0412069 B2 JPH0412069 B2 JP H0412069B2 JP 57052861 A JP57052861 A JP 57052861A JP 5286182 A JP5286182 A JP 5286182A JP H0412069 B2 JPH0412069 B2 JP H0412069B2
Authority
JP
Japan
Prior art keywords
signal
circuit
level
video
synchronization signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP57052861A
Other languages
Japanese (ja)
Other versions
JPS58170283A (en
Inventor
Toshio Amano
Daisuke Kosakai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP57052861A priority Critical patent/JPS58170283A/en
Publication of JPS58170283A publication Critical patent/JPS58170283A/en
Publication of JPH0412069B2 publication Critical patent/JPH0412069B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Description

【発明の詳細な説明】 本発明は、画像に重ねて文字、図形及び記号等
を表示する表示信号が重畳されたビデオ信号を、
別個に設けられたモニター受像機に供給できるよ
うになされたチユーナ装置に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention provides a video signal in which a display signal for displaying characters, figures, symbols, etc. is superimposed on an image.
The present invention relates to a tuner device adapted to be supplied to a separately provided monitor receiver.

第1図に示すようにチユーナ装置1とモニター
受像機2とが別個に設けられて構成されたテレビ
ジヨン受像機が知られている。この場合、チユー
ナ装置1の出力端子1aにはビデオ信号が得ら
れ、これが導線3aを通じてモニター受像機2の
入力端子2aに供給される。ここで、4はアンテ
ナである。また、5はアンプ、6はスピーカであ
り、チユーナ装置1の出力端子1bには音声信号
が得られ、これが導線3bを通じてアンプ5の入
力端子5aに供給される。
As shown in FIG. 1, a television receiver is known in which a tuner device 1 and a monitor receiver 2 are provided separately. In this case, a video signal is obtained at the output terminal 1a of the tuner device 1, and is supplied to the input terminal 2a of the monitor receiver 2 through the conductor 3a. Here, 4 is an antenna. Further, 5 is an amplifier, 6 is a speaker, and an audio signal is obtained at the output terminal 1b of the tuner device 1, and this is supplied to the input terminal 5a of the amplifier 5 through the conductor 3b.

このようなテレビジヨン受像機において、従
来、モニター受像機2の画面上に画像と重ねて例
えばチヤンネル文字、音量等の表示をすることが
知られている。この場合、チユーナ装置1内にお
いて、受信されたビデオ信号より分離された受信
同期信号に同期したチヤンネル文字、音量等を表
示する表示信号が発生され、出力端子1aには、
この表示信号が重畳されたビデオ信号が得られ、
これが導線3aを通じてモニター受像機2の入力
端子2aに供給され、モニター受像機2の画面上
に画像に重ねてチヤンネル文字、音量等の表示が
なされる。
In such television receivers, it is conventionally known to display, for example, channel characters, volume, etc., on the screen of the monitor receiver 2, superimposed on the image. In this case, within the tuner device 1, a display signal is generated that displays channel characters, volume, etc. in synchronization with the received synchronization signal separated from the received video signal, and the output terminal 1a is provided with a display signal that displays channel characters, volume, etc.
A video signal with this display signal superimposed is obtained,
This is supplied to the input terminal 2a of the monitor receiver 2 through the conductor 3a, and the channel characters, volume, etc. are displayed on the screen of the monitor receiver 2 superimposed on the image.

しかしながらこの場合、表示信号はチユーナ装
置1内において、受信されたビデオ信号より分離
された受信同期信号に同期して発生されるもので
あるから、電界が弱くなると、この同期信号が良
好に検出できなくなり、そのため表示信号が乱れ
たものとなる。またこのとき、モニター受像機2
の偏向系にも同様に乱れを生じることとなる。従
つてこのとき、モニター受像機2の画面上にはチ
ヤンネル文字、音量等の表示がくずれた状態で表
示されるという不都合があつた。
However, in this case, the display signal is generated within the tuner device 1 in synchronization with the received synchronization signal that is separated from the received video signal, so if the electric field weakens, this synchronization signal cannot be detected well. As a result, the display signal becomes distorted. Also, at this time, the monitor receiver 2
Similarly, disturbances will occur in the deflection system. Therefore, at this time, there was an inconvenience that the display of channel characters, volume, etc., was distorted on the screen of the monitor receiver 2.

本発明は斯る点に鑑みてなされたもので電界の
強弱によらず画面上にチヤンネル文字、音量等の
表示が明瞭になされるようにしたものである。
The present invention has been made in view of this problem, and is designed to clearly display channel characters, volume, etc. on the screen regardless of the strength of the electric field.

以下第2図を参照しながら本発明によるチヤー
ナ装置の一実施例について説明しよう。この第2
図において第1図と対応する部分には同一符号を
付して示す。
An embodiment of the channeler device according to the present invention will be described below with reference to FIG. This second
In the figure, parts corresponding to those in FIG. 1 are designated by the same reference numerals.

本例のチユーナ装置においては、電界が弱くな
り、映像検波出力としてのビデオ信号のレベルが
所定レベル以下となつたときには、ビデオ信号に
重畳される表示信号が内蔵の同期信号発生器によ
り出力される内部同期信号に同期して発生される
ようになされると共に、このビデオ信号にこの同
期信号発生器で発生される同期信号が付加される
ようにしたものである。
In the tuner device of this example, when the electric field becomes weak and the level of the video signal as the video detection output falls below a predetermined level, the display signal to be superimposed on the video signal is output by the built-in synchronization signal generator. The video signal is generated in synchronization with an internal synchronization signal, and the synchronization signal generated by the synchronization signal generator is added to the video signal.

即ち、第2図において、7は選局回路を示し、
使用者のキースイツチ8の操作で、この選局回路
7よりチユーナ9に選局信号が供給され、このチ
ユーナ9において所望の局が選局される。このチ
ユーナ9より得られる映像中間周波信号は中間周
波増幅回路10を介して映像検波回路11に供給
される。そして、この映像検波回路11の出力と
して、所望の局のビデオ信号SVが得られ、これ
がミキサ12に供給される。
That is, in FIG. 2, 7 indicates a tuning circuit;
When the user operates the key switch 8, a tuning signal is supplied from the tuning circuit 7 to the tuner 9, and the tuner 9 selects a desired station. The video intermediate frequency signal obtained from this tuner 9 is supplied to a video detection circuit 11 via an intermediate frequency amplification circuit 10. Then, the video signal S V of the desired station is obtained as the output of the video detection circuit 11, and this is supplied to the mixer 12.

また、映像検波回路11より得られるビデオ信
号SVは同期分離回路13に供給され、この同期
分離回路13からは同期信号が得られ、これが垂
直/水平同期信号分離回路14に供給される。そ
して、この分離回路14から得られる垂直同期信
号RVはスイツチ回路15の一方の固定端子15
aに供給される。また、この分離回路14から得
られる水平同期信号PHはAFC(自動周波数制御)
回路16を介されてその周波数が制御された後、
スイツチ回路17の一方の固定端子17aに供給
される。
Further, the video signal S V obtained from the video detection circuit 11 is supplied to a synchronization separation circuit 13 , and a synchronization signal is obtained from the synchronization separation circuit 13 , which is supplied to a vertical/horizontal synchronization signal separation circuit 14 . The vertical synchronizing signal R V obtained from this separation circuit 14 is applied to one fixed terminal 15 of the switch circuit 15.
supplied to a. In addition, the horizontal synchronization signal P H obtained from this separation circuit 14 is controlled by AFC (automatic frequency control).
After its frequency is controlled via circuit 16,
The signal is supplied to one fixed terminal 17a of the switch circuit 17.

また、この第2図において、18は同期信号発
生器を示し、この同期信号発生器18で発生され
る垂直同期信号PV′は、スイツチ回路15の他方
の固定端子15bに供給される。また、この同期
信号発生器18で発生される水平同期信号PH
は、スイツチ回路17の他方の固定端子17bに
供給される。
Further, in FIG. 2, reference numeral 18 indicates a synchronizing signal generator, and the vertical synchronizing signal P V ' generated by this synchronizing signal generator 18 is supplied to the other fixed terminal 15b of the switch circuit 15. In addition, the horizontal synchronization signal P H ′ generated by this synchronization signal generator 18
is supplied to the other fixed terminal 17b of the switch circuit 17.

スイツチ回路15の可動端子15cに得られる
垂直同期信号及びスイツチ回路17の可動端子1
7cに得られる水平同期信号は、夫々表示信号発
生器19に供給される。
The vertical synchronization signal obtained at the movable terminal 15c of the switch circuit 15 and the movable terminal 1 of the switch circuit 17
The horizontal synchronizing signals obtained at 7c are respectively supplied to display signal generators 19.

この表示信号発生器19には、端子19aより
上述した選局回路7から選局される局のチヤンネ
ル文字を発生させるためのチヤンネル文字デー
タ、あるいは後述する音量調整回路から音量デー
タが供給される。そして、この表示信号発生器1
9においては、これら供給されるデータを基にし
て、スイツチ回路15及び17の可動端子15c
及び17cより供給される同期信号に同期した、
チヤンネル文字を表示する、あるいは音量の表示
をする表示信号SCが発生される。
This display signal generator 19 is supplied with channel character data for generating channel characters of the channel to be selected from the above-mentioned channel selection circuit 7 through a terminal 19a, or volume data from a volume adjustment circuit described later. And this display signal generator 1
9, based on these supplied data, the movable terminals 15c of the switch circuits 15 and 17 are
and synchronized with the synchronization signal supplied from 17c,
A display signal S C is generated which displays the channel characters or indicates the volume.

この表示信号SCはミキサ12に供給され、ビデ
オ信号SVに重畳される。そして、このミキサ1
2より表示信号SCが重畳されたビデオ信号SV
SCが得られ、これがスイツチ回路20の可動端子
20cに供給される。
This display signal S C is supplied to the mixer 12 and superimposed on the video signal S V. And this mixer 1
2, the video signal S V + on which the display signal S C is superimposed
S C is obtained and supplied to the movable terminal 20c of the switch circuit 20.

スイツチ回路20の一方の固定端子20aはス
イツチ回路21の一方の固定端子21aに接続さ
れる。また、このスイツチ回路20の他方の固定
端子20bはミキサ22の入力側に接続され、こ
のミキサ22の出力側はスイツチ回路21の他方
の固定端子21bに接続される。そして、このス
イツチ回路21な可動端子21cより出力端子1
aが導出される。
One fixed terminal 20a of the switch circuit 20 is connected to one fixed terminal 21a of the switch circuit 21. Further, the other fixed terminal 20b of this switch circuit 20 is connected to the input side of a mixer 22, and the output side of this mixer 22 is connected to the other fixed terminal 21b of the switch circuit 21. Then, from the movable terminal 21c of this switch circuit 21, the output terminal 1
a is derived.

ミキサ22には、同期信号発生器18で発生さ
れた垂直同期信号PV′及び水平同期信号PH′が供
給される。
The mixer 22 is supplied with a vertical synchronizing signal P V ′ and a horizontal synchronizing signal P H ′ generated by the synchronizing signal generator 18 .

スイツチ回路15,17,20及び21は、レ
ベル判別回路23の出力によつてその切換が制御
される。
The switching of the switch circuits 15, 17, 20 and 21 is controlled by the output of the level discrimination circuit 23.

レベル判別回路23には同期分離回路13より
得られる同期信号が供給され、電界の有無が判別
される。つまり、判別回路23は例えば積分回
路、比較器等で構成され、同期分離回路13より
得られる同期信号は積分回路に供給されて積分さ
れ、この出力が比較器に供給され、この出力のう
ち同期信号の垂直同期信号に対応する部分のレベ
ルによつて受信電界の強弱(有無)が判別され
る。
A synchronization signal obtained from the synchronization separation circuit 13 is supplied to the level determination circuit 23, and the presence or absence of an electric field is determined. That is, the discrimination circuit 23 is composed of, for example, an integrating circuit, a comparator, etc., and the synchronizing signal obtained from the synchronizing separation circuit 13 is supplied to the integrating circuit and integrated, and this output is supplied to the comparator. The strength (presence or absence) of the received electric field is determined based on the level of the portion of the signal corresponding to the vertical synchronization signal.

ここで、ビデオ信号SVのレベルが所定レベル
(このレベル以下のときには、同期分離回路13
において同期信号の満足な分離がなされず、画面
上には良好な画像が得られなくなる)以上で、同
期分離回路13より同期信号が良好に得られ、判
別回路23を構成する積分回路の出力のうち同期
信号の垂直同期信号に対応する部分のレベルが所
定レベルVTH以上であるときには、この判別回路
23においては電界が“有る”と判別し、この判
別回路23の出力側には例えば高レベルの信号が
得られる。一方、ビデオ信号SVのレベルが所定
レベル以下で、同期分離回路13より同期信号が
良好に得られなくなり、判別回路23を構成する
積分回路の出力のうち同期信号の垂直同期信号に
対応する部分のレベルが所定レベルVTH以下であ
るときには、この判別回路23においては電界が
“無い”と判別し、この判別回路23の出力側に
は例えば低レベルの信号が得られる。
Here, the level of the video signal S V is a predetermined level (when the level is below this level, the synchronization separation circuit 13
(The synchronization signal is not separated satisfactorily, and a good image cannot be obtained on the screen.) As described above, the synchronization signal can be obtained satisfactorily from the synchronization separation circuit 13, and the output of the integrating circuit constituting the discrimination circuit 23 is When the level of the part of the synchronization signal corresponding to the vertical synchronization signal is equal to or higher than the predetermined level V TH , the determination circuit 23 determines that the electric field is present, and the output side of the determination circuit 23 outputs, for example, a high level signal. signal is obtained. On the other hand, when the level of the video signal S V is below a predetermined level, the synchronization signal cannot be obtained satisfactorily from the synchronization separation circuit 13, and the portion of the output of the integrating circuit constituting the discrimination circuit 23 that corresponds to the vertical synchronization signal of the synchronization signal When the level of the electric field is below the predetermined level V TH , this discrimination circuit 23 discriminates that there is no electric field, and a low level signal, for example, is obtained on the output side of this discrimination circuit 23 .

この場合、判別回路23においては、電界が
“有る”と判別しているときから電界が“無い”
と判別するときのレベルVTHより、電界が“無
い”と判別しているときから電界が“有る”と判
別するときのレベルVTHの方が多少高くなるよう
に切換えられる。これは、電界が“有る”、ある
いは“無い”のボーダーラインにおいてこの判別
が不安定となるのを防止するためである。
In this case, the determination circuit 23 determines that the electric field is “absent” from the time it is determined that the electric field is “present”.
The level V TH at which the electric field is determined to be present is changed from the level V TH at which the electric field is determined to be “absent” to the level V TH at which it is determined that the electric field is present. This is to prevent this determination from becoming unstable on the borderline between "presence" and "absence" of the electric field.

判別回路23において、電界が“有る”と判別
したときには、この判別回路23の出力側には高
レベルの信号が得られ、このとき、スイツチ回路
15,17,20及び21において、可動端子1
5c,17c,20c及び21cは、夫々一方の
固定端子15a,17a,20a及び21aに接
続される(図に示す状態)。
When the determination circuit 23 determines that the electric field is present, a high level signal is obtained at the output side of the determination circuit 23, and at this time, the switch circuits 15, 17, 20 and 21
5c, 17c, 20c and 21c are connected to one fixed terminal 15a, 17a, 20a and 21a, respectively (state shown in the figure).

また、判別回路23において、電界が“無い”
と判別したときには、この判別回路23の出力側
には低レベルの信号が得られ、このとき、スイツ
チ回路15,17,20及び21において、可動
端子15c,17c,20c及び21cは、夫々
他方の固定端子15b,17b,20b及び21
bに接続される(図とは反対の状態)。
In addition, in the discrimination circuit 23, the electric field is “absent”.
When it is determined that this is the case, a low-level signal is obtained on the output side of the discrimination circuit 23, and at this time, in the switch circuits 15, 17, 20, and 21, the movable terminals 15c, 17c, 20c, and 21c are Fixed terminals 15b, 17b, 20b and 21
b (opposite state as shown).

尚、この第2図において、24は音声中間周波
増幅回路、25は音声検波回路、26は音量調整
回路であり、出力端子1bには音声信号SSが得ら
れる。
In FIG. 2, 24 is an audio intermediate frequency amplification circuit, 25 is an audio detection circuit, and 26 is a volume adjustment circuit, and an audio signal S S is obtained at the output terminal 1b.

以上のように構成された本例のチユーナ装置に
おいて、ビデオ信号のレベルが所定レベル以上
で、判別回路23によつて電界が“有る”と判別
されたときには、スイツチ回路15及び17は
夫々図に示す状態に切換えられるので、表示信号
発生器19には分離回路14より得られる。即ち
ビデオ信号SVより分離された垂直同期信号PV
び水平同期信号PHが供給される。そして、この
表示信号発生器19においては、これらの同期信
号PV及びPHに同期した表示信号SCが発生され、
これがミキサ12に供給される。そしてこのとき
には、スイツチ回路20及び21は夫々図に示す
状態に切換えられているので、ミキサ12より得
られる表示信号SCの重畳されたビデオ信号SV
SCは、スイツチ回路20及び21を介してそのま
ま出力端子1aに得られる。従つてこのとき、出
力端子1aには、ビデオ信号SVより分離された
同期信号に同期して発生された表示信号SCが重畳
されたビデオ信号SV+SCが得られる。
In the tuner device of this example configured as described above, when the level of the video signal is higher than a predetermined level and the determination circuit 23 determines that an electric field is present, the switch circuits 15 and 17 are activated as shown in the figure. Since the display signal generator 19 is switched to the state shown in FIG. That is, a vertical synchronizing signal P V and a horizontal synchronizing signal P H separated from the video signal S V are supplied. In this display signal generator 19, a display signal S C synchronized with these synchronization signals P V and P H is generated,
This is supplied to mixer 12. At this time, the switch circuits 20 and 21 have been switched to the states shown in the figure, so the video signal S V + on which the display signal S C obtained from the mixer 12 is superimposed
S C is directly obtained at the output terminal 1a via switch circuits 20 and 21. Therefore, at this time, a video signal S V +S C on which a display signal S C generated in synchronization with a synchronization signal separated from the video signal S V is superimposed is obtained at the output terminal 1a.

このビデオ信号SV+SCをモニター受像機2に
供給すれば、画面上に画像に重ねた、チヤンネル
文字、音量等の表示が良好になされる。
If this video signal S V +S C is supplied to the monitor receiver 2, the channel characters, volume, etc., superimposed on the image on the screen can be displayed satisfactorily.

一方、ビデオ信号SVのレベルが所定レベル以
下で、判別回路23によつて電界が“無い”と判
別されたときには、スイツチ回路15及び17は
夫々図とは反対の状態に切換えられるので、表示
信号発生器19には同期信号発生器18で発生さ
れる垂直同期信号PV′及び水平同期信号PH′が供
給される。そして、この表示信号発生器19にお
いては、これらの同期信号PV′及びPH′に同期し
た表示信号SCが発生され、これがミキサ12に供
給される。またこのときには、スイツチ回路20
及び21は夫々図とは反対の状態に切換えられて
いるので、ミキサ12より得られる表示信号SC
重畳されたビデオ信号SV+SC(因みに、このと
き、映像検波出力としてのビデオ信号SVのレベ
ルは上述したように所定レベル以下であり、モニ
ター受像機2の画面上には良好な画像が得られな
い。)は、スイツチ回路20を介してミキサ22
に供給される。そして、このミキサ22におい
て、ビデオ信号SV+SCに、同期信号発生器18
で発生された垂直同期信号PV′及び水平同期信号
PH′が付加される。そして、このミキサ22より
得られるこれら同期信号PV′及びPH′が付加され
たビデオ信号SV+SCはスイツチ回路21を介し
て出力端子1aに得られる。従つてこのとき、出
力端子1aには、同期信号発生器18で発生され
た同期信号に同期して発生された表示信号SCが重
畳されると共に、この同期信号発生器18で発生
された同期信号が付加されたビデオ信号SV+SC
が得られる。このビデオ信号SV+SCをモニター
受像機2に供給すれば、画面上には良好な画像が
得られないが、チヤンネル文字、音量等の表示は
良好になされる。
On the other hand, when the level of the video signal S V is below the predetermined level and the discrimination circuit 23 determines that there is no electric field, the switch circuits 15 and 17 are respectively switched to the opposite state from that shown in the figure. The signal generator 19 is supplied with a vertical synchronizing signal P V ′ and a horizontal synchronizing signal P H ′ generated by the synchronizing signal generator 18 . The display signal generator 19 generates a display signal S C synchronized with these synchronizing signals P V ' and P H ', and supplies this to the mixer 12 . Also, at this time, the switch circuit 20
and 21 are respectively switched to the opposite state as shown in the figure, so that the video signal S V +S C on which the display signal S C obtained from the mixer 12 is superimposed (Incidentally, at this time, the video signal S as the video detection output As mentioned above, the level of V is below the predetermined level, and a good image cannot be obtained on the screen of the monitor receiver 2).
is supplied to In this mixer 22, a synchronization signal generator 18 is applied to the video signal S V +S C.
Vertical synchronization signal P V ′ and horizontal synchronization signal generated by
P H ′ is added. The video signal S V +S C to which these synchronizing signals P V ' and P H ' are added, obtained from the mixer 22, is obtained via the switch circuit 21 at the output terminal 1a. Therefore, at this time, the display signal S C generated in synchronization with the synchronization signal generated by the synchronization signal generator 18 is superimposed on the output terminal 1a, and the display signal S C generated in synchronization with the synchronization signal generated by the synchronization signal generator 18 is superimposed on the output terminal 1a. Video signal with added signal S V + S C
is obtained. If this video signal S V +S C is supplied to the monitor receiver 2, a good image will not be obtained on the screen, but channel characters, volume, etc. will be displayed well.

以上述べた実施例からも明らかなように、本発
明のチユーナ装置によれば、映像検波出力のレベ
ルが所定値以下となつたときには、映像検波出力
に重畳される表示信号が内部同期信号に同期して
発生されるようになされると共に、この内部同期
信号が映像検波出力に付加されるようになされて
いるので、無電界を含めて、受信電界が弱い場合
でも、モニター画面上にチヤンネル文字、音量等
の表示が明瞭になされる。
As is clear from the embodiments described above, according to the tuner device of the present invention, when the level of the video detection output falls below a predetermined value, the display signal superimposed on the video detection output is synchronized with the internal synchronization signal. At the same time, this internal synchronization signal is added to the video detection output, so even if the received electric field is weak, including no electric field, channel characters and Volume etc. are clearly displayed.

尚、上述実施例においては、表示信号発生器1
9においてチヤンネル文字、あるいは音量の表示
がなされる表示信号が発生される例につき述べた
が、その他の文字、図形、記号等を表示する表示
信号が発生されるようになされたものであつても
同様である。
Note that in the above embodiment, the display signal generator 1
In Section 9, an example was described in which a display signal that displays channel characters or volume is generated, but even if a display signal that displays other characters, figures, symbols, etc. is generated. The same is true.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来のチユーナ装置の説明に供する線
図、第2図は本発明によるチユーナ装置の一実施
例を示す構成図である。 1はチユーナ装置、2はモニター受像機、7は
選局回路、9はチユーナ、11は映像検波回路、
12及び22は夫々ミキサ、13は同期分離回
路、14は垂直/水平同期信号分離回路、15,
17,20及び21は夫々スイツチ回路、18は
同期信号発生器、19は表示信号発生器、23は
レベル判別回路である。
FIG. 1 is a diagram for explaining a conventional tuner device, and FIG. 2 is a configuration diagram showing an embodiment of the tuner device according to the present invention. 1 is a tuner device, 2 is a monitor receiver, 7 is a channel selection circuit, 9 is a tuner, 11 is a video detection circuit,
12 and 22 are mixers, 13 is a sync separation circuit, 14 is a vertical/horizontal sync signal separation circuit, 15,
17, 20 and 21 are switch circuits, 18 is a synchronizing signal generator, 19 is a display signal generator, and 23 is a level discrimination circuit.

Claims (1)

【特許請求の範囲】 1 受信されたビデオ信号より分離された受信同
期信号に同期して表示信号を発生する表示信号発
生手段を備え、上記表示信号が映像検波出力とし
ての上記ビデオ信号に重畳されてモニター受像機
に供給されるようになされたチユーナ装置におい
て、 内部同期信号を発生する同期信号発生手段と、 上記映像検波出力のレベルを判別するレベル判
別手段と、 このレベル判別手段の判別出力に基づいて、上
記受信同期信号及び内部同期信号のいずれかを上
記表示信号発生手段に選択供給する同期信号選択
手段とを設けると共に、 上記レベル判別手段の判別出力に基づいて、上
記映像検波出力に上記内部同期信号を選択的に付
加する同期信号選択付加手段を設け、 上記映像検波出力のレベルが所定値以下となつ
たとき、上記内部同期信号が上記表示信号発生手
段に供給されると共に、 上記映像検波出力に上記内部同期信号が付加さ
れるようになされたことを特徴とするチユーナ装
置。
[Claims] 1. A display signal generating means for generating a display signal in synchronization with a received synchronization signal separated from a received video signal, wherein the display signal is superimposed on the video signal as a video detection output. In the tuner device, the tuner device is configured to be supplied to a monitor receiver, and includes a synchronizing signal generating means for generating an internal synchronizing signal, a level discriminating means for discriminating the level of the video detection output, and a discriminating output of the level discriminating means. a synchronizing signal selection means for selectively supplying either the received synchronization signal or the internal synchronization signal to the display signal generation means based on the determination output of the level determination means; Synchronization signal selection and addition means for selectively adding an internal synchronization signal is provided, and when the level of the video detection output falls below a predetermined value, the internal synchronization signal is supplied to the display signal generation means, and the video A tuner device characterized in that the internal synchronization signal is added to the detection output.
JP57052861A 1982-03-31 1982-03-31 Tuner Granted JPS58170283A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57052861A JPS58170283A (en) 1982-03-31 1982-03-31 Tuner

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57052861A JPS58170283A (en) 1982-03-31 1982-03-31 Tuner

Publications (2)

Publication Number Publication Date
JPS58170283A JPS58170283A (en) 1983-10-06
JPH0412069B2 true JPH0412069B2 (en) 1992-03-03

Family

ID=12926644

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57052861A Granted JPS58170283A (en) 1982-03-31 1982-03-31 Tuner

Country Status (1)

Country Link
JP (1) JPS58170283A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0756543Y2 (en) * 1984-06-06 1995-12-25 カシオ計算機株式会社 Television receiver
DE3438366A1 (en) * 1984-10-19 1986-05-07 Deutsche Thomson-Brandt Gmbh, 7730 Villingen-Schwenningen METHOD FOR SYNCHRONIZING THE HORIZONTAL DEFLECTION OF ELECTRON BEAMS IN TELEVISION RECEIVERS
JPH0824354B2 (en) * 1985-12-02 1996-03-06 パイオニア株式会社 Television receiver

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56128076A (en) * 1980-03-11 1981-10-07 Mitsubishi Electric Corp Trigger circuit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56128076A (en) * 1980-03-11 1981-10-07 Mitsubishi Electric Corp Trigger circuit

Also Published As

Publication number Publication date
JPS58170283A (en) 1983-10-06

Similar Documents

Publication Publication Date Title
EP0488745B1 (en) Caption VCR and method of displaying a caption signal in the caption VCR
KR0129951B1 (en) Wireless transmission receiver and overlay apparatus using the stuff & control method
JPH0775015A (en) Television channel switching device
JPH0787455A (en) Video signal reproducing or recording/reproducing device
JPH0412069B2 (en)
KR20030093467A (en) Display device having plural external input port and a method selecting external input signal thereof
US6128044A (en) Automatic wide screen display method and apparatus for a TV set
CA1210855A (en) Synchronization input for television receiver on- screen alphanumeric display
JP2679054B2 (en) Television receiver
JP3128038B2 (en) Video device capable of releasing single-color images
KR970009458B1 (en) Method and apparatus of pip display system using one tuner
JPH077441A (en) Compact receiver
JP2561838Y2 (en) In-vehicle television receiver
KR960006538B1 (en) Tuning stability apparatus for image appliance
KR200155134Y1 (en) Automatic control apparatus using wide screen signal
JP2596481Y2 (en) Television receiver
KR100449385B1 (en) Image display device with changing image and sound
JP2687399B2 (en) Television multiplex broadcast receiver
KR19980047372A (en) TV and external device status notification method with external device status notification
JPH10200828A (en) Tv receiver for moving body
JPH09205592A (en) Color television receiver
KR900002297Y1 (en) Tuning and synchronizing generating circuits of teletext adapter
KR0181017B1 (en) Method for switching automatic channel of the playing vcr in television
KR100282062B1 (en) Operation method of TV with recording function of character broadcasting
JP2545805B2 (en) Television receiver