JPH0411476A - Recording and reproducing device - Google Patents

Recording and reproducing device

Info

Publication number
JPH0411476A
JPH0411476A JP2114362A JP11436290A JPH0411476A JP H0411476 A JPH0411476 A JP H0411476A JP 2114362 A JP2114362 A JP 2114362A JP 11436290 A JP11436290 A JP 11436290A JP H0411476 A JPH0411476 A JP H0411476A
Authority
JP
Japan
Prior art keywords
signal
circuit
recording
video
image sensor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2114362A
Other languages
Japanese (ja)
Inventor
Takao Yoshikawa
吉川 孝雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2114362A priority Critical patent/JPH0411476A/en
Publication of JPH0411476A publication Critical patent/JPH0411476A/en
Pending legal-status Critical Current

Links

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To prevent circuit scale from becoming large and to attain reduction in cost by outputting the image pickup signal of an object image at recording and providing an image pickup element to store a video signal at reproducing. CONSTITUTION:Since a shutter 2 is opened at recording, an object image is image-formed on the light receiving face of a CCD image pickup element 1, is outputted from an output terminal 24 and is supplied to a video recording circuit 8 through a switch circuit 5. A luminance signal in image-pickup- outputting from the element 1 is FM-modulated in the circuit 8 and a chroma signal is low-band-converted. The FM modulated luminance signal and the low band converted chroma signal are multiplexed, are supplied to a head 9 through a switch circuit 6 and are recorded in a tape 10. The recording signal of the tape 10 is reproduced at the head 9 and is supplied to a video reproducing circuit 11 through the circuit 6 at reproducing, the luminance signal is FM- modulated, the carrier frequency of the chroma signal is returned and a video signal is taken out to the output terminal.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、例えばCCD撮像素子を用いたビデオ信号
の記録/再生装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a video signal recording/reproducing apparatus using, for example, a CCD image sensor.

〔発明の概要] この発明は、ビデオ信号の記録/再生装置において、記
録時には撮像素子を被写体像を撮像するのに用い、再生
時にはこの撮像素子をフィールドメモリとして用いるこ
とにより、回路規模の縮小と、コストダウンが図れるよ
うにしたものである。
[Summary of the Invention] In a video signal recording/reproducing device, the present invention reduces the circuit scale by using an image sensor to capture a subject image during recording and using this image sensor as a field memory during playback. , it is possible to reduce costs.

〔従来の技術〕[Conventional technology]

カメラ一体型VTRにおいて、再生信号の補間やノイズ
成分の除去、YC分離等の信号処理を行う際、再生信号
を1フイールド遅延させるフィールド遅延回路が必要な
場合がある。このようなフィールド遅延回路としては、
従来、専用のフィールドメモリが用いられている。とこ
ろが、このようなフィールドメモリを配設すると、回路
規模が大型化し、コストアップになる。また、従来のフ
ィールドメモリを用いた場合には、再生信号をディジタ
ル化して処理しなければならない。
In a camera-integrated VTR, when performing signal processing such as interpolation of a reproduced signal, removal of noise components, and YC separation, a field delay circuit that delays the reproduced signal by one field may be necessary. As such a field delay circuit,
Conventionally, dedicated field memories are used. However, when such a field memory is provided, the circuit scale becomes large and the cost increases. Furthermore, when a conventional field memory is used, the reproduced signal must be digitized and processed.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

このように、従来のカメラ一体型VTRでは、再生信号
の補間やノイズ成分の除去、YC分離等の信号処理のた
めにフィールドメモリを配設すると、回路規模が大型化
し、コストアップになるという問題が生じる。
As described above, in conventional camera-integrated VTRs, if field memory is installed for signal processing such as interpolation of reproduced signals, removal of noise components, and YC separation, the circuit scale becomes large and costs increase. occurs.

したがって、この発明の目的は、回路規模を大型化した
り、コストアップにならずに、再生信号処理のためのフ
ィールドメモリを配設できる記録/再生回路を提供する
ことにある。
Therefore, an object of the present invention is to provide a recording/reproducing circuit in which a field memory for processing reproduced signals can be provided without increasing the circuit size or increasing the cost.

〔課題を解決するための手段〕[Means to solve the problem]

この発明は、記録時には被写体像の撮像信号を出力する
とともに、再生時にはビデオ信号を蓄える撮像素子1を
配設することを特徴とする記録/再往装置である。
The present invention is a recording/returning device characterized in that it is provided with an image sensor 1 that outputs an imaging signal of a subject image during recording and stores a video signal during playback.

〔作用〕[Effect]

CCDCD撮像素子前ては、信号入力用の水平レジスタ
21を有するものが用いられる。このようなCCD撮像
素子1は、被写体像を撮像する撮像素子として用いるこ
とができるとともに、1フイ一ルド分のビデオ信号を蓄
えるフィールドメモリとして用いることができる。
In front of the CCDCD image sensor, one having a horizontal register 21 for signal input is used. Such a CCD image sensor 1 can be used as an image sensor for capturing an image of a subject, and can also be used as a field memory for storing video signals for one field.

再生時の信号処理で1フイールド遅延されたビデオ信号
が必要な場合には、このCCD撮像素子1がフィールド
メモリとして用いられる。
When a video signal delayed by one field is required for signal processing during reproduction, this CCD image sensor 1 is used as a field memory.

〔実施例〕〔Example〕

以下、この発明の一実施例について、図面を参照して説
明する この発明が適用されたカメラ一体型VTRでは、第2図
に示すように、信号入力用の水平レジスタ21を有する
CCD撮像素子1が用いられる。このようなCCDfi
CCD撮像素子1体像を描像する撮像素子として用いる
ことができるとともに、1フイ一ルド分のビデオ信号を
蓄えるフィールドメモリとして用いることができる。
An embodiment of the present invention will be described below with reference to the drawings.In a camera-integrated VTR to which the present invention is applied, as shown in FIG. is used. CCDfi like this
The CCD image sensor can be used as an image sensor that images a single image, and can also be used as a field memory that stores video signals for one field.

つまり、第2図において、21は信号入力用の水平レジ
スタ、22は信号出力用の水平レジスタである。水平レ
ジスタ21には、入力端子23が設けられる。水平レジ
スタ24からは、出力端子24が導出される。CCD撮
像素子1の受光面には、入力光を光電変換する受光部2
5.25.25、・・・が配設されるとともに、垂直レ
ジスタ27.27.27、・・・が配設される。
That is, in FIG. 2, 21 is a horizontal register for signal input, and 22 is a horizontal register for signal output. The horizontal register 21 is provided with an input terminal 23 . An output terminal 24 is led out from the horizontal register 24. On the light-receiving surface of the CCD image sensor 1, there is a light-receiving section 2 that photoelectrically converts input light.
5,25,25, . . . are arranged, and vertical registers 27, 27, 27, .

CCD撮像素子1を、撮像素子として用いる場合には、
受光部25.25.25、・・・からの光電変換出力が
垂直レジスタ27.27.27、・・・により転送され
、水平レジスタ22に供給される。
When using the CCD image sensor 1 as an image sensor,
The photoelectric conversion outputs from the light receiving sections 25, 25, 25, . . . are transferred by the vertical registers 27, 27, 27, . . . and supplied to the horizontal register 22.

この水平レジスタ22の出力が出力端子24から出力さ
れる。
The output of this horizontal register 22 is output from an output terminal 24.

CCD撮像素子1を、フィールドメモリとして用いる場
合には、CCD撮像素子1の受光面がシャッター等によ
り遮光される。そして、ビデオ信号が入力端子23から
水平レジスタ21に供給される。
When the CCD image sensor 1 is used as a field memory, the light-receiving surface of the CCD image sensor 1 is shielded from light by a shutter or the like. A video signal is then supplied to the horizontal register 21 from the input terminal 23.

水平レジスタ23に供給されたビデオ信号は、垂直レジ
スタ27.27.27、・・・により転送され、水平レ
ジスタ22に供給される。この水平レジスタ22の出力
が出力端子24から出力される。
The video signal supplied to the horizontal register 23 is transferred by the vertical registers 27, 27, 27, . . . and supplied to the horizontal register 22. The output of this horizontal register 22 is output from an output terminal 24.

これにより、入力端子23からのビデオ信号が1フイ一
ルド分遅延される。
As a result, the video signal from the input terminal 23 is delayed by one field.

第1図は、このようなCCD撮像素子1を用いて構成し
たカメラ一体型VTRの一例である。第1図において、
CCDCD撮像素子前面には、シャッタ2が配設される
。このシャッタ2は、シャッタ駆動部3により開閉制御
される。シャッター駆動部3には、コントローラ4から
制御信号が供給される。
FIG. 1 shows an example of a camera-integrated VTR constructed using such a CCD image sensor 1. As shown in FIG. In Figure 1,
A shutter 2 is provided in front of the CCDCD image sensor. This shutter 2 is controlled to open and close by a shutter drive section 3. A control signal is supplied to the shutter drive unit 3 from the controller 4 .

5.6.7は、記録時と再生時とで切り替えられるスイ
ッチ回路である。スイッチ回路5.6.7には、コント
ローラ4からスイッチ制御信号が供給される。
5.6.7 is a switch circuit that can be switched between recording and reproduction. A switch control signal is supplied from the controller 4 to the switch circuit 5.6.7.

記録時には、コントローラ4からの制御信号に基づいて
、シャッター2が開放される。そして、スイッチ回路5
がb側に設定され、スイッチ回路6がb側に設定され、
スイッチ回路7がオフされる。
During recording, the shutter 2 is opened based on a control signal from the controller 4. And switch circuit 5
is set to the b side, the switch circuit 6 is set to the b side,
Switch circuit 7 is turned off.

再生時には、コントローラ4からの制御信号に基づいて
、シャッター2が閉塞される。そして、スイッチ回路5
がa側に設定され、スイッチ回路6がa側に設定され、
スイッチ回路7がオンされる。
During playback, the shutter 2 is closed based on a control signal from the controller 4. And switch circuit 5
is set to the a side, the switch circuit 6 is set to the a side,
Switch circuit 7 is turned on.

先ず、記録時の動作について説明する。記録時には、シ
ャンク−2が開放されるので、CCD撮像素子1の受光
面に被写体像が結像される。この撮像出力がCCD撮像
素子1の出力端子24から出力される。
First, the operation during recording will be explained. During recording, since the shank 2 is opened, a subject image is formed on the light receiving surface of the CCD image sensor 1. This imaging output is output from the output terminal 24 of the CCD image sensor 1.

CCDCD撮像素子量力端子24からの撮像出力がスイ
ッチ回路5を介して、ビデオ記録回路8に供給される。
The image output from the CCDCD image sensor output terminal 24 is supplied to the video recording circuit 8 via the switch circuit 5.

ビデオ記録回路8で、CCD撮像素子1からの撮像出力
中の輝度信号がFM変調され、クロマ信号が低域変換さ
れる。このFM変調輝度信号と低域変換クロマ信号が多
重化され、スイッチ回路6を介してヘッド9に供給され
る。これにより、テープlOにビデオ信号が記録される
In the video recording circuit 8, the luminance signal being output from the CCD image sensor 1 is subjected to FM modulation, and the chroma signal is subjected to low frequency conversion. The FM modulated luminance signal and the low frequency converted chroma signal are multiplexed and supplied to the head 9 via the switch circuit 6. As a result, the video signal is recorded on the tape IO.

次に再生時の動作について説明する。再生時には、テー
プ10の記録信号がヘッド9で再生され、スイッチ回路
6を介してビデオ再生回路11に供給される。ビデオ再
生回路11で、輝度信号がFMfi調され、クロマ信号
の搬送波周波数がfscに戻され、N T S C,方
式のビデオ信号が形成される。
Next, the operation during playback will be explained. During playback, the recorded signal on the tape 10 is played back by the head 9 and supplied to the video playback circuit 11 via the switch circuit 6. In the video reproducing circuit 11, the luminance signal is modulated by FMfi, the carrier frequency of the chroma signal is returned to fsc, and a video signal of the NTSC system is formed.

このNTSC方式のビデオ信号が出力端子12から取り
出される。
This NTSC video signal is taken out from the output terminal 12.

このように、ビデオ信号の再生処理を行う際に、補間や
ノイズ除去、YC分離等の信号処理を行うために、ビデ
オ信号を1フイールド遅延させる必要が生じる。この時
には、CCD撮像素子1がフィールドメモリとして用い
られる。
In this way, when performing video signal reproduction processing, it is necessary to delay the video signal by one field in order to perform signal processing such as interpolation, noise removal, and YC separation. At this time, the CCD image sensor 1 is used as a field memory.

すなわち、再生時には、CCD撮像素子1の前面はシャ
ッター2で閉塞されているので、CCD撮像素子1は、
フィールドメモリとして機能する。
That is, during playback, the front surface of the CCD image sensor 1 is closed by the shutter 2, so the CCD image sensor 1
Functions as field memory.

ビデオ再生回路11からのビデオ信号は、スイッチ回路
7を介してCCD撮像素子10入力端子23に供給され
る。CCD撮像素子工で、このビデオ信号が1フイ一ル
ド分遅延される。この1フイールド遅延されたビデオ信
号がビデオ再生回路11に供給される。ビデオ再生回路
11で、この1フイールド遅延されたビデオ信号を用い
て、信号処理が行われる。
A video signal from the video reproduction circuit 11 is supplied to the input terminal 23 of the CCD image sensor 10 via the switch circuit 7. This video signal is delayed by one field in the CCD image pickup device. This one field delayed video signal is supplied to the video reproduction circuit 11. The video reproduction circuit 11 performs signal processing using this one-field delayed video signal.

なお、上述の一実施例では、CCD撮像素子1を用いた
が、CCDIICCD撮像素子1に、MO3型撮像素子
等他0構成の固体撮像素子を用いることもできる。
In the above-described embodiment, the CCD image sensor 1 is used, but the CCD ICCD image sensor 1 may be any other solid-state image sensor such as an MO3 type image sensor.

また、このシャッター2を電子シャッターとするように
しても良い。
Further, the shutter 2 may be an electronic shutter.

〔発明の効果〕〔Effect of the invention〕

この発明によれば、CCD撮像素子工として、被写体像
を撮像する機能とともに、lフィール1分のビデオ信号
を蓄えられる機能を有するものが用いられる。そして、
再生時の信号処理で1フイールド遅延されたビデオ信号
が必要な場合には、このCCD撮像素子1がフィールド
メモリとして用いられる。このため、回路規模が大型化
しないとともに、コストダウンが図れる。
According to the present invention, a CCD image pickup device is used that has a function of capturing a subject image and a function of storing a video signal for one field. and,
When a video signal delayed by one field is required for signal processing during reproduction, this CCD image sensor 1 is used as a field memory. Therefore, the circuit scale does not increase and costs can be reduced.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はこの発明の一実施例のブロック図、第2図はこ
の発明の一実施例におけるCCD撮像素子の構成を示す
ブロック図である。 図面における主要な符号の説明 1:CCD撮像素子、2:シャッター 5.6.’7:スイツチ回路。 8:ビデオ記録回路、11:ビデオ再生回路。 ?2:水平レジスタ。 第2図
FIG. 1 is a block diagram of an embodiment of the present invention, and FIG. 2 is a block diagram showing the configuration of a CCD image sensor in an embodiment of the invention. Explanation of main symbols in the drawings 1: CCD image sensor, 2: shutter 5.6. '7: Switch circuit. 8: Video recording circuit, 11: Video playback circuit. ? 2: Horizontal register. Figure 2

Claims (1)

【特許請求の範囲】[Claims]  記録時には被写体像の撮像信号を出力するとともに、
再生時にはビデオ信号を蓄える撮像素子を配設すること
を特徴とする記録/再生装置。
During recording, it outputs an imaging signal of the subject image, and
A recording/playback device characterized by being provided with an image sensor that stores a video signal during playback.
JP2114362A 1990-04-28 1990-04-28 Recording and reproducing device Pending JPH0411476A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2114362A JPH0411476A (en) 1990-04-28 1990-04-28 Recording and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2114362A JPH0411476A (en) 1990-04-28 1990-04-28 Recording and reproducing device

Publications (1)

Publication Number Publication Date
JPH0411476A true JPH0411476A (en) 1992-01-16

Family

ID=14635824

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2114362A Pending JPH0411476A (en) 1990-04-28 1990-04-28 Recording and reproducing device

Country Status (1)

Country Link
JP (1) JPH0411476A (en)

Similar Documents

Publication Publication Date Title
EP0719036B1 (en) Electronic still picture camera
JP2551157Y2 (en) Camcorder capable of electronic still imaging
US5155584A (en) Image recording reproducing apparatus switching image sensor signals or reproduced signals to an A/D converter
US5260776A (en) Image recording/reproducing apparatus wherein digital color processing means includes a ROM for storing processor programs
JPH02268089A (en) Recording and reproducing device
JPH0411476A (en) Recording and reproducing device
JPH0837634A (en) Image recording device
JPH0722358B2 (en) Image information recording device
JP2926793B2 (en) Image processing device
JP3182176B2 (en) Camera-integrated video tape recorder
JP3406938B2 (en) Camera-integrated recording and playback device
JPH06197285A (en) Image pickup unit
KR0160711B1 (en) Method and apparatus for reproducing still image of camcorder
JP3484928B2 (en) Video signal recording and playback device
JP2522296Y2 (en) Video tape recorder device
JPH04159873A (en) Video recorder
KR19980027712A (en) Method for displaying PIP screen of camcorder and device therefor
JPH0678263A (en) Electronic camera system
KR900002294Y1 (en) Still picture modifying circuits of video recording regenerator
JPH0271680A (en) Image pickup device
JPH09186969A (en) Magnetic recording and reproducing device
JPS63177668A (en) Magnetic recording and reproducing device integrated with camera
EP0608935A2 (en) Apparatus for reproducing and processing a video signal and circuit arrangement for such apparatus
KR930011667A (en) Semiconductor integrated circuit device for image processing
JPH05336421A (en) Still video camera