JPH0365327U - - Google Patents

Info

Publication number
JPH0365327U
JPH0365327U JP12673889U JP12673889U JPH0365327U JP H0365327 U JPH0365327 U JP H0365327U JP 12673889 U JP12673889 U JP 12673889U JP 12673889 U JP12673889 U JP 12673889U JP H0365327 U JPH0365327 U JP H0365327U
Authority
JP
Japan
Prior art keywords
clock
average value
signal receiver
threshold
transmission line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12673889U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP12673889U priority Critical patent/JPH0365327U/ja
Publication of JPH0365327U publication Critical patent/JPH0365327U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Logic Circuits (AREA)
  • Dc Digital Transmission (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

【図面の簡単な説明】
第1図はこの考案の1実施例を示す構成ブロツ
ク図、第2図は従来の回路の構成ブロツク図、第
3図、第4図、第5図、第6図、第7図は信号受
信器の入出力波形を示す図である。 図において、1……入力クロツク、2……信号
送信器、3……伝送線路、4……信号受信器、5
……出力クロツク、6……受信器入力波形、7…
…出力波形、8……「スレツシヨルド」を示す電
圧の位置、10……「ハイ」信号レベル、11…
…「ロー」信号レベル、12……受信器入力波形
、13……出力波形、14……受信器入力波形、
15……出力波形、16……信号受信器、17…
…平均値検出器、18……基準平均値入力器、1
9……比較器、20……スレツシヨルド設定器、
21……出力波形、22……スレツシヨルドを示
す電圧の位置、23……出力波形、24……スレ
ツシヨルドを示す電圧の位置を示す。なお、図中
同一あるいは相当部分には同一符号を付して示し
てある。

Claims (1)

    【実用新案登録請求の範囲】
  1. 伝送されるクロツクと、上記クロツクを伝送線
    路に送信する信号送信器と、上記伝送線路に送信
    され伝送線路上を伝送するクロツクを受信する信
    号受信器と、上記信号受信器により受信され信号
    受信器から出力されたクロツクの平均電圧を検出
    する平均値検出器と、基準平均値を入力する基準
    平均値入力器と、上記基準平均値入力器から入力
    された基準平均値と平均値検出器により検出され
    た平均電圧の比較を行う比較器と、上記比較器の
    比較結果により上記信号受信器のスレツシヨルド
    を変化させるスレツシヨルド設定器と、スレツシ
    ヨルド設定器により上記信号受信器のスレツシヨ
    ルドを設定することによりクロツク伝送を行うこ
    とを特徴とするインターフエース回路。
JP12673889U 1989-10-30 1989-10-30 Pending JPH0365327U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12673889U JPH0365327U (ja) 1989-10-30 1989-10-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12673889U JPH0365327U (ja) 1989-10-30 1989-10-30

Publications (1)

Publication Number Publication Date
JPH0365327U true JPH0365327U (ja) 1991-06-25

Family

ID=31674533

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12673889U Pending JPH0365327U (ja) 1989-10-30 1989-10-30

Country Status (1)

Country Link
JP (1) JPH0365327U (ja)

Similar Documents

Publication Publication Date Title
JPH0365327U (ja)
JPH03113554U (ja)
JPS62121858U (ja)
JPH0373090U (ja)
JPS6214836U (ja)
JPH0224275Y2 (ja)
JPS6338432U (ja)
JPS62178639U (ja)
JPS60114449U (ja) ラジオ受信機の電力削減装置
JPS6454445U (ja)
JPS6387934U (ja)
JPS621268U (ja)
JPH03121731U (ja)
JPS6413885U (ja)
JPS6390342U (ja)
JPH02141126U (ja)
JPS5850746U (ja) 受信装置
JPS6183353U (ja)
JPS58101523U (ja) パルス受信々号用agc装置
JPH02108127U (ja)
JPH0293853U (ja)
JPS61151479U (ja)
JPS5878734U (ja) 位相比較継電器
JPS6251839U (ja)
JPS6072053U (ja) リンガ−検出装置