JPH03113987U - - Google Patents
Info
- Publication number
- JPH03113987U JPH03113987U JP2098790U JP2098790U JPH03113987U JP H03113987 U JPH03113987 U JP H03113987U JP 2098790 U JP2098790 U JP 2098790U JP 2098790 U JP2098790 U JP 2098790U JP H03113987 U JPH03113987 U JP H03113987U
- Authority
- JP
- Japan
- Prior art keywords
- attenuator
- converter
- feedback control
- attenuation
- constant
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 3
Landscapes
- Dc-Dc Converters (AREA)
Description
第1図は本考案の原理図、第2図は本考案の実
施例の回路図、第3図は従来のDC−DCコンバ
ータの回路図である。 図中、1……DC−DCコンバータ、2……可
変減衰器、3……フイードバツク制御回路である
。
施例の回路図、第3図は従来のDC−DCコンバ
ータの回路図である。 図中、1……DC−DCコンバータ、2……可
変減衰器、3……フイードバツク制御回路である
。
Claims (1)
- 【実用新案登録請求の範囲】 DC−DCコンバータ1と、 該コンバータの出力段に接続された可変減衰器
2と、 該減衰器の減衰量を該減衰器の出力電圧が一定
になるように制御するフイードバツク制御回路3
とを備えてなることを特徴とするレギユレータ回
路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2098790U JPH03113987U (ja) | 1990-03-01 | 1990-03-01 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2098790U JPH03113987U (ja) | 1990-03-01 | 1990-03-01 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH03113987U true JPH03113987U (ja) | 1991-11-21 |
Family
ID=31524065
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2098790U Pending JPH03113987U (ja) | 1990-03-01 | 1990-03-01 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH03113987U (ja) |
-
1990
- 1990-03-01 JP JP2098790U patent/JPH03113987U/ja active Pending