JPH0297044U - - Google Patents
Info
- Publication number
- JPH0297044U JPH0297044U JP633789U JP633789U JPH0297044U JP H0297044 U JPH0297044 U JP H0297044U JP 633789 U JP633789 U JP 633789U JP 633789 U JP633789 U JP 633789U JP H0297044 U JPH0297044 U JP H0297044U
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- signal conductor
- substrate
- thermal head
- divided
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004020 conductor Substances 0.000 claims description 8
- 239000000758 substrate Substances 0.000 claims description 4
- 239000000919 ceramic Substances 0.000 claims description 2
- 238000010438 heat treatment Methods 0.000 claims description 2
Landscapes
- Electronic Switches (AREA)
Description
第1図は、本考案によるサーマルヘツドの実施
例の平面図である。第2図は、従来例のサーマル
ヘツドの平面図である。 1…セラミツク基板、2…発熱体、3…信号導
体、4…共通導体、5…信号導体の端子、6…共
通導体の端子。
例の平面図である。第2図は、従来例のサーマル
ヘツドの平面図である。 1…セラミツク基板、2…発熱体、3…信号導
体、4…共通導体、5…信号導体の端子、6…共
通導体の端子。
Claims (1)
- 発熱体としての複数の抵抗体と、その各抵抗体
の共通導体と端子、各信号導体と端子をセラミツ
ク基板上に形成したサーマルヘツドにおいて、前
記信号導体を二分し、二分した前記信号導体の上
側の群を前記基板の上方に、下側の群を前記基板
の下方に配置し各々に前記端子を設けたことを特
徴とするサーマルヘツド。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP633789U JPH0297044U (ja) | 1989-01-23 | 1989-01-23 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP633789U JPH0297044U (ja) | 1989-01-23 | 1989-01-23 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0297044U true JPH0297044U (ja) | 1990-08-02 |
Family
ID=31210441
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP633789U Pending JPH0297044U (ja) | 1989-01-23 | 1989-01-23 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0297044U (ja) |
-
1989
- 1989-01-23 JP JP633789U patent/JPH0297044U/ja active Pending