JPH02139488U - - Google Patents
Info
- Publication number
- JPH02139488U JPH02139488U JP4760689U JP4760689U JPH02139488U JP H02139488 U JPH02139488 U JP H02139488U JP 4760689 U JP4760689 U JP 4760689U JP 4760689 U JP4760689 U JP 4760689U JP H02139488 U JPH02139488 U JP H02139488U
- Authority
- JP
- Japan
- Prior art keywords
- switching element
- series
- circuit
- power supply
- switching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 5
Description
第1図は本考案に係るブリツジドライバ回路の
実施例を示した回路図、第2図は他の実施例を示
した回路図、第3図、第4図は基準電圧設定回路
の他の実施例を示した回路図、第5図はPWM制
御方式の実施例を示した回路図、第6図は従来の
ブリツジドライバ回路を示した回路図。 10…直流電源、12…第1のトランジスタ、
14…第2のトランジスタ、16…第3のトラン
ジスタ、18…第4のトランジスタ、30…直列
抵抗、31…基準電圧設定回路、32,34…ダ
イオード、36…モータ、50…直列抵抗、52
…直流電源、54…基準電圧説低回路、56,5
8…ダイオード、60…第1のトランジスタ、6
2…第2のトランジスタ、64…第3のトランジ
スタ、66…第4のトランジスタ、70…基準電
圧設定回路、76…基準電圧設定回路、90…モ
ータ、92…直流電源、94…直列抵抗、100
…基準電圧発生回路、102…第1のトランジス
タ、104…第2のトランジスタ、106…第3
のトランジスタ、108…第4のトランジスタ。
実施例を示した回路図、第2図は他の実施例を示
した回路図、第3図、第4図は基準電圧設定回路
の他の実施例を示した回路図、第5図はPWM制
御方式の実施例を示した回路図、第6図は従来の
ブリツジドライバ回路を示した回路図。 10…直流電源、12…第1のトランジスタ、
14…第2のトランジスタ、16…第3のトラン
ジスタ、18…第4のトランジスタ、30…直列
抵抗、31…基準電圧設定回路、32,34…ダ
イオード、36…モータ、50…直列抵抗、52
…直流電源、54…基準電圧説低回路、56,5
8…ダイオード、60…第1のトランジスタ、6
2…第2のトランジスタ、64…第3のトランジ
スタ、66…第4のトランジスタ、70…基準電
圧設定回路、76…基準電圧設定回路、90…モ
ータ、92…直流電源、94…直列抵抗、100
…基準電圧発生回路、102…第1のトランジス
タ、104…第2のトランジスタ、106…第3
のトランジスタ、108…第4のトランジスタ。
Claims (1)
- 【実用新案登録請求の範囲】 直流電源に接続され、スイツチング信号が入力
されて作動する第1のスイツチング素子と該第1
のスイツチング素子へ直列に接続された第2のス
イツチング素子とからなる第1の直列回路と、ス
イツチング信号が入力されて作動する第3のスイ
ツチング素子と該第3のスイツチング素子へ直列
に接続された第4のスイツチング素子とからなる
と共に、前記直列電源に対し前記第1の直列回路
と並列に接続された第2の直列回路とを有し、ス
イツチング信号によつて前記第1のスイツチング
素子と前記第4のスイツチング素子とからなる第
1の組と、前記第2のスイツチング素子と前記第
3のスイツチング素子とからなる第2の組を交互
に作動させて、前記第1のスイツチング素子と前
記第2のスイツチング素子の接続点及び前記第3
のスイツチング素子と前記第4のスイツチング素
子の接続点へ接続された負荷へ交流電流を流すブ
リツジドライバ回路において、 前記直流電源と前記第1の直列回路及び第2の
直列回路との間に接続された直列抵抗と、 該直列抵抗が接続された側の前記直流電源の一
方の極と前記第2のスイツチング素子及び前記第
4のスイツチング素子の制御端子との間に接続さ
れ、前記直列抵抗の電圧降下により発生する電圧
の値を設定するための基準電圧を発生させる基準
電圧設定回路とを具備することを特徴とするブリ
ツジドライバ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4760689U JPH02139488U (ja) | 1989-04-21 | 1989-04-21 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4760689U JPH02139488U (ja) | 1989-04-21 | 1989-04-21 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02139488U true JPH02139488U (ja) | 1990-11-21 |
Family
ID=31563681
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4760689U Pending JPH02139488U (ja) | 1989-04-21 | 1989-04-21 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02139488U (ja) |
-
1989
- 1989-04-21 JP JP4760689U patent/JPH02139488U/ja active Pending