JPH0195834U - - Google Patents
Info
- Publication number
- JPH0195834U JPH0195834U JP19228087U JP19228087U JPH0195834U JP H0195834 U JPH0195834 U JP H0195834U JP 19228087 U JP19228087 U JP 19228087U JP 19228087 U JP19228087 U JP 19228087U JP H0195834 U JPH0195834 U JP H0195834U
- Authority
- JP
- Japan
- Prior art keywords
- low noise
- noise amplifier
- frequency converter
- multiplex
- bypasses
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Superheterodyne Receivers (AREA)
- Noise Elimination (AREA)
Description
第1図はこの考案による多重スーパーヘテロダ
イン受信機の一例を示すブロツク図、第2図およ
び第3図はそれぞれ従来の多重スーパーヘテロダ
イン受信機を示すブロツク図である。
イン受信機の一例を示すブロツク図、第2図およ
び第3図はそれぞれ従来の多重スーパーヘテロダ
イン受信機を示すブロツク図である。
Claims (1)
- 【実用新案登録請求の範囲】 少なくとも第1、第2周波数変換器を備える多
重スーパーヘテロダイン受信機において、 上記第1周波数変換器に後置され、出力を上記
第2周波数変換器へ供給する第1低雑音増幅器と
、 その第1低雑音増幅器をバイパスする第1スイ
ツチと、 上記第2周波数変換器に後置される第2低雑音
増幅器と、 その第2低雑音増幅器をバイパスする第2スイ
ツチとを具備することを特徴とする多重スーパー
ヘテロダイン受信機。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP19228087U JPH0195834U (ja) | 1987-12-17 | 1987-12-17 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP19228087U JPH0195834U (ja) | 1987-12-17 | 1987-12-17 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0195834U true JPH0195834U (ja) | 1989-06-26 |
Family
ID=31483147
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP19228087U Pending JPH0195834U (ja) | 1987-12-17 | 1987-12-17 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0195834U (ja) |
-
1987
- 1987-12-17 JP JP19228087U patent/JPH0195834U/ja active Pending