JPH01287721A - Information processor - Google Patents

Information processor

Info

Publication number
JPH01287721A
JPH01287721A JP63117750A JP11775088A JPH01287721A JP H01287721 A JPH01287721 A JP H01287721A JP 63117750 A JP63117750 A JP 63117750A JP 11775088 A JP11775088 A JP 11775088A JP H01287721 A JPH01287721 A JP H01287721A
Authority
JP
Japan
Prior art keywords
information processing
information
power supply
storage register
processing device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63117750A
Other languages
Japanese (ja)
Inventor
Hikari Morita
光 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP63117750A priority Critical patent/JPH01287721A/en
Publication of JPH01287721A publication Critical patent/JPH01287721A/en
Pending legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Abstract

PURPOSE:To reduce power consumption by transferring information between an information processing circuit and a register part for storing information from a state where the information just before the halt of an information processor is provided at the register for storing information when the information processor is shifted from an active state to an inactive state, then, to the active state. CONSTITUTION:In case of shifting the state of the information processor from the active state to the inactive state, then, to the active state, a function to perform the transfer of the information between the information processing circuit A and the register part B for storing information from the state where the information processor is provided with the information just before the halt of the information processor at the register part B for storing information can be obtained. In other words, no operating power source is supplied from a main power source 5 to the information processing circuit A in the inactive period of the information processor. In such a way, it is possible to reduce the power consumption.

Description

【発明の詳細な説明】[Detailed description of the invention] 【産業上の利用分野】[Industrial application field]

本発明は、情報処理回路部と、それに対する情報蓄積用
レジスタ部とを有する情報処理装置において、その情報
処理装置を動作状態から休止状態にし、次で動作状態に
させた場合、情報処理装置が、情報蓄積用レジスタ部に
おいて情報処理装置の休止直前の情報を有している状態
から動作状態になる機能を有する情報処理装置に関する
The present invention provides an information processing device having an information processing circuit unit and an information storage register unit for the information processing circuit unit, and when the information processing device is brought from an operating state to a dormant state and then to an operating state, the information processing device The present invention relates to an information processing apparatus having a function of changing from a state in which an information storage register section has information immediately before the information processing apparatus is stopped to an operating state.

【従来の技術】[Conventional technology]

従来、第2図を伴って次に述べる情報処理装置が提案さ
れている。 すなわち、情報処理回路部Aと、それに対する情報蓄積
用レジスタ部Bとを有し、そして、情報処理回路部Δの
電源端1aが、情報処理回路部用電源線2aと、情報処
理装置の動作時には閉じるが停止時には開くように制御
回路3によって制御されるスイッチ回路4とを介して、
電2125に接続されている。 また、情報蓄積用レジスタ部Bの電源端1bが、情報蓄
積用レジスタ部用電源線2bと、上述したスイッチ回路
4とを介して、電源5に接続されている。 さらに、情報処理回路部Aの情報出力端6aが、情報蓄
積用レジスタ部Bの情報入力#7bに、情報線8を介し
て接続されている。 また、情報蓄積用レジスタ部Bの情報出力端6bが、情
報処理回路部への情報入力端7aに、情報線9を介して
接続されている。 以上が、従来提案されている情報処理装置の構成である
。 このような構成を有する情報処理装置によれば、情報処
理装置を、停止状態から、動作状態にさせれば、スイッ
チ回路4が、開いている状態から、閉じている状態にな
るので、情報処理回路部A及び情報蓄積用レジスタ部B
の双方に、電源5から、スイッチ回路4を介して、動作
電源が与えられる。 このため、それら情報処理回路部A及び情報蓄積用レジ
スタ部Bが、ともに動作状態になり、よって、情報処理
回路部A及び情報蓄積用レジスタ部B間で、情報線8及
び9を介して情報の授受を行う、という情報!la理装
置としての機能が得られる。 また、情報処理装置を、動作状態から、休止状態にさせ
、次で、動作状態にさせれば、情報蓄積用レジスタ部B
の電源端1bには、情報処理装置の休止時においても、
電源5から、動作電源が与えられていたので、情報処理
装置を動作状態にしたときの当初において、情報蓄積用
レジスタ部Bが、情報処理装置の休止直前における情報
を蓄積している。 このため、情報処理装置が、情報蓄積用レジスタ部Bに
おいて情報処理装置の休止直前の情報を有している状態
から、上述した情報処理回路部A及び情報蓄積用レジス
タ部B間で情報の授受を行うという機能が19られる。
Conventionally, an information processing apparatus described below with reference to FIG. 2 has been proposed. That is, it has an information processing circuit section A and an information storage register section B therefor, and the power supply end 1a of the information processing circuit section Δ connects to the information processing circuit section power supply line 2a and the operation of the information processing device. via a switch circuit 4 controlled by a control circuit 3 so as to be closed at times but open when stopped;
It is connected to power line 2125. Further, the power supply terminal 1b of the information storage register section B is connected to the power supply 5 via the information storage register section power supply line 2b and the above-mentioned switch circuit 4. Further, the information output end 6a of the information processing circuit section A is connected to the information input #7b of the information storage register section B via an information line 8. Further, an information output terminal 6b of the information storage register section B is connected to an information input terminal 7a to the information processing circuit section via an information line 9. The above is the configuration of a conventionally proposed information processing device. According to the information processing device having such a configuration, when the information processing device is changed from a stopped state to an operating state, the switch circuit 4 changes from an open state to a closed state. Circuit section A and information storage register section B
Operating power is supplied to both from the power supply 5 via the switch circuit 4. As a result, both the information processing circuit section A and the information storage register section B become operational, and therefore, information is transmitted between the information processing circuit section A and the information storage register section B via the information lines 8 and 9. Information that we will give and receive! The function as a la management device can be obtained. Furthermore, if the information processing device is brought from the operating state to the hibernation state and then to the operating state, the information storage register section B
Even when the information processing device is stopped, the power supply terminal 1b of the
Since the operating power was supplied from the power supply 5, at the beginning when the information processing apparatus is brought into operation, the information storage register section B stores the information immediately before the information processing apparatus is stopped. Therefore, from a state in which the information processing device has information immediately before the information processing device was stopped in the information storage register section B, information is exchanged between the information processing circuit section A and the information storage register section B described above. The function of performing is 19.

【発明が解決しようとする課題】[Problem to be solved by the invention]

ところで、第2図に示す従来の情報処理装置において、
情報処理装置を、動作状態から、休止状態にさせ、次で
動作状態にさせた場合に、情報処理装置が、上述したよ
うに、情報蓄積用レジスタ部8において情報処理装置の
休止直前の情報を有している状態から、情報処理回路部
A及び情報蓄積用レジスタ部B間で情報の授受を行うと
いう機能は、情報処理装置の休止期間において、情報処
理回路部Aに動作電源を与えておかなくても、得ること
ができる。 従って、第2図に示す従来の情報処理装置の場合は、情
報処理装置を、動作状態から、休止状態にさせ、次で動
作状態にさせた場合、情報処理装置が、情報蓄積用レジ
スタ部において情報処理装置の休止直前の情報を有して
いる状態から、情報処理回路部及び情報蓄積用レジスタ
部間で情報の授受を行うという機能を得るにつぎ、情報
処理装置の休止時において、情報処理回路部Aに、電源
5から、動作電源を与えている分、無駄に電力を消費し
ている、という欠点を有していた。 よって、本発明は、上述した欠点のない、新規な情報処
理装置を提案せんとするものである。
By the way, in the conventional information processing device shown in FIG.
When the information processing device is brought from the operating state to the hibernation state and then to the operating state, the information processing device stores the information immediately before the hibernation of the information processing device in the information storage register section 8, as described above. The function of transmitting and receiving information between the information processing circuit section A and the information storage register section B can be performed by providing operating power to the information processing circuit section A during the idle period of the information processing device. Even if you don't have it, you can get it. Therefore, in the case of the conventional information processing apparatus shown in FIG. Next, when the information processing device is stopped, the information processing Since the circuit section A is supplied with operating power from the power supply 5, it has the disadvantage that power is wasted. Therefore, the present invention aims to propose a new information processing device that does not have the above-mentioned drawbacks.

【課題を解決するための手段】[Means to solve the problem]

本発明による情報処理装置は、第2図で上述した従来の
情報処理装置の場合と同様に、情報処理回路部と、それ
に対する情報蓄積用レジスタ部とを有する。 しかしながら、本発明による情報処]!!!装置は、情
報処理回路部の電源端が、主電源に、情報処理装置の動
作時には閏じるが停止時及び休止時には開くスイッチ回
路を介して接続され、また、情報蓄積用レジスタ部の電
源端が、上記主電源に、単方向性導通回路と上記スイッ
チ回路とを介して接続され、且つバックアップ用電源に
接続されている。
The information processing apparatus according to the present invention includes an information processing circuit section and an information storage register section therefor, as in the case of the conventional information processing apparatus described above in FIG. However, the information service according to the present invention]! ! ! In the device, the power supply end of the information processing circuit section is connected to the main power supply via a switch circuit that is switched on when the information processing device is in operation but opens when the information processing device is stopped or at rest, and the power supply terminal of the information storage register section is is connected to the main power source via a unidirectional conduction circuit and the switch circuit, and is also connected to a backup power source.

【作用・効果】[Action/effect]

本発明による情報処理装置によれば、情報処理装置を、
停止状態から、動作状態にさせれば、スイッチ回路が閏
じるので、情報処理回路部に、主電源から、スイッチ回
路を介して動作電源が与えられ、また、情報蓄積用レジ
スタ部に、主電源から、スイッチ回路及び単方向性導通
回路を介して動作NWAが与えられる。このため、情報
処理回路部及び情報蓄積用レジスタ部が、ともに動作状
態になり、よって、情報処理装置としての機能が得られ
る。 また、情報処理装置を、動作状態から、休止状態にさせ
れば、スイッチ回路が開くので、情報処理回路部には、
主電源から動作電源が与え。 られなくなり、従って、情報処理回路部は、休止状態に
なる。また、この場合、スイッチ回路が開くので、情報
蓄積用レジスタ部にも、主電源からは、動作電源が与え
られなくなる。しかしながら、情報蓄積用レジスタ部に
は、バックアップ用電源から、動作電源が与えられてい
る。 このため、情報処理装置を休止状態にしても、情報蓄積
用レジスタ部が、情報処理装置の休止直前の情報を蓄積
している。 さらに、情報処理装置を、上述した休止状態から、動作
状態にさせれば、スイッチ回路が閉じるので、情報処理
回路部に、主電源から、スイッチ回路を介して動作電源
が与えられ、また、情報蓄積用レジスタ部に、主電源か
ら、スイッチ回路と単方向性導通回路とを介して、動作
電源が与えられるので、情報処理回路部及び情報蓄積用
レジスタ部がともに動作状態になる。情報処理回路部及
び情報蓄積用レジスタ部が、このようにして、動作状態
になるとき、その当初において、情報蓄積用レジスタ部
は、情報処理装置の休止直前の情報を蓄積している。こ
のため、情報蓄積用レジスタ部は、情報処理装置の休止
直前の情報を蓄積している状態から、動作状態になる。 従って、本発明による情報処理装置によれば、情報処理
装置を、動作状態から、休止状態にさせ、次で動作状態
にさせた場合、情報処理装置が、情報蓄積用レジスタ部
において情報処理装置の休止直前の情報を有している状
態から、情報処理回路部及び情報蓄積用レジスタ部間で
情報の授受を行うという1M能が得られる。そして、そ
のような機能は、情報処理装置の休止期間において、情
報処理回路部に、主電源から、動作電源を与えておくこ
となしに47られる。 よって、本発明による情報処理装置によれば、情報処理
装置を、動作状態から、休止状態にさせ、次で動作状態
にさせた場合、情報処理装置が、情報蓄積用レジスタ部
において情報処理装置の休止直前の情報を有している状
態から、情報処理回路部及び情報蓄積用レジスタ部間で
情報の授受を行うという機能を得るにつき、情報処l1
LI装置の休止期間において、情報処理回路部に、主電
源から、動作電源を与えない分、消費電力を、第2図で
上述した従来の情報処理装置の場合に比し、低減させる
ことができる。
According to the information processing device according to the present invention, the information processing device
When the switch circuit is switched from the stopped state to the operating state, operating power is supplied to the information processing circuit section from the main power supply via the switch circuit, and the information storage register section is supplied with main power. An operating NWA is provided from the power supply via a switch circuit and a unidirectional conduction circuit. Therefore, both the information processing circuit section and the information storage register section become operational, and the function of an information processing device is therefore obtained. Furthermore, if the information processing device is brought into a hibernation state from an operating state, the switch circuit opens, so the information processing circuit section
The operating power is provided from the main power supply. Therefore, the information processing circuit section becomes inactive. Further, in this case, since the switch circuit is opened, the information storage register section is no longer supplied with operating power from the main power source. However, the information storage register section is supplied with operating power from the backup power source. Therefore, even when the information processing apparatus is placed in a hibernation state, the information storage register section stores information immediately before the information processing apparatus is placed in hibernation. Furthermore, when the information processing device is brought into the operating state from the above-mentioned hibernation state, the switch circuit is closed, so that the information processing circuit is supplied with operating power from the main power supply via the switch circuit, and the information Since the storage register section is supplied with operating power from the main power source via the switch circuit and the unidirectional conduction circuit, both the information processing circuit section and the information storage register section are in an operating state. When the information processing circuit unit and the information storage register unit enter the operating state in this manner, the information storage register unit initially stores information immediately before the information processing device is stopped. Therefore, the information storage register section changes from a state in which it stores information immediately before the information processing apparatus is stopped to an operating state. Therefore, according to the information processing device according to the present invention, when the information processing device is brought from the operating state to the hibernation state and then to the operating state, the information processing device stores the information processing device in the information storage register unit. The 1M capability of transmitting and receiving information between the information processing circuit section and the information storage register section is obtained from the state in which the information immediately before the pause is held. Such a function can be performed without supplying operating power from the main power source to the information processing circuit unit during the idle period of the information processing apparatus. Therefore, according to the information processing device according to the present invention, when the information processing device is brought from the operating state to the hibernation state and then to the operating state, the information processing device registers the information processing device in the information storage register section. In order to obtain the function of transmitting and receiving information between the information processing circuit unit and the information storage register unit from the state that has the information immediately before the suspension, the information processing l1
During the idle period of the LI device, the information processing circuit section is not supplied with operating power from the main power source, so power consumption can be reduced compared to the case of the conventional information processing device described above in Fig. 2. .

【実施例】【Example】

次に、第1図を伴って、本発明による情報処理装置の実
施例を述べよう。 第1図において、第2図との対応部分には同一符号を付
して示す。 第1図に示す本発明による情報処理装置は、次の事項を
除いて、第2図で上述した従来の情報処理装置と同様の
構成を有する。 すなわち、情報処理回路部Aの電源端1aが、電源5に
、情報処理回路部用電源Fi12aと、情報処理装置の
動作時には閉じるが停止時及び休止時には聞くように制
御回路3によって制御されるスイッチ回路14を介して
接続されている。 また、情報蓄積用レジスタ部Bの電源端1bが、電源5
に、情報蓄積用レジスタ部用電源線2bと、単方向性導
通回路15と、上述したスイッチ回路14とを介して接
続され、且つバックアップ用電源16に、バックアップ
用電源線18を介して接続されている。 この場合、単方向性導通回路15は、例えばダイオード
でなり、そして、電源5からの電流を、単方向性導通回
路15を通って、情報蓄積用レジスタ部B側に流すが、
バックアップ用電源16からの電流を、単方向性導通回
路15を通って、情報処理回路部A側に流さない極性を
有している。 さらに、情報蓄積用レジスタ部Bの動作時、情報蓄積用
レジスタ部Bの情報出力端6bから情報処理回路部Aの
情報入力端7aに延長している情報線9に、電源端1b
を通る電源電流が流れるとした場合、その情報線9に、
情報処理装置の動作時閉じるが休止時に開くように制御
回路3によって制御されるスイッチ回路17が介挿され
ている。 以上が、本発明による情報処理装置の実施例の構成であ
る。 このような構成を有する本発明による情報処理装置によ
れば、情報処理装置を、停止状態から、動作状態にさせ
れば、スイッチ回路14が閉じるので、情報処理回路部
Aに、主電源5から、スイッチ回路14を介して動作電
源が与えられ、また、情報蓄積用レジスタ部Bに、1電
WA5から、スイッチ回路14及び単方向性導通回路1
5を介して動作電源が与えられる。このため、情報処理
回路部A及び情報蓄積用レジスタ部Bが、ともに動作状
態になり、よって、情報処理回路部A及び情報蓄積用レ
ジスタ部B間で、情報線8及び9を介して情報の授受を
行うという、情報処理装置としての機能が得られる。 なお、この場合、情報蓄積用レジスタ部Bは、その電源
端1bがバックアップ用電源16に接続されているので
、バックアップ用電源16からも動作電源が与えられて
いる状態で、動作状態になる。 また、情報処理装置を、動作状態から、休止状態にさせ
れば、スイッチ回路14が開くので、情報処理回路部A
には、主電源5から動作電源が与えられなくなり、従っ
て、情報処理回路部Aは、休止状態になる。また、この
場合、スイッチ回路14が聞くので、情報蓄積用レジス
タ部Bにも、主電源5からは、動作電源が与えられなく
なる。しかしながら、情報蓄積用レジスタ部Bには、バ
ックアップ用電源16から、動作電源が与えられている
。このため、情報処理装置を休止状態にしても、情報蓄
積用レジスタ部Bが、情報処理装置の休止直前の情報を
蓄積している。 さらに、情報処理装置を、上述した休止状態から、動作
状態にさせれば、スイッチ回路14が閉じるので、情報
処理回路部Aに、主電源5から、スイッチ回路14を介
して動作電源が与えられ、また、情報蓄積用レジスタ部
Bにも、主電源5から、スイッチ回路14と単方向性導
通回路15とを介して、動作電源が与えられるので、情
報処理回路部A及び情報蓄積用レジスタ部Bがともに動
作状態になる。情報処理回路部A及び情報蓄積用レジス
タ部Bが、このようにして、動作状態になるとき、その
当初において、情報蓄積用レジスタ部Bは、情報処理装
置の休止直前の情報を蓄積している。このため、情報蓄
積用レジスタ部Bは、情報処理装置の休止直前の情報を
蓄積している状態から、動作状態になる。 従って、第1図に示す本発明による情報処理装置によれ
ば、情報処理′4A@を、動作状態から、休止状態にさ
ゼ、次で動作状態にさせた場合、情報処理装置が、情報
蓄積用レジスタ部Bにおいて情報処理装置の休止直前の
情報を有している状態から、情報処理回路部A及び情報
蓄積用レジスタ部B間で情報の授受を行うという機能が
得られる。そして、そのような機能は、情報処理装置の
休止期間において、情報処理回路部Aに、主電源5から
、動作電源を与えておくことなしに得られる。 よって、第1図に示す本発明による情報処理装置によれ
ば、情報処理装置を、動作状態から、休止状態にさせ、
次で動作状態にさせた場合、情報処理装置が、情報蓄積
用レジスタ部Bにおいて情報処理装置の休止直前の情報
を有している状態から、情報処理回路部A及び情報蓄積
用レジスタ部B間で情報の授受を行うという機能を得る
につき、情報処理装置の休止期間において、情報処理回
路部Aに、主電源5から、動作電源を与えない分、消費
電力を、第2図で上述した従来の情報処理装置の場合に
比し、低減させることができる。 また、第1図に示す本発明による情報処l!I!装δの
場合、図示のように、情報蓄積用レジスタ部Bの情報出
力端6bから情報処理回路部Aの情報入力端7aに延長
している情報線9に、スイッチ回路17を介挿しておけ
ば、情報処理装置が、動作状態から、休止状態になれば
、スイッチ回路17が開いた状態になるので、情報処埋
装置の休止期間において、情報線9に、バックアップ用
電源16から情報蓄積用レジスタ部Bの電源端1bを通
る電源電流が流れんとしても、それが阻止される。この
ため、バックアップ用電源16の電力が、情報処理装置
の休止期間において、不必要に消費されない。 なお、上述においては、情報蓄積用レジスタ部Bの電源
端1bが、バックアップ用電源16に、バックアップ用
電源線1日のみを介して接続されている場合につき述べ
たが、情報蓄積用レジスタ部Bの電源端1bが、バック
アップ用電源16に、バックアップ用電源線18と、情
報処理装置の休止時閉じるが動作時及び停止時開くよう
に制御回路3によって制御されるスイッチ回路とを介し
て接続されている構成とすることもでき、その他、本発
明の精神を脱することなしに、種々の変型、変更をなし
得るであろう。
Next, an embodiment of the information processing apparatus according to the present invention will be described with reference to FIG. In FIG. 1, parts corresponding to those in FIG. 2 are designated by the same reference numerals. The information processing apparatus according to the present invention shown in FIG. 1 has the same configuration as the conventional information processing apparatus described above in FIG. 2, except for the following matters. That is, the power supply end 1a of the information processing circuit section A is connected to the power supply 5, the power source Fi 12a for the information processing circuit section, and a switch controlled by the control circuit 3 so as to be closed when the information processing apparatus is in operation but turned on when the information processing apparatus is stopped or at rest. They are connected via a circuit 14. Further, the power supply end 1b of the information storage register section B is connected to the power supply 5.
It is connected to the information storage register section power supply line 2b, the unidirectional conduction circuit 15, and the above-mentioned switch circuit 14, and is connected to the backup power supply 16 via the backup power supply line 18. ing. In this case, the unidirectional conduction circuit 15 is made of, for example, a diode, and the current from the power supply 5 is passed through the unidirectional conduction circuit 15 to the information storage register section B side.
It has a polarity that prevents the current from the backup power supply 16 from flowing to the information processing circuit section A side through the unidirectional conduction circuit 15. Further, when the information storage register section B is in operation, the information line 9 extending from the information output terminal 6b of the information storage register section B to the information input terminal 7a of the information processing circuit section A is connected to the power supply terminal 1b.
If a power supply current flows through the information line 9,
A switch circuit 17 controlled by the control circuit 3 is inserted so that it is closed when the information processing device is in operation and opened when it is in rest. The above is the configuration of the embodiment of the information processing device according to the present invention. According to the information processing device according to the present invention having such a configuration, when the information processing device is brought into operation from the stopped state, the switch circuit 14 is closed, so that the information processing circuit section A is disconnected from the main power supply 5. , the operating power is supplied via the switch circuit 14, and the information storage register section B is supplied with the switch circuit 14 and the unidirectional conduction circuit 1 from the 1-current WA5.
Operating power is supplied via 5. For this reason, both the information processing circuit section A and the information storage register section B become operational, and therefore, information is transmitted between the information processing circuit section A and the information storage register section B via the information lines 8 and 9. The function of an information processing device for sending and receiving information can be obtained. In this case, the information storage register section B is connected to the backup power supply 16 at its power supply end 1b, and therefore enters the operating state while being supplied with operating power from the backup power supply 16. Further, when the information processing device is brought into a rest state from an operating state, the switch circuit 14 is opened, so that the information processing circuit section A
, the main power supply 5 no longer supplies operating power, and therefore the information processing circuit section A enters a hibernation state. Furthermore, in this case, since the switch circuit 14 listens, the information storage register section B is also no longer supplied with operating power from the main power supply 5. However, the information storage register section B is supplied with operating power from the backup power supply 16. Therefore, even when the information processing apparatus is placed in a hibernation state, the information storage register section B stores information immediately before the information processing apparatus is placed in a hibernation state. Further, when the information processing device is brought into the operating state from the above-mentioned hibernation state, the switch circuit 14 is closed, so that operating power is supplied to the information processing circuit unit A from the main power supply 5 via the switch circuit 14. Further, since the information storage register section B is also supplied with operating power from the main power supply 5 via the switch circuit 14 and the unidirectional conduction circuit 15, the information processing circuit section A and the information storage register section Both B become active. When the information processing circuit unit A and the information storage register unit B enter the operating state in this way, the information storage register unit B initially stores the information immediately before the information processing device was stopped. . Therefore, the information storage register section B changes from a state in which it stores information immediately before the information processing apparatus is stopped to an operating state. Therefore, according to the information processing apparatus according to the present invention shown in FIG. The function of exchanging information between the information processing circuit section A and the information storage register section B can be obtained from a state in which the register section B has information immediately before the information processing apparatus is stopped. Such a function can be obtained without supplying operating power from the main power supply 5 to the information processing circuit unit A during the idle period of the information processing apparatus. Therefore, according to the information processing apparatus according to the present invention shown in FIG. 1, the information processing apparatus is brought into a dormant state from an operating state,
When the information processing device is brought into the operating state in the following manner, the information processing circuit section A and the information storage register section B are moved from the state where the information processing device has the information immediately before the information processing device was stopped in the information storage register section B. In order to obtain the function of transmitting and receiving information, the power consumption is reduced by the amount of power consumed by not supplying operating power from the main power supply 5 to the information processing circuit section A during the idle period of the information processing apparatus, as described above in FIG. This can be reduced compared to the case of an information processing device. Furthermore, the information processing l! shown in FIG. 1 according to the present invention! I! In the case of the system δ, a switch circuit 17 can be inserted into the information line 9 extending from the information output terminal 6b of the information storage register section B to the information input terminal 7a of the information processing circuit section A, as shown in the figure. For example, when the information processing device changes from the operating state to the hibernation state, the switch circuit 17 becomes open, so that the information line 9 is connected to the information storage power source 16 from the backup power supply 16 during the hibernation period of the information processing device. Even if the power supply current does not flow through the power supply end 1b of the register section B, it is blocked. Therefore, the power of the backup power supply 16 is not consumed unnecessarily during the period when the information processing apparatus is inactive. In the above description, the power supply terminal 1b of the information storage register section B is connected to the backup power supply 16 through only one backup power supply line, but the information storage register section B The power supply end 1b of the information processing apparatus is connected to the backup power supply 16 via a backup power supply line 18 and a switch circuit controlled by the control circuit 3 so as to be closed when the information processing apparatus is at rest but opened when the information processing apparatus is in operation or stopped. In addition, various modifications and changes may be made without departing from the spirit of the present invention.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明による情報処理装置の実施例を示す系
統的接続図である。 第2図は、従来の情報処理装置を示す系統的接続図であ
る。 A・・・・・・・・・・・・情報処理回路部B・・・・
・・・・・・・・情報蓄積用レジスタ部1a、1b ・・・・・・・・・・・・電源端 2a・・・・・・・・・情報処理回路部用電源線2b・
・・・・・・・・情報苔積用レジスタ部用電源線3・・
・・・・・・・・・・制御回路 4・・・・・・・・・・・・スイッチ回路5・・・・・
・・・・・・・電源 6a、6b ・・・・・・・・・・・・情報出力端 7a、7b ・・・・・・・・・・・・情報入力端 8.9 ・・・・・・・・・・・・情報線 14・・・・・・・・・・・・スイッチ回路15・・・
・・・・:・・・・単方向性導通回路16・・・・・・
・・・・・・バックアップ用電源17・・・・・・・・
・・・・スイッチ回路18・・・・・・・・・・・・バ
ックアップ用電源線出願人  日本電信電話株式会社
FIG. 1 is a systematic connection diagram showing an embodiment of an information processing apparatus according to the present invention. FIG. 2 is a systematic connection diagram showing a conventional information processing device. A... Information processing circuit section B...
...... Information storage register sections 1a, 1b ...... Power supply terminal 2a ...... Power supply line 2b for information processing circuit section.
...... Information moss accumulation register section power supply wire 3...
......Control circuit 4...Switch circuit 5...
......Power supplies 6a, 6b...Information output terminals 7a, 7b...Information input terminals 8.9... ......Information line 14...Switch circuit 15...
...: ... Unidirectional conduction circuit 16 ...
...Backup power supply 17...
...Switch circuit 18...Backup power supply line Applicant Nippon Telegraph and Telephone Corporation

Claims (1)

【特許請求の範囲】[Claims] 情報処理回路部と、それに対する情報蓄積用レジスタ部
とを有する情報処理装置において、上記情報処理回路部
の電源端が、主電源に、情報処理装置の動作時には閉じ
るが停止時及び休止時には開くスイッチ回路を介して接
続され、上記情報蓄積用レジスタ部の電源端が、上記主
電源に、単方向性導通回路と上記スイッチ回路とを介し
て接続され、且つバックアップ用電源に接続されている
ことを特徴とする情報処理装置。
In an information processing device having an information processing circuit unit and an information storage register unit for the information processing circuit unit, the power supply end of the information processing circuit unit is connected to the main power source, and a switch is provided that closes when the information processing device is in operation but opens when the information processing device is stopped or at rest. The power supply end of the information storage register unit is connected to the main power supply via the unidirectional conduction circuit and the switch circuit, and is connected to a backup power supply. Characteristic information processing device.
JP63117750A 1988-05-13 1988-05-13 Information processor Pending JPH01287721A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63117750A JPH01287721A (en) 1988-05-13 1988-05-13 Information processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63117750A JPH01287721A (en) 1988-05-13 1988-05-13 Information processor

Publications (1)

Publication Number Publication Date
JPH01287721A true JPH01287721A (en) 1989-11-20

Family

ID=14719392

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63117750A Pending JPH01287721A (en) 1988-05-13 1988-05-13 Information processor

Country Status (1)

Country Link
JP (1) JPH01287721A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5556420A (en) * 1978-10-16 1980-04-25 Nippon Precision Circuits Semiconductor circuit device
JPS62169218A (en) * 1986-01-17 1987-07-25 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション Application suspension restarter for information processing system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5556420A (en) * 1978-10-16 1980-04-25 Nippon Precision Circuits Semiconductor circuit device
JPS62169218A (en) * 1986-01-17 1987-07-25 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション Application suspension restarter for information processing system

Similar Documents

Publication Publication Date Title
KR890010644A (en) Communication and energy control system for home
JPH1188458A (en) Network connection device
JP4044897B2 (en) Cooperating station activation device for performing at least one distributed function, particularly in motor vehicles
JPH01287721A (en) Information processor
JPH0385894A (en) Key telephone system
JPH11353062A (en) Power source switching circuit for network connector
US6414588B1 (en) Selective call receiver with improved setting of test mode
JPH01204549A (en) Modulator/demodulator
JPH03128564A (en) Facsimile receiver
JPS58123656U (en) telephone
JPS57185755A (en) Subscriber response detecting system
JPS6276388A (en) Key telephone system
JP2969748B2 (en) Interface control method
JP2741098B2 (en) Line termination equipment
JP2594663B2 (en) Terminal network controller
JP3516617B2 (en) Power control method in ISDN terminal
JPS611159A (en) Constant current feeding circuit of subscriber circuit
JPS6184952A (en) Power source controlling circuit of modem
JPH0292156A (en) Facsimile receiver
JPS6248893A (en) Power supplying system
JPS6421546U (en)
JPH06290154A (en) Network power management system
JPS63316960A (en) Inter-different communication line communication control equipment
JPS63217856A (en) Telephone set selection signal output device
JPH02147370A (en) Printer device