JPH0121653B2 - - Google Patents

Info

Publication number
JPH0121653B2
JPH0121653B2 JP55179845A JP17984580A JPH0121653B2 JP H0121653 B2 JPH0121653 B2 JP H0121653B2 JP 55179845 A JP55179845 A JP 55179845A JP 17984580 A JP17984580 A JP 17984580A JP H0121653 B2 JPH0121653 B2 JP H0121653B2
Authority
JP
Japan
Prior art keywords
information
instruction
processing
signal transmission
transmission path
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP55179845A
Other languages
Japanese (ja)
Other versions
JPS57104346A (en
Inventor
Masakazu Tanaka
Takeshi Kitahara
Koji Kusumoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP55179845A priority Critical patent/JPS57104346A/en
Publication of JPS57104346A publication Critical patent/JPS57104346A/en
Publication of JPH0121653B2 publication Critical patent/JPH0121653B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Between Computers (AREA)
  • Computer And Data Communications (AREA)
  • Communication Control (AREA)

Description

【発明の詳細な説明】 本発明は変復調装置に関し、特に電子計算機、
端末、フアクシミリ装置等の情報処理装置が通信
回線、データハイウエイ等の信号伝送路を経由し
て情報の送受信を行なうデータ通信システムにお
いて、上記情報処理装置と上記信号伝送路との接
続部に設置される変復調装置に関するものであ
る。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a modulation/demodulation device, and in particular to an electronic computer,
In a data communication system in which an information processing device such as a terminal or a facsimile device transmits and receives information via a signal transmission path such as a communication line or a data highway, the device is installed at the connection between the information processing device and the signal transmission path. The present invention relates to a modulation/demodulation device.

一般に、通信回線、データハイウエイ等の信号
伝送路を経由して遠隔の情報処理装置との間で情
報の送受信を行なう場合、信号伝送路の伝送特性
に合わせるために変復調装置が使用される。
Generally, when transmitting and receiving information to and from a remote information processing device via a signal transmission path such as a communication line or data highway, a modulation/demodulation device is used to match the transmission characteristics of the signal transmission path.

従来の変復調装置は、単に情報処理装置からの
ビツト列をアナログ信号に変換し、信号伝送路か
らのアナログ信号をビツト列に変換するにすぎな
かつた。したがつて、次の点で問題があつた。
Conventional modulation/demodulation devices simply convert bit strings from an information processing device into analog signals, and convert analog signals from a signal transmission path into bit strings. Therefore, the following problems arose.

異なる属性(コード系、手順等)をもつ情報
処理装置が通信するには、どちらかの属性に統
一する必要があるため、一方の情報処理装置に
手を加えねばならない。
In order for information processing devices with different attributes (code system, procedure, etc.) to communicate, it is necessary to unify them to one of the attributes, so it is necessary to modify one of the information processing devices.

既設の情報処理装置の場合には応々にして改
造が不可のため、相互通信を断念せざるを得な
い。
In the case of existing information processing equipment, it is impossible to modify it in some cases, so mutual communication has to be abandoned.

本発明は従来の変復調装置に、上記属性の変換
機能をもたせることにより、上記問題点を解決す
ることを目的とする。そして、この目的は、互い
に属性の異なる情報処理装置同士が信号伝送路を
経由して情報の送受信を行なうデータ通信システ
ム内に設けられ、上記情報処理装置と上記信号伝
送路との接続部に位置する変復調装置であつて、 該情報処理装置からの変換・加工を指示する変
換・加工指示情報を先頭部分に付加した情報に対
し、該変換・加工指示情報を解読する解読手段
と、該解読手段による解読結果に基づいて、選択
される各々処理内容が異なる複数の指示別処理部
と該指示別処理部により処理された情報を該信号
伝送路に送出する手段を有することを特徴とする
変復調装置によつて達成される。
It is an object of the present invention to solve the above problems by providing a conventional modulation/demodulation device with the above attribute conversion function. The purpose of this is to provide a data communication system in which information processing devices with different attributes transmit and receive information via a signal transmission path, and to be located at a connection point between the information processing device and the signal transmission path. a modulation/demodulation device that decodes the conversion/processing instruction information added to the head portion of the information sent from the information processing device to instruct the conversion/processing; and the decoding device. A modulation/demodulation device comprising: a plurality of instruction-specific processing units each having different processing contents selected based on the decoding result of the instruction-specific processing unit; and means for transmitting information processed by the instruction-specific processing units to the signal transmission path. achieved by.

以下、本発明を図面により説明する。 Hereinafter, the present invention will be explained with reference to the drawings.

第1図は本発明が適用可能なデータ通信システ
ムの1例であり、図中、1と2は情報処理装置、
3と4は変復調装置、5は通信回線である。さら
に情報処理装置1と2のうち、1は電子計算機シ
ステム、2は端末である。第1図のシステムにお
いて、情報処理装置1と2とのコード系が異なる
場合、情報処理装置1より送信する情報の、例え
ば先頭部分に、第2図にて説明するような変換加
工指示情報を付加して変復調装置3へ送るように
する。
FIG. 1 shows an example of a data communication system to which the present invention can be applied, and in the figure, 1 and 2 are information processing devices,
3 and 4 are modem devices, and 5 is a communication line. Further, of the information processing devices 1 and 2, 1 is a computer system and 2 is a terminal. In the system shown in FIG. 1, if the code systems of information processing devices 1 and 2 are different, conversion processing instruction information as explained in FIG. It is added and sent to the modulation/demodulation device 3.

第2図は、情報処理装置から本発明の変復調装
置に送られる情報の形式の一例であり、図中、6
は正味の情報、7は変換加工指示情報である。変
換加工指示情報7は情報6をドツトパターン情報
に変換することを指示したり、情報6内のASCII
コードをEBCDICコードに変換することを指示し
たり、あるいは無変換のまま送出することを指示
したりするものである。第1図の変復調装置3は
情報処理装置1から送出されてくる変換加工指示
情報7にもとづいて後続する情報6に対し、所定
の変換加工処理を行なつた上で、通信回線5に該
処理済の情報を送出する。また、端末側の変復調
装置4に該機能がない場合、情報処理装置2から
情報処理装置1へ送出される情報に対し、変復調
装置3が上記と同様な処理を行なう。
FIG. 2 is an example of the format of information sent from the information processing device to the modulation/demodulation device of the present invention.
is net information, and 7 is conversion processing instruction information. Conversion processing instruction information 7 instructs to convert information 6 to dot pattern information, or converts information 6 to ASCII
It instructs to convert the code to EBCDIC code, or instructs to send it without conversion. The modulation/demodulation device 3 in FIG. 1 performs predetermined conversion processing on the subsequent information 6 based on the conversion processing instruction information 7 sent from the information processing device 1, and then transmits the processing to the communication line 5. Send completed information. Furthermore, if the terminal side modem device 4 does not have this function, the modem device 3 performs the same processing as described above on the information sent from the information processing device 2 to the information processing device 1.

第3図は、本発明の実施例の変復調装置のブロ
ツク図であり、図中、10は情報処理装置とのイ
ンタフエース制御部、11は信号伝送路制御部、
12と13は指示解読部、14〜17は指示別処
理部、18〜21は切替スイツチ部である。情報
処理装置からインタフエース制御部10を経由し
て送出されてくる情報は指示解読部12にて、そ
の先頭部分の変換加工指示情報(第2図図示)が
解読される。そしてその解読結果にもとづいて切
替スイツチ部18,19が制御され、指示別処理
部14,…,15のうちの所要のものが選択され
る。これにより、後続する正味の情報は、所定の
変換加工処理が施され、信号伝送路制御部11を
経由して信号伝送路上へ送出されてゆく。
FIG. 3 is a block diagram of a modulation/demodulation device according to an embodiment of the present invention, in which 10 is an interface control section with an information processing device, 11 is a signal transmission line control section,
12 and 13 are instruction decoding sections, 14 to 17 are instruction specific processing sections, and 18 to 21 are changeover switch sections. Information sent from the information processing device via the interface control section 10 is sent to an instruction decoding section 12, where the conversion processing instruction information (shown in FIG. 2) at the beginning of the information is decoded. Then, based on the decoding result, the changeover switch units 18 and 19 are controlled, and a desired one of the instruction-specific processing units 14, . . . , 15 is selected. Thereby, the subsequent net information is subjected to predetermined conversion processing and sent out onto the signal transmission path via the signal transmission path control section 11.

一方、信号伝送路から信号伝送路制御部11を
経由して入力されてくる変換加工指示情報付きの
情報は、指示解読部13にてその先頭部分の変換
加工指示情報が解読される。そしてその解読結果
にもとづいて切替スイツチ部20,21が制御さ
れ、指示別処理部16,…,17のうちの所要の
ものが選択される。これにより、後続する正味の
情報は所定の変換加工処理が施され、インタフエ
ース制御部を経由して情報処理装置へ送出されて
ゆく。
On the other hand, the information with conversion instruction information input from the signal transmission path via the signal transmission path control section 11 is decoded by the instruction decoding section 13 at the beginning of the conversion instruction information. Then, based on the decoding result, the changeover switch sections 20 and 21 are controlled, and a desired one of the instruction-based processing sections 16, . . . , 17 is selected. As a result, the subsequent net information is subjected to predetermined conversion processing and sent to the information processing device via the interface control section.

第4図は実施例における主要部の具体的な回路
構成図であり、図中、30は変換加工指示情報保
持レジスタ、31はデコード回路、32,33,
34は指示別処理部、35〜40はアンドゲー
ト、41はオアゲートである。第4図の変換加工
指示情報保持レジスタ30とデコード回路31の
部分が第3図の指示解読部12に相当し、アンド
ゲート35〜40とオアゲート41の部分が切替
スイツチ部18,19に相当する。また言うまで
もなく、第4図の指示別処理部32,…,34と
第3図の指示別処理部14,…,15が対応す
る。
FIG. 4 is a specific circuit configuration diagram of the main parts in the embodiment, in which 30 is a conversion processing instruction information holding register, 31 is a decoding circuit, 32, 33,
34 is an instruction-specific processing unit, 35 to 40 are AND gates, and 41 is an OR gate. The conversion processing instruction information holding register 30 and decoding circuit 31 in FIG. 4 correspond to the instruction decoding section 12 in FIG. 3, and the AND gates 35 to 40 and OR gate 41 correspond to the changeover switch sections 18 and 19. . Needless to say, the instruction-specific processing units 32, . . . , 34 in FIG. 4 correspond to the instruction-specific processing units 14, . . . , 15 in FIG.

第4図の動作は、容易に理解されると思われる
ので詳細な動作説明を省略する。
Since the operation shown in FIG. 4 is thought to be easily understood, a detailed explanation of the operation will be omitted.

第5図は、実施例における指示別処理部の1つ
の具体的な回路構成図であり、図中、50はコー
ド情報保持レジスタ、51はデコード回路、5
2,53,54はドツトパターン保持テーブル、
55はドツトパターン保持テーブルアクセス制御
回路、56〜58はアンドゲート、59はオアゲ
ートである。
FIG. 5 is a specific circuit configuration diagram of the instruction-specific processing unit in the embodiment, in which 50 is a code information holding register, 51 is a decoding circuit, 5
2, 53, 54 are dot pattern holding tables;
55 is a dot pattern holding table access control circuit, 56 to 58 are AND gates, and 59 is an OR gate.

第5図の回路は入力コード情報をドツトパター
ン情報に変換して出力する回路を示している。入
力コード情報は、まずレジスタ50に保持され
る。そしてレジスタ50の内容にもとづいて、ア
クセス制御回路55が対応するドツトパターン保
持テーブルにアクセスし、ドツトパターンを順次
読出してゆく。一方、レジスタ50の内容はデコ
ード回路51によりデコードされ、上記アクセス
されつつあるドツトパターン保持テーブルの出力
に対応するアンドゲートを開くのでドツトパター
ン保持テーブルから読出されたドツトパターン情
報はオアゲート59を通して出力されてゆく。
The circuit in FIG. 5 shows a circuit that converts input code information into dot pattern information and outputs it. Input code information is first held in register 50. Based on the contents of the register 50, the access control circuit 55 accesses the corresponding dot pattern holding table and sequentially reads out the dot patterns. On the other hand, the contents of the register 50 are decoded by the decode circuit 51 and the AND gate corresponding to the output of the dot pattern holding table being accessed is opened, so that the dot pattern information read from the dot pattern holding table is outputted through the OR gate 59. I'm going to go.

以上のように本発明によれば変復調装置内にて
情報の変換加工処理が行なわれるが、この機能は
必要に応じて信号伝送路へ送出する情報に対して
のみ、あるいは信号伝送路から入力される情報に
対してのみ適用することが可能である。
As described above, according to the present invention, information conversion processing is performed within the modulation/demodulation device, but this function is performed only for information sent to the signal transmission path or for information input from the signal transmission path as necessary. It can only be applied to information that

以上説明したように、本発明によれば変復調装
置内において情報の変換加工処理を行なうように
したので、既存の情報処理装置を改造することな
く、属性の異なる情報処理装置間のデータ通信を
行うことが可能となる。
As explained above, according to the present invention, information conversion processing is performed within the modulation/demodulation device, so data communication between information processing devices with different attributes can be performed without modifying the existing information processing device. becomes possible.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はデータ通信システムの1例、第2図は
情報処理装置から変復調装置に送られる情報の形
式、第3図は本発明の実施例の変復調装置のブロ
ツク図、第4図は実施例における主要部の具体的
な回路構成図、第5図は実施例における指示別処
理部の1つの具体的な回路構成図である。第3図
において、12と13は指示解読部、14〜17
は指示別処理部、18〜21は切替スイツチ部で
ある。
FIG. 1 is an example of a data communication system, FIG. 2 is a format of information sent from an information processing device to a modulation/demodulation device, FIG. 3 is a block diagram of a modulation/demodulation device according to an embodiment of the present invention, and FIG. 4 is an embodiment of the present invention. FIG. 5 is a specific circuit diagram of one of the instruction-specific processing units in the embodiment. In FIG. 3, 12 and 13 are instruction decoding units, 14 to 17
1 is an instruction-based processing section, and 18 to 21 are changeover switch sections.

Claims (1)

【特許請求の範囲】 1 互いに属性の異なる情報処理装置同士が信号
伝送路を経由して情報の送受信を行なうデータ通
信システム内に設けられ、上記情報処理装置と上
記信号伝送路との接続部に位置する変復調装置で
あつて、 該情報処理装置からの変換・加工を指示する変
換・加工指示情報を先頭部分に付加した情報に対
し、該変換・加工指示情報を解読する解読手段
と、該解読手段による解読結果に基づいて、選択
される各々処理内容が異なる複数の指示別処理部
と該指示別処理部により処理された情報を該信号
伝送路に送出する手段を有することを特徴とする
変復調装置。
[Scope of Claims] 1. Provided in a data communication system in which information processing devices with different attributes transmit and receive information via a signal transmission path, a connecting portion between the information processing device and the signal transmission path is provided. A modulation/demodulation device located at the information processing device, which includes a decoding means for decoding the conversion/processing instruction information added to the head part of the information, which instructs conversion/processing from the information processing device; A modulation/demodulation system comprising a plurality of instruction-specific processing sections each having different processing contents selected based on the decoding result by the means, and means for sending information processed by the instruction-specific processing sections to the signal transmission path. Device.
JP55179845A 1980-12-19 1980-12-19 Modulation and demodulation device Granted JPS57104346A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP55179845A JPS57104346A (en) 1980-12-19 1980-12-19 Modulation and demodulation device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP55179845A JPS57104346A (en) 1980-12-19 1980-12-19 Modulation and demodulation device

Publications (2)

Publication Number Publication Date
JPS57104346A JPS57104346A (en) 1982-06-29
JPH0121653B2 true JPH0121653B2 (en) 1989-04-21

Family

ID=16072901

Family Applications (1)

Application Number Title Priority Date Filing Date
JP55179845A Granted JPS57104346A (en) 1980-12-19 1980-12-19 Modulation and demodulation device

Country Status (1)

Country Link
JP (1) JPS57104346A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05233565A (en) * 1991-11-12 1993-09-10 Fujitsu Ltd Voice synthesization system

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59189751A (en) * 1983-04-12 1984-10-27 Fujitsu Ltd Data transmission control system
JPS61198946A (en) * 1985-02-28 1986-09-03 Toshiba Corp Document communication control system
US4695880A (en) * 1985-07-30 1987-09-22 Postron Corp. Electronic information dissemination system
JP2530611B2 (en) * 1986-03-15 1996-09-04 株式会社日立製作所 Communication control device
JPH01243748A (en) * 1988-03-25 1989-09-28 Oki Electric Ind Co Ltd Facsimile communication system and facsimile equipment
JPH0256148A (en) * 1989-02-17 1990-02-26 Matsushita Graphic Commun Syst Inc Data transmission equipment

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05233565A (en) * 1991-11-12 1993-09-10 Fujitsu Ltd Voice synthesization system

Also Published As

Publication number Publication date
JPS57104346A (en) 1982-06-29

Similar Documents

Publication Publication Date Title
KR970029599A (en) Information signal recording device and recording mode query / designation method
MY112811A (en) Transmitting and receiving apparatus.
JPH0121653B2 (en)
US5699405A (en) Modem card for portable radiophone
JP2792357B2 (en) Remote monitoring and control device
JPS62262164A (en) Virtual terminal controller
JPS5933360U (en) connector
JP2641896B2 (en) Data transfer method
JPS6312630Y2 (en)
JPS60112157U (en) remote control system
JPS5811383U (en) transmission device
JPS62104357A (en) Facsimile output equipment
JPS59140576U (en) fax machine
JPS61247184A (en) Electronic apparatus
JPH0584096B2 (en)
JPS60170801U (en) Control system switching device
JPH0282848A (en) Data communication equipment
JPH03280761A (en) Telephone set
JPH04264854A (en) Communication device
JPH01126853A (en) Data transfer equipment
JPH02211797A (en) Synchronous control bus system
JPH031651A (en) Facsimile equipment
JPH03104439A (en) Data transmission system
JPS59158773A (en) Analog transmitting method of control signal for elevator
JPS61216192A (en) Memory writing system