JPH01179631U - - Google Patents
Info
- Publication number
- JPH01179631U JPH01179631U JP7481488U JP7481488U JPH01179631U JP H01179631 U JPH01179631 U JP H01179631U JP 7481488 U JP7481488 U JP 7481488U JP 7481488 U JP7481488 U JP 7481488U JP H01179631 U JPH01179631 U JP H01179631U
- Authority
- JP
- Japan
- Prior art keywords
- logic circuit
- enable signal
- transistor
- circuit
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Manipulation Of Pulses (AREA)
Description
第1図はこの考案に係るロジツク回路の実施例
を示したブロツク図である。第2図は従来のロジ
ツク回路のブロツク図である。 主な番号の説明、2:イネーブル信号線路、4
:クロツク信号線路、5:ロジツク回路、6,7
:バイパスコンデンサ、8:トランジスタ、9,
10:抵抗。
を示したブロツク図である。第2図は従来のロジ
ツク回路のブロツク図である。 主な番号の説明、2:イネーブル信号線路、4
:クロツク信号線路、5:ロジツク回路、6,7
:バイパスコンデンサ、8:トランジスタ、9,
10:抵抗。
Claims (1)
- 【実用新案登録請求の範囲】 イネーブル信号でON/OFFするロジツク回
路であつて、イネーブル信号がHレベルの時にこ
のロジツク回路のクロツク信号線路をハイインピ
ーダンスにするようにしたロジツク回路において
、 上記クロツク信号線路とアース回路間にバイパ
スコンデンサとトランジスタとの直列回路を設け
、このトランジスタを上記イネーブル信号で制御
可能に構成したことを特徴とするロジツク回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7481488U JPH01179631U (ja) | 1988-06-07 | 1988-06-07 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7481488U JPH01179631U (ja) | 1988-06-07 | 1988-06-07 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01179631U true JPH01179631U (ja) | 1989-12-22 |
Family
ID=31299904
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7481488U Pending JPH01179631U (ja) | 1988-06-07 | 1988-06-07 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01179631U (ja) |
-
1988
- 1988-06-07 JP JP7481488U patent/JPH01179631U/ja active Pending