JPH01164501U - - Google Patents

Info

Publication number
JPH01164501U
JPH01164501U JP5967788U JP5967788U JPH01164501U JP H01164501 U JPH01164501 U JP H01164501U JP 5967788 U JP5967788 U JP 5967788U JP 5967788 U JP5967788 U JP 5967788U JP H01164501 U JPH01164501 U JP H01164501U
Authority
JP
Japan
Prior art keywords
read
memory
inference engine
control rules
fuzzy
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5967788U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP5967788U priority Critical patent/JPH01164501U/ja
Publication of JPH01164501U publication Critical patent/JPH01164501U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Feedback Control In General (AREA)
  • Control Of Temperature (AREA)

Description

【図面の簡単な説明】
第1図は本考案の一実施例を示す構成説明図、
第2図は第1図のフアジイエキスパートシステム
ボードの一例を示す構成説明図、第3図は第2図
の演算回路MAXの一例を示す説明図、第4図は
第2図の演算回路MINの一例を示す説明図、第
5図は第2図の演算回路MLTの一例を示す説明
図である。 1…信号変換器、2…A/D変換ボード、3…
CPUボード、4…ヒータ、5…電熱ポツト、6
…フアジイエキスパートシステムボード、7…フ
アジイ推論エンジン、8…制御規則、9…D/A
変換ボード、10…ヒータ出力制御回路。

Claims (1)

    【実用新案登録請求の範囲】
  1. あらかじめ人間オペレータの知識が制御規則と
    して収容されたリードオンリーメモリと、このリ
    ードオンリーメモリに収容された制御規則とセン
    サから入つてくるデータとをつきあわせて定性的
    な操作量を出力するフアジイ推論エンジンとより
    なるフアジイエキスパートシステムボードにおい
    て、フアジイ推論エンジンをリードオンリーメモ
    リを用いた演算回路およびデータラツチ回路より
    構成したことを特徴とするフアジイエキスパート
    システムボード。
JP5967788U 1988-05-02 1988-05-02 Pending JPH01164501U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5967788U JPH01164501U (ja) 1988-05-02 1988-05-02

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5967788U JPH01164501U (ja) 1988-05-02 1988-05-02

Publications (1)

Publication Number Publication Date
JPH01164501U true JPH01164501U (ja) 1989-11-16

Family

ID=31285426

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5967788U Pending JPH01164501U (ja) 1988-05-02 1988-05-02

Country Status (1)

Country Link
JP (1) JPH01164501U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0651807A (ja) * 1992-02-28 1994-02-25 Sgs Thomson Microelettronica Spa ファジィ論理電子制御器及びそのメモリ動作方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55150027A (en) * 1979-05-14 1980-11-21 Kokusai Denshin Denwa Co Ltd <Kdd> Digital signal processing system
JPS60218291A (ja) * 1984-04-11 1985-10-31 株式会社日立製作所 クレ−ン自動運転方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55150027A (en) * 1979-05-14 1980-11-21 Kokusai Denshin Denwa Co Ltd <Kdd> Digital signal processing system
JPS60218291A (ja) * 1984-04-11 1985-10-31 株式会社日立製作所 クレ−ン自動運転方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0651807A (ja) * 1992-02-28 1994-02-25 Sgs Thomson Microelettronica Spa ファジィ論理電子制御器及びそのメモリ動作方法

Similar Documents

Publication Publication Date Title
JPH01164501U (ja)
JPS62173184U (ja)
JPS63126999U (ja)
JPS6283141U (ja)
JPH0488181U (ja)
JPS6174127U (ja)
JPH02141109U (ja)
JPH041360U (ja)
JPH0165513U (ja)
JPH0274759U (ja)
JPH03107704U (ja)
JPS62197189U (ja)
JPH02143628U (ja)
JPS6325492U (ja)
JPS6223336U (ja)
JPS6335104U (ja)
JPS61147425U (ja)
JPS62174298U (ja)
JPS6427701U (ja)
JPS6343204U (ja)
JPS6283142U (ja)
JPS632005U (ja)
JPH0258604U (ja)
JPH0350996U (ja)
JPS62142601U (ja)