JP7448563B2 - 画像コーデック方法、エンコーダ、デコーダおよび記憶媒体 - Google Patents

画像コーデック方法、エンコーダ、デコーダおよび記憶媒体 Download PDF

Info

Publication number
JP7448563B2
JP7448563B2 JP2021568185A JP2021568185A JP7448563B2 JP 7448563 B2 JP7448563 B2 JP 7448563B2 JP 2021568185 A JP2021568185 A JP 2021568185A JP 2021568185 A JP2021568185 A JP 2021568185A JP 7448563 B2 JP7448563 B2 JP 7448563B2
Authority
JP
Japan
Prior art keywords
offset parameter
mip mode
initial
right shift
matrix
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2021568185A
Other languages
English (en)
Other versions
JP2022542210A (ja
Inventor
ワン、シューアイ
フオ、チュンイェン
マー、イェンチュオ
ヤン、フーチョン
クオ、チンクン
ワン、ハイシン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangdong Oppo Mobile Telecommunications Corp Ltd
Original Assignee
Guangdong Oppo Mobile Telecommunications Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangdong Oppo Mobile Telecommunications Corp Ltd filed Critical Guangdong Oppo Mobile Telecommunications Corp Ltd
Publication of JP2022542210A publication Critical patent/JP2022542210A/ja
Priority to JP2024030632A priority Critical patent/JP2024059922A/ja
Application granted granted Critical
Publication of JP7448563B2 publication Critical patent/JP7448563B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • H04N19/159Prediction type, e.g. intra-frame, inter-frame or bidirectional frame prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/11Selection of coding mode or of prediction mode among a plurality of spatial predictive coding modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/117Filters, e.g. for pre-processing or post-processing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F5/00Methods or arrangements for data conversion without changing the order or content of the data handled
    • G06F5/01Methods or arrangements for data conversion without changing the order or content of the data handled for shifting, e.g. justifying, scaling, normalising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/172Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a picture, frame or field
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/176Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/184Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being bits, e.g. of the compressed video stream
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/593Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving spatial prediction techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

本願実施例は、ビデオコーデックの技術分野に関し、特に、画像コーデック方法、エンコーダ、デコーダおよび記憶媒体に関する。
多機能ビデオコーディング(VVC:Versatile Video Coding)の参照ソフトウェアテストプラットホームにおいて、新しいイントラコーディング技術であるマトリックスベースのイントラ予測(MIP:Matrix-based Intra Prediction)が提案されている。MIPは、ニューラルネットワークに基づくイントラ予測技術であり、即ち、多層ニューラルネットワークを使用して、隣接する再構築された輝度ブロックに基づいて現在のブロックの輝度値を予測するものである。具体的に、従来のイントラモードと同様に、MIPモードを使用してイントラ予測を実行する場合、MIP予測の入力も、現在のブロックの前の行および左の列に隣接する輝度ブロックのデータであり、出力は、現在のブロックの輝度成分予測値である。具体的な予測プロセスは、ダウンサンプリング、マトリックスベクトル乗算および補間の、3つのステップに分けられる。
しかしながら、MIPモードを介して輝度予測を実行するとき、異なるサイズの輝度ブロックで使用されるパラメータも、異なる可能性もあり、したがって、大きな記憶スペースを占有して多数のパラメータを記憶する必要があり、且つ、予測プロセスのパラメータの検索と呼び出しも、全体的な時間を増加して、コーデックの効率を低下させる。
本願実施例は、画像コーデック方法、エンコーダ、デコーダおよび記憶媒体を提供し、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善する。
本願実施例の技術的解決策は、以下のように実現される。
本願実施例は、エンコーダに適用される、画像コーディング方法を提供し、前記方法は、
MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行することであって、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用されること、および、
前記MIPモードに従ってコーディング処理を実行する場合、前記オフセットパラメータに従って、コーディング処理を実行すること、を含む。
本願実施例は、デコーダに適用される、画像デコーディング方法を提供し、前記方法は、
MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行することであって、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用されること、および、
前記MIPモードに従ってデコーディング処理を実行する場合、前記オフセットパラメータに従って、デコーディング処理を実行すること、を含む。
本願実施例は、エンコーダを提供し、前記エンコーダは、第1補正部分およびコーディング部分を備え、
前記第1補正部分は、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するように構成され、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、
前記コーディング部分は、前記MIPモードに従ってコーディング処理を実行する場合、前記オフセットパラメータに従って、コーディング処理を実行するように構成される。
本願実施例は、デコーダを提供し、前記デコーダは、第2補正部分およびデコーディング部分を備え、
前記第2補正部分は、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するように構成され、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、
前記コーディング部分は、前記MIPモードに従ってデコーディング処理を実行する場合、前記オフセットパラメータに従って、デコーディング処理を実行するように構成される。
本願実施例は、エンコーダを提供し、前記エンコーダは、第1プロセッサと、前記第1プロセッサの実行可能命令を記憶する第1メモリと、第1通信インターフェース、および、前記第1プロセッサと、前記第1メモリおよび前記第1通信インターフェースを接続するために使用される第1バスを備え、前記命令が、前記第1プロセッサによって実行されるとき、上記の画像コーディング方法を実現する。
本願実施例は、デコーダを提供し、前記デコーダは、第2プロセッサと、前記第2プロセッサの実行可能命令を記憶する第2メモリと、第2通信インターフェース、および、前記第2プロセッサと、前記第2メモリおよび前記第2通信インターフェースを接続するように構成される第2バスを備え、前記命令が、前記第2プロセッサによって実行されるとき、上記の画像デコーディング方法を実現する。
本願実施例は、プログラムが記憶される、コンピュータ可読記憶媒体を提供し、エンコーダおよびデコーダに適用され、前記プログラムが、プロセッサによって実行されるとき、上記の画像コーデック方法を実現する。
本願実施例は、画像コーデック方法、エンコーダ、デコーダおよび記憶媒体を提供し、エンコーダは、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行し、ここで、オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、および、MIPモードに従ってコーディング処理を実行する場合、オフセットパラメータに従ってコーディング処理を実行する。デコーダは、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行し、および、MIPモードに従ってデコーディング処理を実行する場合、オフセットパラメータに従ってデコーディング処理を実行する。これから分かるように、本願によって提案される画像コーデック方法は、オフセットパラメータを使用して、予測値の右シフトビット数を統一化させる補正を実行することを介して、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに同じsW値を持たせ、それにより、コーデック処理を実行するとき、sW値を照会および呼び出す必要なく、MIPアルゴリズムの複雑さを軽減し、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
イントラ予測における67種類の予測モードの配置の概略図である。 MIPモードでコーディングする例示的なフローチャートである。 現在のブロックの上側の隣接する輝度ブロックと左側の隣接する輝度ブロックの配置の概略図である。 DMモードを決定する配置の概略図である。 ビデオコーディングシステムの例示的な構造図である。 ビデオデコーディングシステムの例示的な構造図である。 本願実施例によって提案される画像コーディング方法の例示的な実現フローチャート1である。 本願実施例によって提案される画像コーディング方法の例示的な実現フローチャート2である。 本願実施例によって提案される画像デコーディング方法の例示的な実現フローチャート1である。 本願実施例によって提案される画像デコーディング方法の例示的な実現フローチャート2である。 本願実施例によって提案されるエンコーダの構成の例示的な構造図1である。 本願実施例によって提案されるエンコーダの構成の例示的な構造図2である。 本願実施例によって提案されるデコーダの構成の例示的な構造図1である。 本願実施例によって提案されるデコーダの構成の例示的な構造図2である。
以下、本願実施例における図面を参照して、本願実施例における技術的解決策を明確且つ完全に説明する。ここで説明される具体的な実施例は、関連付けされるアプリケーションを説明するためにのみ使用され、当該アプリケーションを限定するものではないことを理解されたい。さらに、説明を容易にするために、図面には、関するアプリケーションに関連付けされる部分のみ示されることに留意されたい。
ビデオ画像において、VVCは、共同ビデオエキスパートチーム(JVET:Joint Video Experts Team)-N0217で提案されたアフィン線形加重イントラ予測技術(Affine Linear Weighted Intra Prediction)を受け入れ、その名前を、マトリックスベースのイントラ予測、即ちMIP技術に補正し、前記技術は、イントラ輝度コーディングブロックのサイズの違いに対して、イントラ輝度予測プロセスに、異なる数のマトリックスベースのイントラ予測モードを追加する。
自然ビデオで提示されるより細かいエッジ方向を捕獲するために、VVCにおいて、ビデオ圧縮標準(HEVC:High Efficiency Video Coding)で定義される33種類のイントラ輝度予測角度モードを65種類に拡張し、図1は、イントラ予測における67種類の予測モードの配置の概略図であり、図1に示されるように、矢印番号2~66は、65種類のイントラ角度予測モードを表し、さらに、番号が0である徐々に平坦になるPlanarモード、および番号が1である直流DCモードの2種類の非角度モードもあるため、VVCにおけるイントラ予測プロセスには、2種類の非角度モードと、65種類の角度モードを含み、ここで、この67種類の予測モードを、イントラ予測の従来のモードと称する。
MIPは、ニューラルネットワークに基づくイントラ予測技術であり、即ち多層ニューラルネットワークを使用して、隣接する再構築したピクセルに基づいて現在のブロックの輝度値を予測する。具体的に、MIP技術は、イントラ輝度コーディングブロックのサイズに従って、輝度コーディングブロックを3つのタイプに分け、輝度コーディングブロックのサイズをW×Hと設定し、ここで、Wは幅パラメータであり、Hは高さパラメータであり、輝度コーディングブロックのサイズに従って、輝度コーディングブロックを以下の3つのタイプに分けることができる。
サイズが4×4である輝度コーディングブロックは、第1タイプの輝度ブロックであり、サイズが8×4、4×8および8×8である輝度コーディングブロックは、第2タイプの輝度ブロックであり、他のサイズの輝度コーディングブロックは、第3タイプの輝度ブロックである。
このような3つのタイプのイントラ輝度コーディングブロックに対して、MIP技術は、67種類の従来のイントラ予測モードの基で、M種類のMIPモードを追加し、ここで、第1タイプの輝度ブロックに対して、M=35であり、第2タイプの輝度ブロックに対して、M=19であり、第3タイプの輝度ブロックに対して、M=11である。
具体的に、MIP技術は、イントラ輝度予測にのみ適用され、従来のモードと同様に、MIP予測の入力も現在のブロックの前の行および左の列のデータであり、出力は、現在のブロックの予測値であり、具体的な予測プロセスは、平均、マトリックスベクトル乗算および補間の3つのステップに分けられる。即ち、入力した前の行および左の列に隣接するピクセルの再構築した輝度値に対して、この3つのステップを実行することを介して、現在のブロックの輝度成分予測値を取得し得る。
図2は、MIPモードでコーディングする例示的なフローチャートであり、図2に示されるように、MIPモードが輝度予測を実行することは、具体的に以下のように実現される。
ステップ1において、現在のブロックの上側の隣接する参照点に対して平均操作を実行して、合計N個の値を持つベクトルbdrytopを取得し、現在のブロックの左側の隣接する参照点に対して平均操作を実行して、合計N個の値を持つベクトルbdryleftを取得する。現在のブロックが第1タイプの輝度コーディングである場合、N=2であり、現在のブロックが第2タイプまたは第3タイプの輝度コーディングである場合、N=4である。ベクトルbdrytopおよびベクトルbdryleftは、新たなベクトルbdryredを形成し、後続の操作を実行する。
ステップ2において、MIPモードのモード番号kを介して、対応するマトリックスAおよびオフセット量bを取得し、以下の式(1)を介して、図2に示されるように、クロスラインで識別した現在のブロックの部分的な予測値を計算して取得する。
ステップ3において、線形補間を介して、現在のブロックの残りの予測値Predredを取得する。
現在のブロックがコーディングする具現プロセスに対して、イントラ予測に使用される具体的なコーディングモードを、圧縮コードストリームに書き込む必要があり、それにより、デコーディング側が、前記モード情報を解析することを介して、具体的に、従来のモードであるかそれともMIPモードであるかのどちらのモードを使用するかを決定し得、従来のモードであれば、具体的にどの従来のモードか、MIPモードであれば、具体的にどのMIPモードかを決定し得るようにすることに留意されたい。
VVCのイントラ予測において、各輝度コーディングブロックに対して、すべて、67個の従来のモードとM個のMIPモードとのレード歪みコストRDcostの比較を実行して、67個の従来のモードおよびM個のMIPモードから最適なモードを選択してコーディングする。ビットオーバーヘッドを節約するために、VVCには、最も可能性の高いモードリスト(MPM:Most Probable Modes List)に基づく、イントラモードコーディング技術を使用する。
マルチ基準線技術(extend reference line)およびイントラサブブロック分割技術(ISP:Intra Sub-Patitionar)は、MPMリストにおけるモードにのみ使用されるため、extendrefflagおよびispflagが両方とも0である場合、即ち、0である基準線を使用し、且つ、サブブロック分割を実行しない場合、mpmflagをコーディングする必要なく、直接に、MPMリストにおける最適なモードの位置をコーディングすることに留意されたい。
さらに、MPMリストおよびMIPMPMリストの構築に対して、VVC輝度イントラ予測において、現在のブロックで選択される最適なモードが、従来のモードであれば、6つの最も可能性の高い従来のモードを含むMPMリストを構築する必要があり、現在のブロックで選択される最適なモードが、MIPモードであれば、3つの最も可能性の高いMIPモードを含むMIPMPMリストを構築する必要がある。
図3は、現在のブロックの上側の隣接する輝度ブロックと、左側の隣接する輝度ブロックの配置の概略図であり、図3に示されるように、上記の2つのリストは、両方とも図3に示される現在のブロックの上側の隣接する輝度ブロック(A)、および左側の隣接する輝度ブロック(L)の最適なモードに従って導き出す。
さらに、MIPMPMリストの構築に対して、VVCイントラ予測において、現在のブロックの最適なモードがMIPモードであれば、MIPMPMリストを構築する必要がある。MIPMPMリストを構築するプロセスにおいて、まず、上側の隣接する輝度ブロックの最適なモードに対応するMIPモードABOVE_MIP、および左側の隣接する輝度ブロックの最適なモードに対応するMIPモードLEFT_MIPモードを取得する必要がある。
さらに、LEFT_MIPおよびABOVE_MIPを取得した後、以下の方法に従って、3つの最も可能性の高いMIPMPMモードを含むMIPMPMリストの構築を実行し、ここで、MIPMPMにおける番号は、MIPモードの番号であり、番号範囲は、0ないし(M-1)であり、第1タイプの輝度ブロックに対して番号は0~34であり、第2タイプの輝度ブロックに対して番号は0~18であり、第3タイプの輝度ブロックに対して番号は0~10であり、
LEFT_MIPが使用可能である場合(-1ではない)、LEFT_MIPを、MIPMPMlistに入れ、
ABOVE_MIPが使用可能である場合(-1ではない)、ABOVE_MIPを、冗長性チェック後にMIPMPMlistに入れ、
LEFT_MIPが使用不可能であり(-1である)、ABOVE_MIPが使用不可能である場合(-1である)、現在のブロックのタイプに従って、冗長性チェック後に、MIPMPMlistを満たすまでデフォルトリストを加える。
第1タイプの輝度ブロックのデフォルトリストは、{17,34,5}であり、
第2タイプの輝度ブロックのデフォルトリストは、{0,7,16}であり、
第3タイプの輝度ブロックのデフォルトリストは、{1,4,6}である。
さらに、VVCの彩度イントラ予測プロセスにおいて、コンポーネント間の相関を使用するダイレクトモード(DM:Direct Mode)があり、現在のブロックに対応する同じ位置の輝度コーディングブロックの中央位置のイントラ予測モードを使用して、現在の彩度ブロックのイントラ予測を実行し、図4は、DMモードを決定する配置の概略図であり、図4に示されるように、MIP技術は、輝度コーディングブロックにのみ使用されるため、図4のCR位置のイントラ予測モードが、MIPモードである場合、前記MIPモードを、「MIP-従来のマッピングテーブル」を介して、従来のモードにマッピングして、現在の彩度ブロックのイントラ予測を実行することを追加する必要がある。
即ち、MIP技術の導入により、イントラ予測プロセスにおいて、MIPMPMリストの構築には、従来のモードをMIPモードにマッピングする必要があり、MPMリストの構築およびDMモードの決定において、MIPモードを従来のモードにマッピングする必要がある。
さらに、MPMリストの構築プロセスおよびDMモードの取得プロセスにおいて、MIPモードから従来のモードへのマッピングを使用する必要がある。具体的には、「MIP-従来のマッピングテーブル」を介して、35/19/11種類のMIPモードを、67種類の従来のモードにマッピングする。3つのタイプの輝度ブロックに対して、3つの「MIP-従来のマッピングテーブル」は、表2、表3および表4に示されるようである。
図5は、ビデオコーディングシステムの例示的な構造図であり、図5に示されるように、前記ビデオコーディングシステム100は、変換および量子化モジュール101、イントラ推定モジュール102、イントラ予測モジュール103、運動補正モジュール104、運動推定モジュール105、逆変換および逆量子化モジュール106、フィルタ制御分析モジュール107、ブロック解除フィルタリングおよびサンプル適応インデント(SAO:Sample Adaptive 0ffset)フィルタリングモジュール108、ヘッダコーディングおよびコンテキストベースの適応型バイナリ算術符号化(CABAC:Context-based Adaptive Binary Arithmatic Coding)コーディングモジュール109、デコーディング画像キャッシュモジュール110などの部材を備え、図6は、ビデオデコーディングシステムの例示的な構造図であり、図6に示されるように、前記ビデオデコーディングシステム200は、ヘッダデコーディングおよびCABACデコーディングモジュール201、逆変換および逆量子化モジュール202と、イントラ予測モジュール203、運動補正モジュール204、ブロック解除フィルタリングおよびSAOフィルタリングモジュール205、デコーディング画像キャッシュモジュール206などの部材を備える。ビデオ画像は、ビデオコーディングシステム100の変換および量子化モジュール101、イントラ推定モジュール102と、イントラ予測モジュール103、運動補正モジュール104、運動推定モジュール105、ブロック解除フィルタリングとSAOフィルタリングモジュール108、および、ヘッダコーディングとCABACモジュール109などの部分的な処理後、前記ビデオ画像のコードストリームを出力し、前記コードストリームは、ビデオデコーディングシステム200に入力し、ビデオデコーディングシステム200におけるヘッダデコーディングとCABACデコーディングモジュール201、逆変換と逆量子化モジュール202、イントラ予測モジュール203と運動補正モジュール204などの部分的な処理後、最終的には元のビデオ画像を復元する。
高さパラメータおよび幅パラメータに従って、現在のブロックは、25種類のサイズであり得、具体的に、標準では、最大輝度ブロックは128×128であると規定するが、変換ユニットの最大サイズは64×64であるため、即ち、輝度ブロックは、128×128のサイズで、まず四分木分割を実行する必要があるため、最大の輝度ブロックサイズは、64×64である。表5は、輝度ブロックのサイズの概略表であり、表5に示されるようである。
先行技術において、現在のブロックの高さパラメータおよび幅パラメータに従って、MIPモードを制限し、具体的に、現在のブロックの幅と高さの比率が4より大きいか、または高さと幅の比率が4より大きいと、MIPモードを介して現在のブロックをコーディングしなく、表6は、先行技術のMIPモードにおける輝度ブロックサイズの制限であり、表6に示されるようである。
先行技術において、MIPモードの第1タイプの輝度ブロックでは(4×4に対応する輝度ブロック)、それぞれ2つの上の隣接する輝度ブロックおよび左の隣接する輝度ブロックは、マトリックス演算して、4×4の予測ブロックを生成し、MIPモードの第2タイプの輝度ブロックでは(4×8、8×4、8×8に対応する輝度ブロック)、それぞれ4つの上の隣接する輝度ブロックおよび左の隣接する輝度ブロックは、マトリックス演算して、4×4の予測ブロックを生成し、MIPモードの第3タイプの輝度ブロックでは(他のサイズに対応する輝度ブロック)、それぞれ4つの上の隣接する輝度ブロックおよび左の隣接する輝度ブロックは、マトリックス演算して、4×8の予測ブロック(4×16の輝度ブロック)、8×4の予測ブロック(16×4の輝度ブロック)または8×8の予測ブロック(他のサイズの輝度ブロック)を生成する。ここで、第3タイプの輝度ブロックは、非正方形の予測ブロックを生成するため、計算するとき、マトリックスに対して奇数行の抽出を実行する必要がある。
さらに、文法において、MipSizeIdを介してMIPの適用クラスを表示し、numModesを介してMIPモードの数を表示し、boundarySizeを介してダウンサンプリングで取得する上の参照行または左の参照列の輝度ブロック数を表示し、predWを介して予測ブロックの幅パラメータを表示し、predHを介して予測ブロックの高さパラメータを表示し、predCを介してMIPのマトリックスの辺の長さを表示することができる。表7は、先行技術のMIPモードに対応する文法関係であり、表7に示されるように、文法におけるMipSizeId、numModes、boundarySize、predW、predH、predCは、以下の関係を持つ。
さらに、文法において、MipSizeIdは、0の値を取って4×4の輝度ブロックを表示し、1の値を取って4×8、8×4、8×8の輝度ブロックを表示し、2の値を取って他のサイズの輝度ブロックを表示する。numModesは、MIP予測モードの合計の数を表示し、即ち、4×4の輝度ブロックは合計35種類、4×8、8×4、8×8の輝度ブロックは合計19種類、他のサイズの輝度ブロックは合計11種類がある。boundarySizeは、現在のブロックの上の行の隣接する輝度ブロックまたは左の列の隣接する輝度ブロックが、最終的に、2つまたは4つの隣接する輝度ブロックにダウンサンプリングされることを表示する。
先行技術において、エンコーダがMIPモードを介して輝度予測を実行するとき、以下の式(2)を介して実行することができる。
ここで、mWeightおよびvBiasは、各MIPモードがディープラーニングを介してトレーニングして得る重みマトリックスおよびバイアスマトリックスであり、具体的に、mWeightは、各MIPモードの重みマトリックスであり、vBiasは、各MIPモードのバイアスマトリックスである。sBは、バイアスマトリックスの左シフト量であり、oWは、四捨五入の保留値であり、sWは、全体の予測値の右シフト量であり、テーブルの検索を介して異なるMIPモードにおけるsW値を取得する必要がある。
JVET-N1001-v7に基づいて、MIPの予測マトリックスを生成するとき、エンコーダは、変数incWおよびincHを介して、奇数行の予測値を抽出する必要がある否かを判断し、具体的には以下のようである。
ここで、incW=2またはincH=2は、幅パラメータまたは高さパラメータで抽出する必要があることを表す。
表8は、先行技術におけるsWの文法説明であり、表8に示されるように、MipSizeIdは1と等しい場合にのみ、即ち現在のブロックサイズは4×8、8×4、8×8であり、且つ、MIPモード番号は3、8、12、17である場合にのみ、sWの値は9を取り、残りのすべてのMIPモードでsWの値は、すべて8を取る。ここで、MIPモードでsWの値は、マッピング関係であるため、表8を介してすべてのモードにおけるsWの値を取得することができる。
表9は、MipSizeIdが1で、MIPモード番号が3および12である場合のmWeightマトリックスである。
表10は、MipSizeIdが1であり、MIPモード番号が3および12である場合のvBiasマトリックスである。
表11は、MipSizeIdが1であり、MIPモード番号が8および17である場合のmWeightマトリックスである。表12は、MipSizeIdが1で、MIPモード番号が8および17である場合のvBiasマトリックスである。
表8に示されるように、異なるMIPモードでsWの異なる文法説明のため、エンコーダは、MIPモードを介して輝度予測を実行するとき、現在のブロックのMipSizeIdが1であれば、即ち、現在のブロックが第2タイプの輝度ブロック(サイズが4×8、8×4、8×8である輝度ブロック)であり、且つ、現在のコーディングブロックに対応するMIPモード番号が3、8、12、17モードであれば、sWの値は、他のモードと異なり、これにより、アルゴリズムの不統一さが発生され、且つ、上記の表8を照会するプロセスにアルゴリズムの時間複雑さが増え、表8のストレージも記憶スペースを占める必要がある。即ち、MIPモードを介して輝度予測を実行するとき、異なるサイズの輝度ブロックで使用されるパラメータも、異なる可能性もあり、したがって、大きな記憶スペースを占有して多数のパラメータを記憶する必要があり、且つ、予測プロセスにおけるパラメータの検索と呼び出しにも、全体的な時間が増加して、コーデックの効率を低下させる。
上記の問題を解決するために、本願は、画像コーディング方法を提案し、第2タイプの輝度ブロックのMIPモード番号3、8、12、17におけるsWの値を補正することにより、すべてのMIPモード番号におけるsWの値をすべて同じくし、それにより記憶スペースを減らし、テーブルを検索する演算を省略することを介して全体的な時間を減らす。
さらに、本願で提案される画像コーディング方法は、ビデオコーディングハイブリッドフレームワークにおけるイントラ予測部分に影響を与えることができ、即ち、主に、ビデオコーディングにおけるイントラ予測モジュール103およびビデオデコーディングにおけるイントラ予測モジュール203に適用され、コーディング側およびデコーディング側に、同時に作用する。
本願の実施例において、機械学習方法のトレーニングで得られた計算用パラメータに基づいて、本願で提案される画像コーデック方法は、固定値のオフセットパラメータに従って、sWを統一化させる補正を実行する同時に、対応する重みマトリックスおよびバイアスマトリックスを補正することができることに留意されたい。ここで、本願において、第2タイプの輝度ブロックが、3、8、12、17のMIPモード番号におけるsWの値の補正に限定されなく、具体的なパラメータ(サイズ、モード、右シフト値などのパラメータの異なる組み合わせを含む)変化の後、機械学習方法のトレーニングで得られた計算用パラメータであるsWの異なる値の場合に対して、統一化させる補正を実行する。
さらに、以下の実施例において、第2タイプの輝度ブロックのMIPモード番号3、8、12、17におけるsWの値を例として、本願で提案される画像コーデック方法を例示的に説明する。
以下、本願実施例における図面を参照して、本願実施例における技術的解決策を明確且つ完全に説明する。
本願の一実施例において、図7は、本願実施例によって提案される画像コーディング方法の例示的な実現フローチャート1であり、図7に示されるように、本願の実施例において、エンコーダが画像コーディングを実行する方法は、以下のステップを含み得る。
ステップ101において、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行し、ここで、オフセットパラメータは、予測値の右シフトビット数を指示するために使用される。
本願の実施例において、MIPモードに従ってコーディング処理を実行する前に、エンコーダは、まずオフセットビット数を指示するために使用されるオフセットパラメータを設定することができる。
本願の実施例において、上記の式(2)に基づいて、オフセットパラメータは、即ち式(2)におけるsWであり、即ち、オフセットパラメータは、全体の予測値の右シフト量であり、即ち、現在のブロックに対して輝度予測を実行するとき、オフセットパラメータは、現在のブロックの全体予測値の右シフトビット数を指示するために使用されることに留意されたい。
さらに、本願の実施例において、エンコーダは、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータを、1つの固定の正の整数に設定することができる。即ち、エンコーダは、オフセットパラメータを設定した後、任意の現在のブロックに対して、前記現在のブロックのサイズに関係なく、前記現在のブロックに対応するMIPモード番号にも関係なく、使用されるオフセットパラメータは、すべて決定されている。
本願の実施例において、エンコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するとき、オフセットパラメータを任意の正の整数に設定することができることに留意されたい。具体的に、エンコーダは、好ましくて、オフセットパラメータsWを6に設定することができ、または好ましくて、オフセットパラメータsWを7に設定することができ、または好ましくて、オフセットパラメータsWを8に設定することができ、好ましくて、オフセットパラメータsWを9に設定することもできる。
例えば、表13は、本願のsWの第1の文法説明であり、本願の実施例において、エンコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するとき、サイズが4×8、8×4または8×8で、且つ、MIPモード番号が3、8、12または17である輝度ブロックに対して、対応するsWを、他の輝度ブロックに対応するsWと同じ数値に設定することができ、即ち、他の輝度ブロックに対応するsWが8である場合、サイズが4×8、8×4または8×8で、且つ、MIPモード番号が3、8、12または17である輝度ブロックに対応するsWを8に設定して、異なる現在のブロックに、同じオフセットパラメータsWを持たせる。
例えば、表14は、本願におけるsWの第2の文法説明であり、本願の実施例において、エンコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するとき、サイズが4×8、8×4または8×8で、且つ、MIPモード番号が3、8、12または17である輝度ブロックに対して、対応するsWを、他の輝度ブロックに対応するsWと同じ数値に設定することができ、即ち、他の輝度ブロックに対応するsWが7である場合、サイズが4×8、8×4または8×8で、且つ、MIPモード番号が3、8、12または17である輝度ブロックに対応するsWを7に設定して、異なる現在のブロックに、同じオフセットパラメータsWを持たせる。
例えば、表15は、本願におけるsWの第2の文法説明であり、本願の実施例において、エンコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するとき、サイズが4×8、8×4または8×8で、且つ、MIPモード番号が3、8、12または17である輝度ブロックに対して、対応するsWを、他の輝度ブロックに対応するsWと同じ数値に設定することができ、即ち、他の輝度ブロックに対応するsWが8である場合、サイズが4×8、8×4または8×8で、且つ、MIPモード番号が3、8、12または17である輝度ブロックに対応するsWを8に設定して、異なる現在のブロックに、同じオフセットパラメータsWを持たせる。
上記の表8に示されるように、先行技術において、異なる現在のブロックに対応するオフセットパラメータsWは、異なる可能性もあり、具体的に、MipSizeIdが1と等しい場合にのみ、即ち現在のブロックは第2タイプの輝度ブロックであり、サイズは4×8、8×4、8×8であり、且つ、MIPモード番号が3、8、12、17である場合にのみ、sWの値は、残りのすべてのMIPモード番号におけるsWの値と異なる。したがって、エンコーダは、現在のブロックをコーディングするとき、現在のブロックのサイズおよびMIPモード番号に従って、オフセットパラメータsWの照会および呼び出しを実行する必要があり、それにより、全体的な時間を増加し、コーデックの効率を低下する同時に、sWの文法説明表を記憶する必要があるため、記憶スペースも増加する。先行技術と比べて、本願は、MIPモードに従ってコーディング処理を実行する前に、まず、オフセットパラメータsWを設定することができ、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに対応するオフセットパラメータsWを、すべて同じ値に設定して、現在のブロックをコーディングするとき、現在のブロックのサイズおよびMIPモード番号に従って、オフセットパラメータsWの照会および呼び出しを実行する必要なく、且つ、エンコーダも、sWの文法説明表を記憶する必要なく、さらに、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善する。
本願の実施例において、エンコーダは、オフセットパラメータsWを設定するとき、異なるサイズ、異なるMIPモード番号に対応するすべてのオフセットパラメータsWを、同じ値に設置するが、MipSizeIdが1と等しい場合にのみ、即ち、現在のブロックが、第2タイプの輝度ブロックであり、サイズが4×8、8×4、8×8であり、且つ、MIPモード番号が3、8、12、17である場合にのみ、sWの値は、残りのすべてのMIPモード番号のsWの値と異なるため、エンコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータに対して、統一にsWを補正するとき、サイズが4×8、8×4、8×8であり、且つMIPモード番号が3、8、12、17であることに対応するオフセットパラメータsWを設定することであることに留意されたい。
これから分かるように、本願の実施例において、エンコーダが、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するプロセスは、即ち、前記初期右シフトパラメータが前記オフセットパラメータと異なる場合、初期右シフトパラメータを、オフセットパラメータに補正して、すべてのサイズおよびすべてのMIPモード番号に対応する、すべての予測値の右シフトビット数をすべて同じくすることである。
ステップ102において、MIPモードに従ってコーディング処理を実行する場合、オフセットパラメータに従ってコーディング処理を実行する。
本願の実施例において、エンコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行した後、エンコーダが、MIPモードに従ってコーディング処理を実行するとき、設定したオフセットパラメータに基づいてコーディング処理を実行することができる。
本願の実施例において、エンコーダは、オフセットパラメータを設定した後、MIPモードに従ってコーディング処理を実行するとき、直接に、オフセットパラメータに従って、現在のブロックに対してコーディング処理を実行することができることに留意されたい。これにより、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
本願の実施例において、さらに、図8は、本願実施例によって提案される画像コーディング方法の例示的な実現フローチャート2であり、図8に示されるように、エンコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行した後、即ち、ステップ101の後、エンコーダが画像コーディングを実行する方法は、以下のステップをさらに含む。
ステップ103において、プリセットの計算ルールに従って、初期重みマトリックスおよび初期バイアスマトリックスを補正して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し、ここで、初期重みマトリックスおよび初期バイアスマトリックスは、統一化させる補正を実行した初期右シフトパラメータと対応する。
本願の実施例において、エンコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一させる補正を実行した後、プリセットの計算ルールに従って初期重みマトリックスおよび初期バイアスマトリックスを補正することができ、それにより、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し得る。
本願の実施において、初期重みマトリックスおよび初期バイアスマトリックスは、統一化させる補正を実行した初期右シフトパラメータと対応することに留意されたい。
本願の実施例において、プリセットの計算ルールは、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合に、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新するために使用され得ることに留意されたい。
さらに、本願の実施例において、エンコーダが、オフセットパラメータを設定した後、即ち、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17であることに対応するオフセットパラメータを補正後、コーデック性能が低下されることを防ぐため、さらに、対応する初期重みマトリックスおよび初期バイアスマトリックスに対して、更新処理を実行することができ、これにより、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得することができる。
本願の実施例において、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、エンコーダは、プリセットの計算ルールに従って、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得するとき、複数の異なる方法を介して、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新することができることに留意されたい。例えば、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、エンコーダは、切り捨ての計算ルールに従って、初期重みマトリックスにおける任意の要素値AをA/2に更新する同時に、初期バイアスマトリックスにおける任意の要素値BをB/2に更新して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し得る。ここで、AおよびBは、両方とも整数である。さらに、エンコーダは、切り上げの計算ルールに従って、初期重みマトリックスにおける任意の要素値AをA/2に更新する同時に、初期バイアスマトリックスにおける任意の要素値BをB/2に更新して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得することもできる。さらに、エンコーダは、四捨五入の計算ルールに従って、初期重みマトリックスにおける任意の要素値AをA/2に更新する同時に、初期バイアスマトリックスにおける任意の要素値BをB/2に更新して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得することもできる。
ステップ104において、オフセットパラメータと、補正後の重みマトリックスおよび補正後のバイアスマトリックスに従って、コーディング処理を実行する。
本願の実施例において、エンコーダが、MIPモードに従ってコーディング処理を実行するとき、設定したオフセットパラメータと、補正後の重みマトリックスおよび補正後のバイアスマトリックスに基づいて、コーディング処理を実行することができる。
本願の実施例において、エンコーダは、オフセットパラメータを設定した後、コーデック性能の低下を防ぐため、さらに、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し、MIPモードに従ってコーディング処理を実行するとき、オフセットパラメータと、補正後の重みマトリックスおよび補正後のバイアスマトリックスに従って、現在のブロックに対して、コーディング処理を実行することができることに留意されたい。これにより、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
本願の実施例において、エンコーダがオフセットパラメータを設定した後、直接に、オフセットパラメータと、初期重みマトリックスおよび初期バイアスマトリックスに従って、現在のブロックに対して、コーディング処理を実行することができることに留意されたい。即ち、エンコーダは、オフセットパラメータの設定を完成した後、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新しないこともできる。
先行技術において、MIPモードを介して現在のブロックに対して輝度値を予測するとき、右シフトのビット数を不統一にする必要があり、即ち、オフセットパラメータsWが異なる必要があり、本願で提案される画像コーディング方法は、オフセットパラメータを統一に設定して、MIPモードの実現をより簡単で統一にし、さらに、先行技術におけるオフセットパラメータsWが異なるため、右シフトビット数を表すsW表を記憶する必要があり、計算プロセスにおいて、現在のブロックに対応するsWを照会および呼び出して、MIPで計算される予測値が右シフトする必要があるビット数を決定し、本願で提案される画像コーディング方法は、オフセットパラメータを統一に設定したため、右シフトビット数を表すsW表を記憶する必要なく、これにより、記憶スペースを節約する同時に、sWを照会および呼び出す処理プロセスを省略する。
さらに、本願の実施例において、エンコーダがオフセットパラメータを設定した後、さらに、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新して、コーデック性能に、明らかな損失はないようにする。具体的に、VVCの一般的なテスト基準に従って、Y、U、VにおけるBD-rateは、それぞれ、0.00%、-0.02%、-0.02%であり、ここで、24フレーム間隔の結果は、8フレーム間隔のコーデック性能と同じであると予想される。
本願実施例で提案される画像コーディング方法で、エンコーダは、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一させる補正を実行し、ここで、オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、および、MIPモードに従ってコーディング処理を実行する場合、オフセットパラメータに従ってコーディング処理を実行する。これから分かるように、本願によって提案される画像コーデック方法は、オフセットパラメータを使用して、予測値の右シフトビット数を統一化させる補正を実行することを介して、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに、同じsW値を持たせて、コーデック処理を実行するとき、sW値を照会および呼び出す必要なく、MIPアルゴリズムの複雑さを軽減し、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
上記の実施例に基づいて、本願の別の実施例において、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号は3、8、12または17である場合、エンコーダが、プリセットの計算ルールに従って、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得する方法は、以下のステップを含み得る。
ステップ103aにおいて、切り捨ての計算ルールに従って、初期重みマトリックスにおけるすべての要素値を、他の重みマトリックス要素値と同じ2進次数の値に補正して、補正後の重みマトリックスを取得する。
ステップ103bにおいて、切り捨ての計算ルールに従って、初期バイアスマトリックスにおけるすべての要素を、他のバイアスマトリックス要素値と同じ2進次数の値に補正して、補正後のバイアスマトリックスを取得する。
本願の実施例において、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、エンコーダは、切り捨ての計算ルールに従って、初期重みマトリックスにおけるすべての要素値を、他の重みマトリックス要素値と同じ2進次数の値に補正する同時に、初期バイアスマトリックスにおけるすべての要素を、他のバイアスマトリックス要素値と同じ2進次数の値に補正することができ、それにより、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し得る。
上記の表9に基づいて、表16は、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後の重みマトリックスであり、表16に示されるように、エンコーダは、切り捨ての計算ルールに従って、表9における各要素値AをA/2に更新して、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後の重みマトリックスを取得する。
上記の表10に基づいて、表17は、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後のバイアスマトリックスであり、表17に示されるように、エンコーダは、切り捨ての計算ルールに従って、表10における各要素値BをB/2に補正して、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後のバイアスマトリックスを取得する。
上記の表11に基づいて、表18は、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後の重みマトリックスであり、表18に示されるように、エンコーダは、切り捨ての計算ルールに従って、表11における各要素値AをA/2に更新して、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後の重みマトリックスを取得する。
上記の表12に基づいて、表19は、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後のバイアスマトリックスであり、表22に示されるように、エンコーダは、切り捨ての計算ルールに従って、表12における各要素値BをB/2に補正して、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後のバイアスマトリックスを取得する。
本願の実施例において、さらに、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、エンコーダが、プリセットの計算ルールに従って、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得する方法は、以下のステップを含み得る。
ステップ103cにおいて、切り上げの計算ルールに従って、初期重みマトリックスにおけるすべての要素値を、他の重みマトリックス要素値と同じ2進次数の値に補正して、補正後の重みマトリックスを取得する。
ステップ103dにおいて、切り上げの計算ルールに従って、初期バイアスマトリックスにおけるすべての要素を、他のバイアスマトリックス要素値と同じ2進次数の値に補正して、補正後のバイアスマトリックスを取得する。
本願の実施例において、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、エンコーダは、切り上げの計算ルールに従って、初期重みマトリックスにおけるすべての要素値を、他の重みマトリックス要素値と同じ2進次数の値に補正する同時に、初期バイアスマトリックスにおけるすべての要素を、他のバイアスマトリックス要素値と同じ2進次数の値に補正することができ、それにより、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し得る。
上記の表9に基づいて、表20は、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後の重みマトリックスであり、表20に示されるように、エンコーダは、切り上げの計算ルールに従って、表9における各要素値AをA/2に更新して、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後の重みマトリックスを取得する。
上記の表10に基づいて、表21は、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後のバイアスマトリックスであり、表21に示されるように、エンコーダは、切り上げの計算ルールに従って、表10における各要素値BをB/2に補正して、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後のバイアスマトリックスを取得する。
上記の表11に基づいて、表22は、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後の重みマトリックスであり、表22に示されるように、エンコーダは、切り上げの計算ルールに従って、表11における各要素値AをA/2に更新して、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後の重みマトリックスを取得する。
上記の表12に基づいて、表23は、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後のバイアスマトリックスであり、表23に示されるように、エンコーダは、切り上げの計算ルールに従って、表12における各要素値BをB/2に補正して、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後のバイアスマトリックスを取得する。
本願の実施例において、さらに、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、エンコーダが、プリセットの計算ルールに従って、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得する方法は、以下のステップを含み得る。
ステップ103eにおいて、四捨五入の計算ルールに従って、初期重みマトリックスにおけるすべての要素値を、他の重みマトリックス要素値と同じ2進次数の値に補正して、補正後の重みマトリックスを取得する。
ステップ103fにおいて、四捨五入の計算ルールに従って、初期バイアスマトリックスにおけるすべての要素を、他のバイアスマトリックス要素値と同じ2進次数の値に補正して、補正後のバイアスマトリックスを取得する。
本願の実施例において、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、エンコーダは、四捨五入の計算ルールに従って、初期重みマトリックスにおけるすべての要素値を、他の重みマトリックス要素値と同じ2進次数の値に補正する同時に、初期バイアスマトリックスにおけるすべての要素を、他のバイアスマトリックス要素値と同じ2進次数の値に補正することができ、それにより、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し得る。
上記の表9に基づいて、表24は、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後の重みマトリックスであり、表24に示されるように、エンコーダは、四捨五入の計算ルールに従って、表9における各要素値AをA/2に更新して、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後の重みマトリックスを取得する。
上記の表10に基づいて、表25は、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後のバイアスマトリックスであり、表25に示されるように、エンコーダは、四捨五入の計算ルールに従って、表10における各要素値BをB/2に補正して、MipSizeIdが1であり、MIPモード番号が3および12である場合の補正後のバイアスマトリックスを取得する。
上記の表11に基づいて、表26は、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後の重みマトリックスであり、表26に示されるように、エンコーダは、四捨五入の計算ルールに従って、表11における各要素値AをA/2に更新して、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後の重みマトリックスを取得する。
上記の表12に基づいて、表27は、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後のバイアスマトリックスであり、表30に示されるように、エンコーダは、四捨五入の計算ルールに従って、表12における各要素値BをB/2に補正して、MipSizeIdが1であり、MIPモード番号が8および17である場合の補正後のバイアスマトリックスを取得する。
本願実施例で提案される画像コーディング方法で、エンコーダは、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一させる補正を実行し、ここで、オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、および、MIPモードに従ってコーディング処理を実行する場合、オフセットパラメータに従ってコーディング処理を実行する。これから分かるように、本願によって提案される画像コーデック方法は、オフセットパラメータを使用して、予測値の右シフトビット数を統一化させる補正を実行することを介して、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに、同じsW値を持たせて、コーデック処理を実行するとき、sW値を照会および呼び出す必要なく、MIPアルゴリズムの複雑さを軽減し、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
本願の別の実施例において、図9は、本願実施例によって提案される画像デコーディング方法の例示的な実現フローチャート1であり、図9に示されるように、本願の実施例において、デコーダが画像デコーディングを実行する方法は、以下のステップを含み得る。
ステップ201において、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一させる補正を実行し、ここで、オフセットパラメータは、予測値の右シフトビット数を指示するために使用される。
本願の実施例において、MIPモードに従ってデコーディング処理を実行する前に、デコーダは、まずオフセットビット数を指示するために使用されるオフセットパラメータを設定することができる。
本願の実施例において、上記の式(2)に基づいて、オフセットパラメータは、即ち式(2)におけるsWであり、即ち、オフセットパラメータは、全体の予測値の右シフト量であり、即ち、現在のブロックに対して輝度予測を実行するとき、オフセットパラメータは、現在のブロックの全体予測値の右シフトビット数を指示するために使用されることに留意されたい。
さらに、本願の実施例において、デコーダは、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータを、1つの固定の正の整数に設定ことができる。即ち、デコーダは、オフセットパラメータを設定した後、任意の現在のブロックに対して、前記現在のブロックのサイズに関係なく、前記現在のブロックに対応するMIPモード番号にも関係なく、使用されるオフセットパラメータは、すべて決定されている。
本願の実施例において、デコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するとき、オフセットパラメータを任意の正の整数に設定することができることに留意されたい。具体的に、デコーダは、好ましくて、オフセットパラメータsWを6に設定することができ、または好ましくて、オフセットパラメータsWを7に設定することができ、または好ましくて、オフセットパラメータsWを8に設定することができ、好ましくて、オフセットパラメータsWを9に設定することもできる。
先行技術において、異なる現在のブロックに対応するオフセットパラメータsWは、異なる可能性があり、具体的に、MipSizeIdが1と等しい場合にのみ、即ち現在のブロックが第2タイプの輝度ブロックであり、サイズが4×8、8×4、8×8であり、且つ、MIPモード番号が3、8、12、17である場合にのみ、sWの値は、残りのすべてのMIPモード番号におけるsWの値と異なる。したがって、デコーダは、現在のブロックをデコーディングするとき、現在のブロックのサイズおよびMIPモード番号に従って、オフセットパラメータsWの照会および呼び出しを実行する必要があり、それにより、全体的な時間を増加し、コーデックの効率を低下する同時に、sWの文法説明表を記憶する必要があるため、記憶スペースも増加する。先行技術と比べて、本願は、MIPモードに従ってデコーディング処理を実行する前に、まず、オフセットパラメータsWを設定することができ、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに対応するオフセットパラメータsWを、すべて同じ値に設定して、現在のブロックをデコーディングするとき、現在のブロックのサイズおよびMIPモード番号に従って、オフセットパラメータsWの照会および呼び出しを実行する必要なく、且つ、デコーダも、sWの文法説明表を記憶する必要なく、さらに、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善する。
本願の実施例において、デコーダは、オフセットパラメータsWを設定するとき、異なるサイズ、異なるMIPモード番号に対応するすべてのオフセットパラメータsWを、同じ値に設置するが、MipSizeIdが1と等しい場合にのみ、即ち、現在のブロックが、第2タイプの輝度ブロックであり、サイズが4×8、8×4、8×8であり、且つ、MIPモード番号が3、8、12、17である場合にのみ、sWの値は、残りのすべてのMIPモード番号のsWの値と異なり、したがって、デコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータに対して、統一にsWを補正するとき、サイズが4×8、8×4、8×8であり、且つMIPモード番号が3、8、12、17であることに対応するオフセットパラメータsWを、設定することであることに留意されたい。
これから分かるように、本願の実施例において、デコーダが、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するプロセスは、即ち、初期右シフトパラメータが、オフセットパラメータと異なる場合、初期右シフトパラメータを、オフセットパラメータに補正して、すべてのサイズおよびすべてのMIPモード番号に対応する、すべての予測値の右シフトビット数をすべて同じくすることである。
ステップ202において、MIPモードに従ってデコーディング処理を実行する場合、オフセットパラメータに従ってデコーディング処理を実行する。
本願の実施例において、デコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一させる補正を実行した後、デコーダが、MIPモードに従ってデコーディング処理を実行するとき、設定したオフセットパラメータに基づいてデコーディング処理を実行することができる。
本願の実施例において、デコーダは、オフセットパラメータを設定した後、MIPモードに従ってデコーディング処理を実行するとき、直接に、オフセットパラメータに従って、現在のブロックに対してデコーディング処理を実行することができることに留意されたい。これにより、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
本願の実施例において、さらに、図10は、本願実施例によって提案される画像デコーディング方法の例示的な実現フローチャート2であり、図10に示されるように、デコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行した後、即ち、ステップ201の後、デコーダが画像デコーディングを実行する方法は、以下のステップをさらに含み得る。
ステップ203において、プリセットの計算ルールに従って、初期重みマトリックスおよび初期バイアスマトリックスを補正して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し、ここで、初期重みマトリックスおよび初期バイアスマトリックスは、統一させる補正を実行した初期右シフトパラメータと対応する。
本願の実施例において、デコーダは、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行した後、プリセットの計算ルールに従って初期重みマトリックスおよび初期バイアスマトリックスを補正することができ、それにより、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し得る。
本願の実施において、初期重みマトリックスおよび初期バイアスマトリックスは、統一化させる補正を実行した初期右シフトパラメータと対応することに留意されたい。
本願の実施例において、プリセットの計算ルールは、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合に、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新するために使用され得ることに留意されたい。
さらに、本願の実施例において、デコーダが、オフセットパラメータ設定した後、即ち、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17であることに対応するオフセットパラメータを補正後、コーデック性能が低下されることを防ぐため、さらに、対応する初期重みマトリックスおよび初期バイアスマトリックスに対して、更新処理を実行することができ、これにより、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得することができる。
本願の実施例において、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、デコーダは、プリセットの計算ルールに従って、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得するとき、複数の異なる方法を介して、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新することができることに留意されたい。例えば、サイズが4×8、8×4または8×8であり、且つ、MIPモード番号が3、8、12または17である場合、デコーダは、切り捨ての計算ルールに従って、初期重みマトリックスにおける任意の要素値AをA/2に更新する同時に、初期バイアスマトリックスにおける任意の要素値BをB/2に更新して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し得る。ここで、AおよびBは、両方とも整数である。さらに、デコーダは、切り上げの計算ルールに従って、初期重みマトリックスにおける任意の要素値AをA/2に更新する同時に、初期バイアスマトリックスにおける任意の要素値BをB/2に更新して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得することもできる。さらに、デコーダは、四捨五入の計算ルールに従って、初期重みマトリックスにおける任意の要素値AをA/2に更新する同時に、初期バイアスマトリックスにおける任意の要素値BをB/2に更新して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得することもできる。
ステップ204において、オフセットパラメータと、補正後の重みマトリックスおよび補正後のバイアスマトリックスに従って、デコーディング処理を実行する。
本願の実施例において、デコーダが、MIPモードに従ってデコーディング処理を実行するとき、設定したオフセットパラメータと、補正後の重みマトリックスおよび補正後のバイアスマトリックスに基づいて、デコーディング処理を実行することができる。
本願の実施例において、デコーダは、オフセットパラメータを設定した後、コーデック性能が低下されることを防ぐため、さらに、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得し、MIPモードに従ってデコーディング処理を実行するときに、オフセットパラメータと、補正後の重みマトリックスおよび補正後のバイアスマトリックスに従って、現在のブロックに対して、デコーディング処理を実行することができることに留意されたい。これにより、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
本願の実施例において、デコーダがオフセットパラメータを設定した後、直接に、オフセットパラメータと、初期重みマトリックスおよび初期バイアスマトリックスに従って、現在のブロックに対して、デコーディング処理を実行することもできることに留意されたい。即ち、デコーダは、オフセットパラメータの設定を完成した後、対応する初期重みマトリックスおよび初期バイアスマトリックスを更新しないこともできる。
先行技術において、MIPモードを介して現在のブロックに対して輝度値を予測する場合、右シフトのビット数を不統一にする必要があり、即ち、オフセットパラメータsWが異なる必要があり、本願で提案される画像デコーディング方法は、オフセットパラメータを統一に設定して、MIPモードの実現をより簡単で統一にし、さらに、先行技術におけるオフセットパラメータsWが異なるため、右シフトビット数を表すsW表を記憶する必要があり、計算プロセスにおいて、現在のブロックに対応するsWを照会および呼び出して、MIPで計算される予測値が右シフトする必要があるビット数を決定し、本願で提案される画像デコーディング方法は、オフセットパラメータを統一に設定したため、右シフトビット数を表すsW表を記憶する必要なく、これにより、記憶スペースを節約する同時に、sWを照会および呼び出す処理プロセスを省略する。
本願実施例で提案される画像デコーディング方法で、デコーダは、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行し、ここで、オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、および、MIPモードに従ってデコーディング処理を実行する場合、オフセットパラメータに従ってデコーディング処理を実行する。これから分かるように、本願によって提案される画像コーデック方法は、オフセットパラメータを使用して、予測値の右シフトビット数を統一化させる補正を実行することを介して、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに、同じsW値を持たせて、コーデック処理を実行するとき、sW値を照会および呼び出す必要なく、MIPアルゴリズムの複雑さを軽減し、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
上記の実施例によると、本願のまた別の実施例において、図11は、本願実施例によって提案されるエンコーダの構成の例示的な構造図1であり、図11に示されるように、本願実施例によって提案されるエンコーダ300は、第1補正部分301およびコーディング部分302を備えることができる。
前記第1補正部分301は、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するように構成され、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用される。
前記コーディング部分302は、前記MIPモードに従ってコーディング処理を実行する場合、前記オフセットパラメータに従って、コーディング処理を実行するように構成される。
前記第1補正部分301は、具体的に、前記初期右シフトパラメータが前記オフセットパラメータと異なる場合、前記初期右シフトパラメータを前記オフセットパラメータに補正して、すべてのサイズおよびすべてのMIPモード番号に対応する、すべての予測値の右シフトビット数をすべて同じくするように構成される。
図12は、本願実施例によって提案されるエンコーダの構成の例示的な構造図2であり、図12に示されるように、本願実施例によって提案されるエンコーダ300は、さらに、第1プロセッサ303と、第1プロセッサ303実行可能命令を記憶する第1メモリ304と、第1通信インターフェース305と、第1プロセッサ303、第1メモリ304および第1通信インターフェース305を接続するために使用される第1バス306と、を備える。
さらに、本願の実施例において、前記第1プロセッサ303は、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するために使用され、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、および、前記MIPモードに従ってコーディング処理を実行する場合、前記オフセットパラメータに従ってコーディング処理を実行する。
さらに、本実施例における各機能モジュールは、1つの処理ユニットに統合され得、または各ユニットが、物理的に別々に存在することもでき、2つまたは2つ以上のユニットを1つのユニットに統合することもできる。前記統合されるユニットは、ハードウェアの形を使用して実現されることができ、ソフトウェア機能モジュールの形を使用して実現されることもできる。
統合されるユニットが、ソフトウェア機能モジュールの形で実現され、独立した製品として販売または使用されない場合、1つのコンピュータ可読記憶媒体に記憶されることができ、このような理解に基づいて、本実施例の技術的解決策は、本質でまたは先行技術に対して貢献のある部分、または当該技術的解決策の全部または一部は、ソフトウェア製品の形で具現されることができ、前記コンピュータソフトウェア製品は、1つの記憶媒体に記憶され、一台のコンピュータ機器(パーソナルコンピュータ、サーバ、またはネットワーク機器などであリ得る)、またはプロセッサ(processor)が、本実施例における方法のステップの全部または一部を実行させるために、いくつかの命令を含む。前述した記憶媒体は、Uディスク、モバイルハードディスク、読み取り専用メモリ(ROM:Read-Only Memory)、ランダムアクセスメモリ(RAM:Random Access Memory)、磁気ディスクまたは光ディスクなどの、プログラムコードを記憶することができる様々な媒体を含む。
本願実施例は、エンコーダを提供し、前記エンコーダは、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行し、ここで、オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、および、MIPモードに従ってコーディング処理を実行する場合、オフセットパラメータに従ってコーディング処理を実行する。これから分かるように、本願によって提案される画像コーデック方法は、オフセットパラメータを使用して、予測値の右シフトビット数を統一化させる補正を実行することを介して、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに、同じsW値を持たせて、コーデック処理を実行するとき、sW値を照会および呼び出す必要なく、MIPアルゴリズムの複雑さを軽減し、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
図13は、本願実施例によって提案されるデコーダの構成の例示的な構造図1であり、図13に示されるように、本願実施例によって提案されるデコーダ400は、第1補正部分401およびデコーディング部分402を備えることができる。
前記第2補正部分401は、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するように構成され、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用される。
前記デコーディング部分402は、前記MIPモードに従ってデコーディング処理を実行する場合、前記オフセットパラメータに従って、デコーディング処理を実行するように構成される。
前記第2補正部分401は、具体的に、前記初期右シフトパラメータが前記オフセットパラメータと異なる場合、前記初期右シフトパラメータを前記オフセットパラメータに補正して、すべてのサイズおよびすべてのMIPモード番号に対応する、すべての予測値の右シフトビット数をすべて同じくするように構成される。
図14は、本願実施例によって提案されるデコーダの構成の例示的な構造図2であり、図14に示されるように、本願実施例によって提案されるデコーダ400は、さらに、第2プロセッサ403と、第2プロセッサ403実行可能命令を記憶する第2メモリ404と、第2通信インターフェース405と、第2プロセッサ403、第2メモリ404および第1通信インターフェース405を接続するために使用される第2バス406と、を備えることができる。
さらに、本願の実施例において、前記第2プロセッサ403は、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行するために使用され、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、および、前記MIPモードに従ってデコーディング処理を実行する場合、前記オフセットパラメータに従ってデコーディング処理を実行するために使用される。
さらに、本実施例における各機能モジュールは、1つの処理ユニットに統合され得、または各ユニットが、物理的に別々に存在することもでき、2つまたは2つ以上のユニットを1つのユニットに統合することもできる。前記統合されるユニットは、ハードウェアの形を使用して実現されることができ、ソフトウェア機能モジュールの形を使用して実現されることもできる。
統合されるユニットが、ソフトウェア機能モジュールの形で実現され、独立した製品として販売または使用されない場合、1つのコンピュータ可読記憶媒体に記憶されることができ、このような理解に基づいて、本実施例の技術的解決策は、本質でまたは先行技術に対して貢献のある部分、または当該技術的解決策の全部または一部は、ソフトウェア製品の形で具現されることができ、前記コンピュータソフトウェア製品は、1つの記憶媒体に記憶され、一台のコンピュータ機器(パーソナルコンピュータ、サーバ、またはネットワーク機器などであリ得る)、またはプロセッサ(processor)が、本実施例における方法のステップの全部または一部を実行させるために、いくつかの命令を含む。前述した記憶媒体は、Uディスク、モバイルハードディスク、読み取り専用メモリ(ROM:Read-Only Memory)、ランダムアクセスメモリ(RAM:Random Access Memory)、磁気ディスクまたは光ディスク等のプログラムコードを記憶することができる、様々な媒体を含む。
本願実施例は、エンコーダを提供し、前記デコーダは、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行し、および、MIPモードに従ってデコーディング処理を実行する場合、オフセットパラメータに従ってデコーディング処理を実行する。これから分かるように、本願によって提案される画像コーデック方法は、オフセットパラメータを使用して、予測値の右シフトビット数を統一化させる補正を実行することを介して、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに、同じsW値を持たせて、コーデック処理を実行するとき、sW値を照会および呼び出す必要なく、MIPアルゴリズムの複雑さを軽減し、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。
本願実施例は、プログラムが記憶される、コンピュータ可読記憶媒体およびコンピュータ可読記憶媒体を提供し、前記プログラムは、プロセッサによって実行されるとき、上記の実施例に記載の方法を実現する。
具体的には、本実施例における画像コーディング方法に対応するプログラム命令は、光ディスク、ハードディスク、Uディスクなどの記憶媒体に記憶され得、記憶媒体における1つの画像コーディング方法に対応するプログラム命令が、電子機器によって読み取られるかまたは実行されるとき、
MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行することであって、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用されること、および、
前記MIPモードに従ってコーディング処理を実行する場合、前記オフセットパラメータに従って、コーディング処理を実行すること、のステップを含む。
具体的には、本実施例における画像デコーディング方法に対応するプログラム命令は、光ディスク、ハードディスク、Uディスクなどの記憶媒体に記憶され得、記憶媒体における1つの画像デコーディング方法に対応するプログラム命令が、電子機器によって読み取られるかまたは実行されるとき、
MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行することであって、ここで、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用されること、および、
前記MIPモードに従ってデコーディング処理を実行する場合、前記オフセットパラメータに従って、デコーディング処理を実行すること、のステップを含む。
当業者は、本願の実施例は、方法、システム、またはコンピュータプログラム製品として提供され得ることを理解するであろう。したがって、本願は、ハードウェアの実施例、ソフトウェアの実施例、またはソフトウェアとハードウェアの組み合わせの実施例の形を採用することができる。さらに、本願は、コンピュータ利用可能なプログラムコードを含む1つまたは複数のコンピュータ利用可能な記憶媒体(ディスクメモリおよび光学メモリなどを含むが、これらに限定されない)で実施される、コンピュータプログラム製品の形を採用することができる。
本願は、本願の実施例に係る方法、機器(システム)、およびコンピュータプログラム製品の例示的な実現フローチャートおよび/またはブロック図を参照して説明される。コンピュータプログラム命令によって、例示的な実現フローチャートおよび/またはブロック図の各プロセスおよび/またはブロック、および例示的な実現フローチャートおよび/またはブロック図のプロセスおよび/またはブロックの組み合わせを実現されることができることを理解されたい。これらのコンピュータプログラム命令を、汎用コンピュータ、専用コンピュータ、組み込みプロセッサまたは他のプログラマブルデータ処理装置のプロセッサに提供して、1つの機械を生成して、コンピュータまたは他のプログラマブルデータ処理装置のプロセッサによって実行される命令を、例示的な実現フローチャートの1つのプロセスまたは複数のプロセスおよび/またはブロック図の1つのブロックまたは複数のブロックに指定される機能を実行するための装置を生成させる。
これらのコンピュータプログラム命令は、コンピュータまたは他のプログラマブルデータ処理装置に、特定の方法で動作するようにガイドすることができる、コンピュータ可読メモリに記憶されて、前記コンピュータ可読メモリに記憶される命令に、命令装置を備える製品を生成させることもでき、前記命令装置は、例示的な実現フローチャートの1つのプロセスまたは複数のプロセスおよび/またはブロック図の1つのブロックまたは複数のブロックで指定される機能を具現する。
これらのコンピュータプログラム命令は、コンピュータまたは他のプログラマブルデータ処理装置にロードすることもでき、コンピュータまたは他のプログラマブル装置に、一連の操作ステップを実行させて、コンピュータで実現される処理を生成するようにし、それにより、コンピュータまたは他のプログラマブル装置で実行される命令は、例示的な実現フローチャートの1つのプロセスまたは複数のプロセスおよび/またはブロック図の1つのブロックまたは複数のブロックで指定される機能を具現するためのステップを提供する。
上記は、本願の好ましい実施例に過ぎず、本願の保護範囲を限定することを意図するものではない。
本願実施例は、画像コーデック方法、エンコーダ、デコーダおよび記憶媒体を提供し、エンコーダは、MIPモードに従ってコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行し、ここで、オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、および、MIPモードに従ってコーディング処理を実行する場合、オフセットパラメータに従ってコーディング処理を実行する。デコーダは、MIPモードに従ってデコーディング処理を実行する前に、オフセットパラメータに従って、異なるサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一化させる補正を実行し、および、MIPモードに従ってデコーディング処理を実行する場合、オフセットパラメータに従ってデコーディング処理を実行する。これから分かるように、本願によって提案される画像コーデック方法は、オフセットパラメータを使用して、予測値の右シフトビット数を統一化させる補正を実行することを介して、異なるサイズ、異なるMIPモード番号のすべての輝度ブロックに、同じsW値を持たせて、コーデック処理を実行するとき、sW値を照会および呼び出す必要なく、MIPアルゴリズムの複雑さを軽減し、コーデック性能を保証する基で、コーデックプロセスに必要な記憶スペースおよび全体的な時間を減らし、コーデックの効率を効果的に改善することができる。

Claims (9)

  1. エンコーダに適用される、画像コーディング方法であって、
    マトリックスベースのイントラ予測(MIP)モードに従ってコーディング処理を実行する前に、異なるコーディングブロックのサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一なオフセットパラメータとして設定することであって、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、前記オフセットパラメータは6に設定される、ことと、
    前記MIPモードに従ってコーディング処理を実行する場合、前記オフセットパラメータに従って、コーディング処理を実行することと、を含む、前記画像コーディング方法。
  2. 前記異なるコーディングブロックのサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一なオフセットパラメータとして設定することは、
    前記初期右シフトパラメータが前記オフセットパラメータと異なる場合、前記初期右シフトパラメータを前記オフセットパラメータに補正して、すべてのサイズおよびすべてのMIPモード番号に対応する、すべての予測値の右シフトビット数をすべて同じくすること、を含む、
    請求項1に記載の画像コーディング方法。
  3. 前記異なるコーディングブロックのサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一なオフセットパラメータとして設定した後、前記画像コーディング方法は、
    プリセットの計算ルールに従って、初期重みマトリックスおよび初期バイアスマトリックスを補正して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得することであって、前記初期重みマトリックスおよび前記初期バイアスマトリックスは、統一化させる補正を実行した初期右シフトパラメータと対応することと、
    前記オフセットパラメータ、前記補正後の重みマトリックスおよび前記補正後のバイアスマトリックスに従って、コーディング処理を実行することと、をさらに含む、
    請求項1に記載の画像コーディング方法。
  4. デコーダに適用される、画像デコーディング方法であって、
    MIPモードに従ってデコーディング処理を実行する前に、異なるコーディングブロックのサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一なオフセットパラメータとして設定することであって、前記オフセットパラメータは、予測値の右シフトビット数を指示するために使用され、前記オフセットパラメータは6に設定される、ことと、
    前記MIPモードに従ってデコーディング処理を実行する場合、前記オフセットパラメータに従って、デコーディング処理を実行することと、を含む、前記画像デコーディング方法。
  5. 前記異なるコーディングブロックのサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一なオフセットパラメータとして設定することは、
    前記初期右シフトパラメータが前記オフセットパラメータと異なる場合、前記初期右シフトパラメータを前記オフセットパラメータに補正して、すべてのサイズおよびすべてのMIPモード番号に対応する、すべての予測値の右シフトビット数をすべて同じくすること、を含む、
    請求項に記載の画像デコーディング方法。
  6. 前記異なるコーディングブロックのサイズおよび異なるMIPモード番号に対応する初期右シフトパラメータを統一なオフセットパラメータとして設定した後、前記画像デコーディング方法は、
    プリセットの計算ルールに従って、初期重みマトリックスおよび初期バイアスマトリックスを補正して、補正後の重みマトリックスおよび補正後のバイアスマトリックスを取得することであって、前記初期重みマトリックスおよび前記初期バイアスマトリックスは、統一化させる補正を実行した初期右シフトパラメータと対応することと、
    前記オフセットパラメータ、前記補正後の重みマトリックスおよび前記補正後のバイアスマトリックスに従って、デコーディング処理を実行することと、をさらに含む、
    請求項に記載の画像デコーディング方法。
  7. デコーダであって、前記デコーダは、第2プロセッサ、前記第2プロセッサの実行可能命令を記憶する第2メモリ、第2通信インターフェース、および、前記第2プロセッサと、前記第2メモリと、前記第2通信インターフェースとを接続するために使用される第2バスを備え、前記命令が、前記第2プロセッサによって実行されるとき、請求項ないしのいずれか1項に記載の画像デコーディング方法を実行する、前記デコーダ。
  8. コンピュータプログラムが記憶される、コンピュータ可読記憶媒体であって、前記プログラムが、プロセッサに、請求項1ないしのいずれか1項に記載の画像コーディング方法を実行させる、前記コンピュータ可読記憶媒体。
  9. コンピュータプログラムが記憶される、コンピュータ可読記憶媒体であって、前記プログラムが、プロセッサに、請求項ないしのいずれか1項に記載の画像デコーディング方法を実行させる、前記コンピュータ可読記憶媒体。
JP2021568185A 2019-06-25 2019-06-25 画像コーデック方法、エンコーダ、デコーダおよび記憶媒体 Active JP7448563B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2024030632A JP2024059922A (ja) 2019-06-25 2024-02-29 画像コーデック方法、エンコーダ、デコーダおよび記憶媒体

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2019/092689 WO2020258010A1 (zh) 2019-06-25 2019-06-25 图像编解码方法、编码器、解码器以及存储介质

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2024030632A Division JP2024059922A (ja) 2019-06-25 2024-02-29 画像コーデック方法、エンコーダ、デコーダおよび記憶媒体

Publications (2)

Publication Number Publication Date
JP2022542210A JP2022542210A (ja) 2022-09-30
JP7448563B2 true JP7448563B2 (ja) 2024-03-12

Family

ID=74059827

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2021568185A Active JP7448563B2 (ja) 2019-06-25 2019-06-25 画像コーデック方法、エンコーダ、デコーダおよび記憶媒体
JP2024030632A Pending JP2024059922A (ja) 2019-06-25 2024-02-29 画像コーデック方法、エンコーダ、デコーダおよび記憶媒体

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2024030632A Pending JP2024059922A (ja) 2019-06-25 2024-02-29 画像コーデック方法、エンコーダ、デコーダおよび記憶媒体

Country Status (16)

Country Link
US (2) US11146798B2 (ja)
EP (2) EP4228256A1 (ja)
JP (2) JP7448563B2 (ja)
KR (1) KR20220023324A (ja)
CN (3) CN115150612A (ja)
AU (1) AU2019455073A1 (ja)
BR (1) BR112021006724A2 (ja)
CA (2) CA3112849C (ja)
ES (1) ES2950980T3 (ja)
IL (2) IL309549A (ja)
MX (1) MX2021004541A (ja)
PH (1) PH12021550517A1 (ja)
PL (1) PL3820151T3 (ja)
SG (1) SG11202102562WA (ja)
WO (1) WO2020258010A1 (ja)
ZA (1) ZA202101697B (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210131395A (ko) * 2019-03-12 2021-11-02 광동 오포 모바일 텔레커뮤니케이션즈 코포레이션 리미티드 인트라 예측 방법 및 장치, 컴퓨터 판독가능 저장 매체
KR20200145749A (ko) * 2019-06-19 2020-12-30 한국전자통신연구원 화면 내 예측 모드 및 엔트로피 부호화/복호화 방법 및 장치
ES2950980T3 (es) * 2019-06-25 2023-10-17 Guangdong Oppo Mobile Telecommunications Corp Ltd Método de codificación de imágenes, método de decodificación de imágenes, codificador, decodificador y medio de almacenamiento
CN114586354A (zh) * 2019-08-22 2022-06-03 Lg 电子株式会社 基于矩阵的帧内预测设备和方法
CN114600451A (zh) * 2019-08-22 2022-06-07 Lg电子株式会社 基于矩阵帧内预测的图像编码设备和方法
WO2021040941A1 (en) * 2019-08-30 2021-03-04 Alibaba Group Holding Limited Matrix weighted intra prediction of video signals
US20220094977A1 (en) * 2020-09-23 2022-03-24 Electronics And Telecommunications Research Institute Method, apparatus and storage medium for image encoding/decoding
WO2022257134A1 (zh) * 2021-06-11 2022-12-15 Oppo广东移动通信有限公司 一种视频编解码方法、装置、系统及存储介质
CN116046810B (zh) * 2023-04-03 2023-06-23 云南通衢工程检测有限公司 基于rpc盖板破坏荷载的无损检测方法
CN116738354B (zh) * 2023-08-15 2023-12-08 国网江西省电力有限公司信息通信分公司 一种电力物联网终端行为异常检测方法及系统

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020255769A1 (ja) 2019-06-19 2020-12-24 ソニー株式会社 画像処理装置及び画像処理方法
US20220141453A1 (en) 2019-12-10 2022-05-05 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Methods for encoding and decoding pictures and associated apparatus

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3807117B2 (ja) * 1998-09-17 2006-08-09 ソニー株式会社 階層データの生成装置および方法、階層データの生成復元システムおよび方法
WO2006007279A2 (en) * 2004-06-18 2006-01-19 Thomson Licensing Method and apparatus for video codec quantization
CN101771867B (zh) * 2008-12-29 2012-10-03 富士通株式会社 缩小尺寸解码方法和系统
KR101441879B1 (ko) * 2009-12-09 2014-09-23 에스케이텔레콤 주식회사 영상 부호화 장치 및 방법, 및 거기에 이용되는 변환 부호화 장치 및 방법, 변환기저 생성장치 및 방법, 및 영상 복호화 장치 및 방법
GB2486733A (en) * 2010-12-24 2012-06-27 Canon Kk Video encoding using multiple inverse quantizations of the same reference image with different quantization offsets
GB2495990A (en) * 2011-10-28 2013-05-01 Canon Kk Motion compensated image coding with omission of coding mode cost calculation for a motion predictor in a set.
US9756327B2 (en) * 2012-04-03 2017-09-05 Qualcomm Incorporated Quantization matrix and deblocking filter adjustments for video coding
US20160373770A1 (en) 2015-06-18 2016-12-22 Qualcomm Incorporated Intra prediction and intra mode coding
WO2017123133A1 (en) * 2016-01-12 2017-07-20 Telefonaktiebolaget Lm Ericsson (Publ) Video coding using hybrid intra prediction
GB2552323B (en) * 2016-07-18 2020-04-29 Imagination Tech Ltd Mip map compression
EP3301915A1 (en) 2016-09-30 2018-04-04 Thomson Licensing Method and apparatus for omnidirectional video coding with adaptive intra most probable modes
CN107071417B (zh) * 2017-04-10 2019-07-02 电子科技大学 一种用于视频编码的帧内预测方法
KR20200107866A (ko) * 2019-03-08 2020-09-16 한국전자통신연구원 영상 부호화/복호화 방법, 장치 및 비트스트림을 저장한 기록 매체
EP3939269A4 (en) * 2019-04-10 2022-06-15 Beijing Dajia Internet Information Technology Co., Ltd. METHOD AND APPARATUS FOR VIDEO CODING USING AN IMPROVED MATRIX-BASED INTRA PREDICTION CODING MODE
WO2020207497A1 (en) * 2019-04-12 2020-10-15 Beijing Bytedance Network Technology Co., Ltd. Applicability of matrix-based intra prediction
WO2020246806A1 (ko) * 2019-06-03 2020-12-10 엘지전자 주식회사 매트릭스 기반 인트라 예측 장치 및 방법
US11212545B2 (en) * 2019-06-07 2021-12-28 Tencent America LLC Method and apparatus for improved implicit transform selection
US11128868B2 (en) * 2019-06-11 2021-09-21 Mediatek Inc. Method and apparatus of matrix-based intra prediction for video coding
US11252410B2 (en) * 2019-06-11 2022-02-15 Tencent America LLC Method and apparatus for video coding
MX2021015462A (es) * 2019-06-14 2022-03-11 Fraunhofer Ges Forschung Codificacion que utiliza intraprediccion.
ES2950980T3 (es) * 2019-06-25 2023-10-17 Guangdong Oppo Mobile Telecommunications Corp Ltd Método de codificación de imágenes, método de decodificación de imágenes, codificador, decodificador y medio de almacenamiento

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020255769A1 (ja) 2019-06-19 2020-12-24 ソニー株式会社 画像処理装置及び画像処理方法
US20220141453A1 (en) 2019-12-10 2022-05-05 Guangdong Oppo Mobile Telecommunications Corp., Ltd. Methods for encoding and decoding pictures and associated apparatus

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
HUO, Junyan et al.,Non-CE3: Unification of Shifting for MIP Mode,JVET-O0323 (version 1),ITU,2019年06月25日,pp.1-4,[online],[retrieved on 2023-06-09],Retrieved from the Internet: <URL: https://jvet-experts.org/doc_end_user/documents/15_Gothenburg/wg11/JVET-O0323-v1.zip>,JVET-O0323.docx

Also Published As

Publication number Publication date
WO2020258010A1 (zh) 2020-12-30
US20210352298A1 (en) 2021-11-11
CN112514381A (zh) 2021-03-16
US20210218971A1 (en) 2021-07-15
AU2019455073A1 (en) 2021-04-08
KR20220023324A (ko) 2022-03-02
MX2021004541A (es) 2021-06-15
PH12021550517A1 (en) 2022-02-21
EP4228256A1 (en) 2023-08-16
EP3820151B1 (en) 2023-06-14
CN115150612A (zh) 2022-10-04
PL3820151T3 (pl) 2023-08-14
CN113068032B (zh) 2022-07-26
CN113068032A (zh) 2021-07-02
ZA202101697B (en) 2022-07-27
CA3112849C (en) 2023-10-17
IL281400B1 (en) 2024-01-01
SG11202102562WA (en) 2021-04-29
BR112021006724A2 (pt) 2022-02-01
EP3820151A4 (en) 2021-06-16
IL281400B2 (en) 2024-05-01
JP2024059922A (ja) 2024-05-01
JP2022542210A (ja) 2022-09-30
IL281400A (en) 2021-04-29
CA3208670A1 (en) 2020-12-30
ES2950980T3 (es) 2023-10-17
CA3112849A1 (en) 2020-12-30
IL309549A (en) 2024-02-01
EP3820151A1 (en) 2021-05-12
US11146798B2 (en) 2021-10-12

Similar Documents

Publication Publication Date Title
JP7448563B2 (ja) 画像コーデック方法、エンコーダ、デコーダおよび記憶媒体
US11159814B2 (en) Image coding/decoding method, coder, decoder, and storage medium
JP2023510666A (ja) 画像コンポーネント予測方法、エンコーダ、デコーダ及び記憶媒体
JP7481332B2 (ja) デコードのための予測方法及びその装置、並びにコンピュータ記憶媒体
CN113992914B (zh) 帧间预测方法及装置、设备、存储介质
WO2022178686A1 (zh) 编解码方法、编解码设备、编解码系统以及计算机可读存储介质
JP7437404B2 (ja) イントラ予測方法、装置およびコンピュータ記憶媒体
RU2790323C2 (ru) Способ кодирования изображений, способ декодирования изображений, кодер, декодер и носитель данных
JP7305769B2 (ja) 予測方向の決定方法、デコーダ及びコンピュータ記憶媒体
WO2022165763A1 (zh) 编码方法、解码方法、编码器、解码器以及电子设备
WO2021056224A1 (zh) 预测值的确定方法、编码器、解码器以及存储介质
CN113170101A (zh) 帧内预测方法及装置、计算机可读存储介质

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220531

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220531

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20230609

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230616

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230728

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20231110

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20240117

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20240130

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20240229

R150 Certificate of patent or registration of utility model

Ref document number: 7448563

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150