JP7277775B2 - 二次電池保護回路、二次電池保護装置、電池パック及び二次電池保護回路の制御方法 - Google Patents
二次電池保護回路、二次電池保護装置、電池パック及び二次電池保護回路の制御方法 Download PDFInfo
- Publication number
- JP7277775B2 JP7277775B2 JP2019193028A JP2019193028A JP7277775B2 JP 7277775 B2 JP7277775 B2 JP 7277775B2 JP 2019193028 A JP2019193028 A JP 2019193028A JP 2019193028 A JP2019193028 A JP 2019193028A JP 7277775 B2 JP7277775 B2 JP 7277775B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- circuit
- secondary battery
- nmos transistor
- gate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E60/00—Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
- Y02E60/10—Energy storage using batteries
Landscapes
- Protection Of Static Devices (AREA)
- Charge And Discharge Circuits For Batteries Or The Like (AREA)
- Secondary Cells (AREA)
Description
二次電池の正極と負荷及び充電器の高電位側電源端子との間の電流経路に直列に挿入される充電制御NMOSトランジスタ及び放電制御NMOSトランジスタを用いて、前記二次電池を保護する二次電池保護回路であって、
前記二次電池の電圧を昇圧することで制御電圧を生成する昇圧回路と、
前記充電制御NMOSトランジスタのゲート及び前記放電制御NMOSトランジスタのゲートに前記制御電圧を供給する駆動回路と、
所定の過放電検出電圧よりも低い前記二次電池の電圧を検出する過放電検出回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている場合、前記放電制御NMOSトランジスタのゲートがローレベルになるように前記駆動回路を動作させる制御回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記制御電圧を前記充電制御NMOSトランジスタのゲートに供給するノードを遮断する遮断回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記充電制御NMOSトランジスタのゲートを前記高電位側電源端子の電位に固定するスイッチ回路とを備える、二次電池保護回路を提供する。
二次電池の正極と負荷及び充電器の高電位側電源端子との間の電流経路に直列に挿入される充電制御NMOSトランジスタと、
前記電流経路に直列に挿入される放電制御NMOSトランジスタと、
前記二次電池の電圧を昇圧することで制御電圧を生成する昇圧回路と、
前記充電制御NMOSトランジスタのゲート及び前記放電制御NMOSトランジスタのゲートに前記制御電圧を供給する駆動回路と、
所定の過放電検出電圧よりも低い前記二次電池の電圧を検出する過放電検出回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている場合、前記放電制御NMOSトランジスタのゲートがローレベルになるように前記駆動回路を動作させる制御回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記制御電圧を前記充電制御NMOSトランジスタのゲートに供給するノードを遮断する遮断回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記充電制御NMOSトランジスタのゲートを前記高電位側電源端子の電位に固定するスイッチ回路とを備える、二次電池保護装置を提供する。
二次電池と、
前記二次電池の正極と負荷及び充電器の高電位側電源端子との間の電流経路に直列に挿入される充電制御NMOSトランジスタと、
前記電流経路に直列に挿入される放電制御NMOSトランジスタと、
前記二次電池の電圧を昇圧することで制御電圧を生成する昇圧回路と、
前記充電制御NMOSトランジスタのゲート及び前記放電制御NMOSトランジスタのゲートに前記制御電圧を供給する駆動回路と、
所定の過放電検出電圧よりも低い前記二次電池の電圧を検出する過放電検出回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている場合、前記放電制御NMOSトランジスタのゲートがローレベルになるように前記駆動回路を動作させる制御回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記制御電圧を前記充電制御NMOSトランジスタのゲートに供給するノードを遮断する遮断回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記充電制御NMOSトランジスタのゲートを前記高電位側電源端子の電位に固定するスイッチ回路とを備える、電池パックを提供する。
二次電池の電圧を昇圧することで制御電圧を生成する昇圧回路と、
前記二次電池の正極と負荷及び充電器の高電位側電源端子との間の電流経路に直列に挿入される充電制御NMOSトランジスタのゲート、及び、前記電流経路に直列に挿入される放電制御NMOSトランジスタのゲートに、前記制御電圧を供給する駆動回路と、
所定の過放電検出電圧よりも低い前記二次電池の電圧を検出する過放電検出回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている場合、前記放電制御NMOSトランジスタのゲートがローレベルになるように前記駆動回路を動作させる制御回路とを備える二次電池保護回路の制御方法であって、
前記過放電検出電圧よりも低い前記二次電池の電圧が検出されている間に、前記制御電圧を前記充電制御NMOSトランジスタのゲートに供給するノードを遮断し、
前記過放電検出電圧よりも低い前記二次電池の電圧が検出されている間に、前記充電制御NMOSトランジスタのゲートを前記高電位側電源端子の電位に固定する、二次電池保護回路の制御方法を提供する。
2 放電制御トランジスタ
3 スイッチ回路部
5 プラス端子
10,10A,10B 電池保護回路
13 グランド端子
15 電源端子
18 監視端子
20 検出回路
30 チャージポンプ(昇圧回路の一例)
32 高電源電位部
33 低電源電位部
40 制御回路
50 駆動回路
51~54 駆動スイッチ
61,61A,61B,61C 低電圧検出回路
62 遮断回路
63A,63B レベルシフト回路
65 スイッチ
68 電流源
69 スイッチ回路
70 二次電池
80 電池保護装置
91 充電器
100 電池パック
110A,110B 電池保護回路
Claims (6)
- 二次電池の正極と負荷及び充電器の高電位側電源端子との間の電流経路に直列に挿入される充電制御NMOSトランジスタ及び放電制御NMOSトランジスタを用いて、前記二次電池を保護する二次電池保護回路であって、
前記二次電池の電圧を昇圧することで制御電圧を生成する昇圧回路と、
前記充電制御NMOSトランジスタのゲート及び前記放電制御NMOSトランジスタのゲートに前記制御電圧を供給する駆動回路と、
所定の過放電検出電圧よりも低い前記二次電池の電圧を検出する過放電検出回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている場合、前記放電制御NMOSトランジスタのゲートがローレベルになるように前記駆動回路を動作させる制御回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記制御電圧を前記充電制御NMOSトランジスタのゲートに供給するノードを遮断する遮断回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記充電制御NMOSトランジスタのゲートを前記高電位側電源端子の電位に固定するスイッチ回路とを備える、二次電池保護回路。 - 前記駆動回路は、前記制御電圧を供給する高電源電位部にソースが接続された第2のPMOSトランジスタと、前記高電源電位部よりも電位が低い低電源電位部にソースが接続された第2のNMOSトランジスタとによるCMOSインバータを有し、
前記制御回路が、前記二次電池の電圧が前記過放電検出電圧よりも低い状態において、前記第2のPMOSトランジスタと前記第2のNMOSトランジスタの各ゲートにローレベルの信号を出力する設定の場合、前記遮断回路は、前記CMOSインバータの出力ノードと前記高電源電位部との間を遮断し、
前記制御回路が、前記二次電池の電圧が前記過放電検出電圧よりも低い状態において、前記第2のPMOSトランジスタと前記第2のNMOSトランジスタの各ゲートにハイレベルの信号を出力する設定の場合、前記遮断回路は、前記CMOSインバータの出力ノードと前記低電源電位部との間を遮断する、
請求項1に記載の二次電池保護回路。 - 前記駆動回路は、前記制御電圧を供給する高電源電位部にソースが接続された第2のPMOSトランジスタと、前記高電源電位部よりも電位が低い低電源電位部にソースが接続された第2のNMOSトランジスタとによるCMOSインバータを有し、
前記制御回路が、前記二次電池の電圧が前記過放電検出電圧よりも低い状態において、前記第2のPMOSトランジスタと前記第2のNMOSトランジスタの各ゲートにローレベルの信号を出力する設定の場合、前記遮断回路は、前記CMOSインバータの出力ノードと前記高電源電位部との間を遮断し、
前記遮断回路は、PMOSトランジスタを有し、
前記PMOSトランジスタは、前記CMOSインバータの出力ノードと前記高電源電位部との間に挿入されている、請求項1に記載の二次電池保護回路。 - 二次電池の正極と負荷及び充電器の高電位側電源端子との間の電流経路に直列に挿入される充電制御NMOSトランジスタと、
前記電流経路に直列に挿入される放電制御NMOSトランジスタと、
前記二次電池の電圧を昇圧することで制御電圧を生成する昇圧回路と、
前記充電制御NMOSトランジスタのゲート及び前記放電制御NMOSトランジスタのゲートに前記制御電圧を供給する駆動回路と、
所定の過放電検出電圧よりも低い前記二次電池の電圧を検出する過放電検出回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている場合、前記放電制御NMOSトランジスタのゲートがローレベルになるように前記駆動回路を動作させる制御回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記制御電圧を前記充電制御NMOSトランジスタのゲートに供給するノードを遮断する遮断回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記充電制御NMOSトランジスタのゲートを前記高電位側電源端子の電位に固定するスイッチ回路とを備える、二次電池保護装置。 - 二次電池と、
前記二次電池の正極と負荷及び充電器の高電位側電源端子との間の電流経路に直列に挿入される充電制御NMOSトランジスタと、
前記電流経路に直列に挿入される放電制御NMOSトランジスタと、
前記二次電池の電圧を昇圧することで制御電圧を生成する昇圧回路と、
前記充電制御NMOSトランジスタのゲート及び前記放電制御NMOSトランジスタのゲートに前記制御電圧を供給する駆動回路と、
所定の過放電検出電圧よりも低い前記二次電池の電圧を検出する過放電検出回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている場合、前記放電制御NMOSトランジスタのゲートがローレベルになるように前記駆動回路を動作させる制御回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記制御電圧を前記充電制御NMOSトランジスタのゲートに供給するノードを遮断する遮断回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている間に、前記充電制御NMOSトランジスタのゲートを前記高電位側電源端子の電位に固定するスイッチ回路とを備える、電池パック。 - 二次電池の電圧を昇圧することで制御電圧を生成する昇圧回路と、
前記二次電池の正極と負荷及び充電器の高電位側電源端子との間の電流経路に直列に挿入される充電制御NMOSトランジスタのゲート、及び、前記電流経路に直列に挿入される放電制御NMOSトランジスタのゲートに、前記制御電圧を供給する駆動回路と、
所定の過放電検出電圧よりも低い前記二次電池の電圧を検出する過放電検出回路と、
前記過放電検出電圧よりも低い前記二次電池の電圧が前記過放電検出回路により検出されている場合、前記放電制御NMOSトランジスタのゲートがローレベルになるように前記駆動回路を動作させる制御回路とを備える二次電池保護回路の制御方法であって、
前記過放電検出電圧よりも低い前記二次電池の電圧が検出されている間に、前記制御電圧を前記充電制御NMOSトランジスタのゲートに供給するノードを遮断し、
前記過放電検出電圧よりも低い前記二次電池の電圧が検出されている間に、前記充電制御NMOSトランジスタのゲートを前記高電位側電源端子の電位に固定する、二次電池保護回路の制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019193028A JP7277775B2 (ja) | 2019-10-23 | 2019-10-23 | 二次電池保護回路、二次電池保護装置、電池パック及び二次電池保護回路の制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019193028A JP7277775B2 (ja) | 2019-10-23 | 2019-10-23 | 二次電池保護回路、二次電池保護装置、電池パック及び二次電池保護回路の制御方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019103263A Division JP6614388B1 (ja) | 2019-05-31 | 2019-05-31 | 二次電池保護回路、二次電池保護装置、電池パック及び二次電池保護回路の制御方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2020198773A JP2020198773A (ja) | 2020-12-10 |
JP2020198773A5 JP2020198773A5 (ja) | 2022-02-15 |
JP7277775B2 true JP7277775B2 (ja) | 2023-05-19 |
Family
ID=73649476
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019193028A Active JP7277775B2 (ja) | 2019-10-23 | 2019-10-23 | 二次電池保護回路、二次電池保護装置、電池パック及び二次電池保護回路の制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7277775B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116247754A (zh) * | 2021-12-07 | 2023-06-09 | 华润微集成电路(无锡)有限公司 | 电池保护芯片、电池系统及电池保护方法 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009183126A (ja) | 2008-02-01 | 2009-08-13 | Ricoh Co Ltd | 二次電池保護用半導体装置および該二次電池保護用半導体装置を用いた電池パック、ならびに該電池パックを用いた電子機器 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3157121B2 (ja) * | 1997-02-04 | 2001-04-16 | セイコーインスツルメンツ株式会社 | 充電式電源装置 |
-
2019
- 2019-10-23 JP JP2019193028A patent/JP7277775B2/ja active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009183126A (ja) | 2008-02-01 | 2009-08-13 | Ricoh Co Ltd | 二次電池保護用半導体装置および該二次電池保護用半導体装置を用いた電池パック、ならびに該電池パックを用いた電子機器 |
Also Published As
Publication number | Publication date |
---|---|
JP2020198773A (ja) | 2020-12-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6614388B1 (ja) | 二次電池保護回路、二次電池保護装置、電池パック及び二次電池保護回路の制御方法 | |
CN108242832B (zh) | 充电控制电路、电池保护集成电路、电池组及电池系统 | |
JP5706649B2 (ja) | 充放電制御回路及びバッテリ装置 | |
US7030591B2 (en) | Integrated circuit implementing protection switch for battery charging and discharging with enhanced reverse voltage protection | |
US7990108B2 (en) | Charge detector | |
JP5682423B2 (ja) | 電池保護回路及び電池保護装置、並びに電池パック | |
US11183858B2 (en) | Rechargeable battery protection circuit, rechargeable battery protection device, battery pack, and method of controlling rechargeable battery protection circuit | |
JP2009529766A (ja) | バッテリパックのためのゲートドライバ | |
JP2012060762A (ja) | 充放電制御回路及びバッテリ装置 | |
US9401615B2 (en) | Charging and discharging control circuit and battery device | |
JP7277775B2 (ja) | 二次電池保護回路、二次電池保護装置、電池パック及び二次電池保護回路の制御方法 | |
KR101791698B1 (ko) | 충방전 제어 회로 및 배터리 장치 | |
JP2000102182A (ja) | 2次電池の過充電・過放電防止回路 | |
JP5619540B2 (ja) | 充電装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220204 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220421 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230404 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230417 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7277775 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |