JP6950043B2 - Wireless transmitter and wireless transmission method - Google Patents

Wireless transmitter and wireless transmission method Download PDF

Info

Publication number
JP6950043B2
JP6950043B2 JP2020101080A JP2020101080A JP6950043B2 JP 6950043 B2 JP6950043 B2 JP 6950043B2 JP 2020101080 A JP2020101080 A JP 2020101080A JP 2020101080 A JP2020101080 A JP 2020101080A JP 6950043 B2 JP6950043 B2 JP 6950043B2
Authority
JP
Japan
Prior art keywords
signal
amplitude
control signal
circuit
amplitude control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2020101080A
Other languages
Japanese (ja)
Other versions
JP2020150560A (en
Inventor
隆士 太矢
隆士 太矢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lapis Semiconductor Co Ltd
Original Assignee
Lapis Semiconductor Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2016002152A external-priority patent/JP6755093B2/en
Application filed by Lapis Semiconductor Co Ltd filed Critical Lapis Semiconductor Co Ltd
Priority to JP2020101080A priority Critical patent/JP6950043B2/en
Publication of JP2020150560A publication Critical patent/JP2020150560A/en
Application granted granted Critical
Publication of JP6950043B2 publication Critical patent/JP6950043B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Transmitters (AREA)

Description

本発明は、無線送信装置及び無線送信方法、特にASK変調方式及びBPSK変調方式に対応した無線送信を行う無線送信装置及び無線送信方法に関する。 The present invention relates to a wireless transmission device and a wireless transmission method, particularly a wireless transmission device and a wireless transmission method that perform wireless transmission corresponding to an ASK modulation method and a BPSK modulation method.

近年、無線通信において、サブギガと呼ばれる300MHz〜900MHz帯の電磁波を用いた特定小電力無線通信が広く行われている。特定小電力無線通信では、伝送距離を延ばすため、例えばIEEE802.15.4k規格で規定される符号拡散技術が用いられ、変調方式として、BPSK(Binary Phase Shift Keying)等のPSK変調方式(位相シフト変調:Phase Sift Keying)が用いられている。また、簡素な回路で変調、復調を行うことができるASK変調方式(振幅シフト変調:Amplitude Shift Keying)も用いられている。そこで、PSK及びASKの2種類の変調方式に対応した変調手段を有する無線装置が考えられた(例えば、特許文献1)。 In recent years, in wireless communication, specific low power wireless communication using electromagnetic waves in the 300 MHz to 900 MHz band called subgiga has been widely performed. In the specified low power wireless communication, in order to extend the transmission distance, for example, the code diffusion technology defined by the IEEE802.154k standard is used, and as the modulation method, a PSK modulation method (phase shift) such as BPSK (Binary Phase Shift Keying) is used. Modulation: Phase Sift Keying) is used. Further, an ASK modulation method (amplitude shift keying) that can perform modulation and demodulation with a simple circuit is also used. Therefore, a wireless device having a modulation means corresponding to two types of modulation methods, PSK and ASK, has been considered (for example, Patent Document 1).

特開2004−200930号公報Japanese Unexamined Patent Publication No. 2004-200930

無線送信では、理論的に定められる周波数帯域の出力信号以外に、設計上意図しない不要な信号成分からなるスプリアス発射が生じる。スプリアス発射は電波障害の原因となるため、電波法によりその強度が制限されている。このため、無線送信を行う際の変調は、スプリアス発射の発生を抑えるべく、振幅を滑らかに変化させつつ行う必要がある。例えば、ASK変調を用いた無線送信では、通常、送信データをアナログ信号に変換した後に、搬送波と混合して振幅変調を行う。このため、送信データをアナログ信号に変換するためのD/A変換器や、変換したアナログ信号を搬送波と混合するための混合器(乗算器)が必要となる。 In wireless transmission, spurious emission consisting of unnecessary signal components unintended by design occurs in addition to the output signal in the theoretically defined frequency band. Since spurious emission causes radio interference, its intensity is limited by the Radio Law. Therefore, it is necessary to perform modulation when performing wireless transmission while smoothly changing the amplitude in order to suppress the occurrence of spurious emission. For example, in wireless transmission using ASK modulation, transmission data is usually converted into an analog signal and then mixed with a carrier wave for amplitude modulation. Therefore, a D / A converter for converting transmission data into an analog signal and a mixer (multiplier) for mixing the converted analog signal with a carrier wave are required.

また、PSK変調を用いた無線送信では、送信データをI(In-phase)信号(同相信号)及びQ(Quadrature)信号(直交信号)に変換し、夫々についてアナログ信号への変換及び搬送波との混合を行った後、これらを加算して変調波を生成する。このため、I信号及びQ信号に対応した2つの系を設ける必要があり、2つの信号を加算する加算器が必要となる。従って、ASK変調方式及びBPSK変調方式の両方に対応した無線送信を行うためには、回路規模の大きな送信回路が必要になるという問題があった。 Further, in wireless transmission using PSK modulation, transmission data is converted into an I (In-phase) signal (in-phase signal) and a Q (Quadrature) signal (orthogonal signal), and each of them is converted into an analog signal and a carrier wave. After mixing, these are added to generate a modulated wave. Therefore, it is necessary to provide two systems corresponding to the I signal and the Q signal, and an adder that adds the two signals is required. Therefore, in order to perform wireless transmission corresponding to both the ASK modulation method and the BPSK modulation method, there is a problem that a transmission circuit having a large circuit scale is required.

また、かかる無線送信装置では、搬送波を変調して変調波を生成した後、増幅して送信する。変調波はアナログ信号であるため、増幅時に信号波形に歪みが生じないよう、無線送信装置は線形性の高い増幅回路を備えることが望ましい。従って、A級増幅回路やB級増幅回路等の電力効率の低い線形増幅回路が必要となり、送信回路の消費電力が大きいという問題があった。 Further, in such a wireless transmission device, a carrier wave is modulated to generate a modulated wave, and then amplified and transmitted. Since the modulated wave is an analog signal, it is desirable that the wireless transmitter be provided with an amplifier circuit having high linearity so that the signal waveform is not distorted during amplification. Therefore, a linear amplifier circuit having low power efficiency such as a class A amplifier circuit or a class B amplifier circuit is required, and there is a problem that the power consumption of the transmission circuit is large.

上記課題を解決するため、本発明は、回路規模及び消費電力を抑えつつASK変調方式及びBPSK変調方式のいずれにも対応した無線送信を行うことが可能な無線送信装置及
び無線送信方法を提供することを目的とする。
In order to solve the above problems, the present invention provides a wireless transmission device and a wireless transmission method capable of performing wireless transmission corresponding to both the ASK modulation method and the BPSK modulation method while suppressing the circuit scale and power consumption. The purpose is.

本発明に係る無線送信装置は、振幅シフト変調を指定する振幅シフト変調指定又は位相シフト変調を指定する位相シフト変調指定を受けて、固定電位またはデータ信号を極性制御信号として出力する切替手段と、前記極性制御信号に応じて搬送波信号と該搬送波信号の極性を反転させた極性反転信号とを切り替えて出力する極性反転回路と、前記振幅シフト変調指定又は前記位相シフト変調指定を受けて、前記データ信号の信号レベルの変化に応じた振幅を有する振幅制御信号を生成する振幅制御信号生成回路と、前記振幅制御信号に応じた増幅率で前記搬送波信号及び前記極性反転信号を増幅する増幅回路と、を有することを特徴とする。 The radio transmission device according to the present invention is a switching means for outputting a fixed potential or a data signal as a polarity control signal in response to an amplitude shift modulation designation for specifying amplitude shift modulation or a phase shift modulation designation for specifying phase shift modulation. The data receives the polarity inversion circuit that switches and outputs the carrier signal and the polarity inversion signal in which the polarity of the carrier signal is inverted according to the polarity control signal, and the amplitude shift modulation designation or the phase shift modulation designation. An amplitude control signal generation circuit that generates an amplitude control signal having an amplitude corresponding to a change in the signal level of the signal, and an amplification circuit that amplifies the carrier signal and the polarity inversion signal at an amplification factor corresponding to the amplitude control signal. It is characterized by having.

本発明に係る無線送信方法は、2値の信号レベルの系列からなるデータ信号を変調して送信する無線送信方法であって、振幅シフト変調を指定する振幅シフト変調指定又は位相シフト変調を指定する位相シフト変調指定を受けて、固定電位またはデータ信号を極性制御信号として出力するステップと、前記極性制御信号に応じて搬送波信号と該搬送波信号の極性を反転させた極性反転信号とを切り替えて出力するステップと、前記振幅シフト変調指定又は前記位相シフト変調指定を受けて、前記データ信号の信号レベルの変化に応じた振幅を有する振幅制御信号を生成するステップと、前記振幅制御信号に応じた増幅率で前記搬送波信号及び前記極性反転信号を増幅するステップと、 を備えることを特徴とする。 The wireless transmission method according to the present invention is a wireless transmission method that modulates and transmits a data signal consisting of a series of binary signal levels, and specifies amplitude shift modulation designation or phase shift modulation that specifies amplitude shift modulation. In response to the phase shift modulation designation, the step of outputting a fixed potential or data signal as a polarity control signal and the polarity inversion signal obtained by inverting the polarity of the carrier signal and the carrier signal according to the polarity control signal are switched and output. Steps to generate an amplitude control signal having an amplitude corresponding to a change in the signal level of the data signal in response to the amplitude shift modulation designation or the phase shift modulation designation, and amplification according to the amplitude control signal. It is characterized by comprising a step of amplifying the carrier signal and the polarity inversion signal at a rate.

本発明によれば、回路規模及び消費電力を抑えつつASK変調方式及びBPSK変調方式のいずれにも対応した無線送信を行うことが可能となる。 According to the present invention, it is possible to perform wireless transmission corresponding to both the ASK modulation method and the BPSK modulation method while suppressing the circuit scale and power consumption.

本発明の無線通信装置の構成を示すブロック図である。It is a block diagram which shows the structure of the wireless communication apparatus of this invention. 本発明のデジタルフィルタ回路の構成を示す図である。It is a figure which shows the structure of the digital filter circuit of this invention. 振幅制御回路及び電力増幅回路の構成例を示す図である。It is a figure which shows the structural example of the amplitude control circuit and the power amplification circuit. 振幅制御回路及び電力増幅回路の他の構成例を示す図である。It is a figure which shows the other structural example of an amplitude control circuit and a power amplifier circuit. 振幅制御回路及び電力増幅回路の他の構成例を示す図である。It is a figure which shows the other structural example of an amplitude control circuit and a power amplifier circuit. ASKモードにおいて生成される各信号の波形を示すタイムチャートである。It is a time chart which shows the waveform of each signal generated in ASK mode. BPSKモードにおいて生成される各信号の波形を示すタイムチャートである。It is a time chart which shows the waveform of each signal generated in BPSK mode.

以下、本発明の実施例を図面を参照しつつ詳細に説明する。 Hereinafter, examples of the present invention will be described in detail with reference to the drawings.

図1は、本発明にかかる無線通信装置10の構成を示すブロック図である。無線通信装置10は、送信回路11、受信回路12、アンテナ13及びスイッチSW1を含む。無線通信装置10は、スイッチSW1を切り替えて送信回路11とアンテナ13とを接続することにより、無線送信装置として送信動作を行う。また、無線通信装置10は、スイッチSW1を切り替えて受信回路12とアンテナ13とを接続することにより、無線受信装置として受信動作を行う。 FIG. 1 is a block diagram showing a configuration of a wireless communication device 10 according to the present invention. The wireless communication device 10 includes a transmission circuit 11, a reception circuit 12, an antenna 13, and a switch SW1. The wireless communication device 10 performs a transmission operation as a wireless transmission device by switching the switch SW1 and connecting the transmission circuit 11 and the antenna 13. Further, the wireless communication device 10 performs a reception operation as a wireless reception device by switching the switch SW1 and connecting the reception circuit 12 and the antenna 13.

また、無線通信装置10は、第1の変調方式であるASK(Amplitude Shift Keying)方式及び第2の変調方式であるBPSK(Binary Phase Shift Keying)のいずれの変調方式にも対応した無線送信を行うことが可能に構成されている。無線通信装置10は、BPSK変調方式による変調を行う送信モード(以下、BPSKモードと称する)又はASK変調方式による変調を行う送信モード(以下、ASKモードと称する)を指定するモード指定信号MODの入力を受け、これに応じて送信モードを切り替えつつ無線信号の送信を行う。 Further, the wireless communication device 10 performs wireless transmission corresponding to both the ASK (Amplitude Shift Keying) method, which is the first modulation method, and the BPSK (Binary Phase Shift Keying), which is the second modulation method. It is configured to be possible. The wireless communication device 10 inputs a mode designation signal MOD that specifies a transmission mode (hereinafter referred to as BPSK mode) for modulation by the BPSK modulation method or a transmission mode (hereinafter referred to as ASK mode) for modulation by the ASK modulation method. In response to this, the radio signal is transmitted while switching the transmission mode accordingly.

送信回路11は、PLL(Phase Locked Loop)回路14、極性反転回路15、デジタルフィルタ回路16、振幅制御回路17、電力増幅回路18、データ入力端子T1及びスイッチSW2を含む。 The transmission circuit 11 includes a PLL (Phase Locked Loop) circuit 14, a polarity inversion circuit 15, a digital filter circuit 16, an amplitude control circuit 17, a power amplifier circuit 18, a data input terminal T1 and a switch SW2.

データ入力端子T1は、送信対象であるデータ信号(以下、送信データ信号DSと称する)の入力を受ける。送信データ信号DSは、論理値‘0’及び‘1’の2値の信号レベルの系列からなるデジタル信号である。 The data input terminal T1 receives an input of a data signal to be transmitted (hereinafter, referred to as a transmission data signal DS). The transmission data signal DS is a digital signal composed of a series of binary signal levels of logical values "0" and "1".

スイッチSW2は、ASKモード又はBPSKモードを指定するモード指定信号MODの入力を受ける変調指定受付部であり、送信回路11の外部から供給されたモード指定信号MODに応じて、極性反転回路15の接続先をデータ入力端子T1又は接地電位GNDに切り替える。 The switch SW2 is a modulation designation receiving unit that receives the input of the mode designation signal MOD that specifies the ASK mode or the BPSK mode, and connects the polarity inversion circuit 15 according to the mode designation signal MOD supplied from the outside of the transmission circuit 11. The destination is switched to the data input terminal T1 or the ground potential GND.

スイッチSW2は、BPSKモードを指定するモード指定信号MOD信号(すなわち、BPSK変調指定)が供給された場合、極性反転回路15とデータ入力端子T1とを接続する。これにより、送信データ信号DSが極性制御信号PSとして極性反転回路15に供給される。 The switch SW2 connects the polarity inversion circuit 15 and the data input terminal T1 when a mode designation signal MOD signal (that is, BPSK modulation designation) that specifies the BPSK mode is supplied. As a result, the transmission data signal DS is supplied to the polarity inversion circuit 15 as the polarity control signal PS.

一方、ASKモードを指定するモード指定信号MOD(すなわち、ASK変調指定)が供給された場合は、スイッチSW2は、極性反転回路15をインバータN2を介して接地電位GNDに接続する。これにより、論理値‘1’の一定の信号レベルを有する信号が極性制御信号PSとして極性反転回路15に供給される。 On the other hand, when the mode designation signal MOD (that is, ASK modulation designation) that specifies the ASK mode is supplied, the switch SW2 connects the polarity inversion circuit 15 to the ground potential GND via the inverter N2. As a result, a signal having a constant signal level of the logic value '1' is supplied to the polarity inversion circuit 15 as the polarity control signal PS.

PLL回路14は、VCO(電圧制御発振器)、ループフィルタ、位相比較器、分周器等から構成される位相同期ループ回路であり、例えば900MHzの搬送波信号CSを生成する。 The PLL circuit 14 is a phase-locked loop circuit composed of a VCO (voltage controlled oscillator), a loop filter, a phase comparator, a frequency divider, and the like, and generates, for example, a carrier signal CS of 900 MHz.

極性反転回路15は、インバータN1及びスイッチSW3から構成されている。インバータN1は、PLL回路14から供給された搬送波信号CSの論理レベルを反転させる。スイッチSW3は、極性制御信号PSに応じて接続を切り替え、電力増幅回路18とPLL回路14とを直接又はインバータN1を介して接続する。具体的には、極性制御信号PSの信号レベルが論理値‘1’である間はPLL回路14と電力増幅回路18とを直接接続し、極性制御信号PSの信号レベルが論理値‘0’である間はインバータN1を介してPLL回路14と電力増幅回路18とを接続する。これにより、極性制御信号PSの信号レベルが‘1’である間は搬送波信号CSと同じ論理レベル(正極性)を有し、極性制御信号PSの信号レベルが‘0’である間は搬送波信号CSの極性を反転(すなわち、搬送波信号CSの位相を180度変化)させた論理レベル(負極性)を有する極性反転信号RSが生成される。すなわち、極性反転信号RSは、極性制御信号PSの信号レベルが論理値‘1’である間は搬送波信号CSと同位相、極性制御信号PSの信号レベルが論理値‘0’である間は搬送波信号CSと逆位相の信号となる。 The polarity inversion circuit 15 is composed of an inverter N1 and a switch SW3. The inverter N1 inverts the logic level of the carrier signal CS supplied from the PLL circuit 14. The switch SW3 switches the connection according to the polarity control signal PS, and connects the power amplifier circuit 18 and the PLL circuit 14 directly or via the inverter N1. Specifically, while the signal level of the polarity control signal PS is the logic value '1', the PLL circuit 14 and the power amplifier circuit 18 are directly connected, and the signal level of the polarity control signal PS is the logic value '0'. In the meantime, the PLL circuit 14 and the power amplifier circuit 18 are connected via the inverter N1. As a result, the carrier signal has the same logic level (positive positive property) as the carrier signal CS while the signal level of the polarity control signal PS is '1', and the carrier signal is obtained while the signal level of the polarity control signal PS is '0'. A polarity inversion signal RS having a logic level (negativeness) in which the polarity of CS is inverted (that is, the phase of the carrier signal CS is changed by 180 degrees) is generated. That is, the polarity inversion signal RS has the same phase as the carrier signal CS while the signal level of the polarity control signal PS is the logic value '1', and the carrier wave is the carrier wave while the signal level of the polarity control signal PS is the logic value '0'. The signal has a phase opposite to that of the signal CS.

なお、上記の通り、BPSKモードでは送信データ信号DSが極性制御信号PSとして極性反転回路15のスイッチSW3に供給される。従って、BPSKモードにおいて、極性反転回路15は、送信データ信号DSの信号レベルに応じて搬送波信号CSの極性を反転させた極性反転信号RSを生成し、これを電力増幅回路18に供給する。 As described above, in the BPSK mode, the transmission data signal DS is supplied to the switch SW3 of the polarity inversion circuit 15 as the polarity control signal PS. Therefore, in the BPSK mode, the polarity inversion circuit 15 generates a polarity inversion signal RS in which the polarity of the carrier wave signal CS is inverted according to the signal level of the transmission data signal DS, and supplies this to the power amplifier circuit 18.

一方、ASKモードでは論理値‘1’の一定の信号レベルを有する信号が極性制御信号PSとして極性反転回路15のスイッチSW3に供給される。従って、極性反転回路15は、ASKモードにおいて、搬送波信号CSの極性を反転させず、搬送波信号CSをそのまま電力増幅回路18に供給する。 On the other hand, in the ASK mode, a signal having a constant signal level of the logic value '1' is supplied to the switch SW3 of the polarity inversion circuit 15 as the polarity control signal PS. Therefore, the polarity inversion circuit 15 does not invert the polarity of the carrier wave signal CS in the ASK mode, and supplies the carrier wave signal CS to the power amplifier circuit 18 as it is.

デジタルフィルタ回路16は、送信データ信号DSにフィルタリング処理を施し、送信データ信号DSの信号レベルの変化に対応した振幅を有する振幅制御信号ACSを生成する振幅制御信号生成回路である。デジタルフィルタ回路16は、例えばガウシアン特性やナイキストフィルタ特性等、送信信号の帯域制限に従ったフィルタ特性を有する。デジタルフィルタ回路16には、動作クロック信号CLK1及びモード指定信号MODが供給されている。 The digital filter circuit 16 is an amplitude control signal generation circuit that performs filtering processing on the transmission data signal DS to generate an amplitude control signal ACS having an amplitude corresponding to a change in the signal level of the transmission data signal DS. The digital filter circuit 16 has filter characteristics according to the band limitation of the transmission signal, such as Gaussian characteristics and Nyquist filter characteristics. The operation clock signal CLK1 and the mode designation signal MOD are supplied to the digital filter circuit 16.

デジタルフィルタ回路16は、例えば図2に示すようなトランスバーサル型のフィルタにより構成され、縦列接続されたn個(nは2以上の整数)のフリップフロップFF1〜FFnと、n個の係数乗算器M1〜Mnと、加算器ADとを含む。フリップフロップFF1〜FFnは、データ入力端子T1から供給された送信データ信号DSを、動作クロック信号CLK1の立ち上がりタイミングで順次シフトしつつ取り込む。なお、動作クロック信号CLK1は、送信データ信号DSのデータ遷移に同期したクロック信号(データクロック信号CLK2)よりも高速であるため、動作クロック信号CLK1の立ち上がりタイミング毎に同じデータ値が複数取り込まれる。係数乗算器M1〜Mnは、フリップフロップFF1〜FFnの各々の出力に、夫々フィルタ係数K1〜Knを乗算する。加算器ADは、係数乗算器M1〜Mn各々の乗算結果を全て加算して得られた加算結果を、振幅制御信号ACSとして出力する。 The digital filter circuit 16 is composed of, for example, a transversal type filter as shown in FIG. 2, and has n flip-flops FF1 to FFn connected in tandem (n is an integer of 2 or more) and n coefficient multipliers. Includes M1 to Mn and adder AD. The flip-flops FF1 to FFn take in the transmission data signal DS supplied from the data input terminal T1 while sequentially shifting at the rising timing of the operation clock signal CLK1. Since the operation clock signal CLK1 is faster than the clock signal (data clock signal CLK2) synchronized with the data transition of the transmission data signal DS, a plurality of the same data values are taken in at each rising timing of the operation clock signal CLK1. The coefficient multipliers M1 to Mn multiply each output of the flip-flops FF1 to FFn by the filter coefficients K1 to Kn, respectively. The adder AD outputs the addition result obtained by adding all the multiplication results of the coefficient multipliers M1 to Mn as the amplitude control signal ACS.

また、デジタルフィルタ回路16は、モード指定信号MODに応じて係数乗算器M1〜Mnにおけるフィルタ係数の設定を切り替えるフィルタ係数設定部21を有する。すなわち、フィルタ係数設定部21は、モード指定信号MODの供給を受け、当該モード指定信号MODがASKモードを指定するものかBPSKモードを指定するものかに応じて、フィルタ係数K1〜Knを変更する。これにより、ASKモードとBPSKモードとで、異なるフィルタ係数K1〜Knが設定される。従って、例えば同じ波形の送信データ信号DSが入力された場合であっても、ASKモードの場合とBPSKモードの場合とで夫々異なる波形の振幅制御信号ACSが生成される。 Further, the digital filter circuit 16 has a filter coefficient setting unit 21 that switches the setting of the filter coefficient in the coefficient multipliers M1 to Mn according to the mode designation signal MOD. That is, the filter coefficient setting unit 21 receives the supply of the mode designation signal MOD, and changes the filter coefficients K1 to Kn according to whether the mode designation signal MOD specifies the ASSK mode or the BPSK mode. .. As a result, different filter coefficients K1 to Kn are set in the ASK mode and the BPSK mode. Therefore, for example, even when the transmission data signal DS having the same waveform is input, the amplitude control signal ACS having different waveforms is generated in the case of the ASK mode and the case of the BPSK mode.

振幅制御回路17は、振幅制御信号ACSに基づいて、電力増幅回路18の増幅率を制御する。例えば、振幅制御回路17は、振幅制御信号ACSの振幅に応じた電源電圧VDD、振幅制御信号ACSの振幅に応じたゲートバイアス電圧VG、電力増幅回路18における増幅段の段数等を変化させるスイッチ制御信号S1〜S4等(以下、これらをまとめて増幅率制御信号GSとも称する)を電力増幅回路18に供給して、電力増幅回路18の増幅率を制御する。 The amplitude control circuit 17 controls the amplification factor of the power amplification circuit 18 based on the amplitude control signal ACS. For example, the amplitude control circuit 17 is a switch control that changes the power supply voltage VDD according to the amplitude of the amplitude control signal ACS, the gate bias voltage VG according to the amplitude of the amplitude control signal ACS, the number of amplification stages in the power amplification circuit 18, and the like. Signals S1 to S4 and the like (hereinafter, collectively referred to as amplification factor control signal GS) are supplied to the power amplifier circuit 18 to control the amplification factor of the power amplification circuit 18.

電力増幅回路18は、振幅制御信号ACSに応じた増幅率で、極性反転回路15から供給された信号(極性反転信号RS又は搬送波信号CS)の増幅を行う。例えば、BPSKモードでは、極性反転回路15から極性反転信号RSが供給されるため、電力増幅回路18は、BPSKモードにおいて、振幅制御信号ACSに応じた増幅率で極性反転信号RSを増幅してBPSK変調信号を得る。 The power amplifier circuit 18 amplifies the signal (polarity inversion signal RS or carrier signal CS) supplied from the polarity inversion circuit 15 at an amplification factor corresponding to the amplitude control signal ACS. For example, in the BPSK mode, the polarity inversion signal RS is supplied from the polarity inversion circuit 15, so that the power amplification circuit 18 amplifies the polarity inversion signal RS at an amplification factor corresponding to the amplitude control signal ACS in the BPSK mode to BPSK. Obtain a modulated signal.

一方、ASKモードでは、極性反転回路15から搬送波信号CSが供給されるため、電力増幅回路18は、振幅制御信号ACSに応じた増幅率で搬送波信号CSに対して振幅変調を行い、ASK変調信号を得る。 On the other hand, in the ASK mode, since the carrier signal CS is supplied from the polarity inversion circuit 15, the power amplifier circuit 18 performs amplitude modulation on the carrier signal CS at an amplification factor corresponding to the amplitude control signal ACS, and the ASK modulation signal. To get.

図3は、振幅制御回路17が振幅制御信号ACSの振幅に応じた電源電圧VDDを電力増幅回路18に供給する場合における、振幅制御回路17及び電力増幅回路18の構成例を示す図である。振幅制御回路17は、電圧可変電源回路22から構成され、振幅制御信号ACSの信号レベルに応じた電圧値の電源電圧VDDを生成して、電力増幅回路18に供給する。 FIG. 3 is a diagram showing a configuration example of the amplitude control circuit 17 and the power amplifier circuit 18 when the amplitude control circuit 17 supplies the power supply voltage VDD corresponding to the amplitude of the amplitude control signal ACS to the power amplifier circuit 18. The amplitude control circuit 17 is composed of a voltage variable power supply circuit 22, generates a power supply voltage VDD of a voltage value corresponding to the signal level of the amplitude control signal ACS, and supplies the power supply voltage VDD to the power amplifier circuit 18.

電力増幅回路18は、極性反転信号RSの増幅又は搬送波信号CSの振幅変調を行う増幅回路であり、例えばC級増幅回路として構成されている。電力増幅回路18は、例えばコイル型の抵抗L1(以下、コイル抵抗L1と称する)、トランジスタTR1、第1のキャパシタC1、第2のキャパシタC2及び抵抗R1を含む。 The power amplifier circuit 18 is an amplifier circuit that amplifies the polarity inversion signal RS or amplitude-modulates the carrier signal CS, and is configured as, for example, a class C amplifier circuit. The power amplifier circuit 18 includes, for example, a coil-type resistor L1 (hereinafter referred to as a coil resistor L1), a transistor TR1, a first capacitor C1, a second capacitor C2, and a resistor R1.

トランジスタTR1は、例えば第1導電型であるn型のMOSトランジスタである。トランジスタTR1のソースは、接地電位に接続されている。トランジスタTR1のドレインは、コイル抵抗L1の他端及び第2のキャパシタC2に接続されている。トランジスタTR1のゲートは、第1のキャパシタC1及び抵抗R1に接続されている。 The transistor TR1 is, for example, an n-type MOS transistor which is the first conductive type. The source of transistor TR1 is connected to the ground potential. The drain of the transistor TR1 is connected to the other end of the coil resistor L1 and the second capacitor C2. The gate of the transistor TR1 is connected to the first capacitor C1 and the resistor R1.

トランジスタTR1のゲートには、第1のキャパシタC1を介して極性反転信号RS又は搬送波信号CSが供給される。また、トランジスタTR1のゲートには、抵抗R1を介してゲートバイアス電圧VGが印加される。トランジスタTR1のドレインには、コイル抵抗L1を介して、電源電圧VDDがドレイン電圧として供給される。 The polarity inversion signal RS or the carrier signal CS is supplied to the gate of the transistor TR1 via the first capacitor C1. Further, a gate bias voltage VG is applied to the gate of the transistor TR1 via the resistor R1. The power supply voltage VDD is supplied as the drain voltage to the drain of the transistor TR1 via the coil resistor L1.

電力増幅回路18は、極性反転信号RS又は搬送波信号CSを増幅して、変調信号MSを得る。すなわち、電力増幅回路18は、BPSKモードにおいて極性反転回路15から供給される極性反転信号RSを増幅することにより、変調信号MS(すなわち、BPSK変調信号)を得る。一方、電力増幅回路18は、ASKモードにおいて極性反転回路15から供給される搬送波信号CSを増幅して振幅変調を行うことにより、変調信号MS(すなわち、ASK変調信号)を得る。電力増幅回路18は、変調信号MSをトランジスタTR1のドレインとコイル抵抗L1との接続端から、第2のキャパシタC2を介して出力する。 The power amplifier circuit 18 amplifies the polarity inversion signal RS or the carrier signal CS to obtain a modulated signal MS. That is, the power amplification circuit 18 obtains a modulation signal MS (that is, a BPSK modulation signal) by amplifying the polarity inversion signal RS supplied from the polarity inversion circuit 15 in the BPSK mode. On the other hand, the power amplification circuit 18 obtains a modulation signal MS (that is, an ASK modulation signal) by amplifying the carrier signal CS supplied from the polarity inversion circuit 15 and performing amplitude modulation in the ASK mode. The power amplifier circuit 18 outputs the modulation signal MS from the connection end between the drain of the transistor TR1 and the coil resistor L1 via the second capacitor C2.

電力増幅回路18の増幅率は、トランジスタTR1のドレインに供給されるドレイン電圧、すなわち電源電圧VDDの値に応じて変化する。このため、変調信号MSは、電源電圧VDDの値に応じて増幅(又は振幅変調)された振幅を有する信号となる。すなわち、図3に示す振幅制御回路17は、振幅制御信号ACSに基づいて電源電圧VDDの値を変化させることによって、変調信号MSの振幅を変化させる。 The amplification factor of the power amplifier circuit 18 changes according to the value of the drain voltage supplied to the drain of the transistor TR1, that is, the power supply voltage VDD. Therefore, the modulated signal MS becomes a signal having an amplitude amplified (or amplitude modulated) according to the value of the power supply voltage VDD. That is, the amplitude control circuit 17 shown in FIG. 3 changes the amplitude of the modulated signal MS by changing the value of the power supply voltage VDD based on the amplitude control signal ACS.

図4は、振幅制御回路17が振幅制御信号ACSの信号レベルに応じたゲートバイアス電圧VGを電力増幅回路18に供給する場合における、振幅制御回路17及び電力増幅回路18の構成例を示す図である。振幅制御回路17は、DAC(デジタル−アナログ変換回路:Digital Analog Converter)23から構成され、振幅制御信号ACSの振幅に応じた電圧値のゲートバイアス電圧VGを電力増幅回路18のトランジスタTR1のゲートに印加する。 FIG. 4 is a diagram showing a configuration example of the amplitude control circuit 17 and the power amplifier circuit 18 when the amplitude control circuit 17 supplies the gate bias voltage VG corresponding to the signal level of the amplitude control signal ACS to the power amplifier circuit 18. be. The amplitude control circuit 17 is composed of a DAC (Digital Analog Converter) 23, and a gate bias voltage VG having a voltage value corresponding to the amplitude of the amplitude control signal ACS is used as the gate of the transistor TR1 of the power amplifier circuit 18. Apply.

電力増幅回路18の構成は、図3に示したものと同様であるため説明を省略する。電力増幅回路18は、極性反転信号RSを増幅又は搬送波信号CSを振幅変調することにより
、変調信号MSを得る。
Since the configuration of the power amplifier circuit 18 is the same as that shown in FIG. 3, the description thereof will be omitted. The power amplifier circuit 18 obtains a modulated signal MS by amplifying the polarity inversion signal RS or amplitude-modulating the carrier signal CS.

電力増幅回路18における増幅率は、トランジスタTR1に供給されるゲートバイアス電圧VGの値に応じて変化する。このため、変調信号MSは、トランジスタTR1に供給されるゲートバイアス電圧VGの値に応じて増幅(又は振幅変調)された振幅を有する信号となる。すなわち、図4に示す振幅制御回路17は、振幅制御信号ACSに基づいてゲートバイアス電圧VGの値を変化させることによって、変調信号MSの振幅を変化させる。 The amplification factor in the power amplifier circuit 18 changes according to the value of the gate bias voltage VG supplied to the transistor TR1. Therefore, the modulated signal MS becomes a signal having an amplitude amplified (or amplitude modulated) according to the value of the gate bias voltage VG supplied to the transistor TR1. That is, the amplitude control circuit 17 shown in FIG. 4 changes the amplitude of the modulated signal MS by changing the value of the gate bias voltage VG based on the amplitude control signal ACS.

図5は、電力増幅回路18が複数のトランジスタからなる増幅段を有し、振幅制御回路17が振幅制御信号ACSの振幅に応じて電力増幅回路18の増幅段の段数(並列接続されるトランジスタの個数)を切り替える場合における、振幅制御回路17及び電力増幅回路18の構成例を示す図である。 In FIG. 5, the power amplifier circuit 18 has an amplifier stage composed of a plurality of transistors, and the amplitude control circuit 17 has the number of stages of the amplifier stage of the power amplifier circuit 18 according to the amplitude of the amplitude control signal ACS (transistors connected in parallel). It is a figure which shows the structural example of the amplitude control circuit 17 and the power amplifier circuit 18 in the case of switching (the number).

振幅制御回路17は、例えば振幅制御信号ACSを復号するデコード論理回路24から構成される。デコード論理回路24は、振幅制御信号ACSを復号してスイッチ制御信号S1〜S4を生成し、これを電力増幅回路18に供給する。スイッチ制御信号S1〜S4は、論理値‘1’又は‘0’の信号レベルを有する2値の信号である。 The amplitude control circuit 17 is composed of, for example, a decoding logic circuit 24 that decodes the amplitude control signal ACS. The decoding logic circuit 24 decodes the amplitude control signal ACS to generate switch control signals S1 to S4, and supplies the switch control signals S1 to S4 to the power amplifier circuit 18. The switch control signals S1 to S4 are binary signals having a signal level of the logical value "1" or "0".

電力増幅回路18は、図3及び図4に示す回路とは異なり、第1トランジスタTR1、第2トランジスタTR2、第3トランジスタTR3及び第4トランジスタTR4と、第1〜第4トランジスタTR1〜TR4及び接地電位を切り替え可能に接続するスイッチ切替部25と、を含む。 The power amplifier circuit 18 is different from the circuits shown in FIGS. 3 and 4, in that the first transistor TR1, the second transistor TR2, the third transistor TR3 and the fourth transistor TR4, the first to fourth transistors TR1 to TR4, and the ground are grounded. A switch switching unit 25 for connecting the potential to be switchable is included.

第1〜第4トランジスタTR1〜TR4は、例えば第1導電型であるn型のMOSトランジスタから構成され、切り替え可能に並列接続されている。第1〜第4トランジスタTR1〜TR4の各々のドレインは、コイル抵抗L1の他端及び第2のキャパシタC2に接続されている。第1〜第4トランジスタTR1〜TR4の各々のゲートは、第1のキャパシタC1及び抵抗R1に接続されている。第1〜第4トランジスタTR1〜TR4の各々のソースは、スイッチ切替部25を介して接地電位に接続されている。 The first to fourth transistors TR1 to TR4 are composed of, for example, an n-type MOS transistor which is the first conductive type, and are connected in parallel so as to be switchable. Each drain of the first to fourth transistors TR1 to TR4 is connected to the other end of the coil resistor L1 and the second capacitor C2. Each gate of the first to fourth transistors TR1 to TR4 is connected to the first capacitor C1 and the resistor R1. Each source of the first to fourth transistors TR1 to TR4 is connected to the ground potential via the switch switching unit 25.

スイッチ切替部25は、振幅制御回路17(デコード論理回路24)から供給されたスイッチ制御信号S1〜S4に基づいて、第1〜第4トランジスタTR1〜TR4と接地電位との間の接続を切り替える。 The switch switching unit 25 switches the connection between the first to fourth transistors TR1 to TR4 and the ground potential based on the switch control signals S1 to S4 supplied from the amplitude control circuit 17 (decoding logic circuit 24).

例えば、振幅制御回路17から論理値‘1’のスイッチ制御信号S1が供給された場合、スイッチ切替部25は、第1トランジスタTR1のソースを接地電位に接続する。これにより、電力増幅回路18において増幅動作を行う増幅段を構成するトランジスタとして、第1トランジスタTR1が設定される。一方、論理値‘0’のスイッチ制御信号S1が供給された場合、スイッチ切替部25は、第1トランジスタTR1のソースを接地電位と切り離す。これにより、第1トランジスタTR1は、電気的にフローティング状態となるため、電力増幅回路18の増幅段を構成しない。 For example, when the switch control signal S1 having the logical value ‘1’ is supplied from the amplitude control circuit 17, the switch switching unit 25 connects the source of the first transistor TR1 to the ground potential. As a result, the first transistor TR1 is set as a transistor constituting the amplification stage that performs the amplification operation in the power amplification circuit 18. On the other hand, when the switch control signal S1 having the logical value '0' is supplied, the switch switching unit 25 disconnects the source of the first transistor TR1 from the ground potential. As a result, the first transistor TR1 is electrically in a floating state, so that it does not form an amplifier stage of the power amplifier circuit 18.

同様に、論理値‘1’のスイッチ制御信号S2〜S4が供給された場合、スイッチ切替部25は、夫々第2〜第4トランジスタTR2〜TR4のソースを接地電位に接続する。論理値‘0’のスイッチ制御信号S2〜S4が供給された場合、スイッチ切替部25は、夫々第2〜第4トランジスタTR2〜TR4のソースを接地電位と切り離す。 Similarly, when the switch control signals S2 to S4 having the logical value ‘1’ are supplied, the switch switching unit 25 connects the sources of the second to fourth transistors TR2 to TR4 to the ground potential, respectively. When the switch control signals S2 to S4 having the logical value '0' are supplied, the switch switching unit 25 disconnects the sources of the second to fourth transistors TR2 to TR4 from the ground potential, respectively.

これにより、論理値‘1’のスイッチ制御信号S2が供給された場合、第2トランジスタTR2が増幅段を構成するトランジスタとして設定される。また、論理値‘1’のスイ
ッチ制御信号S3が供給された場合、第3トランジスタTR3が増幅段を構成するトランジスタとして設定される。また、論理値‘1’のスイッチ制御信号S4が供給された場合、第4トランジスタTR4が増幅段を構成するトランジスタとして設定される。
As a result, when the switch control signal S2 having the logical value '1' is supplied, the second transistor TR2 is set as a transistor constituting the amplification stage. Further, when the switch control signal S3 having the logical value '1' is supplied, the third transistor TR3 is set as a transistor constituting the amplification stage. Further, when the switch control signal S4 having the logical value '1' is supplied, the fourth transistor TR4 is set as a transistor constituting the amplification stage.

かかる切替動作により、例えば論理値‘1’のスイッチ制御信号S1及びS2が供給された場合、電力増幅回路18において増幅動作を行う増幅段の段数は2段(第1トランジスタTR1及び第2トランジスタTR2)となる。また、論理値‘1’のスイッチ制御信号S1〜S3が供給された場合、電力増幅回路18において増幅動作を行う増幅段の段数は3段(第1トランジスタTR1、第2トランジスタTR2及び第3トランジスタTR3)となる。また、論理値‘1’のスイッチ制御信号S1〜S4が供給された場合、電力増幅回路18において増幅動作を行う増幅段の段数は4段(第1トランジスタTR1、第2トランジスタTR2、第3トランジスタTR3及び第4トランジスタTR4)となる。 When, for example, the switch control signals S1 and S2 having the logical value '1' are supplied by such a switching operation, the number of amplification stages for performing the amplification operation in the power amplification circuit 18 is two stages (first transistor TR1 and second transistor TR2). ). When the switch control signals S1 to S3 having the logical value '1' are supplied, the number of amplification stages for performing the amplification operation in the power amplification circuit 18 is three (first transistor TR1, second transistor TR2, and third transistor). It becomes TR3). When the switch control signals S1 to S4 having the logical value '1' are supplied, the number of amplification stages for performing the amplification operation in the power amplification circuit 18 is four (first transistor TR1, second transistor TR2, third transistor). It becomes TR3 and the fourth transistor TR4).

電力増幅回路18における増幅率は、増幅段の段数、すなわち増幅動作を行うトランジスタの並列接続数に応じて変化する。このため、変調信号MSは、トランジスタの並列接続数に応じた振幅を有する信号となる。すなわち、図5に示す振幅制御回路17は、振幅制御信号ACSに基づいて電力増幅回路18におけるトランジスタの並列接続数を変化させることによって、変調信号MSの振幅を変化させる。 The amplification factor in the power amplification circuit 18 changes according to the number of stages of the amplification stage, that is, the number of parallel connections of the transistors performing the amplification operation. Therefore, the modulated signal MS becomes a signal having an amplitude corresponding to the number of parallel connections of the transistors. That is, the amplitude control circuit 17 shown in FIG. 5 changes the amplitude of the modulated signal MS by changing the number of transistors connected in parallel in the power amplifier circuit 18 based on the amplitude control signal ACS.

なお、トランジスタの数及び増幅段の段数は4つに限られない。電力増幅回路18は、切り替え可能に並列接続された複数のトランジスタからなり、段数を1〜n段(nは2以上の整数)に設定可能な増幅段を有し、増幅段は複数のトランジスタのうち並列接続されたトランジスタの個数k(1≦k≦n)に応じて段数がk段に設定されるものであれば良い。この構成によれば、振幅制御回路17が振幅制御信号ACSの振幅に応じて複数のトランジスタの接続を切り替えることにより、増幅段の段数が設定され、電力増幅回路18の増幅率が制御される。上記説明は、かかる構成について、n=4の場合を例として説明したものである。 The number of transistors and the number of amplification stages are not limited to four. The power amplifier circuit 18 is composed of a plurality of transistors connected in parallel so as to be switchable, has an amplifier stage in which the number of stages can be set to 1 to n stages (n is an integer of 2 or more), and the amplification stage is of a plurality of transistors. Of these, the number of stages may be set to k according to the number of transistors k (1 ≦ k ≦ n) connected in parallel. According to this configuration, the amplitude control circuit 17 switches the connection of a plurality of transistors according to the amplitude of the amplitude control signal ACS, so that the number of stages of the amplification stage is set and the amplification factor of the power amplification circuit 18 is controlled. The above description describes such a configuration by taking the case of n = 4 as an example.

アンテナ13は、送信動作時にはスイッチSW1を介して送信回路11の電力増幅回路18と接続され、変調信号MSを無線送信する。また、アンテナ13は、受信動作時にはスイッチSW1を介して受信回路12に接続され、受信した受信信号JSを受信回路12に供給する。受信回路12は、受信信号JSに復調処理を施し、受信データ信号RDを得る。 The antenna 13 is connected to the power amplifier circuit 18 of the transmission circuit 11 via the switch SW1 during the transmission operation, and wirelessly transmits the modulation signal MS. Further, the antenna 13 is connected to the receiving circuit 12 via the switch SW1 during the receiving operation, and supplies the received received signal JS to the receiving circuit 12. The receiving circuit 12 performs demodulation processing on the received signal JS to obtain the received data signal RD.

次に、ASKモードでの無線送信における送信回路11の各部の動作及び生成される各信号の信号波形について、図6のタイムチャートを参照して説明する。ここでは、送信データ信号DSが、‘010110…’のデータ系列からなる場合の例を示している。すなわち、送信データ信号DSは、データクロック信号CLK2の立ち上がりタイミング(クロック期間CP)に同期して信号レベルが‘010110…’と遷移する信号である。 Next, the operation of each part of the transmission circuit 11 and the signal waveform of each generated signal in the wireless transmission in the ASK mode will be described with reference to the time chart of FIG. Here, an example is shown in which the transmission data signal DS is composed of a data series of '010110 ...'. That is, the transmission data signal DS is a signal whose signal level transitions to '010110 ...' In synchronization with the rising timing (clock period CP) of the data clock signal CLK2.

データ入力端子T1には、送信データ信号DSが入力される。送信回路11のスイッチSW2は、ASKモードを指定するモード指定信号MODの供給を受け、極性反転回路15をインバータN2を介して接地電位GNDに接続する。これにより、論理値‘1’の一定の信号レベルを有する信号が極性制御信号PSとして極性反転回路15のスイッチSW3に供給される。 The transmission data signal DS is input to the data input terminal T1. The switch SW2 of the transmission circuit 11 receives the supply of the mode designation signal MOD that specifies the ASK mode, and connects the polarity inversion circuit 15 to the ground potential GND via the inverter N2. As a result, a signal having a constant signal level of the logic value '1' is supplied to the switch SW3 of the polarity inversion circuit 15 as the polarity control signal PS.

デジタルフィルタ回路16は、動作クロック信号CLK1及びASKモードを指定するモード指定信号MODの供給を受ける。デジタルフィルタ回路16のフィルタ係数設定部21は、ASKモードを指定するモード指定信号MODに応じて、係数乗算器M1〜Mnにおけるフィルタ係数を設定する。具体的には、図6に示すように、送信データ信号DSが
‘1’の期間で信号レベルがハイレベルとなり、送信データ信号DSが‘0’の期間で信号レベルがローレベルとなるように、送信データ信号DSの信号レベルに応じて振幅が段階的に変化する波形となる振幅制御信号ACSが生成されるように、フィルタ係数設定部21は、係数乗算器M1〜Mnのフィルタ係数を設定する。
The digital filter circuit 16 receives the operation clock signal CLK1 and the mode designation signal MOD that specifies the ASK mode. The filter coefficient setting unit 21 of the digital filter circuit 16 sets the filter coefficients in the coefficient multipliers M1 to Mn according to the mode designation signal MOD that specifies the ASK mode. Specifically, as shown in FIG. 6, the signal level becomes high level when the transmission data signal DS is '1', and the signal level becomes low level when the transmission data signal DS is '0'. The filter coefficient setting unit 21 sets the filter coefficients of the coefficient multipliers M1 to Mn so that the amplitude control signal ACS having a waveform in which the amplitude changes stepwise according to the signal level of the transmission data signal DS is generated. do.

PLL回路14は、連続した正弦波の波形を有する900MHzの搬送波信号CSを生成し、極性反転回路15に供給する。極性反転回路15のスイッチSW3には一定の信号レベルである論理値‘1’の極性制御信号PSが供給されているため、スイッチSW3は、PLL回路14と電力増幅回路18とを直接接続した状態(すなわち、インバータN1を介さずに接続した状態)を維持する。従って、極性反転回路15は、PLL回路14から供給された搬送波信号CSをそのまま電力増幅回路18に供給する。 The PLL circuit 14 generates a 900 MHz carrier signal CS having a continuous sinusoidal waveform and supplies it to the polarity inversion circuit 15. Since the polarity control signal PS having a logic value of '1', which is a constant signal level, is supplied to the switch SW3 of the polarity inversion circuit 15, the switch SW3 is in a state where the PLL circuit 14 and the power amplifier circuit 18 are directly connected. (That is, the state of being connected without going through the inverter N1) is maintained. Therefore, the polarity inversion circuit 15 directly supplies the carrier signal CS supplied from the PLL circuit 14 to the power amplifier circuit 18.

振幅制御回路17は、振幅制御信号ACSに基づいて、電力増幅回路18の増幅率を制御する増幅率制御信号GSを電力増幅回路18に供給する。電力増幅回路18は、増幅率制御信号GSに応じた増幅率、すなわち振幅制御信号ACSに応じた増幅率で搬送波信号を振幅変調し、変調信号MS(すなわち、ASK変調信号)を生成する。従って、変調信号MSは、送信データ信号DSの信号レベルに応じた増幅率で搬送波信号CSを振幅変調した信号となる。 The amplitude control circuit 17 supplies the power amplification circuit 18 with an amplification factor control signal GS that controls the amplification factor of the power amplification circuit 18 based on the amplitude control signal ACS. The power amplifier circuit 18 amplitude-modulates the carrier signal with an amplification factor corresponding to the amplification factor control signal GS, that is, an amplification factor corresponding to the amplitude control signal ACS, and generates a modulation signal MS (that is, an ASK modulation signal). Therefore, the modulated signal MS is a signal obtained by amplitude-modulating the carrier signal CS with an amplification factor corresponding to the signal level of the transmitted data signal DS.

次に、BPSKモードでの無線送信における送信回路11の各部の動作及び生成される各信号の信号波形について、図7のタイムチャートを参照して説明する。ここでは、図6のタイムチャートと同様、送信データ信号DSが、‘010110…’のデータ系列からなる場合の例を示している。 Next, the operation of each part of the transmission circuit 11 and the signal waveform of each generated signal in the wireless transmission in the BPSK mode will be described with reference to the time chart of FIG. Here, as in the time chart of FIG. 6, an example is shown in which the transmission data signal DS is composed of the data series of '010110 ...'.

データ入力端子T1には、送信データ信号DSが入力される。送信回路11のスイッチSW2は、BPSKモードを指定するモード指定信号MODの供給を受け、データ入力端子T1を極性反転回路15と接続する。これにより、送信データ信号DSが極性制御信号PSとして極性反転回路15のスイッチSW3に供給される。 The transmission data signal DS is input to the data input terminal T1. The switch SW2 of the transmission circuit 11 receives the supply of the mode designation signal MOD that specifies the BPSK mode, and connects the data input terminal T1 to the polarity inversion circuit 15. As a result, the transmission data signal DS is supplied to the switch SW3 of the polarity inversion circuit 15 as the polarity control signal PS.

デジタルフィルタ回路16は、動作クロック信号CLK1及びBPSKモードを指定するモード指定信号MODの供給を受ける。デジタルフィルタ回路16のフィルタ係数設定部21は、BPSKモードを指定するモード指定信号MODに応じて、係数乗算器M1〜Mnにおけるフィルタ係数を設定する。具体的には、図7に示すように、送信データ信号DSの信号値が‘0’から‘1’又は‘1’から‘0’へと遷移するタイミングで一時的に低振幅(すなわち、極小値)となる波形を有する振幅制御信号ACSが生成されるように、フィルタ係数設定部21は、係数乗算器M1〜Mnのフィルタ係数を設定する。なお、ここで「一時的に」とは、データクロック信号CLK2の1クロック期間CPよりも短い期間を指す。 The digital filter circuit 16 receives the operation clock signal CLK1 and the mode designation signal MOD that specifies the BPSK mode. The filter coefficient setting unit 21 of the digital filter circuit 16 sets the filter coefficients in the coefficient multipliers M1 to Mn according to the mode designation signal MOD that specifies the BPSK mode. Specifically, as shown in FIG. 7, the signal value of the transmission data signal DS is temporarily low amplitude (that is, extremely small) at the timing of transition from '0' to '1' or' 1'to '0'. The filter coefficient setting unit 21 sets the filter coefficients of the coefficient multipliers M1 to Mn so that the amplitude control signal ACS having a waveform that becomes (value) is generated. Here, "temporarily" refers to a period shorter than the one clock period CP of the data clock signal CLK2.

PLL回路14は、連続した正弦波の波形を有する900MHzの搬送波信号CSを生成し、極性反転回路15に供給する。極性反転回路15のスイッチSW3には、送信データ信号DSが極性制御信号PSとして供給されているため、スイッチSW3は、送信データ信号DSの信号レベルに応じて接続を切り替え、極性制御信号PSの信号値が‘1’である期間でPLL回路14と電力増幅回路18とを直接接続し、極性制御信号PSの信号値が‘0’である期間ではインバータN1を介してPLL回路14と電力増幅回路18とを接続する。これにより、極性反転回路15は、極性制御信号PSの信号値が‘1’である期間において搬送波信号CSと同じ極性(正極性)となり、極性制御信号PSの信号値が‘0’である期間において搬送波信号CSの論理レベルを反転させた反対極性(負極性)となる波形を有する極性反転信号RSを生成する。すなわち、極性反転信号RSは、極性制御信号PSの信号値が‘1’である期間において搬送波信号CSと同位相であり、極
性制御信号PSの信号値が‘0’である期間において位相が搬送波信号CSと180度異なる逆位相の信号となる。
The PLL circuit 14 generates a 900 MHz carrier signal CS having a continuous sinusoidal waveform and supplies it to the polarity inversion circuit 15. Since the transmission data signal DS is supplied as the polarity control signal PS to the switch SW3 of the polarity inversion circuit 15, the switch SW3 switches the connection according to the signal level of the transmission data signal DS, and the signal of the polarity control signal PS. The PLL circuit 14 and the power amplifier circuit 18 are directly connected during the period when the value is '1', and the PLL circuit 14 and the power amplifier circuit are connected via the inverter N1 during the period when the signal value of the polarity control signal PS is '0'. Connect with 18. As a result, the polarity inversion circuit 15 has the same polarity (positive positive property) as the carrier signal CS during the period when the signal value of the polarity control signal PS is '1', and the signal value of the polarity control signal PS is '0' during the period. In, a polarity inversion signal RS having a waveform having the opposite polarity (negativeness) in which the logic level of the carrier signal CS is inverted is generated. That is, the polarity inversion signal RS has the same phase as the carrier signal CS during the period when the signal value of the polarity control signal PS is '1', and the phase is the carrier during the period when the signal value of the polarity control signal PS is '0'. The signal has a phase opposite to that of the signal CS by 180 degrees.

振幅制御回路17は、振幅制御信号ACSに基づいて、電力増幅回路18の増幅率を制御する増幅率制御信号GSを電力増幅回路18に供給する。電力増幅回路18は、増幅率制御信号GSに応じた増幅率、すなわち振幅制御信号ACSに応じた増幅率で極性反転信号RSを増幅し、変調信号MS(すなわち、BPSK変調信号)を得る。従って、変調信号MSは、送信データ信号DSの信号レベルが遷移するタイミングで一時的に低増幅率(すなわち、極小値)となり、送信データ信号DSの信号レベルが遷移しない期間では一定の高増幅率となる増幅率で極性反転信号RSを増幅した信号となる。 The amplitude control circuit 17 supplies the power amplification circuit 18 with an amplification factor control signal GS that controls the amplification factor of the power amplification circuit 18 based on the amplitude control signal ACS. The power amplifier circuit 18 amplifies the polarity inversion signal RS at an amplification factor corresponding to the amplification factor control signal GS, that is, an amplification factor corresponding to the amplitude control signal ACS, and obtains a modulation signal MS (that is, a BPSK modulation signal). Therefore, the modulated signal MS temporarily has a low amplification factor (that is, a minimum value) at the timing when the signal level of the transmission data signal DS changes, and has a constant high amplification factor during the period when the signal level of the transmission data signal DS does not change. It becomes a signal which amplified the polarity inversion signal RS by the amplification factor which becomes.

上記の通り、極性反転信号RSは、送信データ信号DSの信号値が‘1’の期間において搬送波信号CSと同位相であり、送信データ信号DSの信号値が‘0’の期間において位相が搬送波信号CSと180度異なる逆位相の信号である。すなわち、極性反転信号RSは、搬送波信号CSに対して送信データ信号DSに基づいて180度の位相偏移を行った信号となる。従って、変調信号MSは、位相が偏移するタイミング(すなわち、送信データ信号DSの信号レベルが遷移するタイミング)の前後で減少及び増加して一時的に低増幅率(すなわち、極小値)となり、位相が偏移しない期間では一定の高増幅率となる増幅率で、極性反転信号RSを増幅した信号となる。 As described above, the polarity inversion signal RS has the same phase as the carrier signal CS during the period when the signal value of the transmission data signal DS is '1', and the phase is the carrier during the period when the signal value of the transmission data signal DS is '0'. It is a signal having a phase opposite to that of the signal CS by 180 degrees. That is, the polarity inversion signal RS is a signal obtained by performing a phase shift of 180 degrees with respect to the carrier signal CS based on the transmission data signal DS. Therefore, the modulated signal MS decreases and increases before and after the phase shift timing (that is, the timing at which the signal level of the transmission data signal DS changes) to temporarily become a low amplification factor (that is, a minimum value). During the period in which the phase does not shift, the polar inversion signal RS is amplified at an amplification factor that is constant and has a high amplification factor.

このように、本発明の送信回路11における電力増幅回路18は、BPSKモードにおいて、位相が反転するタイミングでは最小の増幅率で極性反転信号RSを増幅し、位相が維持されている期間においては大きい増幅率で極性反転信号RSを増幅する。これにより、BPSK変調における位相偏移時に生じるスプリアス発射の発生を抑えつつ、信号増幅を行うことができる。 As described above, the power amplifier circuit 18 in the transmission circuit 11 of the present invention amplifies the polarity inversion signal RS with the minimum amplification factor at the timing of phase inversion in the BPSK mode, and is large during the period in which the phase is maintained. The polarity inversion signal RS is amplified by the amplification factor. As a result, signal amplification can be performed while suppressing the occurrence of spurious emission that occurs during phase shift keying in BPSK modulation.

以上のように、本発明の送信回路11は、ASKモードにおいて、送信データ信号DSの信号レベルに応じて電力増幅回路18の増幅率を変化させる振幅制御信号ACSを生成し、かかる増幅率で搬送波信号CSを増幅(すなわち、振幅変調)することによって、変調信号MSを得る。従って、送信データ信号DSをアナログ信号に変換して搬送波信号CSと混合する処理を経る必要がないため、D/A変換器や混合器が不要となる。よって、回路規模の増大を抑えつつASK変調方式に対応した無線送信を行うことができる。 As described above, the transmission circuit 11 of the present invention generates the amplitude control signal ACS that changes the amplification factor of the power amplifier circuit 18 according to the signal level of the transmission data signal DS in the ASK mode, and the carrier is carried out at such an amplification factor. A modulated signal MS is obtained by amplifying (ie, amplitude-modulating) the signal CS. Therefore, it is not necessary to convert the transmission data signal DS into an analog signal and mix it with the carrier signal CS, so that a D / A converter or a mixer is unnecessary. Therefore, wireless transmission corresponding to the ASK modulation method can be performed while suppressing an increase in the circuit scale.

また、本発明の送信回路11は、BPSKモードにおいて、送信データ信号DSの信号レベルに応じて搬送波信号CSの極性を反転させた極性反転信号RSを生成することにより、位相偏移を行う。従って、I信号(同相信号)及びQ信号(直交信号)に変換して処理を行う必要がないため、I信号及びQ信号に対応した2つの系を設ける必要がなく、I信号及びQ信号を加算するための加算器も不要となる。よって、回路規模の増大を抑えつつBPSK変調方式に対応した無線送信を行うことができる。 Further, the transmission circuit 11 of the present invention performs phase shift by generating a polarity inversion signal RS in which the polarity of the carrier signal CS is inverted according to the signal level of the transmission data signal DS in the BPSK mode. Therefore, since it is not necessary to convert the signal into an I signal (in-phase signal) and a Q signal (orthogonal signal) for processing, it is not necessary to provide two systems corresponding to the I signal and the Q signal, and the I signal and the Q signal are not required. There is no need for an adder to add. Therefore, wireless transmission corresponding to the BPSK modulation method can be performed while suppressing an increase in the circuit scale.

また、本発明の送信回路11では、ASKモードであるかBPSKモードであるかにかかわらず、電力増幅回路18において振幅制御信号ACSの信号レベルに応じた増幅率で増幅(振幅変調)を行う。すなわち、電力増幅回路18がASKモードにおける振幅変調手段と両モードにおける信号増幅手段とを兼ねているため、従来の構成とは異なり、変調後の信号をあらためて増幅する必要がない。従って、変調後の信号を線形増幅する必要がないため、A級増幅回路やB級増幅回路のような電力効率の低い線形増幅回路が不要となる。よって、より電力効率の高いC級増幅回路等を電力増幅回路18として用いることができるため、消費電力を抑えつつ無線送信を行うことができる。 Further, in the transmission circuit 11 of the present invention, regardless of whether the mode is ASK mode or BPSK mode, the power amplification circuit 18 performs amplification (amplitude modulation) at an amplification factor according to the signal level of the amplitude control signal ACS. That is, since the power amplification circuit 18 also serves as the amplitude modulation means in the ASK mode and the signal amplification means in both modes, it is not necessary to amplify the modulated signal again, unlike the conventional configuration. Therefore, since it is not necessary to linearly amplify the modulated signal, a linear amplifier circuit having low power efficiency such as a class A amplifier circuit or a class B amplifier circuit becomes unnecessary. Therefore, since a class C amplifier circuit or the like having higher power efficiency can be used as the power amplifier circuit 18, wireless transmission can be performed while suppressing power consumption.

また、本発明の送信回路11では、デジタルフィルタ回路16は、モード指定信号MO
Dに応じてフィルタ係数の設定を切り替えて送信データ信号DSにフィルタリング処理を行い、ASKモードとBPSKモードとで異なる波形の振幅制御信号ACSを生成する。従って、各モードに対応したデジタルフィルタを別個に設ける必要がないため、回路規模の増大を抑えつつ変調及び無線送信を行うことができる。
Further, in the transmission circuit 11 of the present invention, the digital filter circuit 16 uses the mode designation signal MO.
The filter coefficient setting is switched according to D to perform filtering processing on the transmission data signal DS, and an amplitude control signal ACS having a different waveform in the ASK mode and the BPSK mode is generated. Therefore, since it is not necessary to separately provide a digital filter corresponding to each mode, modulation and wireless transmission can be performed while suppressing an increase in the circuit scale.

従って、本発明によれば、回路規模及び消費電力を抑えつつBPSK及びASKの2種類の変調方式のいずれにも対応した無線送信を行うことが可能となる。 Therefore, according to the present invention, it is possible to perform wireless transmission corresponding to any of the two types of modulation methods, BPSK and ASK, while suppressing the circuit scale and power consumption.

なお、本発明は上記実施形態に限定されない。例えば、上記実施例では、極性反転回路15がインバータN1及びスイッチSW3から構成される例について説明した。しかし、極性反転回路16の構成はこれに限られず、例えばスイッチSW3の代わりにセレクタを用いても良い。また、差動信号の反転を用いて極性反転を行っても良く、エクスクルーシブオアゲート回路や乗算回路を用いて極性反転回路16を構成しても良い。 The present invention is not limited to the above embodiment. For example, in the above embodiment, an example in which the polarity inversion circuit 15 is composed of the inverter N1 and the switch SW3 has been described. However, the configuration of the polarity inversion circuit 16 is not limited to this, and a selector may be used instead of the switch SW3, for example. Further, the polarity inversion may be performed by using the inversion of the differential signal, or the polarity inversion circuit 16 may be configured by using an exclusive or gate circuit or a multiplication circuit.

また、上記実施形態では、PLL回路14が900MHzの搬送波信号CSを生成する例について説明した。しかし、搬送波信号CSの周波数はこれに限られない。 Further, in the above embodiment, an example in which the PLL circuit 14 generates a carrier signal CS of 900 MHz has been described. However, the frequency of the carrier signal CS is not limited to this.

また、上記実施例では、外部から供給されるモード指定信号MODに基づいてスイッチSW2及びデジタルフィルタ回路16がASKモード及びBPSKモードの切り替えを行う例について説明した。しかし、データ入力端子T1に入力される送信データ信号DSのデータ速度に応じてASK変調を行うかBPSK変調を行うかを判定し、送信モードの切り替えを行う構成であっても良い。 Further, in the above embodiment, an example in which the switch SW2 and the digital filter circuit 16 switch between the ASK mode and the BPSK mode based on the mode designation signal MOD supplied from the outside has been described. However, the transmission mode may be switched by determining whether to perform ASK modulation or BPSK modulation according to the data speed of the transmission data signal DS input to the data input terminal T1.

また、上記実施例では、電力増幅回路18がC級増幅回路から構成される例について説明した。しかし、D級増幅回路やE級増幅回路を用いて電力増幅回路18を構成しても良い。 Further, in the above embodiment, an example in which the power amplifier circuit 18 is composed of a class C amplifier circuit has been described. However, the power amplifier circuit 18 may be configured by using a class D amplifier circuit or a class E amplifier circuit.

10 無線通信装置
11 送信回路
12 受信回路
13 アンテナ
14 PLL回路
15 極性反転回路
16 デジタルフィルタ回路
17 振幅制御回路
18 電力増幅回路
21 フィルタ係数設定部
22 電圧可変電源回路
23 DAC
24 デコード論理回路
10 Wireless communication device 11 Transmission circuit 12 Reception circuit 13 Antenna 14 PLL circuit 15 Polarity inversion circuit 16 Digital filter circuit 17 Alignment control circuit 18 Power amplifier circuit 21 Filter coefficient setting unit 22 Voltage variable power supply circuit 23 DAC
24 Decode logic circuit

Claims (14)

振幅シフト変調を指定する振幅シフト変調指定又は位相シフト変調を指定する位相シフト変調指定を受けて、固定電位またはデータ信号を極性制御信号として出力する切替手段と、
前記極性制御信号に応じて搬送波信号と該搬送波信号の極性を反転させた極性反転信号とを切り替えて出力する極性反転回路と、
前記振幅シフト変調指定又は前記位相シフト変調指定を受けて、前記データ信号の信号レベルの変化に応じた振幅を有する振幅制御信号を生成する振幅制御信号生成回路と、
前記振幅制御信号に応じた増幅率で前記搬送波信号及び前記極性反転信号を増幅する増幅回路と、
を有することを特徴とする無線送信装置。
A switching means that outputs a fixed potential or data signal as a polarity control signal in response to an amplitude shift modulation designation that specifies amplitude shift modulation or a phase shift modulation designation that specifies phase shift modulation.
A polarity inversion circuit that switches and outputs a carrier signal and a polarity inversion signal in which the polarity of the carrier signal is inverted according to the polarity control signal, and a polarity inversion circuit.
An amplitude control signal generation circuit that receives the amplitude shift modulation designation or the phase shift modulation designation and generates an amplitude control signal having an amplitude corresponding to a change in the signal level of the data signal.
An amplifier circuit that amplifies the carrier wave signal and the polarity inversion signal at an amplification factor corresponding to the amplitude control signal, and an amplifier circuit.
A wireless transmitter characterized by having.
前記振幅制御信号生成回路は、
前記振幅シフト変調指定を受けたとき、前記データ信号の前記信号レベルに応じて前記増幅回路の前記増幅率を変化させる前記振幅制御信号を生成し、
前記位相シフト変調指定を受けたとき、前記データ信号の前記信号レベルが遷移するタイミングで前記増幅回路の前記増幅率を低増幅率とする前記振幅制御信号を生成することを特徴とする請求項1に記載の無線送信装置。
The amplitude control signal generation circuit is
When the amplitude shift modulation designation is received, the amplitude control signal that changes the amplification factor of the amplifier circuit according to the signal level of the data signal is generated.
Claim 1 is characterized in that when the phase shift modulation designation is received, the amplitude control signal having the amplification factor of the amplifier circuit as a low amplification factor is generated at the timing when the signal level of the data signal changes. The wireless transmitter described in.
前記振幅制御信号生成回路は、前記位相シフト変調指定を受けたとき、前記データ信号の前記信号レベルが遷移するタイミングの前後で前記増幅回路の前記増幅率を低減及び増加させて前記増幅率を前記低増幅率とする前記振幅制御信号を生成することを特徴とする請求項2に記載の無線送信装置。 When the amplitude control signal generation circuit receives the phase shift modulation designation, the amplification factor is reduced and increased by reducing and increasing the amplification factor of the amplifier circuit before and after the timing at which the signal level of the data signal transitions to obtain the amplification factor. The wireless transmission device according to claim 2, wherein the amplitude control signal having a low amplification factor is generated. 前記振幅制御信号生成回路は、前記データ信号にフィルタリング処理を行って前記振幅制御信号を生成するフィルタ回路からなり、
前記フィルタ回路は、前記振幅シフト変調指定を受けたときと前記位相シフト変調指定を受けたときとで異なるフィルタ係数を用いて前記フィルタリング処理を行うことを特徴とする請求項1乃至3のいずれか1に記載の無線送信装置。
The amplitude control signal generation circuit includes a filter circuit that performs filtering processing on the data signal to generate the amplitude control signal.
Any one of claims 1 to 3, wherein the filter circuit performs the filtering process using different filter coefficients when the amplitude shift modulation designation is received and when the phase shift modulation designation is received. The wireless transmitter according to 1.
前記振幅制御信号の前記振幅に応じた電圧値を有する電源電圧を前記増幅回路に供給して前記増幅回路の前記増幅率を制御する振幅制御回路を備えることを特徴とする請求項1乃至4のいずれか1に記載の無線送信装置。 The first to fourth aspects of claim 1 to 4, wherein the amplifier circuit is provided with a power supply voltage having a voltage value corresponding to the amplitude of the amplitude control signal to control the amplification factor of the amplifier circuit. The wireless transmitter according to any one. 前記振幅制御信号に基づいて前記増幅回路の前記増幅率を制御する振幅制御回路を備え、
前記増幅回路は、前記極性反転信号を増幅し又は前記搬送波信号を振幅変調するMOSトランジスタを備え、
前記振幅制御回路は、前記振幅制御信号の振幅に応じた電圧値を有するバイアス電圧を前記MOSトランジスタのゲートに供給して前記増幅回路の前記増幅率を制御することを特徴とする請求項1乃至4のいずれか1に記載の無線送信装置。
An amplitude control circuit for controlling the amplification factor of the amplifier circuit based on the amplitude control signal is provided.
The amplifier circuit includes a MOS transistor that amplifies the polarity inversion signal or amplitude-modulates the carrier signal.
The first to the present invention, wherein the amplitude control circuit supplies a bias voltage having a voltage value corresponding to the amplitude of the amplitude control signal to the gate of the MOS transistor to control the amplification factor of the amplifier circuit. 4. The wireless transmitter according to any one of 4.
前記振幅制御信号に基づいて前記増幅回路の前記増幅率を制御する振幅制御回路を備え、
前記増幅回路は、切り替え可能に並列接続された複数のトランジスタからなり、段数を1〜n段(nは2以上の整数)に設定可能な増幅段を有し、
前記増幅段は、前記複数のトランジスタのうち並列接続されたトランジスタの個数k(1≦k≦n)に応じて前記段数がk段に設定され、
前記振幅制御回路は、前記振幅制御信号の振幅に応じて前記複数のトランジスタの接続を切り替え、前記増幅段の前記段数を設定して前記増幅回路の前記増幅率を制御することを特徴とする請求項1乃至4のいずれか1に記載の無線送信装置。
An amplitude control circuit for controlling the amplification factor of the amplifier circuit based on the amplitude control signal is provided.
The amplifier circuit is composed of a plurality of transistors connected in parallel so as to be switchable, and has an amplifier stage in which the number of stages can be set to 1 to n stages (n is an integer of 2 or more).
In the amplification stage, the number of stages is set to k according to the number k (1 ≦ k ≦ n) of the transistors connected in parallel among the plurality of transistors.
The claim is characterized in that the amplitude control circuit switches the connection of the plurality of transistors according to the amplitude of the amplitude control signal, sets the number of stages of the amplification stage, and controls the amplification factor of the amplification circuit. Item 2. The wireless transmission device according to any one of Items 1 to 4.
2値の信号レベルの系列からなるデータ信号を変調して送信する無線送信方法であって、
振幅シフト変調を指定する振幅シフト変調指定又は位相シフト変調を指定する位相シフト変調指定を受けて、固定電位またはデータ信号を極性制御信号として出力するステップと、
前記極性制御信号に応じて搬送波信号と該搬送波信号の極性を反転させた極性反転信号とを切り替えて出力するステップと、
前記振幅シフト変調指定又は前記位相シフト変調指定を受けて、前記データ信号の信号レベルの変化に応じた振幅を有する振幅制御信号を生成するステップと、
前記振幅制御信号に応じた増幅率で前記搬送波信号及び前記極性反転信号を増幅するステップと、
を備えることを特徴とする無線送信方法。
A wireless transmission method that modulates and transmits a data signal consisting of a series of binary signal levels.
A step of outputting a fixed potential or data signal as a polarity control signal in response to an amplitude shift modulation specification that specifies amplitude shift modulation or a phase shift modulation specification that specifies phase shift modulation.
A step of switching and outputting a carrier signal and a polarity inversion signal in which the polarity of the carrier signal is inverted according to the polarity control signal.
A step of generating an amplitude control signal having an amplitude corresponding to a change in the signal level of the data signal in response to the amplitude shift modulation designation or the phase shift modulation designation.
A step of amplifying the carrier wave signal and the polarity inversion signal at an amplification factor corresponding to the amplitude control signal, and
A wireless transmission method comprising.
前記振幅制御信号を生成するステップは、
前記振幅シフト変調指定を受けたとき、前記データ信号の前記信号レベルに応じて前記増幅率を変化させる前記振幅制御信号を生成するステップと、
前記位相シフト変調指定を受けたとき、前記データ信号の前記信号レベルが遷移するタイミングで前記増幅率を低増幅率とする前記振幅制御信号を生成するステップと、を含むことを特徴とする請求項8に記載の無線送信方法。
The step of generating the amplitude control signal is
When the amplitude shift modulation designation is received, a step of generating the amplitude control signal that changes the amplification factor according to the signal level of the data signal, and a step of generating the amplitude control signal.
The claim is characterized by comprising a step of generating the amplitude control signal having the amplification factor as a low amplification factor at the timing when the signal level of the data signal changes when the phase shift modulation designation is received. 8. The wireless transmission method according to 8.
前記振幅制御信号を生成するステップは、前記位相シフト変調指定を受けたとき、前記データ信号の前記信号レベルが遷移するタイミングの前後で前記増幅率を低減及び増加させて前記増幅率を前記低増幅率とする前記振幅制御信号を生成するステップを含むことを特徴とする請求項9に記載の無線送信方法。 In the step of generating the amplitude control signal, when the phase shift modulation designation is received, the amplification factor is reduced and increased before and after the timing at which the signal level of the data signal changes, and the amplification factor is reduced to the low amplification factor. The wireless transmission method according to claim 9, wherein the step of generating the amplitude control signal as a rate is included. 前記振幅制御信号を生成するステップは、前記データ信号にフィルタリング処理を行うステップを含み、
前記フィルタリング処理を行うステップは、前記振幅シフト変調指定を受けたときと前記位相シフト変調指定を受けたときとで異なるフィルタ係数を用いて前記フィルタリング処理を行うステップを含むことを特徴とする請求項8乃至10のいずれか1に記載の無線送信方法。
The step of generating the amplitude control signal includes a step of filtering the data signal.
The claim is characterized in that the step of performing the filtering process includes a step of performing the filtering process using different filter coefficients when the amplitude shift modulation designation is received and when the phase shift modulation designation is received. The wireless transmission method according to any one of 8 to 10.
前記振幅制御信号の前記振幅に応じた電圧値を有する電源電圧を増幅回路に供給して前記増幅率を制御するステップを含むことを特徴とする請求項8乃至11のいずれか1に記載の無線送信方法。 The radio according to any one of claims 8 to 11, further comprising a step of supplying a power supply voltage having a voltage value corresponding to the amplitude of the amplitude control signal to the amplifier circuit to control the amplification factor. Sending method. 前記振幅制御信号の前記振幅に応じた電圧値を有するゲートバイアス電圧を増幅回路のMOSトランジスタに供給して前記増幅率を制御するステップを含むことを特徴とする請求項8乃至11のいずれか1に記載の無線送信方法。 Any one of claims 8 to 11, further comprising a step of supplying a gate bias voltage having a voltage value corresponding to the amplitude of the amplitude control signal to a MOS transistor of an amplifier circuit to control the amplification factor. The wireless transmission method described in. 前記振幅制御信号の振幅に応じて増幅回路のトランジスタの接続を切り替え、前記増幅回路の増幅段の段数を設定して前記増幅率を制御するステップを含むことを特徴とする請求項8乃至11のいずれか1に記載の無線送信方法。 8. The wireless transmission method according to any one.
JP2020101080A 2016-01-08 2020-06-10 Wireless transmitter and wireless transmission method Active JP6950043B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2020101080A JP6950043B2 (en) 2016-01-08 2020-06-10 Wireless transmitter and wireless transmission method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016002152A JP6755093B2 (en) 2016-01-08 2016-01-08 Wireless transmitter and wireless transmission method
JP2020101080A JP6950043B2 (en) 2016-01-08 2020-06-10 Wireless transmitter and wireless transmission method

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2016002152A Division JP6755093B2 (en) 2016-01-08 2016-01-08 Wireless transmitter and wireless transmission method

Publications (2)

Publication Number Publication Date
JP2020150560A JP2020150560A (en) 2020-09-17
JP6950043B2 true JP6950043B2 (en) 2021-10-13

Family

ID=72429982

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020101080A Active JP6950043B2 (en) 2016-01-08 2020-06-10 Wireless transmitter and wireless transmission method

Country Status (1)

Country Link
JP (1) JP6950043B2 (en)

Also Published As

Publication number Publication date
JP2020150560A (en) 2020-09-17

Similar Documents

Publication Publication Date Title
KR101246962B1 (en) Divide-by-three quadrature frequency divider
US9172329B2 (en) Harmonic suppression in switching amplifiers
US20150110224A1 (en) Interface device for performing on-off keying modulation and transmitter using same
US6754287B2 (en) Method and apparatus for producing a modulated signal
JP4477520B2 (en) Carrier leak reduction transmitter circuit
US10886878B2 (en) Modulation circuitry with N.5 division
TWI637599B (en) Interpolator systems and methods
JP6755093B2 (en) Wireless transmitter and wireless transmission method
JP6950043B2 (en) Wireless transmitter and wireless transmission method
KR100602192B1 (en) Ring oscillator and phase error calibration method thereof
US11181939B2 (en) Multi-mode oscillation circuitry with stepping control
JP4369440B2 (en) Fast mode switching frequency synthesizer and method for low power
Kong et al. A 21.5 mW 10+ Gb/s mm-Wave phased-array transmitter in 65nm CMOS
JP6665100B2 (en) Modulation with differentially delayed clock
US9319076B2 (en) Modulation method for improving signal conversion gain and high-gain modulator thereof
JP2016127460A (en) Output circuit and transmitter
JP2006115218A (en) Wireless transmitter, transmission signal power adjustment apparatus, and transmission signal power adjustment method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200610

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210824

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210922

R150 Certificate of patent or registration of utility model

Ref document number: 6950043

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250