JP6514088B2 - Liquid crystal optical element - Google Patents
Liquid crystal optical element Download PDFInfo
- Publication number
- JP6514088B2 JP6514088B2 JP2015210789A JP2015210789A JP6514088B2 JP 6514088 B2 JP6514088 B2 JP 6514088B2 JP 2015210789 A JP2015210789 A JP 2015210789A JP 2015210789 A JP2015210789 A JP 2015210789A JP 6514088 B2 JP6514088 B2 JP 6514088B2
- Authority
- JP
- Japan
- Prior art keywords
- pixel electrodes
- liquid crystal
- wiring
- optical element
- pixel electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000003287 optical effect Effects 0.000 title claims description 108
- 239000004973 liquid crystal related substance Substances 0.000 title claims description 73
- 230000004075 alteration Effects 0.000 description 37
- 201000009310 astigmatism Diseases 0.000 description 30
- 239000000758 substrate Substances 0.000 description 30
- 206010010071 Coma Diseases 0.000 description 4
- 230000012447 hatching Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 210000002858 crystal cell Anatomy 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
Images
Landscapes
- Liquid Crystal (AREA)
- Optical Head (AREA)
Description
本発明は、光学系の収差補正等に用いられる位相変調機能を備えた液晶光学素子に関する。 The present invention relates to a liquid crystal optical element having a phase modulation function used for aberration correction or the like of an optical system.
従来から、CD(Compact Disc)、DVD(Digital Versatile Disk)、BD(Blu−ray(登録商標) Disc)等の光ディスクの再生または記録には、異なる波長の半導体レーザによる光ビームを用いた光ピックアップ装置が使用されているが、この光学系には様々な収差が存在する。たとえば、2層記録の光ディスクは、記録面までの距離の違いから球面収差が発生する。また、光ピックアップの対物レンズの光軸と光ディスクの記録面の傾きによってコマ収差が発生し、また、対物レンズの屈折などに起因する非点収差も存在する。 Conventionally, an optical pickup using a light beam from semiconductor lasers of different wavelengths for reproduction or recording of an optical disc such as a CD (Compact Disc), a DVD (Digital Versatile Disc), and a BD (Blu-ray (registered trademark) Disc) Although an apparatus is used, there are various aberrations in this optical system. For example, in an optical disc of two-layer recording, spherical aberration occurs due to the difference in the distance to the recording surface. In addition, coma aberration occurs due to the tilt of the optical axis of the objective lens of the optical pickup and the recording surface of the optical disc, and astigmatism due to refraction of the objective lens is also present.
これらの収差は、光ディスクの記録密度の高密度化に伴って影響が大きくなり、これらの収差を相殺して高精度に補正する収差補正手段が、光ディスクの高密度化、高容量化に向けて不可欠な技術となっている。そして、この収差補正手段として、光ピックアップ装置の光路中に液晶素子を配置し、この液晶素子に所定の電圧を印加することによって液晶の屈折率を変化させ、通過する光ビームに位相差分布を与えて発生した収差を補正する収差補正素子が開示されている(例えば、特許文献1参照)。 These aberrations become more influential as the recording density of the optical disc increases, and aberration correction means for offsetting these aberrations and correcting them with high precision is aimed at increasing the density and capacity of the optical disc. It has become an essential technology. Then, as the aberration correction means, a liquid crystal element is disposed in the optical path of the optical pickup device, a predetermined voltage is applied to the liquid crystal element to change the refractive index of the liquid crystal, and the phase difference distribution is made to the passing light beam. There is disclosed an aberration correction element which corrects an aberration generated by giving a correction (see, for example, Patent Document 1).
この特許文献1の収差補正素子は、一組の透明電極の一方の中心部に配置された第1の円形分割線と、この第1の円形分割線の外側で同心円状に配置された第2の円形分割線を有し、第1の円形分割線と第2の円形分割線の間の領域が等間隔の8本の分割線によって放射状に分割された構成である。
The aberration correction element of
そして、各分割線によって分割された画素電極に所定の電圧パターンをそれぞれ印加することで、コマ収差および非点収差を補正できることが提示されている。 It is suggested that coma and astigmatism can be corrected by applying a predetermined voltage pattern to the pixel electrodes divided by each dividing line.
しかしながら、特許文献1の収差補正素子は、透明電極上に分割された各画素電極のみが記載されており、実際に収差補正素子として駆動させるためには、各画素電極に電圧を印加するための配線パターンを形成しておく必要がある。このとき、第1の円形分割線の内側の画素電極に配線を接続する場合、通常の配線方法では、第1の円形分割線と第2の円形分割線の間にあって分割された画素電極の一部が、配線によって削られ、その結果、画素電極の面積が不均一になり、高精度な収差補正ができないという課題がある。
However, in the aberration correction element of
図7は、この課題を説明するために、特許文献1の図4を基にして各画素電極に接続する配線パターンを形成した従来例である。図7において、符号100は収差補正機能を備えた従来の液晶光学素子である。液晶光学素子100は、透明基板110上の円形の有効エリアE10に、透明な画素電極S10〜S18が形成されている。画素電極S10は、有効エリアE10の中心にあって円形状である。画素電極S11〜S18は、画素電極S10の周囲を囲むように配置された略扇形状である。これらの画素形状は、特許文献1の
図4と同様である。
FIG. 7 is a conventional example in which a wiring pattern connected to each pixel electrode is formed based on FIG. 4 of
中心画素である画素電極S10には、駆動電圧を供給するために配線L10が接続され、この配線L10は、画素電極S14とS15の隙間を通って、接続端子群C10の一つの端子に接続される。また、画素電極S11〜S18には、それぞれ配線L11〜L18が接続され、有効エリアE10を迂回して、接続端子群C10のそれぞれの端子に接続される。配線L11〜L18の配線抵抗値がそれぞれ略同一となるようにしておくことが好ましく、配線抵抗値はそれぞれ配線幅や配線長を所定の大きさにすることで調整できる。以降の説明においては、各配線L11〜L18はそれぞれ太さを調整することで配線抵抗値を略同一にしているものとして説明を行う。 A line L10 is connected to the pixel electrode S10, which is a central pixel, to supply a drive voltage, and the line L10 is connected to one terminal of the connection terminal group C10 through a gap between the pixel electrodes S14 and S15. Ru. Further, wirings L11 to L18 are connected to the pixel electrodes S11 to S18, respectively, and bypass the effective area E10 to be connected to the respective terminals of the connection terminal group C10. It is preferable that the wiring resistances of the wirings L11 to L18 be substantially the same, and the wiring resistance can be adjusted by setting the wiring width and the wiring length to predetermined values. In the following description, it is assumed that the wiring resistance values of the wirings L11 to L18 are made substantially the same by adjusting the thickness.
この配線L10〜L18によって、接続端子群C10からの駆動電圧が各画素電極S10〜S18に供給され、液晶光学素子100は駆動される。しかし、前述したように、中心画素である画素電極S10に接続される配線L10は、画素電極S14とS15の隙間を通って形成されるために、画素電極S14とS15の面積は、配線L10の線幅分が削られることになり、画素電極S14、S15の面積は、他の画素電極S11〜S13、S16〜S18の面積に比べて減少し、面積差が生じる。
The drive voltage from the connection terminal group C10 is supplied to each of the pixel electrodes S10 to S18 by the wirings L10 to L18, and the liquid crystal
ここで、液晶光学素子100は、光ピックアップ装置の非点収差を補正する場合に有効であるが、非点収差は、光ピックアップ装置の光軸中心に対して点対称であるので、その非点収差を補正するには、画素電極S11〜S18のそれぞれが対向する各画素の光学特性が揃っており、光学特性の対称性が高いことが重要である。
Here, although the liquid crystal
しかし、前述したように、画素電極S14、S15の面積は、配線L10によって減少しているので、画素電極S14に対向する画素電極S18、及び、画素電極S15に対向する画素電極S11との間に面積差が生じ、それぞれの対向画素電極の対称性が損なわれて収差補正が歪んだように分布されてしまい、高精度な収差補正を実現できない。 However, as described above, since the areas of the pixel electrodes S14 and S15 are reduced by the wiring L10, the space between the pixel electrode S18 facing the pixel electrode S14 and the pixel electrode S11 facing the pixel electrode S15 is An area difference occurs, the symmetry of each opposing pixel electrode is lost, and aberration correction is distributed as if it were distorted, and high-accuracy aberration correction can not be realized.
ここで、収差補正の用途によっては、画素電極毎に光学特性データを取得し、それぞれの特性に合わせて印加する電圧を微調整して光学特性をきめ細かく均一に揃える必要があるが、従来の液晶光学素子100のように、対向する画素電極の面積差で光学特性の対称性が損なわれることは、収差補正に誤差が生じ大きな問題になる。
Here, depending on the application of aberration correction, it is necessary to acquire optical characteristic data for each pixel electrode, finely adjust the voltage applied according to each characteristic, and uniformly adjust the optical characteristics. As in the
この問題を解消するために、非対称となった画素電極S14とS18、及び画素電極S15とS11のそれぞれに印加する駆動電圧を調整すれば、光学特性の対称性はある程度改善されるが、それでは、駆動電圧を発生する駆動装置が複雑になり、また調整作業も繁雑であって好ましくない。 In order to solve this problem, if the drive voltages applied to the pixel electrodes S14 and S18 and the pixel electrodes S15 and S11, which are asymmetrical, are adjusted, the symmetry of the optical characteristics can be improved to some extent. The drive device for generating the drive voltage is complicated, and the adjustment operation is also not preferable because it is complicated.
また、画素電極S14とS15の面積の減少を少なくするために、配線L10の線幅を狭くする方法も考えられるが、配線L10の線幅を狭くすると、配線L10の配線抵抗値が増加して画素電極S10への駆動電圧の低下が生じ、収差補正動作に悪影響を及ぼす問題がある。 Although it is conceivable to narrow the line width of the wiring L10 in order to reduce the reduction of the area of the pixel electrodes S14 and S15, when the line width of the wiring L10 is narrowed, the wiring resistance value of the wiring L10 increases. There is a problem that the drive voltage to the pixel electrode S10 is lowered, which adversely affects the aberration correction operation.
これは、駆動電圧は、たとえば、1kHz程度の交流電圧であるが、配線抵抗値が増加すると、液晶セルの容量成分の影響を受けて、交流電圧の立ち上がりと立ち下がりが鈍り、結果として、画素電極に印加される電圧が低下し、必要とする位相変調ができなくなるからである。 The driving voltage is, for example, an alternating voltage of about 1 kHz. However, when the wiring resistance value increases, the rising and falling of the alternating voltage become sluggish under the influence of the capacitance component of the liquid crystal cell. This is because the voltage applied to the electrode is lowered and the required phase modulation can not be performed.
本発明の目的は上記課題を解決し、各画素電極の光学特性を揃えて均一にし、高精度な収差補正機能を備えた液晶光学素子を提供することである。 An object of the present invention is to solve the above-mentioned problems, and to provide a liquid crystal optical element provided with a highly accurate aberration correction function, with uniform optical characteristics of the respective pixel electrodes.
上記課題を解決するために、本発明の液晶光学素子は下記記載の構成を採用する。 In order to solve the above problems, the liquid crystal optical element of the present invention adopts the configuration described below.
本発明の液晶光学素子は、複数の画素電極と、複数の画素電極のそれぞれに接続された電圧を印加するための配線とを有する液晶光学素子であって、複数の画素電極は、第1の画素電極と、第1の画素電極を囲んで配置される複数の第2の画素電極と、を有し、第1の画素電極に接続された配線は、複数の分割配線であり、複数の分割配線のそれぞれは、互いに異なる第2の画素電極間に配置されており、第2の画素電極のそれぞれには、一つの配線のみが接続されていることを特徴とする。 The liquid crystal optical element of the present invention is a liquid crystal optical element having a plurality of pixel electrodes and a wire for applying a voltage connected to each of the plurality of pixel electrodes, wherein the plurality of pixel electrodes are formed of the first A wiring including a pixel electrode and a plurality of second pixel electrodes arranged so as to surround the first pixel electrode and connected to the first pixel electrode is a plurality of divided wirings, and a plurality of divided wirings Each of the wirings is disposed between different second pixel electrodes, and only one wiring is connected to each of the second pixel electrodes .
本発明の液晶光学素子により、第1の画素電極に接続された配線が複数の分割配線で構成されるので、分割配線幅を狭くすることが可能となり、第2の画素電極の面積が配線によって大きく削られることがない。その結果、各第2の画素電極の面積差が小さくなり、光学特性を略均一に揃えることができるので、誤差の少ない高精度な収差補正を実現する液晶光学素子を提供できる。 According to the liquid crystal optical element of the present invention, since the wiring connected to the first pixel electrode is constituted by a plurality of divided wirings, the width of the divided wirings can be narrowed, and the area of the second pixel electrode is increased by the wirings It will not be greatly cut. As a result, the difference in area between the second pixel electrodes becomes small, and the optical characteristics can be made substantially uniform, so that it is possible to provide a liquid crystal optical element that realizes highly accurate aberration correction with few errors.
また、複数の分割配線の並列抵抗値は、第2の画素電極のそれぞれに接続される一つの配線の抵抗値と略同一であることを特徴とする。 Further, the parallel resistance value of the plurality of divided wirings is characterized by being substantially the same as the resistance value of one wiring connected to each of the second pixel electrodes .
これにより、分割配線を含めた各配線の抵抗値が略同一に構成されるので、それぞれの画素電極に出力する駆動電圧に及ぼす配線抵抗の影響が略均一になる。その結果、駆動電圧を画素電極ごとに調整する必要がなく、液晶光学素子の駆動装置を簡素化できると共に、配線抵抗値の違いによって各画素電極の光学特性が変化することを防ぐことができる。 As a result, since the resistance values of the respective wirings including the divided wirings are configured to be substantially the same, the influence of the wiring resistance on the drive voltage output to each pixel electrode becomes substantially uniform. As a result, it is not necessary to adjust the drive voltage for each pixel electrode, and the drive device of the liquid crystal optical element can be simplified, and the optical characteristics of each pixel electrode can be prevented from changing due to the difference in wiring resistance value.
また、複数の分割配線は、互いに異なる第2の画素電極間において配線幅が略同一であることを特徴とする。 Further, the plurality of divided wirings are characterized in that the wiring widths are substantially the same between the different second pixel electrodes.
これにより、分割配線に隣接する第2の画素電極の面積の減少率が同等になるので、第2の画素電極の光学特性を略均一に揃えることができ、高精度な収差補正機能を備えた液晶光学素子を提供できる。 As a result, the reduction rate of the area of the second pixel electrode adjacent to the divided wiring becomes equal, so that the optical characteristics of the second pixel electrode can be made substantially uniform, and the aberration correction function is provided with high accuracy. A liquid crystal optical element can be provided.
また、複数の分割配線は、互いに最も離れた前記第2の画素電極間に配置されることを特徴とする。 Further, the plurality of divided wirings are disposed between the second pixel electrodes which are most distant from each other.
これにより、分割配線の影響を受ける第2の画素電極が互いに対向する構成となる。その結果、第2の画素電極の光学特性の対称性が高くなり、光学特性が均一に分布するので、高精度な収差補正を実現する液晶光学素子を提供できる。 As a result, the second pixel electrodes that are affected by the divided wirings face each other. As a result, the symmetry of the optical characteristics of the second pixel electrode is enhanced, and the optical characteristics are uniformly distributed, so that it is possible to provide a liquid crystal optical element that realizes aberration correction with high accuracy.
本発明の液晶光学素子によれば、第1の画素電極に接続された配線が複数の分割配線で構成されるので、第1の画素電極を囲む複数の第2の画素電極が配線によって大きな影響を受けずに形成される。それにより、第2の画素電極のそれぞれの面積が略同一となり、各画素電極の光学特性が略均一になるので、高精度な収差補正を実現する液晶光学素子を提供できる。 According to the liquid crystal optical element of the present invention, since the wiring connected to the first pixel electrode is constituted by the plurality of divided wirings, the plurality of second pixel electrodes surrounding the first pixel electrode is greatly affected by the wiring It is formed without receiving As a result, the areas of the second pixel electrodes become substantially the same, and the optical characteristics of the pixel electrodes become substantially uniform, so that it is possible to provide a liquid crystal optical element that realizes aberration correction with high accuracy.
以下図面に基づいて本発明の液晶光学素子の具体的な実施の形態を詳述する。
[実施形態の特徴]
第1の実施形態の特徴は本発明の基本形であり、第1の画素電極と、この第1の画素電極を囲む複数の第2の画素電極とを有し、第1の画素電極の配線を複数に分割して異なる第2の画素電極間に配置し、各分割配線は外部と接続する端子群に個別に接続される構成である。第2の実施形態の特徴は、第1の画素電極に接続される複数の分割配線は外部と接続する端子群の一つの端子にまとめて接続される構成である。第3の実施形態の特徴は、外部と接続する複数の端子群が配置され、第1の画素電極に接続する複数の分割配線はそれぞれ最短距離の端子群に接続される構成である。
Hereinafter, specific embodiments of the liquid crystal optical element of the present invention will be described in detail based on the drawings.
[Features of the embodiment]
The feature of the first embodiment is a basic form of the present invention, and has a first pixel electrode and a plurality of second pixel electrodes surrounding the first pixel electrode, and the wiring of the first pixel electrode is used. It is divided into a plurality of pieces and arranged between different second pixel electrodes, and each divided wire is individually connected to a group of terminals connected to the outside. A feature of the second embodiment is that a plurality of divided wirings connected to the first pixel electrode are collectively connected to one terminal of a terminal group connected to the outside. A feature of the third embodiment is that a plurality of terminal groups connected to the outside are arranged, and a plurality of divided wirings connected to the first pixel electrode are respectively connected to the terminal groups of the shortest distance.
なお、説明にあっては、その説明及び図は一実施形態であって、これに限定されるものではない。また、図面における寸法や形状は実際の形状を正確に反映したものではなく、図面を見やすく、また、理解しやすくするため一部誇張して模式的に記載している。また、発明に直接関係しない一部の要素は省略し、各実施形態において同一要素には同一番号を付し、重複する説明は省略するものとする。 In the description, the description and the drawings are one embodiment, and the present invention is not limited to this. Further, the dimensions and shapes in the drawings do not accurately reflect the actual shapes, and are schematically described in a partially exaggerated manner for easy viewing and understanding of the drawings. Moreover, some elements which are not directly related to the invention are omitted, and the same elements are denoted by the same reference numerals in the respective embodiments, and redundant description will be omitted.
以下の各実施形態は、液晶への電圧印加に応じて、光ピックアップ装置の非点収差を補正する液晶光学素子を例として説明する。 The following embodiments will be described using a liquid crystal optical element that corrects astigmatism of the optical pickup device as an example according to voltage application to the liquid crystal.
[第1の実施形態]
[第1の実施形態の液晶光学素子の構成説明:図1、図2]
第1の実施形態の液晶光学素子の構成を図1の平面図と、図1で示す切断線A−Aによる図2の断面図を用いて説明する。
First Embodiment
[Description of Configuration of Liquid Crystal Optical Element According to First Embodiment: FIG. 1, FIG. 2]
The configuration of the liquid crystal optical element according to the first embodiment will be described with reference to the plan view of FIG. 1 and the cross-sectional view of FIG. 2 along the cutting line A-A shown in FIG.
図1及び図2において、符号1は第1の実施形態の液晶光学素子である。液晶光学素子1は、一対の透明基板10、20と、この透明基板10、20の間に挟持される液晶2などによって構成される。
In FIG. 1 and FIG. 2,
透明基板10、20のそれぞれの対向面には、導電膜11、21が形成され、導電膜11、21のそれぞれの表面には、図示しない配向膜が形成されている。透明基板10、20の内周にはシール部材3(図1では点線の外側)が配置され、このシール部材3の中に混在させた球状または円柱状のスペーサー(ここでは図示せず)によって、透明基板10、20は所定の間隔で固定されている。液晶2は、透明基板10、20の間にあって、シール部材3によって封入されている。
2枚の透明基板10、20は、たとえばガラス材やプラスチック材を用いることができる。また、シール部材3は樹脂によって構成されている。また、導電膜11、21は、透明導電材料で構成され、たとえばITO(Indium Tin Oxide)が使用さ
れる。
For example, a glass material or a plastic material can be used for the two
上述の導電膜11、21に電圧を印加すると、導電膜11、21に挟まれた液晶2が駆動され、非光変調状態から光変調状態となるため、液晶光学素子1は、導電膜11、21を通過する光(図示せず)のうち液晶2の偏光軸(図示せず)と略一致した光を光変調(位相変調)する収差補正素子として機能する。
When a voltage is applied to the
[第1の実施形態の液晶光学素子の画素電極パターン形状の説明:図1]
次に、透明基板10に形成される導電膜11のパターン形状の一例について、図1を用いて説明する。なお、透明基板20に形成される導電膜21(図2参照)は、透明基板20の面積の大部分を覆うベタ電極であり、図示しない配線と接続され、この配線は基板10または基板20の端部に設けた図示しない端子に電気的に接続されているが、詳細な説明は省略する。
[Description of pixel electrode pattern shape of liquid crystal optical element of first embodiment: FIG. 1]
Next, an example of the pattern shape of the
図1において、第1の実施形態の液晶光学素子1は、透明基板10上の円形の有効エリアE1(点線で示す)に、透明な導電膜11によって画素電極S0〜S8が形成されている。第1の画素電極としての画素電極S0は、有効エリアE1の中心E0にあって円形状である。すなわち、有効エリアE1の中心E0と画素電極S0の中心は一致している。
In FIG. 1, in the liquid crystal
また、第2の画素電極としての8個の画素電極S1〜S8は、画素電極S0の周囲を囲むように45度毎に等間隔に配置された略扇形状である。なお、画素電極S0の形状は円形に限定されず、図示しないが、四角形や八角形などでもよい。また、画素電極S1〜S8の形状や数も限定されず、収差補正の仕様に応じて任意でよい。また、有効エリアE1は、液晶光学素子1が組み込まれる光ピックアップ装置の光ビーム(図示せず)が通過するエリアであり、有効エリアE1の中心E0は、光ビームの光軸に一致するとよい。
The eight pixel electrodes S1 to S8 as the second pixel electrodes are substantially fan-shaped and arranged at equal intervals every 45 degrees so as to surround the periphery of the pixel electrode S0. The shape of the pixel electrode S0 is not limited to a circle, and although not shown, it may be a square, an octagon, or the like. Further, the shape and the number of the pixel electrodes S1 to S8 are not limited, and may be arbitrary according to the specification of aberration correction. The effective area E1 is an area through which a light beam (not shown) of the optical pickup device in which the liquid crystal
また、図1では、第1の画素電極S0と第2の画素電極S1〜S8による二重輪帯パターンの構成であるが、この構成に限定されず、図示しないが、第2の画素電極S1〜S8の外側に第3の複数の画素電極を形成して三重輪帯パターンを構成してもよい。 Further, in FIG. 1, although the configuration of the double annular zone pattern by the first pixel electrode S0 and the second pixel electrodes S1 to S8 is not limited to this configuration, although not shown, the second pixel electrode S1 is not shown. A third plurality of pixel electrodes may be formed on the outer side of ~ S8 to form a triple ring pattern.
また、液晶光学素子1の透明基板10の一方の端部には、外部と電気的に接続するために10個の接続端子でなる接続端子群C1が配置されている。この接続端子群C1に、フレキシブルプリント基板やリード線等(図示せず)が電気的に接続され、外部の駆動装置(図示せず)から所定の駆動電圧が供給される。
Further, at one end of the
有効エリアE1の中心E0に位置する画素電極S0には、駆動電圧を印加するための2本の分割配線L0a、L0bが接続されている。この分割配線L0a、L0bは、有効エリアE1の中心E0、すなわち、画素電極S0の中心から直線(点線B)上を互いに反対方向に延出されている。言い換えれば、分割配線L0a、L0bは、画素電極S0を挟んで互いに最も離れた位置に配置されている。 Two divided wirings L0a and L0b for applying a drive voltage are connected to the pixel electrode S0 located at the center E0 of the effective area E1. The divided wirings L0a and L0b extend in opposite directions on a straight line (dotted line B) from the center E0 of the effective area E1, that is, the center of the pixel electrode S0. In other words, the divided wirings L0a and L0b are arranged at the positions most distant from each other with the pixel electrode S0 interposed therebetween.
ここで、分割配線L0aは、画素電極S1とS8の隙間を通過するように配置され、また、分割配線L0bは、画素電極S4とS5の隙間を通過するように配置される。そして、分割配線L0aは、有効エリアE1を迂回して接続端子群C1の端子C1aに接続され、分割配線L0bは、接続端子群C1の端子C1bに接続される。 Here, the division wiring L0a is arranged to pass through the gap between the pixel electrodes S1 and S8, and the division wiring L0b is arranged to pass through the clearance between the pixel electrodes S4 and S5. The divided line L0a bypasses the effective area E1 and is connected to the terminal C1a of the connection terminal group C1, and the divided line L0b is connected to the terminal C1b of the connection terminal group C1.
また、画素電極S1〜S8には、それぞれ配線L1〜L8が接続され、有効エリアE1を迂回して、接続端子群C1の決められたそれぞれの端子に接続される。以降の説明においては、配線L1〜L8の配線抵抗値及び分割配線L0a、L0bの並列抵抗値は略同一であるものとして説明を行う。 The wirings L1 to L8 are connected to the pixel electrodes S1 to S8, respectively, and bypass the effective area E1 to be connected to the determined terminals of the connection terminal group C1. In the following description, it is assumed that the wiring resistance values of the wirings L1 to L8 and the parallel resistance values of the divided wirings L0a and L0b are substantially the same.
このように、有効エリアE1の中心E0に配置される画素電極S0と外部とを電気的に接続する配線が、複数の分割配線によって形成されることが、本発明の特徴である。ここで、画素電極S0に接続される分割配線L0a及びL0bは並列接続されているため、配線抵抗値は並列抵抗として求められる。よって、画素電極の隙間を通る分割配線L0aとL0bの線幅を狭くすることができる。たとえば、端子C1aと端子C1bを電気的に接続したときの分割配線L0a及びL0bの有効エリアE1を除く配線部分の並列抵抗値が、図7に記載の従来例における配線L10の有効エリアE10を除く部分の配線抵抗値と略同一である場合には、画素電極の隙間を通る分割配線L0aとL0bの線幅は従来例の1/2でよい。つまり、有効エリアE1内の配線を分割しない場合の配線幅と比較して細くすることができる。これにより、分割配線L0a及びL0bの並列抵抗値は、他の配線L1〜L8と同等の配線抵抗を得ることができる。 As described above, it is a feature of the present invention that the wiring electrically connecting the pixel electrode S0 disposed at the center E0 of the effective area E1 with the outside is formed by a plurality of divided wirings. Here, since the divided wirings L0a and L0b connected to the pixel electrode S0 are connected in parallel, the wiring resistance value can be obtained as a parallel resistance. Accordingly, the line widths of the divided wirings L0a and L0b passing through the gaps between the pixel electrodes can be narrowed. For example, when the terminals C1a and C1b are electrically connected, the parallel resistance value of the wiring portion excluding the effective area E1 of the divided wirings L0a and L0b excludes the effective area E10 of the wiring L10 in the conventional example shown in FIG. When the wiring resistance value of the portion is substantially the same, the line width of the divided wirings L0a and L0b passing through the gap between the pixel electrodes may be 1/2 of that of the conventional example. That is, it is possible to make the wiring in the effective area E1 thinner than in the case of not dividing the wiring. As a result, the parallel resistance value of the divided wirings L0a and L0b can obtain the same wiring resistance as that of the other wirings L1 to L8.
従って、この実施例においては分割配線L0aが隙間を通るために削られる画素電極S1とS8の面積の減少率と、分割配線L0bが隙間を通るために削られる画素電極S4とS5の面積の減少率は、従来例(図7参照)と比較すると共に1/2となって、大きく改善される。その結果、面積が減少する画素電極S1、S8、S4、S5と、分割配線L0aとL0bの影響を受けない画素電極S2、S3、S6、S7との面積差は、従来例の半分となり、第2の画素電極S1〜S8のそれぞれの面積は略同一となる。 Therefore, in this embodiment, the reduction ratio of the area of the pixel electrodes S1 and S8 cut because the division wiring L0a passes through the gap and the reduction ratio of the area of the pixel electrodes S4 and S5 cut because the division wiring L0b passes through the clearance The rate is greatly improved by half as compared to the conventional example (see FIG. 7). As a result, the area difference between the pixel electrodes S1, S8, S4 and S5 whose areas are reduced and the pixel electrodes S2, S3, S6 and S7 which are not affected by the divided wirings L0a and L0b is half that of the conventional example. The areas of the two pixel electrodes S1 to S8 are substantially the same.
また、分割配線L0aとL0bの線幅は、互いに異なる第2の画素電極間(すなわち、画素電極S1とS8の間及び画素電極S4とS5の間)において同一であることが好ましい。それにより、分割配線L0aが隙間を通る画素電極S1とS8の面積の減少率と、分割配線L0bが隙間を通る画素電極S4とS5の面積の減少率は同一となり、分割配線L0a、L0bによって面積が減少する画素電極S1、S8、S4、S5の面積は等しくなる。 In addition, the line widths of the divided wirings L0a and L0b are preferably the same between different second pixel electrodes (that is, between the pixel electrodes S1 and S8 and between the pixel electrodes S4 and S5). As a result, the reduction rate of the area of the pixel electrodes S1 and S8 through which the division wiring L0a passes through the gap and the reduction rate of the area of the pixel electrodes S4 and S5 through which the division wiring L0b passes through the clearance become the same, and the area by the division wiring L0a and L0b The areas of the pixel electrodes S1, S8, S4 and S5 where the
また、分割配線L0aとL0bは、画素電極S0の中心から直線上を互いに反対方向に延出されるので、分割配線L0aとL0bによって面積が減少する画素電極S1とS5、及び画素電極S4、S8は互いに対向する配置となる。その結果、面積が等しい画素電極が互いに対向する配置となるので、画素電極S1〜S8の光学特性の対称性が高くなり、光学特性が均一に分布し、高精度な収差補正を実現する液晶光学素子を提供できる。 Further, since the divided wirings L0a and L0b extend in straight lines from the center of the pixel electrode S0 in opposite directions, the pixel electrodes S1 and S5 whose area is reduced by the divided wirings L0a and L0b, and the pixel electrodes S4 and S8 It becomes arrangement facing each other. As a result, since the pixel electrodes having the same area are arranged to face each other, the symmetry of the optical characteristics of the pixel electrodes S1 to S8 becomes high, the optical characteristics are uniformly distributed, and liquid crystal optics realizing high precision aberration correction. An element can be provided.
それにより、それぞれの画素電極S0〜S8に出力する駆動電圧を配線の抵抗値に応じて調整するなどの手段が不要であり、液晶光学素子1の駆動装置(図示せず)を簡素化できると共に、配線抵抗値の違いによって各画素電極の光学特性が変化することを防ぐことができる。
As a result, a means for adjusting the drive voltage to be output to each of the pixel electrodes S0 to S8 according to the resistance value of the wiring is unnecessary, and the drive device (not shown) of the liquid crystal
[第1の実施形態のX軸−Y軸方向の非点収差の補正説明:図3]
次に、第1の実施形態の液晶光学素子1を光ピックアップ装置(図示せず)に組み込み、X軸−Y軸方向の非点収差を補正する場合の駆動パターンの一例について図3を用いて説明する。なお、図3及び後述する図4は、液晶光学素子1の画素電極S0〜S8及び分割配線L0a、L0bのみを示しており、また、説明の都合上、前述した図1から左方向に22.5度回転して図示している。
[Description of correction of astigmatism in the X-axis-Y-axis direction according to the first embodiment: FIG. 3]
Next, an example of a drive pattern in the case where the liquid crystal
図3において、X軸方向(たとえば、光ディスクのラジアル方向)とY軸方向(たとえば、光ディスクのタンジェンシャル方向)の非点収差を補正する場合は、非点収差は光軸中心に対して点対称であるので、一例としてY軸に沿った画素電極S1とS5にプラス方向の電圧を印加し(右上がりハッチングで示す)、X軸に沿った画素電極S3とS7にマイナス方向の電圧を印加する(右下がりハッチングで示す)。なお、非点収差の方向に応
じて印加する電圧の向きを変更する。
In FIG. 3, when correcting astigmatism in the X-axis direction (for example, the radial direction of the optical disk) and the Y-axis direction (for example, the tangential direction of the optical disk), the astigmatism is point symmetric with respect to the optical axis center Therefore, as an example, a voltage in the positive direction is applied to the pixel electrodes S1 and S5 along the Y axis (indicated by hatching in the upper right), and a voltage in the negative direction is applied to the pixel electrodes S3 and S7 along the X axis. (Indicated by hatching to the right). The direction of the voltage to be applied is changed according to the direction of astigmatism.
すなわち、収差を打ち消す方向となるように、所定の画素電極に駆動電圧を印加して位相変調を行い、収差を補正するのである。これにより、X軸―Y軸方向に存在する光ピックアップ装置の非点収差を補正することができる。また、画素電極S1とS5は、前述したように、分割配線L0a、L0bによって、画素電極S3、S7に対して僅かに面積が小さいが、その面積差は従来例と比較してかなり小さい。 That is, a drive voltage is applied to a predetermined pixel electrode to perform phase modulation so as to correct the aberration so as to cancel the aberration. Thereby, the astigmatism of the optical pickup device present in the X-axis-Y-axis direction can be corrected. Further, as described above, although the area of the pixel electrodes S1 and S5 is slightly smaller than that of the pixel electrodes S3 and S7 due to the divided wirings L0a and L0b, the area difference is considerably smaller than that of the conventional example.
また、対向して配置されている画素電極S1とS5は、直線上に延出された分割配線L0a、L0bの影響で共に面積が減少しているが、前述したように、分割配線L0a、L0bの線幅が等しいので、面積の減少率は共に等しく、よって、画素電極S1とS5の面積は等しい。また、画素電極S3とS7は、分割配線L0a、L0bの影響を受けないので、面積は等しい。その結果、対向している画素電極S1、S5、及び画素電極S3、S7の光学特性は対称性が高く均一に分布するので、点対称である非点収差を高精度に補正することができる。 In addition, although the area of the pixel electrodes S1 and S5 disposed opposite to each other is reduced due to the influence of the division wirings L0a and L0b extended on a straight line, as described above, the division wirings L0a and L0b Since the line widths of are equal, the reduction rate of the area is equal to each other, and thus the areas of the pixel electrodes S1 and S5 are equal. In addition, the pixel electrodes S3 and S7 are not affected by the divided wirings L0a and L0b, so that the areas are equal. As a result, since the optical characteristics of the pixel electrodes S1 and S5 and the pixel electrodes S3 and S7 facing each other are highly symmetrical and uniformly distributed, it is possible to correct point-symmetrical astigmatism with high accuracy.
[第1の実施形態のX軸−Y軸に対して45度傾いた非点収差の補正説明:図4]
次に、第1の実施形態の液晶光学素子1を光ピックアップ装置(図示せず)に組み込み、X軸−Y軸に対して45度傾いた方向の非点収差を補正する場合の駆動パターンの一例について図4を用いて説明する。
[Description of correction of astigmatism inclined 45 degrees with respect to X axis −Y axis according to the first embodiment: FIG. 4]
Next, the driving pattern in the case where the liquid crystal
図4において、X軸−Y軸に対して、45度傾いた方向の非点収差を補正する場合は、非点収差は光軸中心に対して点対称であるので、X軸(又はY軸)に対して45度傾いている画素電極S2とS6に一例としてプラス方向の電圧を印加し(右上がりハッチング)、その画素電極S2、S6に対して直角に位置する画素電極S4、S8にマイナス方向の電圧を印加する(右下がりハッチング)。なお、非点収差の方向に応じて印加する電圧の向きを変更する。 In FIG. 4, in the case of correcting astigmatism in a direction inclined 45 degrees with respect to the X-axis and Y-axis, since the astigmatism is point-symmetrical with respect to the optical axis center, the X-axis (or Y-axis For example, positive voltage is applied to the pixel electrodes S2 and S6 which are inclined 45 degrees with respect to each other (hatching to the right), and the pixel electrodes S4 and S8 positioned at right angles to the pixel electrodes S2 and S6 are Apply a voltage in the direction (hatched downward to the right). The direction of the voltage to be applied is changed according to the direction of astigmatism.
これにより、X軸―Y軸に対して45度傾いた方向に存在する光ピックアップ装置の非点収差を補正することが出来る。また、画素電極S4とS8は、前述したように、分割配線L0a、L0bによって、画素電極S2、S6に対して僅かに面積が小さいが、その面積差は従来例と比較してかなり小さい。 As a result, it is possible to correct the astigmatism of the optical pickup device existing in the direction inclined 45 degrees with respect to the X-axis and the Y-axis. Further, as described above, although the area of the pixel electrodes S4 and S8 is slightly smaller than that of the pixel electrodes S2 and S6 due to the divided wirings L0a and L0b, the area difference is considerably smaller than that of the conventional example.
また、対向して配置されている画素電極S4とS8は、直線上に延出された分割配線L0a、L0bの影響で共に面積が減少しているが、前述したように、分割配線L0a、L0bの線幅が等しいので、面積の減少率は共に等しく、よって、画素電極S4とS8の面積は等しい。また、画素電極S2とS6は、分割配線L0a、L0bの影響を受けないので、面積は等しい。その結果、対向している画素電極S4、S8、及び画素電極S2、S6の光学特性は対称性が高く均一に分布するので、点対称である非点収差を高精度に補正することができる。 In addition, although the areas of the pixel electrodes S4 and S8 disposed opposite to each other are reduced due to the influence of the division wirings L0a and L0b extended on a straight line, as described above, the division wirings L0a and L0b Since the line widths of are equal, the reduction rates of the areas are both equal, and hence the areas of the pixel electrodes S4 and S8 are equal. In addition, the pixel electrodes S2 and S6 are not influenced by the divided wirings L0a and L0b, so that the areas are equal. As a result, since the optical characteristics of the facing pixel electrodes S4 and S8 and the pixel electrodes S2 and S6 are highly symmetrical and uniformly distributed, it is possible to correct point-symmetrical astigmatism with high accuracy.
以上のように、第1の実施形態によれば、第1の画素電極S0に接続された配線が複数の分割配線L0a、L0bで構成されているので、第1の画素電極を囲む複数の第2の画素電極S1〜S8が配線によって大きな影響を受けずに形成される。それにより、第2の画素電極S1〜S8のそれぞれの面積が略同一となり、その光学特性は対称性が高く均一に分散するので、誤差が少ない高精度な収差補正機能を備えた液晶光学素子を提供できる。 As described above, according to the first embodiment, since the wiring connected to the first pixel electrode S0 is configured by the plurality of divided wirings L0a and L0b, the plurality of first wirings surrounding the first pixel electrode are formed. The two pixel electrodes S1 to S8 are formed without being greatly affected by the wiring. As a result, the area of each of the second pixel electrodes S1 to S8 becomes substantially the same, and the optical characteristics are uniformly distributed with high symmetry, so that a liquid crystal optical element provided with a highly accurate aberration correction function with a small error can be obtained. Can be provided.
また、図3、図4で明らかなように、非点収差の発生角度に応じて第2の画素電極を選択し駆動することで、どのような角度の非点収差でも補正できる。またさらに、図示しな
いが、第2の画素電極の個数を増やすことによって、非点収差の発生角度に応じたきめ細かい補正を行うことが可能となる。たとえば、第2の画素電極を16個にすれば、45度の半分の22.5度ごとに非点収差を補正できる。
Further, as is apparent from FIGS. 3 and 4, by selecting and driving the second pixel electrode in accordance with the generation angle of astigmatism, it is possible to correct astigmatism of any angle. Furthermore, although not shown, by increasing the number of second pixel electrodes, it is possible to perform fine correction according to the astigmatism generation angle. For example, if the number of second pixel electrodes is sixteen, astigmatism can be corrected every half at 45 degrees, that is, 22.5 degrees.
[第2の実施形態]
[第2の実施形態の液晶光学素子の構成説明:図5]
次に、第2の実施形態の液晶光学素子の構成について図5の平面図を用いて説明する。なお、第2の実施形態の断面図は、前述した第1の実施形態の断面図(図2)と同様なので図示は省略する。
Second Embodiment
[Description of Configuration of Liquid Crystal Optical Element According to Second Embodiment: FIG. 5]
Next, the configuration of the liquid crystal optical element according to the second embodiment will be described with reference to the plan view of FIG. The cross-sectional view of the second embodiment is the same as the cross-sectional view (FIG. 2) of the first embodiment described above, and therefore the illustration thereof is omitted.
図5において、符号30は第2の実施形態の液晶光学素子である。液晶光学素子30は、第1の実施形態と同様に、一対の透明基板10、20と、この透明基板10、20の間に挟持される液晶2などによって構成される。
In FIG. 5,
透明基板10、20のそれぞれの対向面には、導電膜11、21が形成され(図2参照)、透明基板10、20の内周にはシール部材3が配置され、このシール部材3によって、透明基板10、20は所定の間隔で固定されている。導電膜11、21への電圧印加に応じて光変調を行い、収差補正素子として機能することは第1の実施形態と同様である。
[第2の実施形態の液晶光学素子の画素電極パターン形状の説明:図5]
次に、透明基板10に形成される導電膜11のパターン形状の一例について、図5を用いて説明する。図5において、第2の実施形態の液晶光学素子30は、透明基板10上の円形の有効エリアE1に、透明な導電膜11によって画素電極S0〜S8が形成されている。これらの画素電極S0〜S8の形状は、第1の実施形態と同様であるので説明は省略する。
[Description of the shape of the pixel electrode pattern of the liquid crystal optical element of the second embodiment: FIG. 5]
Next, an example of the pattern shape of the
また、液晶光学素子30の透明基板10の一方の端部付近には、外部と電気的に接続するために9個の接続端子でなる接続端子群C2が配置されている。
In addition, in the vicinity of one end of the
中心の画素である画素電極S0には、第1の実施形態と同様に、駆動電圧を印加するために2本の分割配線L0a、L0bが接続されている。この分割配線L0a、L0bは、有効エリアE1の中心E0、すなわち、画素電極S0の中心から直線上を互いに反対方向に延出されている。 As in the first embodiment, two divided wirings L0a and L0b are connected to the pixel electrode S0, which is a central pixel, in order to apply a drive voltage. The divided wirings L0a and L0b extend in opposite directions in a straight line from the center E0 of the effective area E1, that is, the center of the pixel electrode S0.
ここで、分割配線L0aは、画素電極S1とS8の隙間を通り、有効エリアE1を迂回して接続端子群C2の端子C2aに接続される。また、分割配線L0bは、画素電極S4とS5の隙間を通り、同じく端子C2aに接続される。このように、第2の実施形態では、2本の分割配線L0aとL0bが、共通に一つの端子C2aに接続されることが特徴である。 Here, the division wiring L0a passes through the gap between the pixel electrodes S1 and S8, bypasses the effective area E1, and is connected to the terminal C2a of the connection terminal group C2. The divided wiring L0b passes through the gap between the pixel electrodes S4 and S5 and is similarly connected to the terminal C2a. As described above, the second embodiment is characterized in that two divided wirings L0a and L0b are commonly connected to one terminal C2a.
また、画素電極S1〜S8には、第1の実施形態と同様に、それぞれ配線L1〜L8が接続され、有効エリアE1を迂回して、接続端子群C2の各端子に接続される。 Similarly to the first embodiment, the wirings L1 to L8 are connected to the pixel electrodes S1 to S8, respectively, and bypass the effective area E1 to be connected to the terminals of the connection terminal group C2.
ここで、画素電極の隙間を通る分割配線L0aとL0bは、第1の実施形態と同様に、画素電極S0に対して並列接続されるので、分割配線L0a及びL0bの有効エリアE1を除く配線部分の並列抵抗値が、図7に記載の従来例における配線L10の有効エリアE10を除く部分の配線抵抗値と略同一である場合には、分割配線L0aとL0bの画素電極の隙間を通る部分における配線幅を従来例における配線L10の線幅の1/2とすれば、分割配線L0aとL0bの分割抵抗値を他の配線L1〜L8と略同一の配線抵抗値とすることができる。
これにより、分割配線L0aが隙間を通る画素電極S1とS8の面積の減少率と、分割配線L0bが隙間を通る画素電極S4とS5の面積の減少率は、従来例(図7参照)と比較すると共に1/2となって、大きく改善される。
Here, since the divided wirings L0a and L0b passing through the gaps of the pixel electrodes are connected in parallel to the pixel electrode S0 as in the first embodiment, the wiring portion excluding the effective area E1 of the divided wirings L0a and L0b When the parallel resistance value of the wiring L10 in the conventional example shown in FIG. 7 is substantially the same as the wiring resistance value of the portion excluding the effective area E10, in the portion passing through the gap between the pixel electrodes of the divided wirings L0a and L0b. If the wiring width is set to 1/2 of the line width of the wiring L10 in the conventional example, the divided resistance values of the divided wirings L0a and L0b can be made substantially the same as the other wiring L1 to L8.
Thereby, the reduction rate of the area of the pixel electrodes S1 and S8 through which the divided wiring L0a passes through the gap and the reduction rate of the area of the pixel electrodes S4 and S5 through which the divided wiring L0b passes through the gap are compared with those of the conventional example (see FIG. 7). It is greatly improved by 1⁄2.
以上のように、第2の実施形態によれば、画素電極S0に接続する2本の分割配線L0aとL0bが、共に一つの端子C2aに接続される。それにより、接続端子群C2の接続本数を減らすことができ、液晶光学素子30を駆動する駆動装置(図示せず)の出力本数が減って、駆動装置を簡素化できるメリットがある。なお、画素電極S1〜S8の面積差が少なく、また、対向する画素電極の面積が等しいことによる効果は、第1の実施形態と同様である。また、非点収差を補正する駆動パターン例は、第1の実施形態(図3、図4参照)と同様であるので、説明は省略する。
As described above, according to the second embodiment, two divided wirings L0a and L0b connected to the pixel electrode S0 are both connected to one terminal C2a. As a result, the number of connections of the connection terminal group C2 can be reduced, and the number of outputs of a drive device (not shown) for driving the liquid crystal
[第3の実施形態]
[第3の実施形態の液晶光学素子の構成説明:図6]
次に、第3の実施形態の液晶光学素子の構成について図6の平面図を用いて説明する。なお、第3の実施形態の断面図は、前述した第1の実施形態の断面図(図2)と同様なので図示は省略する。
Third Embodiment
[Description of Configuration of Liquid Crystal Optical Element According to Third Embodiment: FIG. 6]
Next, the configuration of the liquid crystal optical element of the third embodiment will be described with reference to the plan view of FIG. The cross-sectional view of the third embodiment is the same as the cross-sectional view (FIG. 2) of the first embodiment described above, and therefore the illustration thereof is omitted.
図6において、符号40は第3の実施形態の液晶光学素子である。液晶光学素子40は、第1の実施形態と同様に、一対の透明基板10、20と、この透明基板10、20の間に挟持される液晶2などによって構成される。
In FIG. 6, reference numeral 40 denotes the liquid crystal optical element of the third embodiment. Similar to the first embodiment, the liquid crystal optical element 40 is configured of a pair of
透明基板10、20のそれぞれの対向面には、導電膜11、21が形成され(図2参照)、透明基板10、20の内周にはシール部材3が配置され、このシール部材3によって、透明基板10、20は所定の間隔で固定されている。導電膜11、21への電圧印加に応じて光変調を行い、収差補正素子として機能することは第1の実施形態と同様である。
[第3の実施形態の液晶光学素子の画素電極パターン形状の説明:図6]
次に、透明基板10に形成される導電膜11のパターン形状の一例について、図6を用いて説明する。図6において、第3の実施形態の液晶光学素子40は、透明基板10上の円形の有効エリアE1に、透明な導電膜11によって画素電極S0〜S8が形成されている。ここで、画素電極S0〜S8の形状は、第1の実施形態と同様であるので説明は省略する。
[Description of pixel electrode pattern shape of liquid crystal optical element of third embodiment: FIG. 6]
Next, an example of the pattern shape of the
また、液晶光学素子40の透明基板10の図面上の上下方向の端部には、外部と電気的に接続するために、有効エリアE1を中心にして対称にそれぞれ5個の接続端子でなる2個の接続端子群C3とC4が配置されている。
In addition, at the end of the
中心の画素である画素電極S0には、第1の実施形態と同様に、駆動電圧を印加するために2本の分割配線L0a、L0bが接続されている。この分割配線L0a、L0bは、有効エリアE1の中心E0、すなわち、画素電極S0の中心から直線上を互いに反対方向に延出されている。 As in the first embodiment, two divided wirings L0a and L0b are connected to the pixel electrode S0, which is a central pixel, in order to apply a drive voltage. The divided wirings L0a and L0b extend in opposite directions in a straight line from the center E0 of the effective area E1, that is, the center of the pixel electrode S0.
ここで、分割配線L0aは、画素電極S1とS8の隙間を通り、一方の接続端子群C3の端子C3aに最短で接続される。また、分割配線L0bは、画素電極S4とS5の隙間を通り、他方の接続端子群C4の端子C4aに最短で接続される。 Here, the division wiring L0a passes through the gap between the pixel electrodes S1 and S8, and is connected to the terminal C3a of one of the connection terminal groups C3 at the shortest distance. The divided wiring L0b passes through the gap between the pixel electrodes S4 and S5, and is connected to the terminal C4a of the other connection terminal group C4 at the shortest distance.
また、画素電極S1〜S8には、第1の実施形態と同様に、それぞれ配線L1〜L8が接続され、配線L1、L2、L7、L8は、接続端子群C3の各端子に最短で接続され、また、配線L3、L4、L5、L6は、接続端子群C4の各端子に最短で接続される。 Further, similarly to the first embodiment, the wirings L1 to L8 are connected to the pixel electrodes S1 to S8, and the wirings L1, L2, L7, and L8 are connected to the respective terminals of the connection terminal group C3 at the shortest distance. The wirings L3, L4, L5, and L6 are connected to the respective terminals of the connection terminal group C4 at the shortest distance.
ここで、画素電極の隙間を通る分割配線L0aとL0bは、第1の実施形態と同様に、画素電極S0に対して並列接続されるので、端子C3aと端子C4aを電気的に接続したときの分割配線L0a及びL0bの有効エリアE1を除く配線部分の並列抵抗値が、図7に記載の従来例における配線L10の有効エリアE10を除く部分の配線抵抗値と略同一である場合には、分割配線L0aとL0bの画素電極の隙間を通る部分における線幅を従来例における配線L10の線幅の1/2とすることによって、分割配線L0aとL0bの分割抵抗値を他の配線L1〜L8と略同一の配線抵抗値とすることができる。
これにより、分割配線L0aが隙間を通る画素電極S1とS8の面積の減少率と、分割配線L0bが隙間を通る画素電極S4とS5の面積の減少率は、従来例(図7参照)と比較すると共に1/2となって、大きく改善される。
Here, since the division lines L0a and L0b passing through the gaps between the pixel electrodes are connected in parallel to the pixel electrode S0 as in the first embodiment, the terminals C3a and C4a are electrically connected. If the parallel resistance value of the wiring portion excluding the effective area E1 of the divided wirings L0a and L0b is substantially the same as the wiring resistance value of the portion excluding the effective area E10 of the wiring L10 in the conventional example shown in FIG. By setting the line width in the portion passing through the gap between the pixel electrodes of the lines L0a and L0b to 1/2 of the line width of the line L10 in the conventional example, the division resistance value of the divided lines L0a and L0b is set to other lines L1 to L8 The wiring resistance values can be substantially the same.
Thereby, the reduction rate of the area of the pixel electrodes S1 and S8 through which the divided wiring L0a passes through the gap and the reduction rate of the area of the pixel electrodes S4 and S5 through which the divided wiring L0b passes through the gap are compared with those of the conventional example (see FIG. 7). It is greatly improved by 1⁄2.
また、対称に二つの接続端子群C3とC4を有し、分割配線L0a、L0bと配線L1〜L8は、それぞれ最短距離で接続端子群C3とC4に接続されるので、各配線の配線抵抗値を小さくできる。 In addition, since there are symmetrically two connection terminal groups C3 and C4 and the divided wirings L0a and L0b and the wirings L1 to L8 are respectively connected to the connection terminal groups C3 and C4 at the shortest distance, the wiring resistance value of each wiring Can be made smaller.
以上のように、第3の実施形態によれば、画素電極S0〜S8に接続される各配線の距離を最短にできるので、それぞれの配線抵抗値を小さくできる。その結果、画素電極S0〜S8にそれぞれ出力する駆動電圧の低下を防ぎ、また、外部からの電気的なノイズに対する影響も減らすことができる。なお、画素電極S1〜S8の面積差が少なく、また、対向する画素電極の面積が等しいことによる効果は、第1の実施形態と同様である。また、非点収差を補正する駆動パターン例は、第1の実施形態(図3、図4参照)と同様であるので、説明は省略する。 As described above, according to the third embodiment, since the distance between the wirings connected to the pixel electrodes S0 to S8 can be made shortest, the wiring resistance value of each can be reduced. As a result, it is possible to prevent the reduction of the drive voltage output to each of the pixel electrodes S0 to S8, and to reduce the influence on the electrical noise from the outside. The effects obtained by reducing the difference in area of the pixel electrodes S1 to S8 and by equalizing the areas of the opposing pixel electrodes are the same as in the first embodiment. In addition, since an example of a drive pattern for correcting astigmatism is the same as that of the first embodiment (see FIGS. 3 and 4), the description will be omitted.
なお、第1の画素電極S0に接続する分割配線の数は限定されず、2本より多く構成してもよい。また、第3の実施形態では、接続端子群を2個として説明したが、これに限定されず、図示しないが、図面上の左右の端部にも接続端子群を配置して計4個とし、画素電極S0に接続する分割配線も4本とし、各分割配線を十字状に延出して4個の接続端子群に振り分けで接続する構成でもよい。 The number of divided wirings connected to the first pixel electrode S0 is not limited, and may be more than two. Further, in the third embodiment, two connection terminal groups are described. However, the present invention is not limited to this, and although not shown, the connection terminal groups are also arranged at the left and right end portions in the drawing, for a total of four. Alternatively, the number of divided wirings connected to the pixel electrode S0 may be four, and the divided wirings may be extended in a cross shape and distributed to be connected to the four connection terminal groups.
これにより、分割配線の各線幅をさらに狭くできるので、第2の画素電極の面積差をさらに少なくして高精度な収差補正を実現できる。また、各実施形態では、非点収差の補正を例として示したが、本発明は非点収差の補正に限定されず、コマ収差、または、非点収差とコマ収差の両方を補正する収差補正素子として構成してもよい。 Thus, the line widths of the divided wirings can be further narrowed, so that the difference in area of the second pixel electrodes can be further reduced to realize highly accurate aberration correction. In each embodiment, correction of astigmatism is described as an example, but the present invention is not limited to correction of astigmatism, and aberration correction for correcting coma or both astigmatism and coma It may be configured as an element.
なお、本発明の実施形態で示した各図面等は、これに限定されるものではなく、それ以外の構成要素についても本発明の要旨を満たすものであれば、任意に変更してよい。 The drawings and the like shown in the embodiment of the present invention are not limited to this, and the other constituent elements may be arbitrarily changed as long as the gist of the present invention is satisfied.
本発明の液晶光学素子は、光ピックアップ装置、顕微鏡などの観察装置、レーザ加工装置などに組み込まれる収差補正素子、波面変調素子として幅広く利用することが出来る。 The liquid crystal optical element of the present invention can be widely used as an aberration correction element incorporated in an optical pickup apparatus, an observation apparatus such as a microscope, a laser processing apparatus or the like, or a wavefront modulation element.
1、30、40 液晶光学素子
2 液晶
3 シール部材
10、20 透明基板
11、21 導電膜
E1 有効エリア
E0 有効エリアの中心
S0 第1の画素電極
S1〜S8 第2の画素電極
L0a、L0b 分割配線
L1〜L8 配線
C1、C2、C3、C4 接続端子群
1, 30, 40 liquid crystal
Claims (4)
前記複数の画素電極は、第1の画素電極と、前記第1の画素電極を囲んで配置される複数の第2の画素電極と、を有し、
前記第1の画素電極に接続された前記配線は、複数の分割配線であり、
前記複数の分割配線のそれぞれは、互いに異なる前記第2の画素電極間に配置されており、前記第2の画素電極のそれぞれには、一つの配線のみが接続されている
ことを特徴とする液晶光学素子。 A liquid crystal optical element having a plurality of pixel electrodes and a wire connected to each of the plurality of pixel electrodes for applying a voltage,
The plurality of pixel electrodes includes a first pixel electrode, and a plurality of second pixel electrodes arranged to surround the first pixel electrode.
The wiring connected to the first pixel electrode is a plurality of divided wirings,
Each of the plurality of divided wirings is disposed between the different second pixel electrodes, and only one wiring is connected to each of the second pixel electrodes. Optical element.
ことを特徴とする請求項1に記載の液晶光学素子。 The liquid crystal optical element according to claim 1, wherein a parallel resistance value of the plurality of divided wirings is substantially the same as a resistance value of the one wiring connected to each of the second pixel electrodes .
ことを特徴とする請求項1又は2に記載の液晶光学素子。 The liquid crystal optical element according to claim 1 or 2, wherein the plurality of divided wirings have substantially the same wiring width between the second pixel electrodes different from each other.
ことを特徴とする請求項1から3のいずれか一項に記載の液晶光学素子。 The liquid crystal optical element according to any one of claims 1 to 3 , wherein the plurality of divided wirings are disposed between the second pixel electrodes which are most distant from each other.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015210789A JP6514088B2 (en) | 2015-10-27 | 2015-10-27 | Liquid crystal optical element |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015210789A JP6514088B2 (en) | 2015-10-27 | 2015-10-27 | Liquid crystal optical element |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017083615A JP2017083615A (en) | 2017-05-18 |
JP6514088B2 true JP6514088B2 (en) | 2019-05-15 |
Family
ID=58712989
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015210789A Expired - Fee Related JP6514088B2 (en) | 2015-10-27 | 2015-10-27 | Liquid crystal optical element |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6514088B2 (en) |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3814366B2 (en) * | 1997-02-07 | 2006-08-30 | シチズン時計株式会社 | Liquid crystal wavefront modulation device and driving method thereof |
JP2007248986A (en) * | 2006-03-17 | 2007-09-27 | Citizen Holdings Co Ltd | Liquid crystal aberration correction element and manufacturing method thereof |
US20090168010A1 (en) * | 2007-12-27 | 2009-07-02 | Igor Vinogradov | Adaptive focusing using liquid crystal lens in electro-optical readers |
JP4489131B2 (en) * | 2008-07-31 | 2010-06-23 | 株式会社東芝 | Aberration correction element, optical head, and optical disc apparatus |
JP2010073267A (en) * | 2008-09-19 | 2010-04-02 | Asahi Glass Co Ltd | Method of manufacturing optical head device |
CN104823096B (en) * | 2012-11-29 | 2018-01-19 | 西铁城时计株式会社 | Optical modulation element |
CN105190409B (en) * | 2013-03-11 | 2017-09-08 | 夏普株式会社 | 3 d display device |
-
2015
- 2015-10-27 JP JP2015210789A patent/JP6514088B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2017083615A (en) | 2017-05-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20110267570A1 (en) | Electro-optical device | |
AU2015234321B2 (en) | Multiple cell liquid crystal optical device with coupled electric field control | |
US9833312B2 (en) | Liquid crystal optical device with advanced electric field control capability | |
US9323113B2 (en) | Tunable electro-optic liquid crystal lenses having resistive bridges and methods for forming the lenses | |
CN100492505C (en) | Liquid crystal lens element and optical head device | |
US20020024688A1 (en) | Aberration correction apparatus and method | |
US10802374B1 (en) | Liquid crystal lens | |
JP4712796B2 (en) | Liquid crystal optical element | |
CN1354876A (en) | Optical wavefront modifier | |
KR100740481B1 (en) | Optical head | |
JP6478922B2 (en) | Light modulation element | |
JP6514088B2 (en) | Liquid crystal optical element | |
US20070115767A1 (en) | Optical pickup device | |
JP2001143303A (en) | Optical head device | |
JP2009198906A (en) | Liquid crystal optical element | |
KR100761950B1 (en) | Liquid crystal aberration correcting element | |
JP4489131B2 (en) | Aberration correction element, optical head, and optical disc apparatus | |
JP2009229963A (en) | Liquid crystal optical element | |
JP2005222586A (en) | Optical element for phase modulation and optical apparatus | |
WO2024092502A1 (en) | Liquid crystal optical device, liquid crystal lens arrays, electronic product and manufacturing method | |
JP4254239B2 (en) | Optical compensation element | |
JP2002288866A (en) | Optical head device | |
JP2001331964A (en) | Aberration correcting unit, optical pickup device and recording/reproducing device | |
CN117406503A (en) | Liquid crystal Fresnel lens, glasses, electronic product and driving method | |
CN118502167A (en) | Zoom liquid crystal lens |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180511 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20181212 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190115 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190301 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190326 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190411 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6514088 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |