JP6231669B2 - データ書込み要求処理方法及びストレージアレイ - Google Patents
データ書込み要求処理方法及びストレージアレイ Download PDFInfo
- Publication number
- JP6231669B2 JP6231669B2 JP2016520021A JP2016520021A JP6231669B2 JP 6231669 B2 JP6231669 B2 JP 6231669B2 JP 2016520021 A JP2016520021 A JP 2016520021A JP 2016520021 A JP2016520021 A JP 2016520021A JP 6231669 B2 JP6231669 B2 JP 6231669B2
- Authority
- JP
- Japan
- Prior art keywords
- controller
- data
- cache
- address
- switching device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0866—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
- G06F12/0868—Data transfer between cache memory and other subsystems, e.g. storage devices or host systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0866—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
- G06F12/0871—Allocation or management of cache space
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
- G06F12/0866—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0614—Improving the reliability of storage systems
- G06F3/0619—Improving the reliability of storage systems in relation to data integrity, e.g. data losses, bit errors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0638—Organizing or formatting or addressing of data
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0656—Data buffering arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0658—Controller construction arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/067—Distributed or networked storage systems, e.g. storage area networks [SAN], network attached storage [NAS]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/3004—Arrangements for executing specific machine instructions to perform operations on memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1016—Performance improvement
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1032—Reliability improvement, data loss prevention, degraded operation etc
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/15—Use in a specific computing environment
- G06F2212/152—Virtualized environment, e.g. logically partitioned system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/22—Employing cache memory using specific memory technology
- G06F2212/224—Disk storage
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/26—Using a specific storage system architecture
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/26—Using a specific storage system architecture
- G06F2212/261—Storage comprising a plurality of storage devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/60—Details of cache memory
- G06F2212/604—Details relating to cache allocation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Software Systems (AREA)
- Computer Security & Cryptography (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Information Transfer Systems (AREA)
Description
入出力マネージャによって、データ書込み要求を、スイッチングデバイスを介して第1のコントローラに送信するステップと;
第1のコントローラによって、データ書込み要求に従って、第1のキャッシュデバイスにおける書き込まれるデータに対し割り当てられる第1のキャッシュアドレスを取得するステップと;
第1のコントローラによって、第1のキャッシュデバイスの識別子及び第1のキャッシュアドレスを、スイッチングデバイスを介して入出力マネージャに送信するステップと;
入出力マネージャによって、第1のキャッシュデバイスの識別子及び第1のキャッシュアドレスに従って、書き込まれるデータを、スイッチングデバイスを介して第1のキャッシュアドレスに書き込むステップと;
を含む。
第1のキャッシュデバイスによって送信される、書き込まれるデータの書込みに成功したことを示す応答を、入出力マネージャによって受信するステップと;
入出力マネージャによって、スイッチングデバイスを介して、第1のコントローラに、書き込まれるデータが第1のキャッシュアドレスに書き込まれることを通知するステップと;
第1のコントローラによって、通知に従って、書き込まれるデータのアドレスと、第1のキャッシュデバイスの識別子と、第1のキャッシュアドレスとの間の対応関係を確立するステップと;
を更に含む。
第1のコントローラによって、データ書込み要求に従って、第2のキャッシュデバイスにおける書き込まれるデータに対し割り当てられる第2のキャッシュアドレスを取得するステップと;
第1のコントローラによって、第2のキャッシュデバイスの識別子及び第2のキャッシュアドレスを、スイッチングデバイスを介して入出力マネージャに送信するステップと;
入出力マネージャによって、第2のキャッシュデバイスの識別子及び第2のキャッシュアドレスに従って、書き込まれるデータを、スイッチングデバイスを介して第2のキャッシュアドレスに書き込むステップと;
を更に含む。
第1のコントローラによって、データ書込み要求に従って、第2のキャッシュデバイスにおける書き込まれるデータに対し割り当てられる第2のキャッシュアドレスを取得するステップと;
第1のコントローラによって、スイッチングデバイスを介してデータ書込み命令を第1のキャッシュデバイスに送信するステップであって、データ書込み命令は、第2のキャッシュデバイスの識別子及び第2のキャッシュアドレスを保持する、ステップと;
第1のキャッシュデバイスによって、データ書込み命令に従って、書き込まれるデータを、スイッチングデバイスを介して第2のキャッシュアドレスに書き込むステップと;
を更に含む。
入出力マネージャによって、ターゲットLUの識別子に従って、入出力マネージャに記憶されているターゲットLUとコントローラとの間のホーミング関係を問い合わせ、第1のコントローラがターゲットLUのホームコントローラであると判断するステップと;
入出力マネージャによって、データ書込み要求を、スイッチングデバイスを介して第1のコントローラに送信するステップと;
を特に含む。
入出力マネージャによって、データ書込み要求を、スイッチングデバイスを介して第2のコントローラに送信するステップと;
第2のコントローラによって、ターゲットLUの識別子に従って、第1のコントローラがターゲットLUのホームコントローラであると判断するステップと;
第2のコントローラによって、データ書込み要求を、スイッチングデバイスを介して第1のコントローラに送信するステップと;
を特に含む。
入出力マネージャは、データ書込み要求を、スイッチングデバイスを介して第1のコントローラに送信するように構成され;
第1のコントローラは、データ書込み要求に従って、第1のキャッシュデバイスにおける書き込まれるデータに対し割り当てられる第1のキャッシュアドレスを取得し、第1のキャッシュデバイスの識別子及び第1のキャッシュアドレスを、スイッチングデバイスを介して入出力マネージャに送信するように構成され;
入出力マネージャは、第1のキャッシュデバイスの識別子及び第1のキャッシュアドレスに従って、書き込まれるデータを、スイッチングデバイスを介して第1のキャッシュアドレスに書き込むように更に構成される。
入出力マネージャは、第1のキャッシュデバイスによって送信される、書き込まれるデータの書込みに成功したことを示す応答を受信するように更に構成され;
入出力マネージャは、スイッチングデバイスを介して、第1のコントローラに、書き込まれるデータが第1のキャッシュアドレスに書き込まれることを通知するように更に構成され;
第1のコントローラは、通知に従って、書き込まれるデータのアドレスと、第1のキャッシュデバイスの識別子と、第1のキャッシュアドレスとの間の対応関係を確立するように更に構成される。
第1のコントローラは、データ書込み要求に従って、第2のキャッシュデバイスにおける書き込まれるデータに対し割り当てられる第2のキャッシュアドレスを取得するように更に構成され;
第1のコントローラは、第2のキャッシュデバイスの識別子及び第2のキャッシュアドレスを、スイッチングデバイスを介して入出力マネージャに送信するように更に構成され;
入出力マネージャは、第2のキャッシュデバイスの識別子及び第2のキャッシュアドレスに従って、書き込まれるデータを、スイッチングデバイスを介して第2のキャッシュアドレスに書き込むように更に構成される。
第1のコントローラは、データ書込み要求に従って、第2のキャッシュデバイスにおける書き込まれるデータに対し割り当てられる第2のキャッシュアドレスを取得するように更に構成され;
第1のコントローラは、スイッチングデバイスを介してデータ書込み命令を第1のキャッシュデバイスに送信するように更に構成され、データ書込み命令は、第2のキャッシュデバイスの識別子及び第2のキャッシュアドレスを保持し;
第1のキャッシュデバイスは、データ書込み命令に従って、書き込まれるデータを、スイッチングデバイスを介して第2のキャッシュアドレスに書き込むように構成される。
入出力マネージャによって、ターゲットLUの識別子に従って、入出力マネージャに記憶されているターゲットLUとコントローラとの間のホーミング関係を問い合わせ、第1のコントローラがターゲットLUのホームコントローラであると判断することと;
入出力マネージャによって、データ書込み要求を、スイッチングデバイスを介して第1のコントローラに送信することと;
を特に含む。
入出力マネージャによって、データ書込み要求を、スイッチングデバイスを介して第2のコントローラに送信することと;
第2のコントローラによって、ターゲットLUの識別子に従って、第1のコントローラがターゲットLUのホームコントローラであると判断することと;
第2のコントローラによって、データ書込み要求を、スイッチングデバイスを介して第1のコントローラに送信することと;
を特に含む。
Claims (8)
- データ書込み要求処理方法であって、前記方法はストレージアレイに適用され、前記ストレージアレイは、入出力マネージャと、スイッチングデバイスと、第1のコントローラと、第1のキャッシュデバイスとを備え、前記入出力マネージャは前記スイッチングデバイスに接続され、前記第1のコントローラは前記スイッチングデバイスに接続され、前記第1のキャッシュデバイスは前記スイッチングデバイスに接続され、前記スイッチングデバイスは前記ストレージアレイ内のハードディスクに接続され、前記方法は、
前記入出力マネージャによって、データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信するステップと、
前記第1のコントローラによって、前記データ書込み要求に従って、前記第1のキャッシュデバイスにおける書き込まれるデータに対し割り当てられる第1のキャッシュアドレスを取得するステップと、
前記第1のコントローラによって、前記第1のキャッシュデバイスの識別子及び前記第1のキャッシュアドレスを、前記スイッチングデバイスを介して前記入出力マネージャに送信するステップと、
前記入出力マネージャによって、前記第1のキャッシュデバイスの前記識別子及び前記第1のキャッシュアドレスに従って、前記書き込まれるデータを、前記スイッチングデバイスを介して前記第1のキャッシュアドレスに書き込むステップと、
を含み、
前記ストレージアレイは第2のキャッシュデバイスを更に備え、前記第2のキャッシュデバイスは前記スイッチングデバイスに接続され、前記方法は、
前記第1のコントローラによって、前記データ書込み要求に従って、前記第2のキャッシュデバイスにおける前記書き込まれるデータに対し割り当てられる第2のキャッシュアドレスを取得するステップと、
前記第1のコントローラによって、前記スイッチングデバイスを介してデータ書込み命令を前記第1のキャッシュデバイスに送信するステップであって、前記データ書込み命令は、前記第2のキャッシュデバイスの前記識別子及び前記第2のキャッシュアドレスを保持する、ステップと、
前記第1のキャッシュデバイスによって、前記データ書込み命令に従って、前記書き込まれるデータを、前記スイッチングデバイスを介して前記第2のキャッシュアドレスに書き込むステップと、
を更に含む
データ書込み要求処理方法。 - 前記データ書込み要求は、前記書き込まれるデータのアドレスを保持し、前記方法は、
前記第1のキャッシュデバイスによって送信される、前記書き込まれるデータの書込みに成功したことを示す応答を、前記入出力マネージャによって受信するステップと、
前記入出力マネージャによって、前記スイッチングデバイスを介して、前記第1のコントローラに、前記書き込まれるデータが前記第1のキャッシュアドレスに書き込まれることを通知するステップと、
前記第1のコントローラによって、前記通知に従って、前記書き込まれるデータの前記アドレスと、前記第1のキャッシュデバイスの前記識別子と、前記第1のキャッシュアドレスとの間の対応関係を確立するステップと、
を更に含む、請求項1に記載の方法。 - 前記データ書込み要求は、前記書き込まれるデータのアドレスを保持し、前記書き込まれるデータの前記アドレスは、前記書き込まれるデータが位置するターゲット論理ユニットLUの識別子と、前記書き込まれるデータの論理ブロックアドレスと、前記書き込まれるデータの長さとを含み、前記入出力マネージャによって、データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信するステップは、
前記入出力マネージャによって、前記ターゲットLUの前記識別子に従って、前記入出力マネージャに記憶されている前記ターゲットLUとコントローラとの間のホーミング関係を問い合わせ、前記第1のコントローラが前記ターゲットLUのホームコントローラであると判断するステップと、
前記入出力マネージャによって、前記データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信するステップと、
を含む、請求項1又は請求項2に記載の方法。 - 前記データ書込み要求は、前記書き込まれるデータのアドレスを保持し、前記書き込まれるデータの前記アドレスは、前記書き込まれるデータが位置するターゲット論理ユニットLUの識別子と、前記書き込まれるデータの論理ブロックアドレスと、前記書き込まれるデータの長さとを含み、前記ストレージアレイは第2のコントローラを更に備え、前記第2のコントローラは前記スイッチングデバイスに接続され、前記入出力マネージャによって、データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信するステップは、
前記入出力マネージャによって、前記データ書込み要求を、前記スイッチングデバイスを介して前記第2のコントローラに送信するステップと、
前記第2のコントローラによって、前記ターゲットLUの前記識別子に従って、前記第1のコントローラが前記ターゲットLUのホームコントローラであると判断するステップと、
前記第2のコントローラによって、前記データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信するステップと、
を含む、請求項1乃至請求項3のうちいずれか1項に記載の方法。 - ストレージアレイであって、前記ストレージアレイは、入出力マネージャと、スイッチングデバイスと、第1のコントローラと、第1のキャッシュデバイスとを備え、前記入出力マネージャは前記スイッチングデバイスに接続され、前記第1のコントローラは前記スイッチングデバイスに接続され、前記第1のキャッシュデバイスは前記スイッチングデバイスに接続され、前記スイッチングデバイスは前記ストレージアレイ内のハードディスクに接続され、
前記入出力マネージャは、データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信するように構成され、
前記第1のコントローラは、前記データ書込み要求に従って、前記第1のキャッシュデバイスにおける書き込まれるデータに対し割り当てられる第1のキャッシュアドレスを取得し、前記第1のキャッシュデバイスの識別子及び前記第1のキャッシュアドレスを、前記スイッチングデバイスを介して前記入出力マネージャに送信するように構成され、
前記入出力マネージャは、前記第1のキャッシュデバイスの前記識別子及び前記第1のキャッシュアドレスに従って、前記書き込まれるデータを、前記スイッチングデバイスを介して前記第1のキャッシュアドレスに書き込むように更に構成され、
前記ストレージアレイは第2のキャッシュデバイスを更に備え、前記第2のキャッシュデバイスは前記スイッチングデバイスに接続され、
前記第1のコントローラは、前記データ書込み要求に従って、前記第2のキャッシュデバイスにおける前記書き込まれるデータに対し割り当てられる第2のキャッシュアドレスを取得するように更に構成され、
前記第1のコントローラは、前記スイッチングデバイスを介してデータ書込み命令を前記第1のキャッシュデバイスに送信するように更に構成され、前記データ書込み命令は、前記第2のキャッシュデバイスの識別子及び前記第2のキャッシュアドレスを保持し、
前記第1のキャッシュデバイスは、前記データ書込み命令に従って、前記書き込まれるデータを、前記スイッチングデバイスを介して前記第2のキャッシュアドレスに書き込むよう構成される、ストレージアレイ。 - 前記データ書込み要求は、前記書き込まれるデータのアドレスを保持し、
前記入出力マネージャは、前記第1のキャッシュデバイスによって送信される、前記書き込まれるデータの書込みに成功したことを示す応答を受信するように更に構成され、
前記入出力マネージャは、前記スイッチングデバイスを介して、前記第1のコントローラに、前記書き込まれるデータが前記第1のキャッシュアドレスに書き込まれることを通知するように更に構成され、
前記第1のコントローラは、前記通知に従って、前記書き込まれるデータの前記アドレスと、前記第1のキャッシュデバイスの前記識別子と、前記第1のキャッシュアドレスとの間の対応関係を確立するように更に構成される、請求項5に記載のストレージアレイ。 - 前記データ書込み要求は、前記書き込まれるデータのアドレスを保持し、前記書き込まれるデータの前記アドレスは、前記書き込まれるデータが位置するターゲット論理ユニットLUの識別子と、前記書き込まれるデータの論理ブロックアドレスと、書き込まれるデータの長さとを含み、前記入出力マネージャが、前記データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信することは、
前記入出力マネージャによって、前記ターゲットLUの前記識別子に従って、前記入出力マネージャに記憶されている前記ターゲットLUとコントローラとの間のホーミング関係を問い合わせ、前記第1のコントローラが前記ターゲットLUのホームコントローラであると判断することと、
前記入出力マネージャによって、前記データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信することと、
を含む、請求項5又は請求項6に記載のストレージアレイ。 - 前記データ書込み要求は、前記書き込まれるデータのアドレスを保持し、前記書き込まれるデータの前記アドレスは、前記書き込まれるデータが位置するターゲット論理ユニットLUの識別子と、前記書き込まれるデータの論理ブロックアドレスと、前記書き込まれるデータの長さとを含み、前記ストレージアレイは第2のコントローラを更に備え、前記第2のコントローラは前記スイッチングデバイスに接続され、前記入出力マネージャが、前記データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信することは、
前記入出力マネージャによって、前記データ書込み要求を、前記スイッチングデバイスを介して前記第2のコントローラに送信することと、
前記第2のコントローラによって、前記ターゲットLUの前記識別子に従って、前記第1のコントローラが前記ターゲットLUのホームコントローラであると判断することと、
前記第2のコントローラによって、前記データ書込み要求を、前記スイッチングデバイスを介して前記第1のコントローラに送信することと、
を含む、請求項5乃至請求項7のうちいずれか1項に記載のストレージアレイ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017202523A JP6924671B2 (ja) | 2014-09-15 | 2017-10-19 | データ書込み要求処理方法及びストレージアレイ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2014/086531 WO2016041128A1 (zh) | 2014-09-15 | 2014-09-15 | 数据写请求处理方法和存储阵列 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017202523A Division JP6924671B2 (ja) | 2014-09-15 | 2017-10-19 | データ書込み要求処理方法及びストレージアレイ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016539399A JP2016539399A (ja) | 2016-12-15 |
JP6231669B2 true JP6231669B2 (ja) | 2017-11-15 |
Family
ID=55521964
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016520021A Active JP6231669B2 (ja) | 2014-09-15 | 2014-09-15 | データ書込み要求処理方法及びストレージアレイ |
Country Status (9)
Country | Link |
---|---|
US (2) | US10042560B2 (ja) |
EP (1) | EP3037950A4 (ja) |
JP (1) | JP6231669B2 (ja) |
KR (2) | KR101912553B1 (ja) |
CN (1) | CN105612488B (ja) |
AU (2) | AU2014403333A1 (ja) |
BR (1) | BR112016003843B1 (ja) |
CA (1) | CA2920121C (ja) |
WO (1) | WO2016041128A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018010698A (ja) * | 2014-09-15 | 2018-01-18 | 華為技術有限公司Huawei Technologies Co.,Ltd. | データ書込み要求処理方法及びストレージアレイ |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11829349B2 (en) | 2015-05-11 | 2023-11-28 | Oracle International Corporation | Direct-connect functionality in a distributed database grid |
CN106873904B (zh) * | 2016-12-30 | 2020-02-14 | 深圳忆联信息系统有限公司 | 数据写入方法及固态硬盘 |
JP6724252B2 (ja) | 2017-04-14 | 2020-07-15 | 華為技術有限公司Huawei Technologies Co.,Ltd. | データ処理方法、記憶システムおよび切り換え装置 |
CN108064374B (zh) * | 2017-08-10 | 2021-04-09 | 华为技术有限公司 | 一种数据访问方法、装置和系统 |
US10719446B2 (en) | 2017-08-31 | 2020-07-21 | Oracle International Corporation | Directly mapped buffer cache on non-volatile memory |
CN109491587B (zh) * | 2017-09-11 | 2021-03-23 | 华为技术有限公司 | 数据访问的方法及装置 |
US10732836B2 (en) * | 2017-09-29 | 2020-08-04 | Oracle International Corporation | Remote one-sided persistent writes |
US11086876B2 (en) | 2017-09-29 | 2021-08-10 | Oracle International Corporation | Storing derived summaries on persistent memory of a storage device |
US10956335B2 (en) | 2017-09-29 | 2021-03-23 | Oracle International Corporation | Non-volatile cache access using RDMA |
US10802766B2 (en) | 2017-09-29 | 2020-10-13 | Oracle International Corporation | Database with NVDIMM as persistent storage |
WO2019231761A1 (en) * | 2018-05-31 | 2019-12-05 | Secturion Systems, Inc. | Locally-stored remote block data integrity |
CN109213772B (zh) * | 2018-09-12 | 2021-03-26 | 华东师范大学 | 数据存储方法及NVMe存储系统 |
CN109710183B (zh) * | 2018-12-17 | 2022-09-06 | 杭州宏杉科技股份有限公司 | 一种数据同步方法及装置 |
JP6898393B2 (ja) * | 2019-03-22 | 2021-07-07 | 株式会社日立製作所 | ストレージシステム及びデータ転送方法 |
CN111818108B (zh) * | 2019-04-10 | 2022-07-19 | 阿里巴巴集团控股有限公司 | 一种确保数据获取一致性的方法和装置 |
EP3971700B1 (en) * | 2019-07-26 | 2024-09-11 | Huawei Technologies Co., Ltd. | Data processing method and device in storage system, and computer readable storage medium |
JP6942163B2 (ja) * | 2019-08-06 | 2021-09-29 | 株式会社日立製作所 | ドライブボックス、ストレージシステム及びデータ転送方法 |
US11132326B1 (en) | 2020-03-11 | 2021-09-28 | Nvidia Corporation | Techniques to transfer data among hardware devices |
CN112559388B (zh) * | 2020-12-14 | 2022-07-12 | 杭州宏杉科技股份有限公司 | 数据缓存方法及装置 |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4041656B2 (ja) * | 2001-03-02 | 2008-01-30 | 株式会社日立製作所 | ストレージシステム及びストレージシステムにおけるデータ送受信方法 |
TW579463B (en) * | 2001-06-30 | 2004-03-11 | Ibm | System and method for a caching mechanism for a central synchronization server |
US6757790B2 (en) * | 2002-02-19 | 2004-06-29 | Emc Corporation | Distributed, scalable data storage facility with cache memory |
US7062675B1 (en) * | 2002-06-25 | 2006-06-13 | Emc Corporation | Data storage cache system shutdown scheme |
JP4413518B2 (ja) * | 2003-04-16 | 2010-02-10 | 株式会社日立製作所 | 記憶デバイス制御装置、及び記憶デバイス制御装置の制御方法 |
JP2005025371A (ja) * | 2003-06-30 | 2005-01-27 | Toshiba Corp | ディスクアレイ装置及びデータ書き込み制御方法 |
JP4394533B2 (ja) * | 2004-07-28 | 2010-01-06 | 株式会社日立製作所 | ディスクアレイシステム |
US8171098B1 (en) | 2006-06-29 | 2012-05-01 | Emc Corporation | Techniques for providing storage services using networked computerized devices having direct attached storage |
US8185691B2 (en) * | 2008-06-30 | 2012-05-22 | Netapp, Inc. | Optimized cache coherency in a dual-controller storage array |
CN101763221B (zh) * | 2008-12-24 | 2013-01-30 | 成都市华为赛门铁克科技有限公司 | 一种存储方法、存储系统及控制器 |
US8151051B2 (en) * | 2009-04-23 | 2012-04-03 | International Business Machines Corporation | Redundant solid state disk system via interconnect cards |
US8799367B1 (en) * | 2009-10-30 | 2014-08-05 | Netapp, Inc. | Using logical block addresses with generation numbers as data fingerprints for network deduplication |
JP4936088B2 (ja) * | 2010-03-15 | 2012-05-23 | 日本電気株式会社 | ディスクアレイ装置、ディスクアレイシステム、及びキャッシュ制御方法 |
US8412892B2 (en) | 2010-04-21 | 2013-04-02 | Hitachi, Ltd. | Storage system and ownership control method for storage system |
CN102063274B (zh) * | 2010-12-30 | 2013-10-09 | 华为技术有限公司 | 存储阵列和存储系统及数据访问方法 |
EP2565772A4 (en) | 2010-12-30 | 2013-05-01 | Huawei Tech Co Ltd | STORAGE ASSEMBLY, STORAGE SYSTEM, AND METHOD OF ACCESSING DATA |
US20130007368A1 (en) * | 2011-06-29 | 2013-01-03 | Lsi Corporation | Methods and systems for improved miorroring of data between storage controllers using bidirectional communications |
CN102866935B (zh) * | 2011-07-07 | 2014-11-12 | 北京飞杰信息技术有限公司 | 基于iscsi的即时复制方法和存储系统 |
US8521705B2 (en) | 2011-07-11 | 2013-08-27 | Dell Products L.P. | Accelerated deduplication |
US9417811B2 (en) * | 2012-03-07 | 2016-08-16 | International Business Machines Corporation | Efficient inline data de-duplication on a storage system |
US8554963B1 (en) | 2012-03-23 | 2013-10-08 | DSSD, Inc. | Storage system with multicast DMA and unified address space |
US20140089562A1 (en) * | 2012-09-27 | 2014-03-27 | Hitachi, Ltd. | Efficient i/o processing in storage system |
CN203063274U (zh) | 2012-12-07 | 2013-07-17 | 罗德文 | 自动取款机打印头 |
US9378145B2 (en) * | 2013-03-05 | 2016-06-28 | Dot Hill Systems Corporation | Storage controller cache synchronization method and apparatus |
US20150095696A1 (en) * | 2013-09-27 | 2015-04-02 | Datadirect Networks, Inc. | Second-level raid cache splicing |
US9602428B2 (en) * | 2014-01-29 | 2017-03-21 | Telefonaktiebolaget L M Ericsson (Publ) | Method and apparatus for locality sensitive hash-based load balancing |
US10803019B2 (en) * | 2014-07-02 | 2020-10-13 | International Business Machines Corporation | Hash-based multi-tenancy in a deduplication system |
US9760578B2 (en) * | 2014-07-23 | 2017-09-12 | International Business Machines Corporation | Lookup-based data block alignment for data deduplication |
-
2014
- 2014-09-15 CN CN201480001878.5A patent/CN105612488B/zh active Active
- 2014-09-15 CA CA2920121A patent/CA2920121C/en active Active
- 2014-09-15 JP JP2016520021A patent/JP6231669B2/ja active Active
- 2014-09-15 AU AU2014403333A patent/AU2014403333A1/en not_active Abandoned
- 2014-09-15 KR KR1020177035707A patent/KR101912553B1/ko active IP Right Grant
- 2014-09-15 BR BR112016003843-6A patent/BR112016003843B1/pt active IP Right Grant
- 2014-09-15 EP EP14898355.4A patent/EP3037950A4/en not_active Ceased
- 2014-09-15 WO PCT/CN2014/086531 patent/WO2016041128A1/zh active Application Filing
- 2014-09-15 KR KR1020167005209A patent/KR101996708B1/ko active IP Right Grant
-
2017
- 2017-03-03 US US15/449,027 patent/US10042560B2/en active Active
- 2017-10-19 AU AU2017248513A patent/AU2017248513B2/en active Active
-
2018
- 2018-07-12 US US16/034,078 patent/US20180321846A1/en not_active Abandoned
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018010698A (ja) * | 2014-09-15 | 2018-01-18 | 華為技術有限公司Huawei Technologies Co.,Ltd. | データ書込み要求処理方法及びストレージアレイ |
Also Published As
Publication number | Publication date |
---|---|
JP2016539399A (ja) | 2016-12-15 |
CA2920121A1 (en) | 2016-03-15 |
AU2014403333A1 (en) | 2016-03-31 |
US20180321846A1 (en) | 2018-11-08 |
KR20160046816A (ko) | 2016-04-29 |
US20170177223A1 (en) | 2017-06-22 |
KR101996708B1 (ko) | 2019-07-04 |
EP3037950A1 (en) | 2016-06-29 |
CA2920121C (en) | 2019-07-16 |
EP3037950A4 (en) | 2016-10-12 |
US10042560B2 (en) | 2018-08-07 |
AU2017248513B2 (en) | 2019-01-31 |
BR112016003843B1 (pt) | 2019-04-24 |
AU2017248513A1 (en) | 2017-11-09 |
KR101912553B1 (ko) | 2018-10-26 |
CN105612488A (zh) | 2016-05-25 |
KR20170140443A (ko) | 2017-12-20 |
WO2016041128A1 (zh) | 2016-03-24 |
CN105612488B (zh) | 2017-08-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6231669B2 (ja) | データ書込み要求処理方法及びストレージアレイ | |
JP6254293B2 (ja) | データ重複排除方法及びストレージアレイ | |
US20190278719A1 (en) | Primary Data Storage System with Data Tiering | |
TWI771933B (zh) | 借助命令相關過濾器來進行重複資料刪除管理的方法、主裝置以及儲存伺服器 | |
US8321622B2 (en) | Storage system with multiple controllers and multiple processing paths | |
US11327653B2 (en) | Drive box, storage system and data transfer method | |
WO2016121026A1 (ja) | ストレージ装置、計算機システム、及び、方法 | |
JP6924671B2 (ja) | データ書込み要求処理方法及びストレージアレイ | |
US20150269098A1 (en) | Information processing apparatus, information processing method, storage, storage control method, and storage medium | |
WO2016194162A1 (ja) | 計算機システム | |
JP6552583B2 (ja) | データ重複排除方法及びストレージアレイ | |
US11513882B2 (en) | Dynamic modification of IO shaping mechanisms of multiple storage nodes in a distributed storage system | |
WO2012173137A1 (ja) | 情報処理システム、情報処理装置、ストレージ装置、およびプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160404 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160404 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170529 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170606 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170905 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170919 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171019 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6231669 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |