JP5965696B2 - Semiconductor device and manufacturing method of semiconductor device - Google Patents

Semiconductor device and manufacturing method of semiconductor device Download PDF

Info

Publication number
JP5965696B2
JP5965696B2 JP2012077643A JP2012077643A JP5965696B2 JP 5965696 B2 JP5965696 B2 JP 5965696B2 JP 2012077643 A JP2012077643 A JP 2012077643A JP 2012077643 A JP2012077643 A JP 2012077643A JP 5965696 B2 JP5965696 B2 JP 5965696B2
Authority
JP
Japan
Prior art keywords
layer
electrode layer
film
oxide
insulating layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2012077643A
Other languages
Japanese (ja)
Other versions
JP2013207247A5 (en
JP2013207247A (en
Inventor
慎也 笹川
慎也 笹川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2012077643A priority Critical patent/JP5965696B2/en
Publication of JP2013207247A publication Critical patent/JP2013207247A/en
Publication of JP2013207247A5 publication Critical patent/JP2013207247A5/ja
Application granted granted Critical
Publication of JP5965696B2 publication Critical patent/JP5965696B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

半導体装置及び半導体装置の作製方法に関する。 The present invention relates to a semiconductor device and a method for manufacturing the semiconductor device.

なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。 Note that in this specification, a semiconductor device refers to all devices that can function by utilizing semiconductor characteristics, and an electro-optical device, a semiconductor circuit, and an electronic device are all semiconductor devices.

半導体装置の高集積化、高速化、低消費電力化を達成するためには、半導体装置に用いられるトランジスタの微細化が必須であり、微細化を達成するための技術が求められている。一般的に半導体装置製造工程では、フォトリソグラフィ工程を用いて微細な構造の形成が行われている。 In order to achieve high integration, high speed, and low power consumption of a semiconductor device, miniaturization of a transistor used in the semiconductor device is essential, and a technique for achieving miniaturization is required. In general, in a semiconductor device manufacturing process, a fine structure is formed using a photolithography process.

しかし、近年の半導体装置の微細化は、フォトリソグラフィ工程に用いる露光装置の解像限界以下の構造を要求するまでに至っており、露光装置の解像限界以下の構造を形成する方法について研究が行われている(例えば、特許文献1参照)。 However, miniaturization of semiconductor devices in recent years has come to require a structure below the resolution limit of the exposure apparatus used in the photolithography process, and research has been conducted on a method for forming a structure below the resolution limit of the exposure apparatus. (For example, refer to Patent Document 1).

特開2009−16814号公報JP 2009-16814 A

露光装置の解像限界以下の構造を有する半導体装置では、形状を正確に加工することが困難であり、配線間のショートやコンタクト不良といった問題が生じやすい。そのため、半導体装置の微細化に伴って、歩留まりの低下が懸念される。 In a semiconductor device having a structure below the resolution limit of an exposure apparatus, it is difficult to process the shape accurately, and problems such as short-circuiting between wirings and poor contact are likely to occur. For this reason, there is a concern that the yield may decrease with the miniaturization of the semiconductor device.

そこで、本発明の一態様は、微細な構造を有する半導体装置を提供することを課題の一とする。微細な構造を有する半導体装置を歩留まりよく作製することを課題の一とする。 Thus, an object of one embodiment of the present invention is to provide a semiconductor device having a fine structure. An object is to manufacture a semiconductor device having a fine structure with high yield.

本発明の一態様は、半導体層と、半導体層上のゲート絶縁層と、ゲート絶縁層上のゲート電極層と、ゲート電極層の側面を覆う側壁絶縁層と、を形成し、これらを覆うようにソース電極層及びドレイン電極層となる導電膜を形成し、導電膜上に第1の保護膜を形成し、第1の保護膜上に設けたレジスト膜に第1のエッチングを行うことで、ゲート電極層と重畳する領域が除去されたレジストマスクを形成し、該レジストマスクを用いて第1の保護膜に第2のエッチングを行うことで第2の保護膜を形成し、該第2の保護膜をマスクとして、導電膜に第3のエッチングを行うことで、導電膜のゲート電極層と重畳する領域を除去し、ソース電極層及びドレイン電極層を形成する半導体装置の作製方法である。 According to one embodiment of the present invention, a semiconductor layer, a gate insulating layer over the semiconductor layer, a gate electrode layer over the gate insulating layer, and a sidewall insulating layer that covers a side surface of the gate electrode layer are formed and covered. Forming a conductive film to be a source electrode layer and a drain electrode layer, forming a first protective film on the conductive film, and performing a first etching on a resist film provided on the first protective film, A resist mask from which a region overlapping with the gate electrode layer is removed is formed, and a second protective film is formed by performing second etching on the first protective film using the resist mask, and the second protective film is formed. This is a method for manufacturing a semiconductor device, in which a region overlapping with the gate electrode layer of the conductive film is removed by performing third etching on the conductive film using the protective film as a mask to form a source electrode layer and a drain electrode layer.

レジスト膜は塗布法によって形成され、レジスト膜の下面はレジスト膜と重畳する構造に応じた凹凸を有しているが、レジスト膜の上面はほぼ平坦となっている。そのため、レジスト膜のゲート電極層と重畳する領域は他の領域よりも膜厚が薄くなっており、レジスト膜に異方性のエッチング(第1のエッチング)を行うと、自己整合的にゲート電極層と重畳する領域が除去されたレジストマスクを形成することができる。レジストマスクの形成において、精密な位置合わせが不要なため、精密な加工を正確に行うことができ、半導体装置の作製工程において、形状や特性のばらつきを低減することができる。 The resist film is formed by a coating method, and the lower surface of the resist film has irregularities corresponding to the structure overlapping with the resist film, but the upper surface of the resist film is substantially flat. Therefore, the region of the resist film that overlaps with the gate electrode layer is thinner than the other regions. When anisotropic etching (first etching) is performed on the resist film, the gate electrode is self-aligned. A resist mask from which a region overlapping with the layer is removed can be formed. In the formation of the resist mask, precise alignment is unnecessary, so that precise processing can be performed accurately, and variations in shape and characteristics can be reduced in the manufacturing process of the semiconductor device.

第1の保護膜に該レジストマスクを用いた第2のエッチングを行うことで第2の保護膜を形成する。そのため、第2のエッチングは、レジストマスクのエッチングレートより、第1の保護膜のエッチングレートが低い条件とする。 A second protective film is formed by performing second etching using the resist mask on the first protective film. Therefore, the second etching is performed under the condition that the etching rate of the first protective film is lower than the etching rate of the resist mask.

導電膜に第2の保護膜をマスクとした第3のエッチングを行うことで、ソース電極層及びドレイン電極層を形成する。第3のエッチングにおいて、導電膜のエッチングレートより第2の保護膜のエッチングレートは低い。 The source electrode layer and the drain electrode layer are formed by performing third etching on the conductive film using the second protective film as a mask. In the third etching, the etching rate of the second protective film is lower than the etching rate of the conductive film.

したがって、本発明の一態様は、半導体層を形成し、半導体層上にゲート絶縁層を形成し、ゲート絶縁層上にゲート電極層を形成し、ゲート電極層の側面を覆う側壁絶縁層を形成し、半導体層、ゲート絶縁層、ゲート電極層、及び側壁絶縁層を覆う導電膜を形成し、導電膜上に第1の保護膜を形成し、第1の保護膜上にレジスト膜を形成し、レジスト膜に第1のエッチングを行い、レジスト膜のゲート電極層と重畳する領域が除去されたレジストマスクを形成し、レジストマスクを用いて第1の保護膜に第2のエッチングを行うことで、第1の保護膜のゲート電極層と重畳する領域が除去された第2の保護膜を形成し、第2の保護層をマスクとして導電膜に第3のエッチングを行うことで、前記導電膜の前記ゲート電極層と重畳する領域を除去し、ソース電極層及びドレイン電極層を形成する半導体装置の作製方法である。 Therefore, according to one embodiment of the present invention, a semiconductor layer is formed, a gate insulating layer is formed over the semiconductor layer, a gate electrode layer is formed over the gate insulating layer, and a sidewall insulating layer covering a side surface of the gate electrode layer is formed And forming a conductive film covering the semiconductor layer, the gate insulating layer, the gate electrode layer, and the sidewall insulating layer, forming a first protective film over the conductive film, and forming a resist film over the first protective film. First etching is performed on the resist film to form a resist mask from which a region overlapping with the gate electrode layer of the resist film is removed, and second etching is performed on the first protective film using the resist mask. Forming a second protective film from which a region overlapping with the gate electrode layer of the first protective film is removed, and performing a third etching on the conductive film using the second protective layer as a mask, whereby the conductive film Except for the region overlapping with the gate electrode layer. And a method for manufacturing a semiconductor device for forming a source and drain electrode layers.

第3のエッチングにおける、第2の保護膜に対する導電膜のエッチングの選択比は2以上、より好ましくは5以上である。なお、第3のエッチングに用いるガスは、酸素を含むガス、酸素と塩素を含むガス等があげられる。 In the third etching, the etching selectivity of the conductive film with respect to the second protective film is 2 or more, more preferably 5 or more. Note that as a gas used for the third etching, a gas containing oxygen, a gas containing oxygen and chlorine, or the like can be given.

ソース電極層、ドレイン電極層、第2の保護膜、ゲート電極層、及び側壁絶縁層上に酸化物絶縁層を形成し、酸化物絶縁層及び第2の保護膜に、第4のエッチングを行うことで、ソース電極層及びドレイン電極層に達する開口を形成し、第4のエッチングにおいて、ソース電極層及びドレイン電極層のエッチングレートよりも酸化物絶縁層及び第2の保護膜のエッチングレートが大きい半導体装置の作製方法である。 An oxide insulating layer is formed over the source electrode layer, the drain electrode layer, the second protective film, the gate electrode layer, and the sidewall insulating layer, and fourth etching is performed on the oxide insulating layer and the second protective film. Thus, openings reaching the source electrode layer and the drain electrode layer are formed, and the etching rate of the oxide insulating layer and the second protective film is higher than the etching rate of the source electrode layer and the drain electrode layer in the fourth etching. A method for manufacturing a semiconductor device.

また、本発明の一態様は半導体層と、半導体層上のゲート絶縁層と、ゲート絶縁層上のゲート電極層と、ゲート電極層の側面を覆う側壁絶縁層と、半導体層、ゲート絶縁層の側面及び側壁絶縁層の側面と接するソース電極層及びドレイン電極層と、ソース電極層及びドレイン電極層上の保護膜と、ソース電極層、ドレイン電極層、保護膜、ゲート電極層、及び側壁絶縁層上の酸化物絶縁層と、を有し、酸化物絶縁層及び保護膜は、ソース電極層またはドレイン電極層に達する開口を含み、ソース電極層及びドレイン電極層の側壁絶縁層と接する側面は、側壁絶縁層と接する下端部と、保護膜と端部が一致する上端部と、を含み、下端部と上端部は高さが異なる半導体装置である。 One embodiment of the present invention includes a semiconductor layer, a gate insulating layer over the semiconductor layer, a gate electrode layer over the gate insulating layer, a sidewall insulating layer covering a side surface of the gate electrode layer, a semiconductor layer, and a gate insulating layer. Source electrode layer and drain electrode layer in contact with side surface and side surface of side wall insulating layer, protective film on source electrode layer and drain electrode layer, source electrode layer, drain electrode layer, protective film, gate electrode layer, and side wall insulating layer And the oxide insulating layer and the protective film include an opening reaching the source electrode layer or the drain electrode layer, and a side surface in contact with the sidewall insulating layer of the source electrode layer and the drain electrode layer is The semiconductor device includes a lower end portion in contact with the sidewall insulating layer and an upper end portion whose end portion coincides with the protective film, and the lower end portion and the upper end portion are different in height.

保護膜は、ソース電極層及びドレイン電極層のエッチングにおいて、マスクとして機能する。保護膜は窒化タンタル、または酸化窒化シリコンを含む。 The protective film functions as a mask in etching of the source electrode layer and the drain electrode layer. The protective film includes tantalum nitride or silicon oxynitride.

ソース電極層及びドレイン電極層はタングステン、またはモリブデンを含む導電膜から形成すればよい。 The source electrode layer and the drain electrode layer may be formed using a conductive film containing tungsten or molybdenum.

また、ゲート電極層上面に積層された絶縁層を形成してもよい。該絶縁層を形成することで、ゲート電極層と、ソース電極層及びドレイン電極層との絶縁性が保証されるため、さらに半導体装置の歩留まりを向上させることができる。 Alternatively, an insulating layer stacked over the top surface of the gate electrode layer may be formed. By forming the insulating layer, insulation between the gate electrode layer and the source and drain electrode layers is guaranteed, so that the yield of the semiconductor device can be further improved.

また、ゲート電極層上面に積層して、絶縁層を設ける場合、側壁絶縁層はゲート電極層及び絶縁層の側面を覆うことが好ましい。 In the case where an insulating layer is provided over the top surface of the gate electrode layer, the sidewall insulating layer preferably covers side surfaces of the gate electrode layer and the insulating layer.

また、本発明の一態様の半導体装置の作製方法によって、微細な半導体装置を歩留まりよく形成することができる。したがって、本発明の一態様の半導体装置はゲート電極層のチャネル長方向の長さを100nm以下、好ましくは30nm以下とすることができ、半導体装置の高集積化、高性能化を図ることができる。 Further, with the method for manufacturing a semiconductor device of one embodiment of the present invention, a fine semiconductor device can be formed with high yield. Therefore, in the semiconductor device of one embodiment of the present invention, the length of the gate electrode layer in the channel length direction can be 100 nm or less, preferably 30 nm or less, so that the semiconductor device can be highly integrated and have high performance. .

また、半導体層として酸化物半導体層を用いると好ましい。 In addition, an oxide semiconductor layer is preferably used as the semiconductor layer.

また、酸化物絶縁層が含む開口を介して、ソース電極層及びドレイン電極層と電気的に接続する配線層を有していてもよい。 Further, a wiring layer that is electrically connected to the source electrode layer and the drain electrode layer may be provided through an opening included in the oxide insulating layer.

本発明の一態様によって、微細な構造を有する半導体装置を提供することができる。微細な構造を有する半導体装置を歩留まりよく作製することができる。 According to one embodiment of the present invention, a semiconductor device having a fine structure can be provided. A semiconductor device having a fine structure can be manufactured with high yield.

本発明の一態様の半導体装置の上面図及び断面図。4A and 4B are a top view and a cross-sectional view of a semiconductor device of one embodiment of the present invention. 本発明の一態様の半導体装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a semiconductor device of one embodiment of the present invention. 本発明の一態様の半導体装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a semiconductor device of one embodiment of the present invention. 本発明の一態様の半導体装置の断面図。FIG. 10 is a cross-sectional view of a semiconductor device of one embodiment of the present invention. 半導体装置の一形態を示す断面図、上面図及び回路図。4A and 4B are a cross-sectional view, a top view, and a circuit diagram illustrating one embodiment of a semiconductor device. 半導体装置の一形態を示す回路図及び斜視図。8A and 8B are a circuit diagram and a perspective view illustrating one embodiment of a semiconductor device. 半導体装置の一形態を示す断面図及び上面図。8A and 8B are a cross-sectional view and a top view illustrating one embodiment of a semiconductor device. 半導体装置の一形態である電子機器を説明する図。10A and 10B each illustrate an electronic device that is one embodiment of a semiconductor device. 半導体装置の一形態である電子機器を説明する図。10A and 10B each illustrate an electronic device that is one embodiment of a semiconductor device.

以下では、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は以下の説明に限定されず、その形態及び詳細を様々に変更しうることは、当業者であれば容易に理解される。また、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。 Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. However, the present invention is not limited to the following description, and it is easily understood by those skilled in the art that the modes and details can be variously changed. In addition, the present invention is not construed as being limited to the description of the embodiments below.

以下に説明する実施の形態において、同じものを指す符号は異なる図面間で共通して用いる場合がある。なお、図面において示す構成要素、すなわち層や領域等の厚さ、幅、相対的な位置関係等は、実施の形態において説明する上で明確性のため、誇張して示される場合がある。 In the embodiments described below, the same reference numerals may be used in common in different drawings. Note that components shown in the drawings, that is, thicknesses, widths, relative positional relationships, and the like of layers and regions may be exaggerated for the sake of clarity in the description of the embodiments.

なお、本明細書等において「上」という用語は、構成要素の位置関係が「直上」であることを限定するものではない。例えば、「絶縁層上のゲート電極層」の表現であれば、絶縁層とゲート電極層との間に他の構成要素を含むものを除外しない。「下」についても同様である。 In the present specification and the like, the term “upper” does not limit that the positional relationship between the components is “directly above”. For example, the expression “a gate electrode layer over an insulating layer” does not exclude the case where another component is included between the insulating layer and the gate electrode layer. The same applies to “lower”.

また、本明細書等において「電極層」や「配線層」という用語は、これらの構成要素を機能的に限定するものではない。例えば、「電極層」は「配線層」の一部として用いられることがあり、その逆もまた同様である。さらに、「電極層」や「配線層」という用語は、複数の「電極層」や「配線層」が一体となって形成されている場合なども含む。 Further, in this specification and the like, the terms “electrode layer” and “wiring layer” do not functionally limit these components. For example, an “electrode layer” may be used as part of a “wiring layer” and vice versa. Furthermore, the terms “electrode layer” and “wiring layer” include a case where a plurality of “electrode layers” and “wiring layers” are integrally formed.

また、「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書においては、「ソース」や「ドレイン」という用語は、入れ替えて用いることができるものとする。 In addition, the functions of “source” and “drain” may be switched when transistors having different polarities are employed or when the direction of current changes in circuit operation. Therefore, in this specification, the terms “source” and “drain” can be used interchangeably.

なお、本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。 Note that in this specification and the like, “electrically connected” includes a case of being connected via “something having an electric action”. Here, the “thing having some electric action” is not particularly limited as long as it can exchange electric signals between connection targets.

例えば、「何らかの電気的作用を有するもの」には、電極や配線などが含まれる。 For example, “thing having some electric action” includes electrodes and wirings.

また「チャネル長方向」とは、ソース領域(またはソース電極)からドレイン領域(ドレイン電極)へと向かう方向、またはその反対の方向であって、ソース領域とドレイン領域との間隔が最小となる経路を通る方向をいう。 Further, the “channel length direction” is a direction from the source region (or source electrode) to the drain region (drain electrode), or the opposite direction, and the path in which the distance between the source region and the drain region is minimized. The direction through.

また、本明細書中では、Aに対するBのエッチングの「選択比」とは、同一のエッチング条件における、Bのエッチングレート(エッチング速度ともいう)をAのエッチングレートで割ったものと定義する。例えば「保護膜に対する導電膜のエッチングの選択比」とは、導電層のエッチングレートを保護膜のエッチングレートで割った値を意味している。 Further, in this specification, the “selection ratio” of B etching with respect to A is defined as the B etching rate (also referred to as an etching rate) divided by the A etching rate under the same etching conditions. For example, “selective ratio of etching of conductive film with respect to protective film” means a value obtained by dividing the etching rate of the conductive layer by the etching rate of the protective film.

(実施の形態1)
本実施の形態では、本発明の一態様の半導体装置及び半導体装置の作製方法について説明する。図1に本発明の一態様の半導体装置を示す。図1(A)は本発明の一態様の半導体装置の上面図を示し、図1(B)は図1(A)に示す一点鎖線A−Bにおける断面図を示す。
(Embodiment 1)
In this embodiment, a semiconductor device of one embodiment of the present invention and a method for manufacturing the semiconductor device will be described. FIG. 1 illustrates a semiconductor device of one embodiment of the present invention. 1A is a top view of the semiconductor device of one embodiment of the present invention, and FIG. 1B is a cross-sectional view taken along one-dot chain line A-B in FIG.

トランジスタ420を含む半導体装置は、基板400上の下地絶縁層436と、半導体層403と、半導体層403上のゲート絶縁層402と、ゲート絶縁層402上のゲート電極層401と、ゲート電極層401の側面を覆う側壁絶縁層412a及び側壁絶縁層412bと、半導体層403上の、ゲート絶縁層402及び側壁絶縁層412aの側面を覆うソース電極層405aと、半導体層403上の、ゲート絶縁層402及び側壁絶縁層412bの側面を覆うドレイン電極層405bと、ソース電極層405a上の保護膜407aと、ドレイン電極層405b上の保護膜407bと、ソース電極層405a、ドレイン電極層405b、とを有する。 A semiconductor device including the transistor 420 includes a base insulating layer 436 over a substrate 400, a semiconductor layer 403, a gate insulating layer 402 over the semiconductor layer 403, a gate electrode layer 401 over the gate insulating layer 402, and a gate electrode layer 401. The side wall insulating layer 412a and the side wall insulating layer 412b covering the side surfaces of the gate insulating layer 402, the source electrode layer 405a covering the side surfaces of the gate insulating layer 402 and the side wall insulating layer 412a on the semiconductor layer 403, and the gate insulating layer 402 on the semiconductor layer 403. And a drain electrode layer 405b covering the side surface of the sidewall insulating layer 412b, a protective film 407a over the source electrode layer 405a, a protective film 407b over the drain electrode layer 405b, a source electrode layer 405a, and a drain electrode layer 405b. .

また、本実施の形態に示す半導体装置は、第2の保護膜407a、第2の保護膜407b、ゲート電極層401、及び側壁絶縁層412a、412b上の酸化物絶縁層408と、酸化物絶縁層408、第2の保護膜407a及び第2の保護膜407bに設けられた開口を介してソース電極層405a及びドレイン電極層405bとそれぞれ接続する配線層409a及び配線層409bと、を有する。 In addition, the semiconductor device described in this embodiment includes the second protective film 407a, the second protective film 407b, the gate electrode layer 401, and the oxide insulating layer 408 over the sidewall insulating layers 412a and 412b, and an oxide insulating film. The wiring layer 409a and the wiring layer 409b are connected to the source electrode layer 405a and the drain electrode layer 405b through openings provided in the layer 408, the second protective film 407a, and the second protective film 407b, respectively.

保護膜407a及び保護膜407bは、ソース電極層405a及びドレイン電極層405bを形成するエッチングにおいてマスクとして機能する。そのため、保護膜407a及び保護膜407bの側壁絶縁層と重畳する側面はソース電極層405a及びドレイン電極層405bの側壁絶縁層と接する側面とはほぼ連続した面を形成している。 The protective film 407a and the protective film 407b function as a mask in etching for forming the source electrode layer 405a and the drain electrode layer 405b. Therefore, side surfaces of the protective film 407a and the protective film 407b that overlap with the side wall insulating layers form substantially continuous surfaces with side surfaces of the source electrode layer 405a and the drain electrode layer 405b that are in contact with the side wall insulating layers.

また、ソース電極層405a及びドレイン電極層405bの側壁絶縁層と接する側面において、側壁絶縁層412a及び側壁絶縁層412bと接する端部を下端部とし、保護膜407a及び保護膜407bと接する端部を上端部とすると、ソース電極層405a及びドレイン電極層405bの上端部は保護膜407a及び保護膜407bの端部と一致し、ソース電極層405a及びドレイン電極層405bの上端部と下端部はそれぞれ高さが異なる。 Further, on the side surfaces of the source electrode layer 405a and the drain electrode layer 405b that are in contact with the sidewall insulating layers, the end portions that are in contact with the sidewall insulating layers 412a and 412b are the lower end portions, and the end portions that are in contact with the protective films 407a and 407b are The upper end portions of the source electrode layer 405a and the drain electrode layer 405b coincide with the end portions of the protective film 407a and the protective film 407b, and the upper end portion and the lower end portion of the source electrode layer 405a and the drain electrode layer 405b are high. Is different.

保護膜407a及び保護膜407bは絶縁性材料であっても導電性材料であってもよい。保護膜407a及び保護膜407bが絶縁性材料で形成されている場合、保護膜407a及び保護膜407bは酸化物絶縁層408と同様に、トランジスタ420上に形成された絶縁層の一部として機能する。 The protective film 407a and the protective film 407b may be an insulating material or a conductive material. In the case where the protective film 407a and the protective film 407b are formed using an insulating material, the protective film 407a and the protective film 407b function as part of the insulating layer formed over the transistor 420 as in the case of the oxide insulating layer 408. .

保護膜407a及び保護膜407bが導電性材料で形成されている場合、保護膜407a及び保護膜407bはソース電極層405a及びドレイン電極層405bの一部として機能する。また、保護膜407a及び保護膜407bを積層構造として、ソース電極層及びドレイン電極層と接する領域は導電性材料、酸化物絶縁層408と接する領域は絶縁性材料で形成することもできる。 In the case where the protective film 407a and the protective film 407b are formed using a conductive material, the protective film 407a and the protective film 407b function as part of the source electrode layer 405a and the drain electrode layer 405b. Alternatively, the protective film 407a and the protective film 407b can have a stacked structure, and a region in contact with the source and drain electrode layers can be formed using a conductive material, and a region in contact with the oxide insulating layer 408 can be formed using an insulating material.

本発明の一態様の半導体装置の作製方法について、図2及び図3を用いて説明する。 A method for manufacturing a semiconductor device of one embodiment of the present invention will be described with reference to FIGS.

まず、基板400上に下地絶縁層436を形成する。 First, the base insulating layer 436 is formed over the substrate 400.

使用できる基板に大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、バリウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板、セラミック基板、石英基板、サファイア基板などを用いることができる。 There is no particular limitation on the substrate that can be used, but it is necessary that the substrate has at least heat resistance enough to withstand subsequent heat treatment. For example, a glass substrate such as barium borosilicate glass or alumino borosilicate glass, a ceramic substrate, a quartz substrate, a sapphire substrate, or the like can be used.

また、基板400としてシリコンや炭化シリコンなどの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基板等を用いてもよい。また、SOI基板、半導体基板上に半導体素子が設けられたものなどを用いることができる。 As the substrate 400, a single crystal semiconductor substrate such as silicon or silicon carbide, a polycrystalline semiconductor substrate, a compound semiconductor substrate such as silicon germanium, or the like may be used. Alternatively, an SOI substrate, a semiconductor substrate provided with a semiconductor element, or the like can be used.

下地絶縁層436は、スパッタリング法、MBE(Molecular Beam Epitaxy)法、CVD(Chemical Vapor Deposition)、パルスレーザ堆積法(Pulsed Laser Deposition:PLD法)、ALD(Atomic Layer Deposition)法等を適宜用いることができる。なお、下地絶縁層436をスパッタリング法を用いて形成すると、水素等の不純物元素を低減することができる。 The base insulating layer 436 can be formed by sputtering, MBE (Molecular Beam Epitaxy), CVD (Chemical Vapor Deposition), pulsed laser deposition (PLD), ALD (Atomic Layer Deposition), or the like. it can. Note that when the base insulating layer 436 is formed by a sputtering method, impurity elements such as hydrogen can be reduced.

下地絶縁層436としては、酸化シリコン、酸化ガリウム、酸化アルミニウム、酸化窒化シリコン、窒化酸化シリコン、酸化ハフニウム、または酸化タンタルなどの酸化物絶縁層を用いることが好ましい。また、これらの化合物を単層構造または2層以上の積層構造で形成して用いることができる。 As the base insulating layer 436, an oxide insulating layer such as silicon oxide, gallium oxide, aluminum oxide, silicon oxynitride, silicon nitride oxide, hafnium oxide, or tantalum oxide is preferably used. In addition, these compounds can be used in the form of a single layer structure or a laminated structure of two or more layers.

なお、ここで酸化窒化シリコンとは、その組成において窒素よりも酸素の含有量が多いものを示し、例として、少なくとも酸素が50原子%以上70原子%以下、窒素が0.5原子%以上15原子%以下、シリコンが25原子%以上35原子%以下の範囲で含まれるものをいう。但し、上記範囲は、ラザフォード後方散乱法(RBS:Rutherford Backscattering Spectrometry)や、水素前方散乱法(HFS:Hydrogen Forward Scattering)を用いて測定した場合のものである。また、構成元素の含有比率は、その合計が100原子%を超えない値をとる。 Note that silicon oxynitride refers to a silicon oxynitride having a higher oxygen content than nitrogen in the composition, for example, at least oxygen is 50 atomic% to 70 atomic% and nitrogen is 0.5 atomic% to 15 The atomic percent or less, and silicon is contained in the range of 25 atomic percent to 35 atomic percent. However, the above ranges are those measured using Rutherford Backscattering Spectrometry (RBS) or Hydrogen Forward Scattering (HFS). Further, the content ratio of the constituent elements takes a value that the total does not exceed 100 atomic%.

なお、基板400と後に設ける半導体層403との絶縁性を確保できるようであれば、図4(A)に示すトランジスタ430のように、下地絶縁層を設けない構成とすることもできる。 Note that as long as the insulating property between the substrate 400 and the semiconductor layer 403 provided later can be ensured, a structure in which a base insulating layer is not provided can be employed as in the transistor 430 illustrated in FIG.

続いて、下地絶縁層436上に半導体層403を形成する。半導体層403は、シリコン系半導体(アモルファスシリコン、多結晶シリコン等)、酸化物半導体(酸化亜鉛、酸化インジウム等)等を用いることができる。半導体層403に用いる好適な半導体として酸化物半導体があげられる。酸化物半導体については、実施の形態2において詳細を説明する。 Subsequently, a semiconductor layer 403 is formed over the base insulating layer 436. For the semiconductor layer 403, a silicon-based semiconductor (amorphous silicon, polycrystalline silicon, or the like), an oxide semiconductor (zinc oxide, indium oxide, or the like), or the like can be used. As a suitable semiconductor used for the semiconductor layer 403, an oxide semiconductor can be given. The details of the oxide semiconductor will be described in Embodiment 2.

半導体層403は、基板400上に半導体膜を成膜した後、該半導体膜を島状の半導体層403に加工することで形成できる。半導体膜はスパッタリング法、蒸着法、パルスレーザ堆積法(Pulsed Laser Deposition:PCVD法)、PLD法、ALD法、またはMBE法などを用いて成膜することができる。 The semiconductor layer 403 can be formed by forming a semiconductor film over the substrate 400 and then processing the semiconductor film into an island-shaped semiconductor layer 403. The semiconductor film can be formed by a sputtering method, an evaporation method, a pulsed laser deposition method (PCVD method), a PLD method, an ALD method, an MBE method, or the like.

続いて、半導体層403上にゲート絶縁膜を形成する。 Subsequently, a gate insulating film is formed over the semiconductor layer 403.

ゲート絶縁膜の材料として、酸化シリコン、酸化ガリウム、酸化アルミニウム、酸化窒化シリコン、窒化酸化シリコン、酸化ハフニウム、または酸化タンタルなどの酸化物絶縁層を用いることが好ましい。また、酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(HfSi、x>0、y>0)、窒素が添加されたハフニウムシリケート、ハフニウムアルミネート(HfAl、x>0、y>0)、酸化ランタン、などのHigh−k材料を用いることでゲートリーク電流を低減できる。さらに、ゲート絶縁膜は、単層構造としてもよいし、積層構造としてもよい。 As a material for the gate insulating film, an oxide insulating layer such as silicon oxide, gallium oxide, aluminum oxide, silicon oxynitride, silicon nitride oxide, hafnium oxide, or tantalum oxide is preferably used. Also, hafnium oxide, yttrium oxide, hafnium silicate (HfSi x O y , x> 0, y> 0), nitrogen-added hafnium silicate, hafnium aluminate (HfAl x O y , x> 0, y> 0) Gate leak current can be reduced by using a High-k material such as lanthanum oxide. Further, the gate insulating film may have a single-layer structure or a stacked structure.

ゲート絶縁膜の膜厚は、1nm以上20nm以下とし、スパッタリング法、MBE法、CVD法、PLD法、ALD法等を適宜用いることができる。また、ゲート絶縁膜は、スパッタリングターゲット表面に対し、略垂直に複数の基板表面がセットされた状態で成膜を行うスパッタ装置、いわゆるCPスパッタ装置(Columner Plasma Sputtering system)を用いて成膜してもよい。 The thickness of the gate insulating film is 1 nm to 20 nm, and a sputtering method, an MBE method, a CVD method, a PLD method, an ALD method, or the like can be used as appropriate. Further, the gate insulating film is formed by using a sputtering apparatus that performs film formation with a plurality of substrate surfaces set substantially perpendicular to the surface of the sputtering target, that is, a so-called CP sputtering apparatus (Column Plasma Sputtering system). Also good.

本実施の形態では、CVD法により、酸化窒化シリコンを20nm成膜する。なお、ここでは、ゲート絶縁膜の成膜後、島状のゲート絶縁層402への加工は行わない。 In this embodiment, silicon oxynitride is formed to a thickness of 20 nm by a CVD method. Note that here, after the gate insulating film is formed, the island-shaped gate insulating layer 402 is not processed.

なお、ゲート絶縁膜の被覆性を向上させるために、半導体層403上面に平坦化処理を行ってもよい。特にゲート絶縁膜として膜厚の小さい絶縁膜を用いる場合、半導体層403の表面は平坦性が良好であることが好ましい。 Note that planarization treatment may be performed on the top surface of the semiconductor layer 403 in order to improve the coverage with the gate insulating film. In particular, in the case where an insulating film with a small thickness is used as the gate insulating film, the surface of the semiconductor layer 403 is preferably flat.

次に、ゲート絶縁膜上に、半導体層403と重畳するように、ゲート電極層401を形成する。 Next, a gate electrode layer 401 is formed over the gate insulating film so as to overlap with the semiconductor layer 403.

ゲート電極層401の材料は、モリブデン、チタン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合金材料を用いて形成することができる。また、ゲート電極層401としてリン等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜、ニッケルシリサイドなどのシリサイド膜を用いてもよい。さらに、インジウムスズ酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウムスズ酸化物、インジウム亜鉛酸化物、酸化珪素を添加したインジウムスズ酸化物などの導電性材料を適用することもできる。また、上記導電性材料と、上記金属材料の積層構造とすることもできる。 The material of the gate electrode layer 401 can be formed using a metal material such as molybdenum, titanium, tantalum, tungsten, aluminum, copper, chromium, neodymium, or scandium, or an alloy material containing any of these materials as its main component. As the gate electrode layer 401, a semiconductor film typified by a polycrystalline silicon film doped with an impurity element such as phosphorus, or a silicide film such as nickel silicide may be used. Furthermore, indium tin oxide, indium oxide including tungsten oxide, indium zinc oxide including tungsten oxide, indium oxide including titanium oxide, indium tin oxide including titanium oxide, indium zinc oxide, and silicon oxide are added. It is also possible to apply a conductive material such as indium tin oxide. Alternatively, a stacked structure of the conductive material and the metal material can be employed.

また、ゲート絶縁膜と接するゲート電極層401の一層として、窒素を含む金属酸化物、具体的には窒素を含むIn−Ga−Zn−O膜や、窒素を含むIn−Sn−O膜や、窒素を含むIn−Ga−O膜や、窒素を含むIn−Zn−O膜や、窒素を含むSn−O膜や、窒素を含むIn−O膜や、金属窒化膜(InN、SnNなど)を用いることができる。これらの膜は5eV、または5.5eV以上の仕事関数を有し、ゲート電極として用いた場合、トランジスタの電気特性の閾値電圧をプラスにすることができ、いわゆるノーマリオフのスイッチング素子を実現できる。 As one layer of the gate electrode layer 401 in contact with the gate insulating film, a metal oxide containing nitrogen, specifically, an In—Ga—Zn—O film containing nitrogen, an In—Sn—O film containing nitrogen, An In—Ga—O film containing nitrogen, an In—Zn—O film containing nitrogen, an Sn—O film containing nitrogen, an In—O film containing nitrogen, a metal nitride film (InN, SnN, etc.) Can be used. These films have a work function of 5 eV or 5.5 eV or more, and when used as a gate electrode, the threshold voltage of the electrical characteristics of the transistor can be made positive, so that a so-called normally-off switching element can be realized.

ゲート電極層401の膜厚は、50nm以上300nm以下が好ましい。本実施の形態では、スパッタリング法を用いて、膜厚30nmの窒化タンタルと膜厚200nmのタングステンの積層を成膜する。 The thickness of the gate electrode layer 401 is preferably greater than or equal to 50 nm and less than or equal to 300 nm. In this embodiment, a stack of tantalum nitride with a thickness of 30 nm and tungsten with a thickness of 200 nm is formed by a sputtering method.

また、ゲート電極層401のチャネル長方向の長さは、100nm以下、好ましくは、30nm以下であるとよい。本発明の一態様の半導体装置は、ゲート電極層401のチャネル長方向の長さによってチャネル長を決定することができるため、チャネル長が小さいトランジスタとすることができる。 The length of the gate electrode layer 401 in the channel length direction is 100 nm or less, preferably 30 nm or less. In the semiconductor device of one embodiment of the present invention, the channel length can be determined by the length of the gate electrode layer 401 in the channel length direction; thus, a transistor with a small channel length can be obtained.

なお、ここで、ゲート電極層401をマスクとして、半導体層403に不純物元素を導入し、半導体層403の抵抗を低減してもよい。不純物元素の導入方法としては、イオン注入法、イオンドーピング法、プラズマイマージョンイオンインプランテーション法などを用いることができる。 Note that here, the resistance of the semiconductor layer 403 may be reduced by introducing an impurity element into the semiconductor layer 403 using the gate electrode layer 401 as a mask. As a method for introducing the impurity element, an ion implantation method, an ion doping method, a plasma immersion ion implantation method, or the like can be used.

導入する不純物元素は、リン、ホウ素、窒素、ヒ素、アルゴン、アルミニウム、またはこれらを含む分子イオンなどを用いることができる。これらの元素のドーズ量は、1×1013〜5×1016ions/cmとするのが好ましい。また、不純物元素としてリンを導入する場合、加速電圧を0.5〜80kVとするのが好ましい。 As the impurity element to be introduced, phosphorus, boron, nitrogen, arsenic, argon, aluminum, molecular ions containing these, or the like can be used. The dose of these elements is preferably 1 × 10 13 to 5 × 10 16 ions / cm 2 . Further, when phosphorus is introduced as the impurity element, the acceleration voltage is preferably 0.5 to 80 kV.

また、半導体層403に不純物元素を導入する処理は、複数回行っても良い。半導体層403に不純物元素を導入する処理を複数回行う場合、不純物元素は複数回すべてにおいて同じであってもよいし、1回の処理毎に変えてもよい。 Further, the treatment for introducing the impurity element into the semiconductor layer 403 may be performed a plurality of times. In the case where the treatment for introducing the impurity element into the semiconductor layer 403 is performed a plurality of times, the impurity element may be the same for all of the plurality of times, or may be changed for each treatment.

不純物元素が導入されることで抵抗が低減された領域を半導体層が有することにより、半導体層403と、後に形成されるソース電極層及びドレイン電極層とのコンタクト抵抗が小さくなる。コンタクト抵抗が小さくなったことで、ソース電極層及びドレイン電極層近傍の電界が緩和され、オン特性が高く、高速動作、高速応答が可能な、電気特性に優れた半導体装置とすることができる。 When the semiconductor layer has a region where resistance is reduced by introducing the impurity element, contact resistance between the semiconductor layer 403 and a source electrode layer and a drain electrode layer which are formed later is reduced. By reducing the contact resistance, an electric field in the vicinity of the source electrode layer and the drain electrode layer is relaxed, and a semiconductor device with excellent electrical characteristics that has high on characteristics, high speed operation, and high speed response can be obtained.

次に、ゲート絶縁膜及びゲート電極層401上に絶縁膜を形成し、該絶縁膜をエッチングして側壁絶縁層412a及び側壁絶縁層412bを形成する。エッチングには、異方性エッチングを用いる。さらに、ゲート電極層401、側壁絶縁層412a及び側壁絶縁層412bをマスクとして、ゲート絶縁膜をエッチングし、ゲート絶縁層402を形成する(図2(A)参照)。 Next, an insulating film is formed over the gate insulating film and the gate electrode layer 401, and the sidewall insulating layer 412a and the sidewall insulating layer 412b are formed by etching the insulating film. For the etching, anisotropic etching is used. Further, the gate insulating film is etched using the gate electrode layer 401, the sidewall insulating layer 412a, and the sidewall insulating layer 412b as masks, so that the gate insulating layer 402 is formed (see FIG. 2A).

側壁絶縁層412a及び側壁絶縁層412bとなる絶縁層は代表的には、酸化シリコン、酸化窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化シリコン、窒化アルミニウム、窒化酸化シリコン、窒化酸化アルミニウムなどの無機絶縁材料を用いることができる。また、側壁絶縁層412a及び側壁絶縁層412bはプラズマCVD法またはスパッタリング法等を用いて形成することができる。 The insulating layer to be the sidewall insulating layer 412a and the sidewall insulating layer 412b is typically an inorganic insulating material such as silicon oxide, silicon oxynitride, aluminum oxide, aluminum oxynitride, silicon nitride, aluminum nitride, silicon nitride oxide, or aluminum nitride oxide. Materials can be used. Further, the sidewall insulating layer 412a and the sidewall insulating layer 412b can be formed by a plasma CVD method, a sputtering method, or the like.

本実施の形態では、酸化窒化シリコン膜を用いて、側壁絶縁層412a及び側壁絶縁層412bを形成する。 In this embodiment, the sidewall insulating layer 412a and the sidewall insulating layer 412b are formed using a silicon oxynitride film.

次いで、半導体層403、ゲート絶縁層402、ゲート電極層401、側壁絶縁層412a及び側壁絶縁層412b上に、ソース電極層及びドレイン電極層(これらと同じ層で形成される配線等を含む)となる導電膜415を形成する(図2(B)参照)。 Next, a source electrode layer and a drain electrode layer (including a wiring formed using the same layer) over the semiconductor layer 403, the gate insulating layer 402, the gate electrode layer 401, the sidewall insulating layer 412a, and the sidewall insulating layer 412b A conductive film 415 is formed (see FIG. 2B).

導電膜415は、ゲート電極層401と同様の材料、方法を用いて形成することができる。導電膜415は、導電膜を形成し、導電膜上にフォトリソグラフィ工程によりレジストマスクを形成し、導電膜を選択的にエッチングすることで島状に加工した後、レジストマスクを除去することで形成できる。なお、該エッチング工程では、ゲート電極層401と重畳する領域の導電膜415の除去は行わない。導電膜415の膜厚は、10nm以上50nm以下とする。本実施の形態では、30nmのタングステン膜を形成する。 The conductive film 415 can be formed using a material and a method similar to those of the gate electrode layer 401. The conductive film 415 is formed by forming a conductive film, forming a resist mask over the conductive film by a photolithography process, processing the conductive film into an island shape by selective etching, and then removing the resist mask. it can. Note that in the etching step, the conductive film 415 in a region overlapping with the gate electrode layer 401 is not removed. The thickness of the conductive film 415 is 10 nm to 50 nm. In this embodiment mode, a 30 nm tungsten film is formed.

続いて、導電膜415上に第1の保護膜416を形成し(図2(C)参照)、第1の保護膜上にレジスト膜417を形成する(図2(D)参照)。 Subsequently, a first protective film 416 is formed over the conductive film 415 (see FIG. 2C), and a resist film 417 is formed over the first protective film (see FIG. 2D).

第1の保護膜416は、後の形成工程において導電膜415のエッチング(第3のエッチング)のマスクとして機能する膜である。したがって、第1の保護膜416は導電膜415とエッチングの選択比がとれる材料を含む。具体的には、第3のエッチングにおいて、保護膜416に対する導電膜415のエッチングの選択比が2以上、好ましくは5以上とする。なお、ここで形成する保護膜と、マスクとして機能する保護膜とは形状が異なるため、説明の便宜上、マスク形状へ加工される以前の保護膜を第1の保護膜、マスクとして機能するように加工された保護膜を第2の保護膜と呼んで区別する。 The first protective film 416 is a film that functions as a mask for etching (third etching) of the conductive film 415 in a subsequent formation step. Therefore, the first protective film 416 includes a material that can have an etching selectivity with respect to the conductive film 415. Specifically, in the third etching, the etching selectivity of the conductive film 415 with respect to the protective film 416 is 2 or more, preferably 5 or more. Since the protective film formed here and the protective film functioning as a mask are different in shape, the protective film before being processed into the mask shape functions as the first protective film and the mask for convenience of explanation. The processed protective film is called a second protective film for distinction.

例えば、導電膜415としてタングステンまたはモリブデンを用いた場合、第1の保護膜416としては酸化窒化シリコン、酸化タンタル等を用いることができる。本実施の形態では、第1の保護膜416として、酸化窒化シリコン膜を30nm形成する。 For example, when tungsten or molybdenum is used for the conductive film 415, silicon oxynitride, tantalum oxide, or the like can be used for the first protective film 416. In this embodiment, a 30-nm-thick silicon oxynitride film is formed as the first protective film 416.

レジスト膜417としては、フォトレジスト材料を使用すればよい。例えば、ノボラック樹脂を主成分とするレジスト、ポリエチレン系樹脂を主成分とするレジスト等を用いることができる。これらのレジストは、ドライエッチングに対する耐性が優れているため好ましい。 As the resist film 417, a photoresist material may be used. For example, a resist whose main component is a novolac resin, a resist whose main component is a polyethylene resin, and the like can be used. These resists are preferable because of their excellent resistance to dry etching.

レジスト膜417は、塗布法によって形成する。そのためレジスト膜の下面は、レジスト膜の下に形成される構造に応じた凹凸を有しているが、レジスト膜の上面はほぼ平坦となっている。したがって図2(D)に示すように、レジスト膜417のゲート電極層401と重畳する領域は他の領域よりも膜厚が薄くなっている。 The resist film 417 is formed by a coating method. Therefore, the lower surface of the resist film has irregularities corresponding to the structure formed under the resist film, but the upper surface of the resist film is substantially flat. Therefore, as shown in FIG. 2D, the region of the resist film 417 overlapping with the gate electrode layer 401 is thinner than the other regions.

続いて、レジスト膜417に異方性のエッチング(第1のエッチング)を行い、ゲート電極層401と重畳するレジスト膜417が除去されるまで、レジスト膜417の膜厚を減少させて第1の保護膜416を露出させ、レジスト膜417のゲート電極層401と重畳する領域が除去されたレジストマスク418を形成する(図3(A)参照)。 Subsequently, anisotropic etching (first etching) is performed on the resist film 417, and the thickness of the resist film 417 is decreased until the resist film 417 overlapping with the gate electrode layer 401 is removed. A resist mask 418 is formed by exposing the protective film 416 and removing a region overlapping with the gate electrode layer 401 of the resist film 417 (see FIG. 3A).

レジスト膜417のエッチング(第1のエッチング)は異方性エッチングである。先に述べたようにレジスト膜417はゲート電極層401と重畳する領域の膜厚が他の領域と比較して薄い。したがって、レジスト膜417に対して異方性のエッチングを行うと、膜厚の薄いゲート電極層401と重畳する領域のレジスト膜417が全て除去されても、他の領域のレジスト膜は残り、残ったレジスト膜によってレジストマスク418を自己整合的に形成することができる。レジストマスク418の形成において、精密な位置合わせが不要なため、精密な加工を正確に行うことができ、半導体装置の作製工程において、形状や特性のばらつきを低減することができる。 Etching (first etching) of the resist film 417 is anisotropic etching. As described above, the thickness of the resist film 417 overlapping with the gate electrode layer 401 is smaller than that of other regions. Therefore, when anisotropic etching is performed on the resist film 417, even if the resist film 417 in the region overlapping with the thin gate electrode layer 401 is completely removed, the resist film in other regions remains and remains. The resist mask 418 can be formed in a self-aligned manner using the resist film. In the formation of the resist mask 418, precise alignment is unnecessary, so that precise processing can be performed accurately, and variation in shape and characteristics can be reduced in the manufacturing process of the semiconductor device.

エッチングとしては、ドライエッチングを用いても、ウェットエッチングを用いてもよい。ただし、異方性の高いエッチングとしては、ドライエッチングが好ましく、例えば、エッチングガスとして、四フッ化炭素(CF)、塩素(Cl)、酸素(O)等を含むガスを用いることが好ましい。さらに、基板に高周波電圧を印加する、反応性イオンエッチング法(RIE法)を用いるのが好ましい。 As the etching, dry etching or wet etching may be used. However, dry etching is preferable as the highly anisotropic etching. For example, a gas containing carbon tetrafluoride (CF 4 ), chlorine (Cl 2 ), oxygen (O 2 ), or the like is used as an etching gas. preferable. Furthermore, it is preferable to use a reactive ion etching method (RIE method) in which a high frequency voltage is applied to the substrate.

次に、レジストマスク418を用いて第1の保護膜416をエッチング(第2のエッチング)し、第1の保護膜416のゲート電極層401と重畳する領域を除去して分断し、第2の保護膜407a、第2の保護膜407bを形成する(図3(B)参照)。 Next, the first protective film 416 is etched (second etching) using the resist mask 418, the region overlapping with the gate electrode layer 401 of the first protective film 416 is removed, and the second protective film 416 is divided. A protective film 407a and a second protective film 407b are formed (see FIG. 3B).

第1の保護膜416のエッチング(第2のエッチング)には異方性のエッチングを行う。例えば、エッチングガスとしてトリフルオロメタン(CHF)、オクタフルオロシクロブタン(C)、テトラフルオロメタン(CF)等のフッ素を含むガスを用いることができ、ヘリウム(He)やアルゴン(Ar)等の希ガスまたは水素(H)を添加しても良い。さらに、基板に高周波電圧を印加する、反応性イオンエッチング法(RIE法)を用いるのが好ましい。 For the etching of the first protective film 416 (second etching), anisotropic etching is performed. For example, a gas containing fluorine such as trifluoromethane (CHF 3 ), octafluorocyclobutane (C 4 F 8 ), tetrafluoromethane (CF 4 ), or the like can be used as an etching gas, such as helium (He) or argon (Ar). A noble gas such as hydrogen or hydrogen (H 2 ) may be added. Furthermore, it is preferable to use a reactive ion etching method (RIE method) in which a high frequency voltage is applied to the substrate.

第2のエッチングは、第2の保護膜407a及び第2の保護膜407bにレジストマスク418の形状を反映した精密な加工を行う。そのため、レジストマスク418と第1の保護膜416(第2の保護膜407a及び第2の保護膜407b)のエッチングの選択比がとれる、具体的には、第2のエッチングにおいて、レジストマスク418に対する第1の保護膜416のエッチングの選択比が2以上、好ましくは5以上とする。 In the second etching, precise processing that reflects the shape of the resist mask 418 is performed on the second protective film 407a and the second protective film 407b. Therefore, the etching selectivity between the resist mask 418 and the first protective film 416 (the second protective film 407a and the second protective film 407b) can be taken. Specifically, in the second etching, the resist mask 418 is compared with the resist mask 418. The etching selectivity of the first protective film 416 is 2 or more, preferably 5 or more.

レジストマスク418は、自己整合的に形成されることで精密な位置合わせが不要であるため、精密な加工を正確に行うことができるマスクである。したがって、レジストマスク418の形状を反映した第2の保護膜407a及び第2の保護膜407bも、精密な加工を正確に行うことのできるマスクとして機能する。 The resist mask 418 is a mask that can be precisely processed because it is formed in a self-aligned manner and does not require precise alignment. Therefore, the second protective film 407a and the second protective film 407b reflecting the shape of the resist mask 418 also function as masks that can accurately perform precise processing.

続いて、第2の保護膜407a及び第2の保護膜407bをマスクとして導電膜415をエッチング(第3のエッチング)することで、導電膜415のゲート電極層401と重畳する領域を除去して分断し、ソース電極層405a及びドレイン電極層405bを形成する(図3(C)参照)。 Subsequently, the conductive film 415 is etched (third etching) using the second protective film 407a and the second protective film 407b as a mask, so that a region overlapping with the gate electrode layer 401 of the conductive film 415 is removed. The source electrode layer 405a and the drain electrode layer 405b are formed by separation (see FIG. 3C).

なお、導電膜415のエッチング(第3のエッチング)において、レジストマスク418だけではなく、第2の保護膜407a及び第2の保護膜407bをマスクとして用いる理由を以下に説明する。 Note that the reason why the second protective film 407a and the second protective film 407b are used as masks in addition to the resist mask 418 in the etching of the conductive film 415 (third etching) is described below.

半導体装置の微細化によって、ゲート電極層401のチャネル長及びチャネル幅が小さくなり、ゲート電極層401の薄膜化も進んでいる。レジストマスク418は主としてゲート電極層401の膜厚を利用して自己整合的に形成される。そのため、ゲート電極層401が薄膜化することによって、レジストマスク418も薄膜化する。 With the miniaturization of a semiconductor device, the channel length and the channel width of the gate electrode layer 401 are reduced, and the gate electrode layer 401 is being thinned. The resist mask 418 is formed in a self-aligned manner mainly using the thickness of the gate electrode layer 401. Therefore, when the gate electrode layer 401 is thinned, the resist mask 418 is also thinned.

レジストマスク418が薄膜化されると、導電膜415の材料によっては、導電膜415のエッチング工程が完了する前に、レジストマスク418がエッチングによって除去され、マスクとして十分に機能できない場合がある。 When the resist mask 418 is thinned, depending on the material of the conductive film 415, the resist mask 418 may be removed by etching before the etching process of the conductive film 415 is completed, so that the resist mask 418 cannot function sufficiently.

そのため、ソース電極層405a及びドレイン電極層405bを正確に加工するためには、ソース電極層405a及びドレイン電極層405bに用いる材料をレジストマスクと選択比のとれる材料に限定する必要があり、材料選択の自由度が低下し、十分にトランジスタ特性の向上を図れないといった問題が生じる。 Therefore, in order to accurately process the source electrode layer 405a and the drain electrode layer 405b, it is necessary to limit a material used for the source electrode layer 405a and the drain electrode layer 405b to a material having a selection ratio with respect to the resist mask. This causes a problem that the transistor characteristics are not sufficiently improved and the transistor characteristics cannot be sufficiently improved.

本実施の形態で示す半導体装置はレジストマスク418とソース電極層405a及びドレイン電極層405bとなる導電膜415との間に、それぞれの膜とエッチングの選択比がとれる第2の保護膜407a及び第2の保護膜407bを形成しているため、導電膜415のエッチングにおいてレジストマスク418が消失しても、第2の保護膜407a及び第2の保護膜407bを用いて導電膜415のエッチングを完了させることができる。そのため、レジストマスクが薄膜化しても、エッチングを正確に行うことができる。 In the semiconductor device described in this embodiment, a second protective film 407 a and a second protective film 407 a which can have an etching selectivity with respect to each film are formed between the resist mask 418 and the conductive film 415 to be the source electrode layer 405 a and the drain electrode layer 405 b. Since the second protective film 407b is formed, the etching of the conductive film 415 is completed using the second protective film 407a and the second protective film 407b even when the resist mask 418 disappears in the etching of the conductive film 415. Can be made. Therefore, etching can be performed accurately even if the resist mask is thinned.

したがって、ソース電極層405a及びドレイン電極層405bに用いる材料は、作製工程による制限を受けずに、トランジスタ特性の向上を図る材料を適宜選択することができる。したがって、微細な半導体装置においても、半導体特性の向上を図ることができる。 Therefore, the material used for the source electrode layer 405a and the drain electrode layer 405b can be appropriately selected from materials that can improve transistor characteristics without being limited by a manufacturing process. Therefore, even in a fine semiconductor device, the semiconductor characteristics can be improved.

第2の保護膜407a及び第2の保護膜407bは導電膜415とエッチングの選択比のとれる、具体的には、第3のエッチングにおいて、第2の保護膜407a及び第2の保護膜407bに対する導電膜415のエッチングの選択比が2以上、好ましくは5以上である材料を用いる。そのため、導電膜415のエッチング工程が完了する前に、第2の保護膜407a及び第2の保護膜407bがエッチングによって除去され、消失してしまうことがなく、正確に加工を終了することができる。 The second protective film 407a and the second protective film 407b can have an etching selectivity with respect to the conductive film 415. Specifically, in the third etching, the second protective film 407a and the second protective film 407b are compared with the second protective film 407a and the second protective film 407b. A material whose etching selectivity of the conductive film 415 is 2 or more, preferably 5 or more is used. Therefore, before the etching process of the conductive film 415 is completed, the second protective film 407a and the second protective film 407b are removed by etching and are not lost, and the processing can be finished accurately. .

また、先に述べたように、第2の保護膜407a及び第2の保護膜407bは、レジストマスク418の形状が反映されているため、位置合わせ精度によらず、精密な形状が正確に形成されている。そのため、第2の保護膜407a及び第2の保護膜407bをマスクとして用いたエッチングによって形成されたソース電極層405a及びドレイン電極層405bも精密な形状を正確に形成することができる。精密な形状を正確に作製することができるため、トランジスタの形状や特性のばらつきを低減することができる。したがって、形状や特性のばらつきから生じる不良が発生しにくいため、半導体装置の歩留まりを向上させることができる。 Further, as described above, since the shape of the resist mask 418 is reflected in the second protective film 407a and the second protective film 407b, a precise shape is accurately formed regardless of alignment accuracy. Has been. Therefore, the source electrode layer 405a and the drain electrode layer 405b formed by etching using the second protective film 407a and the second protective film 407b as a mask can also have a precise shape. Since a precise shape can be accurately manufactured, variation in transistor shape and characteristics can be reduced. Therefore, defects caused by variations in shape and characteristics are less likely to occur, and the yield of semiconductor devices can be improved.

なお、第2の保護膜407a及び第2の保護膜407bは、ソース電極層405a及びドレイン電極層405bの形成後、適宜除去してもよい。また、導電膜415のエッチング(第3のエッチング)によって膜厚が減少していてもよい。 Note that the second protective film 407a and the second protective film 407b may be removed as appropriate after the source electrode layer 405a and the drain electrode layer 405b are formed. Further, the film thickness may be decreased by etching (third etching) of the conductive film 415.

また、レジストマスク418は、導電膜415のエッチング(第3のエッチング)において、同時にエッチングすることで除去することができる。このような方法をとることで、作製工程を低減することができる。 Further, the resist mask 418 can be removed by etching at the same time as the etching of the conductive film 415 (third etching). By taking such a method, a manufacturing process can be reduced.

導電膜415のエッチング(第3のエッチング)に用いるエッチングガスとしては、四フッ化炭素(CF)、塩素(Cl)、酸素(O)等を含むガス、塩素及び酸素を含むガス、六フッ化硫黄(SF)を含むガス等を用いる。 As an etching gas used for etching the conductive film 415 (third etching), a gas containing carbon tetrafluoride (CF 4 ), chlorine (Cl 2 ), oxygen (O 2 ), or the like, a gas containing chlorine and oxygen, A gas containing sulfur hexafluoride (SF 6 ) or the like is used.

なお、導電膜415のエッチング(第3のエッチング)において、ゲート電極層401がエッチングされないようにすることが好ましい。ゲート電極層401がエッチングされないように、ゲート電極層401と導電膜415の間に、それぞれの膜とエッチングの選択比がとれる膜を形成してもよい。 Note that in the etching of the conductive film 415 (third etching), the gate electrode layer 401 is preferably not etched. A film having an etching selectivity with respect to each film may be formed between the gate electrode layer 401 and the conductive film 415 so that the gate electrode layer 401 is not etched.

例えば、図4(B)に示すトランジスタ440のように、ゲート電極層401上に絶縁層413を積層する構造としてもよい。絶縁層413によって、ゲート電極層401と、ソース電極層405a及びドレイン電極層405bとの絶縁性を確保することができる。そのため、ゲート電極層401とソース電極層405a及びドレイン電極層405bの短絡を抑制することができる。したがって、ゲート電極層401とソース電極層405a及びドレイン電極層405bの短絡に起因する不良の発生を抑制することができるため、トランジスタの歩留まりをさらに向上させることができる。 For example, as in a transistor 440 illustrated in FIG. 4B, a structure in which an insulating layer 413 is stacked over the gate electrode layer 401 may be employed. The insulating layer 413 can ensure insulation between the gate electrode layer 401 and the source and drain electrode layers 405a and 405b. Therefore, a short circuit between the gate electrode layer 401, the source electrode layer 405a, and the drain electrode layer 405b can be suppressed. Accordingly, generation of defects due to short-circuiting between the gate electrode layer 401, the source electrode layer 405a, and the drain electrode layer 405b can be suppressed, so that the yield of transistors can be further improved.

なお、絶縁層413を形成した場合、側壁絶縁層412a及び側壁絶縁層412bを絶縁層413の側面も覆うように形成することによって、さらに絶縁性を確保することができるため好ましい。また、絶縁層413が設けられた場合、ソース電極層405a及びドレイン電極層405bは、ゲート電極層401の上面よりも高い位置にあってよい。 Note that the insulating layer 413 is preferably formed by forming the sidewall insulating layer 412a and the sidewall insulating layer 412b so as to cover the side surfaces of the insulating layer 413 because the insulating property can be further ensured. In the case where the insulating layer 413 is provided, the source electrode layer 405 a and the drain electrode layer 405 b may be higher than the top surface of the gate electrode layer 401.

続いて、ソース電極層405a、ドレイン電極層405b、第2の保護膜407a、第2の保護膜407b、側壁絶縁層412a、側壁絶縁層412b及びゲート電極層401上に酸化物絶縁層408を形成し、酸化物絶縁層408、第2の保護膜407a及び第2の保護膜407bにエッチング(第4のエッチング)を行うことによって開口を形成し、該開口に導電材料を成膜し、配線層409a及び配線層409bを形成する(図3(D)参照)。 Subsequently, an oxide insulating layer 408 is formed over the source electrode layer 405a, the drain electrode layer 405b, the second protective film 407a, the second protective film 407b, the sidewall insulating layer 412a, the sidewall insulating layer 412b, and the gate electrode layer 401. Then, an opening is formed by etching (fourth etching) in the oxide insulating layer 408, the second protective film 407a, and the second protective film 407b, and a conductive material is formed in the opening. 409a and a wiring layer 409b are formed (see FIG. 3D).

酸化物絶縁層408としては代表的には、スパッタリング法やCVD法によって形成した酸化シリコン層、酸化窒化シリコン層、窒化酸化シリコン層、酸化アルミニウム層、酸化窒化アルミニウム層、酸化ガリウム層、酸化ハフニウム層、酸化イットリウム層等を用いることができる。本実施の形態では、CVD法により形成した酸化窒化シリコンを用いる。 As the oxide insulating layer 408, typically, a silicon oxide layer, a silicon oxynitride layer, a silicon nitride oxide layer, an aluminum oxide layer, an aluminum oxynitride layer, a gallium oxide layer, a hafnium oxide layer formed by a sputtering method or a CVD method is used. An yttrium oxide layer or the like can be used. In this embodiment mode, silicon oxynitride formed by a CVD method is used.

酸化物絶縁層408を第2の保護膜407a及び第2の保護膜407bと同様の条件でエッチングできる材料とすると、配線層409a及び配線層409bが設けられる開口の形成が一度のエッチングで行えるため好ましい。 When the oxide insulating layer 408 is formed using a material that can be etched under conditions similar to those of the second protective film 407a and the second protective film 407b, an opening in which the wiring layer 409a and the wiring layer 409b are formed can be formed by one etching. preferable.

なお、第2の保護膜407a及び第2の保護膜407bとソース電極層405a及びドレイン電極層405bをエッチングの選択比がとれる材料とし、該開口の形成において、ソース電極層405a及びドレイン電極層405bをエッチングストッパーとして機能させてもよい。 Note that the second protective film 407a and the second protective film 407b, the source electrode layer 405a, and the drain electrode layer 405b are formed using materials that can be etched, and the source electrode layer 405a and the drain electrode layer 405b are formed in the formation of the openings. May function as an etching stopper.

なお、保護膜407a及び保護膜407bが導電性材料で形成されている場合、図4(C)に示すトランジスタ450のように、第2の保護膜407a及び第2の保護膜407bを介して、配線層409a及び配線層409bがソース電極層405a及びドレイン電極層405bと電気的に接続する構成としてもよい。 Note that in the case where the protective film 407a and the protective film 407b are formed using a conductive material, as in the transistor 450 illustrated in FIG. 4C, the second protective film 407a and the second protective film 407b are provided. The wiring layer 409a and the wiring layer 409b may be electrically connected to the source electrode layer 405a and the drain electrode layer 405b.

本実施の形態で示した半導体装置は、ゲート電極層上にレジスト膜を塗布法によって形成し、該レジスト膜に異方性のエッチングを行うことで自己整合的にレジストマスクを形成することができる。レジストマスクを自己整合的に形成することができるため、レジストマスクの精密な位置合わせが不要となる。レジストマスクの形成において、精密な位置合わせ精度が要求されないため、微細なトランジスタに要求される高い位置合わせ精度を実現しなくとも、微細なトランジスタを作製することができる。そのため、微細なトランジスタを歩留まりよく作製することができる。 In the semiconductor device described in this embodiment, a resist film can be formed in a self-aligned manner by forming a resist film over the gate electrode layer by a coating method and performing anisotropic etching on the resist film. . Since the resist mask can be formed in a self-aligned manner, precise alignment of the resist mask becomes unnecessary. In the formation of the resist mask, precise alignment accuracy is not required. Therefore, a fine transistor can be manufactured without realizing high alignment accuracy required for a fine transistor. Therefore, a fine transistor can be manufactured with high yield.

さらに、レジストマスクと導電膜との間に、それぞれの膜とエッチングの選択比がとれる保護膜を形成している。そのため、半導体装置の微細化に伴ってレジストマスクが薄膜化しても、保護膜をマスクとして導電膜のエッチングを行うことができる。導電膜のエッチングにおいて、導電膜と選択比のとれる保護膜をマスクとしてエッチングを行うため、エッチング工程が完了する前にマスクが除去されることがなく、正確にエッチングを行うことができる。したがって、トランジスタの形状や特性のばらつきを低減することができ、形状や特性のばらつきから生じる不良が発生しにくいため、半導体装置の歩留まりを向上させることができる。 In addition, a protective film that can provide an etching selectivity between the resist film and the conductive film is formed. Therefore, the conductive film can be etched using the protective film as a mask even when the resist mask is thinned as the semiconductor device is miniaturized. In the etching of the conductive film, etching is performed using a protective film having a selection ratio with respect to the conductive film as a mask, so that the mask is not removed before the etching step is completed, and the etching can be performed accurately. Accordingly, variation in shape and characteristics of the transistor can be reduced, and defects caused by variation in shape and characteristics are less likely to occur, so that the yield of the semiconductor device can be improved.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。 The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

(実施の形態2)
本実施の形態では、実施の形態1に示した半導体装置の半導体層に適用できる半導体として好ましい形態である酸化物半導体について詳細を説明する。
(Embodiment 2)
In this embodiment, an oxide semiconductor which is a preferable embodiment as a semiconductor that can be used for the semiconductor layer of the semiconductor device described in Embodiment 1 is described in detail.

酸化物半導体としては、少なくともインジウム(In)、或いは亜鉛(Zn)を含むことが好ましい。特にInとZnを含むことが好ましい。また、該酸化物半導体を用いたトランジスタの電気特性のばらつきを低減するためのスタビライザーとして、それらに加えてガリウム(Ga)を有することが好ましい。スタビライザーとしては他にも、スズ(Sn)、ハフニウム(Hf)、アルミニウム(Al)を有することが好ましい。 An oxide semiconductor preferably contains at least indium (In) or zinc (Zn). In particular, In and Zn are preferably included. In addition to the stabilizer, gallium (Ga) is preferably used as a stabilizer for reducing variation in electrical characteristics of the transistor including the oxide semiconductor. In addition, it is preferable to have tin (Sn), hafnium (Hf), and aluminum (Al) as the stabilizer.

また、他のスタビライザーとして、ランタノイドであるランタン(La)、セリウム(Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホルミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ルテチウム(Lu)、ガドリニウム(Gd)、セリウム(Ce)、ジルコニウム(Zr)のいずれか一種あるいは複数種を有してもよい。 As other stabilizers, lanthanoids such as lanthanum (La), cerium (Ce), praseodymium (Pr), neodymium (Nd), samarium (Sm), europium (Eu), gadolinium (Gd), terbium (Tb), One or more of dysprosium (Dy), holmium (Ho), erbium (Er), thulium (Tm), ytterbium (Yb), lutetium (Lu), gadolinium (Gd), cerium (Ce), zirconium (Zr) You may have seeds.

例えば、酸化物半導体として、単元系金属の酸化物である酸化インジウム、酸化スズ、酸化亜鉛、二元系金属の酸化物であるIn−Zn系酸化物、Sn−Zn系酸化物、Al−Zn系酸化物、Zn−Mg系酸化物、Sn−Mg系酸化物、In−Mg系酸化物、In−Ga系酸化物、三元系金属の酸化物であるIn−Ga−Zn系酸化物、In−Al−Zn系酸化物、In−Sn−Zn系酸化物、Sn−Ga−Zn系酸化物、Al−Ga−Zn系酸化物、Sn−Al−Zn系酸化物、In−Hf−Zn系酸化物、In−La−Zn系酸化物、In−Ce−Zn系酸化物、In−Pr−Zn系酸化物、In−Nd−Zn系酸化物、In−Sm−Zn系酸化物、In−Eu−Zn系酸化物、In−Gd−Zn系酸化物、In−Tb−Zn系酸化物、In−Dy−Zn系酸化物、In−Ho−Zn系酸化物、In−Er−Zn系酸化物、In−Tm−Zn系酸化物、In−Yb−Zn系酸化物、In−Lu−Zn系酸化物、四元系金属の酸化物であるIn−Sn−Ga−Zn系酸化物、In−Hf−Ga−Zn系酸化物、In−Al−Ga−Zn系酸化物、In−Sn−Al−Zn系酸化物、In−Sn−Hf−Zn系酸化物、In−Hf−Al−Zn系酸化物を用いることができる。 For example, as an oxide semiconductor, indium oxide, tin oxide, and zinc oxide, which are oxides of a single metal, In—Zn oxide, Sn—Zn oxide, Al—Zn, which are oxides of a binary metal, Oxide, Zn—Mg oxide, Sn—Mg oxide, In—Mg oxide, In—Ga oxide, In—Ga—Zn oxide that is an oxide of a ternary metal, In-Al-Zn-based oxide, In-Sn-Zn-based oxide, Sn-Ga-Zn-based oxide, Al-Ga-Zn-based oxide, Sn-Al-Zn-based oxide, In-Hf-Zn Oxide, In—La—Zn oxide, In—Ce—Zn oxide, In—Pr—Zn oxide, In—Nd—Zn oxide, In—Sm—Zn oxide, In -Eu-Zn-based oxide, In-Gd-Zn-based oxide, In-Tb-Zn-based oxide, n-Dy-Zn-based oxide, In-Ho-Zn-based oxide, In-Er-Zn-based oxide, In-Tm-Zn-based oxide, In-Yb-Zn-based oxide, In-Lu-Zn -Based oxides, In-Sn-Ga-Zn-based oxides that are oxides of quaternary metals, In-Hf-Ga-Zn-based oxides, In-Al-Ga-Zn-based oxides, In-Sn- An Al—Zn-based oxide, an In—Sn—Hf—Zn-based oxide, or an In—Hf—Al—Zn-based oxide can be used.

なお、ここでは、例えば、In−Ga−Zn系酸化物とは、InとGaとZnを主成分として有する酸化物という意味であり、InとGaとZnの比率は問わない。また、InとGaとZn以外の金属が入っていてもよい。 Note that here, for example, an In—Ga—Zn-based oxide means an oxide containing In, Ga, and Zn as its main components, and there is no limitation on the ratio of In, Ga, and Zn. Moreover, metals other than In, Ga, and Zn may be contained.

また、酸化物半導体として、InMO(ZnO)(m>0、且つ、mは整数でない)で表記される材料を用いてもよい。なお、Mは、Ga、Fe、Mn及びCoから選ばれた一の金属元素または複数の金属元素を示す。また、酸化物半導体として、InSnO(ZnO)(n>0、且つ、nは整数)で表記される材料を用いてもよい。 Alternatively, a material represented by InMO 3 (ZnO) m (m> 0 is satisfied, and m is not an integer) may be used as the oxide semiconductor. Note that M represents one metal element or a plurality of metal elements selected from Ga, Fe, Mn, and Co. Alternatively, a material represented by In 2 SnO 5 (ZnO) n (n> 0 is satisfied, and n is an integer) may be used as the oxide semiconductor.

例えば、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)あるいはIn:Ga:Zn=2:2:1(=2/5:2/5:1/5)、In:Ga:Zn=3:2:1(=1/2:1/3:1/6)の原子比のIn−Ga−Zn系酸化物やその組成の近傍の酸化物を用いることができる。あるいは、In:Sn:Zn=1:1:1(=1/3:1/3:1/3)、In:Sn:Zn=2:1:3(=1/3:1/6:1/2)あるいはIn:Sn:Zn=2:1:5(=1/4:1/8:5/8)の原子比のIn−Sn−Zn系酸化物やその組成の近傍の酸化物を用いるとよい。 For example, In: Ga: Zn = 1: 1: 1 (= 1/3: 1/3: 1/3) or In: Ga: Zn = 2: 2: 1 (= 2/5: 2/5: 1). / 5), In: Ga: Zn = 3: 2: 1 (= 1/2: 1/3: 1/6) atomic ratio In—Ga—Zn-based oxides and oxides in the vicinity of the composition thereof. Can be used. Alternatively, In: Sn: Zn = 1: 1: 1 (= 1/3: 1/3: 1/3), In: Sn: Zn = 2: 1: 3 (= 1/3: 1/6: 1) / 2) or In: Sn: Zn = 2: 1: 5 (= 1/4: 1/8: 5/8) atomic ratio In—Sn—Zn-based oxide or an oxide in the vicinity of the composition. Use it.

なお、例えば、In、Ga、Znの原子数比がIn:Ga:Zn=a:b:c(a+b+c=1)である酸化物の組成が、原子数比がIn:Ga:Zn=A:B:C(A+B+C=1)の酸化物の組成のrだけ近傍であるとは、a、b、cが、(a−A)+(b−B)+(c−C)≦rを満たすことをいう。rとしては、例えば、0.05とすればよい。他の酸化物でも同様である。 Note that for example, the composition of an oxide in which the atomic ratio of In, Ga, and Zn is In: Ga: Zn = a: b: c (a + b + c = 1) has an atomic ratio of In: Ga: Zn = A: B: C, (A + B + C = 1) is the vicinity of r of the oxide composition, a, b, c are (a−A) 2 + (b−B) 2 + (c−C) 2 ≦ It refers to meet the r 2. For example, r may be 0.05. The same applies to other oxides.

しかし、これらに限られず、必要とする特性(例えば、移動度、しきい値、ばらつき等)に応じて適切な組成のものを用いればよい。また、必要とする特性を得るために、キャリア濃度や不純物元素濃度、欠陥密度、金属元素と酸素の原子数比、原子間結合距離、密度等を適切なものとすることが好ましい。 However, the present invention is not limited to these, and a material having an appropriate composition may be used according to required characteristics (for example, mobility, threshold value, variation, etc.). In order to obtain the required characteristics, it is preferable that the carrier concentration, the impurity element concentration, the defect density, the atomic ratio between the metal element and oxygen, the interatomic bond distance, the density, and the like are appropriate.

例えば、In−Sn−Zn系酸化物では比較的容易に高い移動度が得られる。しかしながら、In−Ga−Zn系酸化物でも、バルク内欠陥密度を下げることにより移動度を上げることができる。 For example, high mobility can be obtained relatively easily with an In—Sn—Zn-based oxide. However, mobility can be increased by reducing the defect density in the bulk also in the case of using an In—Ga—Zn-based oxide.

酸化物半導体膜は、単結晶、多結晶(ポリクリスタルともいう)、または非晶質などの状態をとる。好ましくは、酸化物半導体膜は、CAAC−OS膜(C Axis Aligned Crystalline Oxide Semiconductor)膜とする。 An oxide semiconductor film is in a single crystal state, a polycrystalline (also referred to as polycrystal) state, an amorphous state, or the like. Preferably, the oxide semiconductor film is a CAAC-OS film (C Axis Crystallized Oxide Semiconductor) film.

CAAC−OS膜は、完全な単結晶ではなく、完全な非晶質でもない。CAAC−OS膜は、非晶質相に結晶部及び非晶質部を有する結晶−非晶質混相構造の酸化物半導体膜である。なお、当該結晶部は、一辺が100nm未満の立方体内に収まる大きさであることが多い。また、透過型電子顕微鏡(TEM:Transmission Electron Microscope)による観察像では、CAAC−OS膜に含まれる非晶質部と結晶部との境界は明確ではない。また、TEMによってCAAC−OS膜には粒界(グレインバウンダリーともいう)は確認できない。そのため、CAAC−OS膜は、粒界に起因する電子移動度の低下が抑制される。 The CAAC-OS film is not completely single crystal nor completely amorphous. The CAAC-OS film is an oxide semiconductor film with a crystal-amorphous mixed phase structure where crystal parts and amorphous parts are included in an amorphous phase. Note that the crystal part is often large enough to fit in a cube whose one side is less than 100 nm. Further, in the observation image obtained by a transmission electron microscope (TEM), the boundary between the amorphous part and the crystal part included in the CAAC-OS film is not clear. Further, a grain boundary (also referred to as a grain boundary) cannot be confirmed in the CAAC-OS film by TEM. Therefore, in the CAAC-OS film, reduction in electron mobility due to grain boundaries is suppressed.

CAAC−OS膜に含まれる結晶部は、c軸がCAAC−OS膜の被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向に揃い、かつab面に垂直な方向から見て三角形状または六角形状の原子配列を有し、c軸に垂直な方向から見て金属原子が層状または金属原子と酸素原子とが層状に配列している。なお、異なる結晶部間で、それぞれa軸及びb軸の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合、85°以上95°以下の範囲も含まれることとする。また、単に平行と記載する場合、−5°以上5°以下の範囲も含まれることとする。 In the crystal part included in the CAAC-OS film, the c-axis is aligned in a direction parallel to the normal vector of the formation surface of the CAAC-OS film or the normal vector of the surface, and triangular when viewed from the direction perpendicular to the ab plane. It has a shape or hexagonal atomic arrangement, and metal atoms are arranged in layers or metal atoms and oxygen atoms are arranged in layers as viewed from the direction perpendicular to the c-axis. Note that the directions of the a-axis and the b-axis may be different between different crystal parts. In this specification, a simple term “perpendicular” includes a range from 85 ° to 95 °. In addition, a simple term “parallel” includes a range from −5 ° to 5 °.

なお、CAAC−OS膜において、結晶部の分布が一様でなくてもよい。例えば、CAAC−OS膜の形成過程において、酸化物半導体膜の表面側から結晶成長させる場合、被形成面の近傍に対し表面の近傍では結晶部のしめる割合が高くなることがある。また、CAAC−OS膜へ不純物等を添加することにより、当該不純物添加領域において結晶部が非晶質化することもある。 Note that the distribution of crystal parts in the CAAC-OS film is not necessarily uniform. For example, in the formation process of the CAAC-OS film, in the case where crystal growth is performed from the surface side of the oxide semiconductor film, the proportion of crystal parts in the vicinity of the surface of the oxide semiconductor film is higher in the vicinity of the surface. Further, when an impurity or the like is added to the CAAC-OS film, the crystal part in a region to which the impurity is added becomes amorphous in some cases.

CAAC−OS膜に含まれる結晶部のc軸は、CAAC−OS膜の被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向に揃うため、CAAC−OS膜の形状(被形成面の断面形状または表面の断面形状)によっては互いに異なる方向を向くことがある。なお、結晶部のc軸の方向はCAAC−OS膜が形成されたときの被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向となる。結晶部は、成膜することにより、または成膜後に加熱処理などの結晶化処理を行うことにより形成される。 Since the c-axis of the crystal part included in the CAAC-OS film is aligned in a direction parallel to the normal vector of the formation surface of the CAAC-OS film or the normal vector of the surface, the shape of the CAAC-OS film (formation surface) Depending on the cross-sectional shape of the surface or the cross-sectional shape of the surface). Note that the c-axis direction of the crystal part is parallel to the normal vector of the surface where the CAAC-OS film is formed or the normal vector of the surface. The crystal part is formed by film formation or by performing crystallization treatment such as heat treatment after film formation.

CAAC−OS膜を用いることで、可視光や紫外光の照射によるトランジスタの電気特性の変動を低減することが可能である。よって、信頼性の高いトランジスタを得ることができる。 By using the CAAC-OS film, change in electrical characteristics of the transistor due to irradiation with visible light or ultraviolet light can be reduced. Thus, a highly reliable transistor can be obtained.

なお、本実施の形態の半導体装置は、領域によって結晶性が異なる酸化物半導体層を用いてもよい。例えば、チャネルが形成される領域は高い結晶性を有し、それ以外の領域においては、結晶性の低い膜を用いてもよい。具体的には、チャネル形成領域はCAAC−OS膜であり、その他の領域は非晶質構造とすることもできる。 Note that the semiconductor device of this embodiment may use an oxide semiconductor layer having different crystallinity depending on a region. For example, a region where a channel is formed has high crystallinity, and a film with low crystallinity may be used in other regions. Specifically, the channel formation region is a CAAC-OS film, and the other regions can have an amorphous structure.

なお、酸化物半導体膜を構成する酸素の一部は窒素で置換されてもよい。 Note that part of oxygen included in the oxide semiconductor film may be replaced with nitrogen.

なお、一例として、酸化物半導体膜をIn−Zn系金属酸化物により形成する場合には、ターゲットの組成比を原子数比で、In/Zn=1〜100、好ましくはIn/Zn=1〜20、さらに好ましくはIn/Zn=1〜10とする。Znの原子数比を好ましい範囲とすることで、電界効果移動度を向上させることができる。ここで、酸素を過剰に含ませるために、金属酸化物の原子数比In:Zn:O=X:Y:Zを、Z>1.5X+Yとすることが好ましい。 Note that as an example, in the case where the oxide semiconductor film is formed using an In—Zn-based metal oxide, the composition ratio of the target in terms of the number of atoms is In / Zn = 1 to 100, preferably In / Zn = 1 to 1. 20, More preferably, In / Zn = 1 to 10. By setting the atomic ratio of Zn within a preferable range, the field effect mobility can be improved. Here, in order to include oxygen excessively, it is preferable that the atomic ratio of the metal oxide, In: Zn: O = X: Y: Z, is Z> 1.5X + Y.

酸化物半導体膜としてIn−Ga−Zn系酸化物をスパッタリング法で成膜する場合、好ましくは、原子数比がIn:Ga:Zn=1:1:1、4:2:3、3:1:2、1:1:2、2:1:3、または3:1:4で示されるIn−Ga−Zn−Oターゲットを用いる。前述の原子数比を有するIn−Ga−Zn−Oターゲットを用いて酸化物半導体膜を成膜することで、多結晶膜またはCAAC−OS膜が形成されやすくなる。 In the case where an In—Ga—Zn-based oxide is formed as the oxide semiconductor film by a sputtering method, the atomic ratio is preferably In: Ga: Zn = 1: 1: 1, 4: 2: 3, 3: 1. : 2, 1: 1: 2, 2: 1: 3, or 3: 1: 4 In—Ga—Zn—O target is used. When an oxide semiconductor film is formed using the In—Ga—Zn—O target having the above-described atomic ratio, a polycrystalline film or a CAAC-OS film can be easily formed.

また、酸化物半導体膜としてIn−Sn−Zn系酸化物をスパッタリング法で成膜する場合、好ましくは、原子数比がIn:Sn:Zn=1:1:1、2:1:3、1:2:2、または20:45:35で示されるIn−Sn−Zn−Oターゲットを用いる。前述の原子数比を有するIn−Sn−Zn−Oターゲットを用いて酸化物半導体層を成膜することで、多結晶膜またはCAAC−OS膜が形成されやすくなる。 In the case where an In—Sn—Zn-based oxide is formed as the oxide semiconductor film by a sputtering method, the atomic ratio is preferably In: Sn: Zn = 1: 1: 1, 2: 1: 3, 1 : In: Sn—Zn—O target represented by 2: 2 or 20:45:35 is used. When the oxide semiconductor layer is formed using the In—Sn—Zn—O target having the above atomic ratio, a polycrystalline film or a CAAC-OS film can be easily formed.

なお、ここで、ターゲットの相対密度は90%以上100%以下、好ましくは95%以上99.9%以下であるとよい。ターゲットの充填率を高くすることで、形成される酸化物半導体層を緻密なものとすることができる。 Here, the relative density of the target is 90% to 100%, preferably 95% to 99.9%. By increasing the filling rate of the target, the formed oxide semiconductor layer can be made dense.

なお、酸化物半導体膜に適用することができる金属酸化物は、エネルギーギャップが2eV以上、好ましくは2.5eV以上、さらに好ましくは、3eV以上であるとよい。このように、バンドギャップの広い金属酸化物を用いると、トランジスタのオフ電流を低減することができる。 Note that a metal oxide that can be used for the oxide semiconductor film has an energy gap of 2 eV or more, preferably 2.5 eV or more, and more preferably 3 eV or more. In this manner, when a metal oxide having a wide band gap is used, the off-state current of the transistor can be reduced.

また、酸化物半導体膜は、複数の酸化物半導体層が積層された構造でもよい。例えば、酸化物半導体膜を、第1の酸化物半導体膜と第2の酸化物半導体膜の積層として、第1の酸化物半導体膜と第2の酸化物半導体膜に、異なる組成の金属酸化物を用いてもよい。例えば、第1の酸化物半導体膜に三元系金属の酸化物を用い、第2の酸化物半導体層に二元系金属の酸化物を用いてもよい。また、例えば、第1の酸化物半導体膜と第2の酸化物半導体膜を、どちらも三元系金属の酸化物としてもよい。 The oxide semiconductor film may have a structure in which a plurality of oxide semiconductor layers are stacked. For example, the oxide semiconductor film is a stack of a first oxide semiconductor film and a second oxide semiconductor film, and the first oxide semiconductor film and the second oxide semiconductor film have different metal oxide compositions. May be used. For example, a ternary metal oxide may be used for the first oxide semiconductor film, and a binary metal oxide may be used for the second oxide semiconductor layer. For example, the first oxide semiconductor film and the second oxide semiconductor film may both be ternary metal oxides.

また、第1の酸化物半導体膜と第2の酸化物半導体膜の構成元素を同一とし、両者の組成比を異ならせてもよい。例えば、第1の酸化物半導体膜の原子数比をIn:Ga:Zn=1:1:1とし、第2の酸化物半導体膜の原子数比をIn:Ga:Zn=3:1:2としてもよい。また、第1の酸化物半導体膜の原子数比をIn:Ga:Zn=1:3:2とし、第2の酸化物半導体膜の原子数比をIn:Ga:Zn=2:1:3としてもよい。 Alternatively, the constituent elements of the first oxide semiconductor film and the second oxide semiconductor film may be the same, and the composition ratio of the two may be different. For example, the atomic ratio of the first oxide semiconductor film is In: Ga: Zn = 1: 1: 1, and the atomic ratio of the second oxide semiconductor film is In: Ga: Zn = 3: 1: 2. It is good. The atomic ratio of the first oxide semiconductor film is In: Ga: Zn = 1: 3: 2, and the atomic ratio of the second oxide semiconductor film is In: Ga: Zn = 2: 1: 3. It is good.

この時、第1の酸化物半導体膜と第2の酸化物半導体膜のうち、ゲート電極に近い側(チャネル側)の酸化物半導体膜のInとGaの含有率をIn>Gaとするとよい。またゲート電極から遠い側(バックチャネル側)の酸化物半導体膜のInとGaの含有率をIn≦Gaとするとよい。 At this time, the In and Ga contents in the oxide semiconductor film on the side close to the gate electrode (channel side) of the first oxide semiconductor film and the second oxide semiconductor film are preferably In> Ga. The content ratio of In and Ga in the oxide semiconductor film far from the gate electrode (back channel side) is preferably In ≦ Ga.

酸化物半導体では主として重金属のs軌道がキャリア伝導に寄与しており、Inの含有率を多くすることによりs軌道のオーバーラップが多くなる傾向があるため、In>Gaの組成となる酸化物はIn≦Gaの組成となる酸化物と比較して高い移動度を備える。また、GaはInと比較して酸素欠損の形成エネルギーが大きく酸素欠損が生じにくいため、In≦Gaの組成となる酸化物はIn>Gaの組成となる酸化物と比較して安定した特性を備える。 In oxide semiconductors, heavy metal s orbitals mainly contribute to carrier conduction, and increasing the In content tends to increase the overlap of s orbitals. Compared with an oxide having a composition of In ≦ Ga, high mobility is provided. In addition, since Ga has a larger energy generation energy of oxygen deficiency than In, and oxygen deficiency is less likely to occur, an oxide having a composition of In ≦ Ga has stable characteristics compared to an oxide having a composition of In> Ga. Prepare.

チャネル側にIn>Gaの組成となる酸化物半導体を適用し、バックチャネル側にIn≦Gaの組成となる酸化物半導体を適用することで、トランジスタの移動度および信頼性をさらに高めることが可能となる。 By using an oxide semiconductor with an In> Ga composition on the channel side and an oxide semiconductor with an In ≦ Ga composition on the back channel side, the mobility and reliability of the transistor can be further improved. It becomes.

また、第1の酸化物半導体膜と第2の酸化物半導体膜に、結晶性の異なる酸化物半導体を適用してもよい。すなわち、単結晶酸化物半導体、多結晶酸化物半導体、非晶質酸化物半導体、またはCAAC−OS膜を適宜組み合わせた構成としてもよい。また、第1の酸化物半導体膜と第2の酸化物半導体膜の少なくともどちらか一方に非晶質酸化物半導体を適用すると、酸化物半導体層の内部応力や外部からの応力を緩和し、トランジスタの特性ばらつきが低減され、また、トランジスタの信頼性をさらに高めることが可能となる。 Alternatively, oxide semiconductors having different crystallinities may be used for the first oxide semiconductor film and the second oxide semiconductor film. In other words, a single crystal oxide semiconductor, a polycrystalline oxide semiconductor, an amorphous oxide semiconductor, or a CAAC-OS film may be combined as appropriate. In addition, when an amorphous oxide semiconductor is applied to at least one of the first oxide semiconductor film and the second oxide semiconductor film, internal stress of the oxide semiconductor layer and external stress are relieved, so that the transistor Variation in characteristics of the transistor can be reduced, and the reliability of the transistor can be further improved.

一方で、非晶質酸化物半導体は水素などのドナーとなる不純物を吸収しやすく、また、酸素欠損が生じやすいためn型化されやすい。このため、チャネル側の酸化物半導体膜は、CAAC−OS膜などの結晶性を有する酸化物半導体を適用することが好ましい。 On the other hand, an amorphous oxide semiconductor easily absorbs an impurity serving as a donor such as hydrogen, and oxygen vacancies easily occur. Therefore, it is preferable to use a crystalline oxide semiconductor such as a CAAC-OS film as the channel-side oxide semiconductor film.

また、酸化物半導体膜を3層以上の積層構造とし、複数層の結晶性を有する酸化物半導体層で非晶質酸化物半導体層を挟む構造としてもよい。また、結晶性を有する酸化物半導体層と非晶質酸化物半導体層を交互に積層する構造としてもよい。 Alternatively, the oxide semiconductor film may have a stacked structure of three or more layers, and a structure in which an amorphous oxide semiconductor layer is sandwiched between a plurality of crystalline oxide semiconductor layers. Alternatively, a structure in which an oxide semiconductor layer having crystallinity and an amorphous oxide semiconductor layer are alternately stacked may be employed.

また、酸化物半導体層を複数層の積層構造とする場合の上記構成は、それぞれを適宜組み合わせて用いることができる。 The above structures in the case where the oxide semiconductor layer has a stacked structure of a plurality of layers can be used in appropriate combination.

なお、酸化物半導体層のアルカリ金属及びアルカリ土類金属は少なくすることが好ましく、これらの濃度は、好ましくは1×1018atoms/cm以上、さらに好ましくは2×1016atoms/cm以下とする。アルカリ金属及びアルカリ土類金属は、酸化物半導体と結合するとキャリアが生成される場合があり、トランジスタのオフ電流を増大させる原因となるからである。 Note that the number of alkali metals and alkaline earth metals in the oxide semiconductor layer is preferably small, and the concentration thereof is preferably 1 × 10 18 atoms / cm 3 or more, more preferably 2 × 10 16 atoms / cm 3 or less. And This is because an alkali metal and an alkaline earth metal may generate carriers when combined with an oxide semiconductor, which causes an increase in off-state current of the transistor.

酸化物半導体膜の厚さは、1nm以上100nm以下、好ましくは1nm以上35nm以下とする。 The thickness of the oxide semiconductor film is 1 nm to 100 nm, preferably 1 nm to 35 nm.

酸化物半導体膜は、好ましくはスパッタリング法により、基板加熱温度を100℃以上600℃以下、好ましくは150℃以上550℃以下、さらに好ましくは200℃以上500℃以下とし、酸素ガス雰囲気で成膜する。成膜時の基板加熱温度が高いほど得られる酸化物半導体膜の不純物元素濃度は低くなる。また、酸化物半導体膜の中の原子配列が整い、高密度化され、多結晶膜またはCAAC−OS膜が形成されやすくなる。 The oxide semiconductor film is preferably formed by a sputtering method with a substrate heating temperature of 100 ° C. to 600 ° C., preferably 150 ° C. to 550 ° C., more preferably 200 ° C. to 500 ° C. in an oxygen gas atmosphere. . The higher the substrate heating temperature during film formation, the lower the impurity element concentration of the obtained oxide semiconductor film. In addition, the atomic arrangement in the oxide semiconductor film is aligned and the density is increased, so that a polycrystalline film or a CAAC-OS film is easily formed.

さらに、酸素ガス雰囲気下で成膜することでも、希ガスなどの余分な原子が含まれないため、多結晶膜またはCAAC−OS膜が形成されやすくなる。ただし、酸素ガスや、アルゴン等の希ガスの混合雰囲気としてもよく、その場合は酸素ガスの割合は30体積%以上、好ましくは50体積%以上、さらに好ましくは80体積%以上とする。なお、酸化物半導体膜の成膜に用いるアルゴン及び酸素は、水、水素などが含まれないことが好ましい。例えば、アルゴンの純度を9N(露点−121℃、水0.1ppb、水素0.5ppb)、酸素の純度を8N(露点−112℃、水1ppb、水素1ppb)とすることが好ましい。 Further, even when a film is formed in an oxygen gas atmosphere, a polycrystalline film or a CAAC-OS film can be easily formed because an excess atom such as a rare gas is not included. However, a mixed atmosphere of oxygen gas or a rare gas such as argon may be used. In that case, the proportion of oxygen gas is 30% by volume or more, preferably 50% by volume or more, and more preferably 80% by volume or more. Note that argon and oxygen used for forming the oxide semiconductor film preferably do not contain water, hydrogen, or the like. For example, it is preferable that the purity of argon is 9N (dew point −121 ° C., water 0.1 ppb, hydrogen 0.5 ppb), and the purity of oxygen is 8N (dew point −112 ° C., water 1 ppb, hydrogen 1 ppb).

本実施の形態では、アルゴンと酸素の流量比が2:1の雰囲気下において、スパッタリング法を用い、原子数比がIn:Ga:Zn=3:1:2の近傍であるIn−Ga−Zn系酸化物膜を20nm成膜する。 In this embodiment mode, an sputtering method is used in an atmosphere where the flow ratio of argon to oxygen is 2: 1, and the atomic ratio is in the vicinity of In: Ga: Zn = 3: 1: 2. A system oxide film is formed to a thickness of 20 nm.

アモルファス状態の酸化物半導体は、比較的容易に平坦な表面を得ることができるため、これを用いたトランジスタは動作時のキャリア(電子)の界面散乱を低減でき、比較的容易に、比較的高い移動度を得ることができる。 Since an amorphous oxide semiconductor can obtain a flat surface relatively easily, a transistor using the oxide semiconductor can reduce interface scattering of carriers (electrons) during operation, and is relatively easy and relatively high. Mobility can be obtained.

また、結晶性を有する酸化物半導体では、よりバルク内欠陥を低減することができ、表面の平坦性を高めればアモルファス状態の酸化物半導体以上の移動度を得ることができる。表面の平坦性を高めるためには、平坦な表面上に酸化物半導体を形成することが好ましく、具体的には、平均面粗さ(Ra)が1nm以下、好ましくは0.3nm以下、より好ましくは0.1nm以下の表面上に形成するとよい。 In addition, in an oxide semiconductor having crystallinity, defects in a bulk can be further reduced, and mobility higher than that of an oxide semiconductor in an amorphous state can be obtained by increasing surface flatness. In order to improve the flatness of the surface, it is preferable to form an oxide semiconductor on the flat surface. Specifically, the average surface roughness (Ra) is 1 nm or less, preferably 0.3 nm or less, more preferably Is preferably formed on a surface of 0.1 nm or less.

なお、Raは、JIS B601で定義されている中心線平均粗さを面に対して適用できるよう三次元に拡張したものであり、「基準面から指定面までの偏差の絶対値を平均した値」と表現でき、以下の式にて定義される。 Note that Ra is a three-dimensional extension of the centerline average roughness defined in JIS B601 so that it can be applied to a surface. “A value obtained by averaging the absolute values of deviations from a reference surface to a specified surface” "And is defined by the following equation.

Figure 0005965696
Figure 0005965696

なお、上記において、Sは、測定面(座標(x,y)(x,y)(x,y)(x,y)で表される4点によって囲まれる長方形の領域)の面積を指し、Zは測定面の平均高さを指す。Raは原子間力顕微鏡(AFM:Atomic Force Microscope)にて評価可能である。なお、測定面とは、全測定データの示す面であり、三つのパラメータ(x,y、z)から成り立っており、Z=f(x,y)によって表記される。 In the above, S 0 is surrounded by four points represented by the measurement plane (coordinates (x 1 , y 1 ) (x 1 , y 2 ) (x 2 , y 1 ) (x 2 , y 2 )). (Rectangular region) indicates the area, and Z 0 indicates the average height of the measurement surface. Ra can be evaluated with an atomic force microscope (AFM). The measurement surface is a surface indicated by all measurement data, is composed of three parameters (x, y, z), and is represented by Z = f (x, y).

また、基準面は、指定面の平均の高さにおける、xy平面と平行な面である。つまり、指定面の高さの平均値をZとするとき、基準面の高さもZで表される。 The reference plane is a plane parallel to the xy plane at the average height of the designated plane. In other words, the average value of the height of the specific surface when the Z 0, the height of the reference surface is also represented by Z 0.

酸化物半導体膜の形成面を平坦化するため、基板上に下地絶縁層を設け、該下地絶縁層に対して平坦化処理を行ってから、酸化物半導体層を形成してもよい。下地絶縁層は、スパッタリング法、MBE法、CVD法、パルスレーザ堆積法、ALD法等を適宜用いることができる。なお、下地絶縁層をスパッタリング法を用いて形成すると、水素等の不純物元素低減することができる。 In order to planarize the formation surface of the oxide semiconductor film, a base insulating layer may be provided over the substrate, and the planarization treatment may be performed on the base insulating layer before the oxide semiconductor layer is formed. For the base insulating layer, a sputtering method, an MBE method, a CVD method, a pulse laser deposition method, an ALD method, or the like can be used as appropriate. Note that when the base insulating layer is formed by a sputtering method, impurity elements such as hydrogen can be reduced.

このように、酸化物半導体層のチャネルが形成される領域において、下地絶縁層の平均面粗さを0.3nm以下とするためには、平坦化処理を行えばよい。平坦化処理は酸化物半導体膜の形成前に行えばよい。 In this manner, in the region where the channel of the oxide semiconductor layer is formed, planarization treatment may be performed so that the average surface roughness of the base insulating layer is 0.3 nm or less. The planarization treatment may be performed before formation of the oxide semiconductor film.

例えば、平坦化処理として、ドライエッチングなどを行えばよい。ここで、エッチングガスとしては、塩素、塩化ボロン、塩化シリコンまたは四塩化炭素などの塩素系ガス、四フッ化炭素、フッ化硫黄またはフッ化窒素などのフッ素系ガスなどを用いればよい。 For example, dry etching or the like may be performed as the planarization process. Here, as an etching gas, a chlorine-based gas such as chlorine, boron chloride, silicon chloride, or carbon tetrachloride, a fluorine-based gas such as carbon tetrafluoride, sulfur fluoride, or nitrogen fluoride may be used.

また、酸化物半導体膜に含まれる水素は、極力少ないことが好ましい。この水素は、水素原子の他、水素分子、水、水酸基、またはその他の水素化物として含まれる場合もある。そのため、酸化物半導体層に含まれる過剰な水素(水や水酸基を含む)を除去(脱水化または脱水素化)するための熱処理を行うことが好ましい。熱処理の温度は300℃以上700℃以下、または基板の歪み点未満とする。熱処理は減圧雰囲気または不活性雰囲気下などで行うことができる。また、熱処理は酸化物半導体膜の形成後、島状に加工する前に行ってもよいし、島状に加工した後に行ってもよい。さらに、脱水化、脱水素化のための熱処理は複数回行ってもよく、他の加熱処理と兼ねてもよい。 Further, it is preferable that hydrogen contained in the oxide semiconductor film be as small as possible. This hydrogen may be contained as a hydrogen molecule, water, a hydroxyl group, or other hydride in addition to a hydrogen atom. Therefore, heat treatment for removing (dehydrating or dehydrogenating) excess hydrogen (including water and a hydroxyl group) included in the oxide semiconductor layer is preferably performed. The temperature of the heat treatment is 300 ° C. or more and 700 ° C. or less, or less than the strain point of the substrate. The heat treatment can be performed in a reduced pressure atmosphere or an inert atmosphere. Further, the heat treatment may be performed after the oxide semiconductor film is formed and before being processed into an island shape, or may be performed after being processed into an island shape. Further, the heat treatment for dehydration and dehydrogenation may be performed a plurality of times, and may be combined with other heat treatments.

熱処理は、減圧雰囲気または不活性雰囲気で熱処理を行った後、温度を保持しつつ酸化性雰囲気に切り替えてさらに熱処理を行うと好ましい。これは減圧雰囲気または不活性雰囲気にて熱処理を行うと、酸化物半導体層中の不純物(例えば、水素等)濃度を低減することができるが、同時に酸素欠損も生じてしまう恐れがあり、このとき生じた酸素欠損を、酸化性雰囲気での熱処理により低減することができる。 The heat treatment is preferably performed by performing a heat treatment in a reduced pressure atmosphere or an inert atmosphere and then switching to an oxidizing atmosphere while maintaining the temperature. When heat treatment is performed in a reduced pressure atmosphere or an inert atmosphere, the concentration of impurities (for example, hydrogen) in the oxide semiconductor layer can be reduced, but oxygen deficiency may occur at the same time. The generated oxygen deficiency can be reduced by heat treatment in an oxidizing atmosphere.

酸化物半導体膜は、熱処理を行うことで、膜中の水素等の不純物元素を極めて小さくすることが可能となる。その結果、トランジスタの電界効果移動度を理想的な電界効果移動度近くまで高めることが可能となる。 By performing heat treatment on the oxide semiconductor film, an impurity element such as hydrogen in the film can be extremely small. As a result, the field effect mobility of the transistor can be increased to near the ideal field effect mobility.

酸化物半導体層と接する下地絶縁層には、層中(バルク中)に少なくとも化学量論的組成比を超える量の酸素が存在することが好ましい。例えば、下地絶縁膜として、酸化シリコン層を用いる場合には、SiO(2+α)(ただし、α>0)とする。 In the base insulating layer in contact with the oxide semiconductor layer, oxygen in an amount exceeding the stoichiometric composition ratio is preferably present in the layer (in the bulk). For example, when a silicon oxide layer is used as the base insulating film, SiO 2 (2 + α) (where α> 0) is set.

下地絶縁層としては、酸化シリコン、酸化ガリウム、酸化アルミニウム、酸化窒化シリコン、窒化酸化シリコン、酸化ハフニウム、または酸化タンタルなどの酸化物絶縁層を用いることが好ましい。また、これらの化合物を単層構造または2層以上の積層構造で形成して用いることができる。積層構造とする際、例えば、基板と接する下地絶縁層にCVD法によって形成した酸化シリコン膜を用い、酸化物半導体層と接する下地絶縁層にスパッタリング法によって形成した酸化シリコン膜を用いる構成としてもよい。酸化物半導体層と接する絶縁層を、水素濃度が低減された酸化物絶縁層とすることで、酸化物半導体層に水素の拡散を抑制する他に、酸化物半導体層の酸素欠陥に下地絶縁層となる酸化物絶縁層から酸素が供給されるため、トランジスタの電気特性を良好にすることができる。 As the base insulating layer, an oxide insulating layer such as silicon oxide, gallium oxide, aluminum oxide, silicon oxynitride, silicon nitride oxide, hafnium oxide, or tantalum oxide is preferably used. In addition, these compounds can be used in the form of a single layer structure or a laminated structure of two or more layers. When a stacked structure is used, for example, a silicon oxide film formed by a CVD method may be used for a base insulating layer in contact with a substrate, and a silicon oxide film formed by a sputtering method may be used for a base insulating layer in contact with an oxide semiconductor layer. . The insulating layer in contact with the oxide semiconductor layer is an oxide insulating layer with a reduced hydrogen concentration, so that diffusion of hydrogen to the oxide semiconductor layer is suppressed, and in addition, a base insulating layer is added to oxygen defects in the oxide semiconductor layer. Since oxygen is supplied from the oxide insulating layer, the electric characteristics of the transistor can be improved.

また、ゲート絶縁膜も下地絶縁層と同様に酸化物半導体層と接するため、層中(バルク中)に少なくとも化学量論的組成比を超える量の酸素が存在することが好ましい。 In addition, since the gate insulating film is in contact with the oxide semiconductor layer similarly to the base insulating layer, it is preferable that an amount of oxygen exceeding the stoichiometric composition ratio exists in the layer (in the bulk).

酸化物半導体層上に、平坦化絶縁層として、酸化アルミニウム膜を成膜した後、熱処理を行ってもよい。酸化アルミニウム膜は、酸化物半導体層への水(水素を含む)の侵入防止機能及び酸化物半導体層からの酸素の脱離防止機能を有する。よって、酸化物半導体層、またはそれに接する絶縁層が酸素過剰領域を有していると、酸化アルミニウム膜を設けた状態で熱処理を行うことによって、酸化物半導体層の膜中、または絶縁層と酸化物半導体層の界面において、少なくとも1ヶ所、該膜の化学量論的組成比を超える酸素が存在する領域(酸素過剰領域とも表記する)を設けることができる。 A heat treatment may be performed after an aluminum oxide film is formed as the planarization insulating layer over the oxide semiconductor layer. The aluminum oxide film has a function of preventing water (including hydrogen) from entering the oxide semiconductor layer and a function of preventing release of oxygen from the oxide semiconductor layer. Therefore, when the oxide semiconductor layer or the insulating layer in contact with the oxide semiconductor layer has an oxygen-excess region, heat treatment is performed in a state where the aluminum oxide film is provided, so that the oxide semiconductor layer or the insulating layer is oxidized. At the interface of the physical semiconductor layer, at least one region where oxygen exceeding the stoichiometric composition ratio of the film exists (also referred to as an oxygen excess region) can be provided.

実施の形態1に示す半導体装置に、本実施の形態で示す酸化物半導体を適用することで、オン特性に優れ、リーク電流の少ないトランジスタとすることができる。 By applying the oxide semiconductor described in this embodiment to the semiconductor device described in Embodiment 1, a transistor with excellent on-state characteristics and low leakage current can be obtained.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。 The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

(実施の形態3)
本実施の形態では、実施の形態2に示す酸化物半導体を半導体層に用いたトランジスタを使用し、電力が供給されない状況でも記憶内容の保持が可能で、かつ、書き込み回数にも制限が無い半導体装置の一例を、図面を用いて説明する。なお、本実施の形態の半導体装置は、トランジスタ162として実施の形態1に記載のトランジスタを適用して構成される。
(Embodiment 3)
In this embodiment, a transistor in which the oxide semiconductor described in Embodiment 2 is used for a semiconductor layer is used, a memory content can be held even in a state where power is not supplied, and the number of writing operations is not limited. An example of the apparatus will be described with reference to the drawings. Note that the semiconductor device in this embodiment is configured using the transistor described in Embodiment 1 as the transistor 162.

図5は、半導体装置の構成の一例である。図5(A)に半導体装置の断面図を、図5(B)に半導体装置の上面図を、図5(C)に半導体装置の回路図をそれぞれ示す。ここで、図5(A)は、図5(B)のC−D、及びE−Fにおける断面に相当する。なお、図5(B)においては、図の明瞭化のため、図5(A)に示す半導体装置の一部の構成要素を省略している。 FIG. 5 illustrates an example of a structure of a semiconductor device. 5A is a cross-sectional view of the semiconductor device, FIG. 5B is a top view of the semiconductor device, and FIG. 5C is a circuit diagram of the semiconductor device. Here, FIG. 5A corresponds to a cross section taken along lines CD and EF in FIG. Note that in FIG. 5B, some components of the semiconductor device illustrated in FIG. 5A are omitted for clarity.

図5(A)及び図5(B)に示す半導体装置は、下部に第1の半導体材料を用いたトランジスタ160を有し、上部に第2の半導体材料を用いたトランジスタ162を有するものである。トランジスタ162は、実施の形態3で示した、酸化物半導体層を半導体層に用いたトランジスタを適用することができる。 The semiconductor device illustrated in FIGS. 5A and 5B includes a transistor 160 using a first semiconductor material in a lower portion and a transistor 162 using a second semiconductor material in an upper portion. . As the transistor 162, the transistor in which the oxide semiconductor layer is used for the semiconductor layer described in Embodiment 3 can be used.

ここで、第1の半導体材料と第2の半導体材料は異なる禁制帯幅を持つ材料とすることが望ましい。例えば、第1の半導体材料を酸化物半導体以外の半導体材料(シリコンなど)とし、第2の半導体材料を酸化物半導体とすることができる。酸化物半導体以外の材料を用いたトランジスタは、高速動作が容易である。一方で、酸化物半導体を用いたトランジスタは、その特性により長時間の電荷保持を可能とする。 Here, it is desirable that the first semiconductor material and the second semiconductor material have different band gaps. For example, the first semiconductor material can be a semiconductor material other than an oxide semiconductor (such as silicon), and the second semiconductor material can be an oxide semiconductor. A transistor including a material other than an oxide semiconductor can easily operate at high speed. On the other hand, a transistor including an oxide semiconductor can hold charge for a long time due to its characteristics.

なお、上記トランジスタは、いずれもnチャネル型トランジスタであるものとして説明するが、pチャネル型トランジスタを用いることができるのはいうまでもない。また、開示する発明の技術的な本質は、情報を保持するために酸化物半導体をトランジスタ162に用いる点にあるから、半導体装置に用いられる材料や半導体装置の構造など、半導体装置の具体的な構成をここで示すものに限定する必要はない。 Note that although all the above transistors are described as n-channel transistors, it goes without saying that p-channel transistors can be used. Further, the technical essence of the disclosed invention is that an oxide semiconductor is used for the transistor 162 in order to retain information; therefore, specific materials of the semiconductor device such as a material used for the semiconductor device and a structure of the semiconductor device are included. The configuration need not be limited to that shown here.

図5(A)におけるトランジスタ160は、基板100に設けられたチャネル形成領域116と、チャネル形成領域116を挟むように設けられた不純物元素領域120を含む半導体層と、チャネル形成領域116上に設けられたゲート絶縁層108と、ゲート絶縁層108上に設けられたゲート電極層110と、不純物元素領域120上の絶縁層130と、絶縁層130に設けられた開口に形成され、不純物元素領域120と接する導電層112a及び導電層112bと、を有する。 A transistor 160 in FIG. 5A is provided over the channel formation region 116, the channel formation region 116 provided in the substrate 100, the semiconductor layer including the impurity element region 120 provided so as to sandwich the channel formation region 116. The gate insulating layer 108, the gate electrode layer 110 provided on the gate insulating layer 108, the insulating layer 130 on the impurity element region 120, and the opening provided in the insulating layer 130 are formed. A conductive layer 112a and a conductive layer 112b in contact with each other.

絶縁層130上には、絶縁層135が設けられ、絶縁層135は、ゲート電極層110、導電層112a及び導電層112bとそれぞれ接する導電層114c、導電層114a、導電層114b及びこれらと同一の層に設けられた配線層114dが形成されている。 An insulating layer 135 is provided over the insulating layer 130. The insulating layer 135 includes the conductive layer 114c, the conductive layer 114a, the conductive layer 114b, and the same layers that are in contact with the gate electrode layer 110, the conductive layer 112a, and the conductive layer 112b, respectively. A wiring layer 114d provided in the layer is formed.

絶縁層135上には絶縁層140が設けられ、絶縁層140には、導電層114cと接する導電層115が設けられている。導電層115は、トランジスタ162のソース電極層またはドレイン電極層となる電極層142aと接する。 An insulating layer 140 is provided over the insulating layer 135, and a conductive layer 115 in contact with the conductive layer 114c is provided in the insulating layer 140. The conductive layer 115 is in contact with the electrode layer 142 a that serves as the source electrode layer or the drain electrode layer of the transistor 162.

なお、高集積化を実現するためには、図5(A)に示すようにトランジスタ160が側壁絶縁層を有しない構成とすることが望ましい。一方で、トランジスタ160の特性を重視する場合には、ゲート電極層110の側面に側壁絶縁層を設け、不純物元素度が異なる領域を含む不純物元素領域120としてもよい。 Note that in order to achieve high integration, it is preferable that the transistor 160 have no sidewall insulating layer as illustrated in FIG. On the other hand, in the case where importance is attached to the characteristics of the transistor 160, a sidewall insulating layer may be provided on the side surface of the gate electrode layer 110 to form the impurity element region 120 including regions having different impurity element degrees.

絶縁層140上面において、平坦化処理を行うことが好ましい。本実施の形態では、研磨処理(例えばCMP処理)により十分に平坦化した(好ましくは、絶縁層140の上面の平均面粗さは0.15nm以下)絶縁層140上に酸化物半導体層144を形成する。 Planarization treatment is preferably performed on the top surface of the insulating layer 140. In this embodiment, the oxide semiconductor layer 144 is formed over the insulating layer 140 which is sufficiently planarized by polishing treatment (eg, CMP treatment) (preferably, the average surface roughness of the upper surface of the insulating layer 140 is 0.15 nm or less). Form.

図5(A)に示すトランジスタ162は、実施の形態2に示した酸化物半導体をチャネル形成領域に用いたトランジスタである。ここで、トランジスタ162に含まれる酸化物半導体層144は、高純度化されたものであることが望ましい。高純度化された酸化物半導体を用いることで、極めて優れたオフ特性のトランジスタ162を得ることができる。 A transistor 162 illustrated in FIG. 5A is a transistor in which the oxide semiconductor described in Embodiment 2 is used for a channel formation region. Here, the oxide semiconductor layer 144 included in the transistor 162 is preferably highly purified. With the use of a highly purified oxide semiconductor, the transistor 162 with extremely excellent off characteristics can be obtained.

トランジスタ162は、オフ電流が小さいため、これを用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、或いは、リフレッシュ動作の頻度が極めて少ない半導体記憶装置とすることが可能となるため、消費電力を十分に低減することができる。 Since the transistor 162 has low off-state current, stored data can be held for a long time by using the transistor 162. In other words, since it is possible to obtain a semiconductor memory device that does not require a refresh operation or has a very low frequency of the refresh operation, power consumption can be sufficiently reduced.

トランジスタ162は実施の形態1に示した、作製工程においてゲート電極層148、及び側壁絶縁層136a、136b上に導電膜、第1の保護膜、及びレジスト膜を順に積層する構造とすることで、該レジスト膜に異方性のエッチングを行うことで自己整合的にレジストマスクを形成し、該レジストマスクの形状がソース電極層及びドレイン電極層に転写される半導体装置である。 The transistor 162 has a structure in which a conductive film, a first protective film, and a resist film are sequentially stacked over the gate electrode layer 148 and the sidewall insulating layers 136a and 136b in the manufacturing process described in Embodiment 1; In this semiconductor device, a resist mask is formed in a self-aligning manner by performing anisotropic etching on the resist film, and the shape of the resist mask is transferred to the source electrode layer and the drain electrode layer.

よって、トランジスタ162は、ソース電極層又はドレイン電極層として機能する電極層142a、電極層142bと酸化物半導体層144が接する領域(コンタクト領域)と、ゲート電極層148との距離が側壁絶縁層136a及び側壁絶縁層136bによって決定され、容易に距離を短くすることができる。したがって、電極層142a、142bと酸化物半導体層144とが接する領域(コンタクト領域)、及びゲート電極層148間の抵抗が減少し、トランジスタ162のオン特性を向上させることが可能となる。 Thus, in the transistor 162, the distance between the electrode layer 142a functioning as a source or drain electrode layer, a region where the electrode layer 142b and the oxide semiconductor layer 144 are in contact (contact region), and the gate electrode layer 148 is the sidewall insulating layer 136a. In addition, the distance is easily determined by the sidewall insulating layer 136b. Accordingly, the region where the electrode layers 142a and 142b and the oxide semiconductor layer 144 are in contact (contact region) and the resistance between the gate electrode layer 148 are reduced, so that the on-state characteristics of the transistor 162 can be improved.

また、レジストマスクと導電膜との間に、それぞれの膜とエッチングの選択比がとれる保護膜を形成している。そのため、半導体装置の微細化に伴ってレジストマスクが薄膜化しても、保護膜をマスクとして導電膜のエッチングを行うことができる。導電膜のエッチングにおいて、導電膜と選択比のとれる保護膜をマスクとしてエッチングを行うため、エッチング工程が完了する前にマスクが除去されることがなく、正確にエッチングを行うことができる。したがって、トランジスタの形状や特性のばらつきを低減することができ、形状や特性のばらつきから生じる不良が発生しにくいため、半導体装置の歩留まりを向上させることができる。 In addition, a protective film that can have an etching selectivity with respect to each film is formed between the resist mask and the conductive film. Therefore, the conductive film can be etched using the protective film as a mask even when the resist mask is thinned as the semiconductor device is miniaturized. In the etching of the conductive film, etching is performed using a protective film having a selection ratio with respect to the conductive film as a mask, so that the mask is not removed before the etching step is completed, and the etching can be performed accurately. Accordingly, variation in shape and characteristics of the transistor can be reduced, and defects caused by variation in shape and characteristics are less likely to occur, so that the yield of the semiconductor device can be improved.

なお、本実施の形態では、保護膜146a及び保護膜146bは絶縁層として説明する。 Note that in this embodiment, the protective film 146a and the protective film 146b are described as insulating layers.

トランジスタ162上には、絶縁層145が単層または積層で設けられている。また、絶縁層145上には絶縁層150が設けられ、絶縁層150のトランジスタ162の電極層142aと重畳する領域には、導電層153が設けられており、電極層142aと、保護膜146aと、絶縁層130と、導電層153とによって、容量素子164が構成される。すなわち、トランジスタ162の電極層142aは、容量素子164の一方の電極として機能し、導電層153は、容量素子164の他方の電極として機能する。なお、容量が不要の場合には、容量素子164を設けない構成とすることもできる。また、容量素子164は、別途、トランジスタ162の上方に設けてもよい。 An insulating layer 145 is provided as a single layer or a stacked layer over the transistor 162. An insulating layer 150 is provided over the insulating layer 145, and a conductive layer 153 is provided in a region overlapping with the electrode layer 142a of the transistor 162 of the insulating layer 150. The electrode layer 142a, the protective film 146a, The capacitor 164 includes the insulating layer 130 and the conductive layer 153. That is, the electrode layer 142 a of the transistor 162 functions as one electrode of the capacitor 164 and the conductive layer 153 functions as the other electrode of the capacitor 164. Note that in the case where a capacitor is not necessary, the capacitor 164 can be omitted. Further, the capacitor 164 may be separately provided above the transistor 162.

トランジスタ162および容量素子164の上には絶縁層155が設けられている。絶縁層155上にはトランジスタ162と、他のトランジスタを接続するための配線158が設けられている。配線158はトランジスタ162のドレイン電極層となる電極層142bと電気的に接続している。 An insulating layer 155 is provided over the transistor 162 and the capacitor 164. Over the insulating layer 155, the transistor 162 and a wiring 158 for connecting another transistor are provided. The wiring 158 is electrically connected to an electrode layer 142 b that serves as a drain electrode layer of the transistor 162.

なお、電極層142b及び配線158の電気的接続は、電極層142b及び配線158を直接接続させて行ってもよいし、電極層142b及び配線158の間の絶縁膜に電極を設け、該電極を介して行ってもよい。また、間に介する電極は、複数でもよい。図5(A)では配線158は、絶縁層155、絶縁層150、絶縁層145及び保護膜146bなどに形成された開口に形成された導電層152、導電層154及び導電層156を介して電極層142bと電気的に接続される。 Note that the electrical connection between the electrode layer 142b and the wiring 158 may be performed by directly connecting the electrode layer 142b and the wiring 158. Alternatively, an electrode may be provided in an insulating film between the electrode layer 142b and the wiring 158, and the electrode may be connected. You may go through. A plurality of electrodes may be interposed therebetween. In FIG. 5A, the wiring 158 is an electrode through the conductive layer 152, the conductive layer 154, and the conductive layer 156 formed in openings formed in the insulating layer 155, the insulating layer 150, the insulating layer 145, the protective film 146b, and the like. It is electrically connected to the layer 142b.

絶縁層145には、実施の形態1に示した酸化物絶縁層408と同様に、保護膜146b及び保護膜146bと同様の条件でエッチングできる材料を用いることで、導電層152を設ける開口の形成において、絶縁層145と保護膜146bとに、一度のエッチングで開口を形成することができるため好ましい。 As in the oxide insulating layer 408 described in Embodiment 1, the insulating layer 145 is formed using a material that can be etched under the same conditions as the protective film 146b and the protective film 146b, so that an opening in which the conductive layer 152 is provided is formed. In this case, an opening can be formed in the insulating layer 145 and the protective film 146b by one etching, which is preferable.

図5(A)及び図5(B)において、トランジスタ160と、トランジスタ162とは、少なくとも一部が重畳するように設けられており、トランジスタ160のソース領域またはドレイン領域と酸化物半導体層144の一部が重畳するように設けられているのが好ましい。また、トランジスタ162及び容量素子164が、トランジスタ160の少なくとも一部と重畳するように設けられている。例えば、容量素子164の導電層153は、トランジスタ160のゲート電極層110と少なくとも一部が重畳して設けられている。このような平面レイアウトを採用することにより、半導体装置の占有面積の低減を図ることができるため、高集積化を図ることができる。 5A and 5B, the transistor 160 and the transistor 162 are provided so that at least part of them overlaps with each other, and the source region or the drain region of the transistor 160 and the oxide semiconductor layer 144 are provided. It is preferable that a part is provided so as to overlap. In addition, the transistor 162 and the capacitor 164 are provided so as to overlap with at least part of the transistor 160. For example, the conductive layer 153 of the capacitor 164 is provided so as to overlap at least partly with the gate electrode layer 110 of the transistor 160. By adopting such a planar layout, the occupation area of the semiconductor device can be reduced, and thus high integration can be achieved.

次に、図5(A)及び図5(B)に対応する回路構成の一例を図5(C)に示す。 Next, an example of a circuit configuration corresponding to FIGS. 5A and 5B is illustrated in FIG.

図5(C)において、第1の配線(1st Line)とトランジスタ160のソース電極層とは、電気的に接続され、第2の配線(2nd Line)とトランジスタ160のドレイン電極層とは、電気的に接続されている。また、第3の配線(3rd Line)とトランジスタ162のソース電極層またはドレイン電極層の一方とは、電気的に接続され、第4の配線(4th Line)と、トランジスタ162のゲート電極層とは、電気的に接続されている。そして、トランジスタ160のゲート電極層と、トランジスタ162のソース電極層またはドレイン電極層の一方は、容量素子164の電極の他方と電気的に接続され、第5の配線(5th Line)と、容量素子164の電極の他方は電気的に接続されている。 In FIG. 5C, the first wiring (1st Line) and the source electrode layer of the transistor 160 are electrically connected, and the second wiring (2nd Line) and the drain electrode layer of the transistor 160 are electrically connected. Connected. In addition, the third wiring (3rd Line) and one of the source electrode layer and the drain electrode layer of the transistor 162 are electrically connected, and the fourth wiring (4th Line) and the gate electrode layer of the transistor 162 are connected. Are electrically connected. One of a gate electrode layer of the transistor 160 and a source electrode layer or a drain electrode layer of the transistor 162 is electrically connected to the other electrode of the capacitor 164, and a fifth wiring (5th Line) and a capacitor The other of the 164 electrodes is electrically connected.

図5(C)に示す半導体装置では、トランジスタ160のゲート電極層の電位が保持可能という特徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能である。 In the semiconductor device illustrated in FIG. 5C, information can be written, held, and read as follows by utilizing the feature that the potential of the gate electrode layer of the transistor 160 can be held.

情報の書き込み及び保持について説明する。まず、第4の配線の電位を、トランジスタ162がオン状態となる電位にして、トランジスタ162をオン状態とする。これにより、第3の配線の電位が、トランジスタ160のゲート電極層、及び容量素子164に与えられる。すなわち、トランジスタ160のゲート電極層には、所定の電荷が与えられる(書き込み)。ここでは、異なる二つの電位レベルを与える電荷(以下Lowレベル電荷、Highレベル電荷という)のいずれかが与えられるものとする。その後、第4の配線の電位を、トランジスタ162がオフ状態となる電位にして、トランジスタ162をオフ状態とすることにより、トランジスタ160のゲート電極層に与えられた電荷が保持される(保持)。 Information writing and holding will be described. First, the potential of the fourth wiring is set to a potential at which the transistor 162 is turned on, so that the transistor 162 is turned on. Accordingly, the potential of the third wiring is supplied to the gate electrode layer of the transistor 160 and the capacitor 164. That is, predetermined charge is supplied to the gate electrode layer of the transistor 160 (writing). Here, it is assumed that one of two charges (hereinafter, referred to as low level charge and high level charge) that gives two different potential levels is given. After that, the potential of the fourth wiring is set to a potential at which the transistor 162 is turned off and the transistor 162 is turned off, whereby the charge given to the gate electrode layer of the transistor 160 is held (held).

トランジスタ162のオフ電流は極めて小さいため、トランジスタ160のゲート電極層に与えられた電荷は長時間にわたって保持される。 Since the off-state current of the transistor 162 is extremely small, the charge given to the gate electrode layer of the transistor 160 is held for a long time.

次に情報の読み出しについて説明する。第1の配線に所定の電位(定電位)を与えた状態で、第5の配線に適切な電位(読み出し電位)を与えると、トランジスタ160のゲート電極層に保持された電荷量に応じて、第2の配線は異なる電位をとる。一般に、トランジスタ160をnチャネル型とすると、トランジスタ160のゲート電極層にHighレベル電荷が与えられている場合の見かけのしきい値Vth_Hは、トランジスタ160のゲート電極層にLowレベル電荷が与えられている場合の見かけのしきい値Vth_Lより低くなるためである。ここで、見かけのしきい値電圧とは、トランジスタ160を「オン状態」とするために必要な第5の配線の電位をいうものとする。したがって、第5の配線の電位をVth_HとVth_Lの中間の電位Vとすることにより、トランジスタ160のゲート電極層に与えられた電荷を判別できる。例えば、書き込みにおいて、Highレベル電荷が与えられていた場合には、第5の配線の電位がV(>Vth_H)となれば、トランジスタ160は「オン状態」となる。Lowレベル電荷が与えられていた場合には、第5の配線の電位がV(<Vth_L)となっても、トランジスタ160は「オフ状態」のままである。このため、第2の配線の電位を見ることで、保持されている情報を読み出すことができる。 Next, reading of information will be described. When an appropriate potential (reading potential) is applied to the fifth wiring in a state where a predetermined potential (constant potential) is applied to the first wiring, according to the amount of charge held in the gate electrode layer of the transistor 160, The second wiring takes different potentials. In general, when the transistor 160 is an n-channel transistor, the apparent threshold value V th_H in the case where a high-level charge is applied to the gate electrode layer of the transistor 160 is a low-level charge applied to the gate electrode layer of the transistor 160. This is because it becomes lower than the apparent threshold value V th_L in the case of Here, the apparent threshold voltage refers to the potential of the fifth wiring necessary for turning on the transistor 160. Therefore, the charge given to the gate electrode layer of the transistor 160 can be determined by setting the potential of the fifth wiring to a potential V 0 that is intermediate between V th_H and V th_L . For example, in the case where a high-level charge is applied in writing, the transistor 160 is turned on when the potential of the fifth wiring is V 0 (> V th_H ). When the low-level charge is supplied , the transistor 160 remains in the “off state” even when the potential of the fifth wiring is V 0 (<V th_L ). Therefore, the held information can be read by looking at the potential of the second wiring.

なお、メモリセルをアレイ状に配置して用いる場合、所望のメモリセルの情報のみを読み出せることが必要になる。このように情報を読み出さない場合には、ゲート電極層の状態にかかわらずトランジスタ160が「オフ状態」となるような電位、つまり、Vth_Hより小さい電位を第5の配線に与えればよい。または、ゲート電極層の状態にかかわらずトランジスタ160が「オン状態」となるような電位、つまり、Vth_Lより大きい電位を第5の配線に与えればよい。 Note that in the case of using memory cells arranged in an array, it is necessary to read only information of a desired memory cell. In the case where information is not read out in this manner, a potential at which the transistor 160 is turned off regardless of the state of the gate electrode layer, that is, a potential lower than V th_H may be supplied to the fifth wiring. Alternatively , a potential that turns on the transistor 160 regardless of the state of the gate electrode layer, that is, a potential higher than V th_L may be supplied to the fifth wiring.

本実施の形態に示す半導体装置では、チャネル形成領域に酸化物半導体を用いたオフ電流の極めて小さいトランジスタを適用することで、極めて長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能となるため、消費電力を十分に低減することができる。また、電力の供給がない場合(ただし、電位は固定されていることが望ましい)であっても、長期にわたって記憶内容を保持することが可能である。 In the semiconductor device described in this embodiment, stored data can be held for an extremely long time by using a transistor with an extremely small off-state current that uses an oxide semiconductor for a channel formation region. That is, the refresh operation is not necessary or the frequency of the refresh operation can be extremely low, so that power consumption can be sufficiently reduced. In addition, stored data can be held for a long time even when power is not supplied (note that a potential is preferably fixed).

また、本実施の形態に示す半導体装置では、情報の書き込みに高い電圧を必要とせず、素子の劣化の問題もない。例えば、従来の不揮発性メモリのように、フローティングゲートへの電子の注入や、フローティングゲートからの電子の引き抜きを行う必要がないため、ゲート絶縁層の劣化といった問題が全く生じない。すなわち、開示する発明に係る半導体装置では、従来の不揮発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向上する。さらに、トランジスタのオン状態、オフ状態によって、情報の書き込みが行われるため、高速な動作も容易に実現しうる。 In addition, in the semiconductor device described in this embodiment, high voltage is not needed for writing data and there is no problem of deterioration of elements. For example, unlike the conventional nonvolatile memory, it is not necessary to inject electrons into the floating gate or extract electrons from the floating gate, so that the problem of deterioration of the gate insulating layer does not occur at all. That is, in the semiconductor device according to the disclosed invention, the number of rewritable times that is a problem in the conventional nonvolatile memory is not limited, and the reliability is dramatically improved. Further, since data is written depending on the on / off state of the transistor, high-speed operation can be easily realized.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。 The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

(実施の形態4)
本実施の形態においては、実施の形態1に示すトランジスタを使用し、電力が供給されない状況でも記憶内容の保持が可能で、かつ、書き込み回数にも制限が無い半導体装置について、実施の形態3に示した構成と異なる構成について、図6及び図7を用いて説明を行う。なお、本実施の形態の半導体装置は、トランジスタ162として実施の形態3に記載の酸化物半導体層を半導体層に用いたトランジスタを適用して構成される。トランジスタ162としては、実施の形態1に示すトランジスタのいずれの構造も適用することができる。
(Embodiment 4)
In this embodiment, a semiconductor device which uses the transistor described in Embodiment 1 and can hold stored data even in a state where power is not supplied and has no limit on the number of writing times is described in Embodiment 3. A structure different from the illustrated structure will be described with reference to FIGS. Note that the semiconductor device of this embodiment is formed using a transistor in which the oxide semiconductor layer described in Embodiment 3 is used for the semiconductor layer as the transistor 162. Any structure of the transistor described in Embodiment 1 can be used as the transistor 162.

図6(A)は、半導体装置の回路構成の一例を示し、図6(B)は半導体装置の一例を示す概念図である。まず、図6(A)に示す半導体装置について説明を行い、続けて図6(B)に示す半導体装置について、以下説明を行う。 6A illustrates an example of a circuit configuration of a semiconductor device, and FIG. 6B is a conceptual diagram illustrating an example of a semiconductor device. First, the semiconductor device illustrated in FIG. 6A will be described, and then the semiconductor device illustrated in FIG. 6B will be described below.

図6(A)に示す半導体装置において、ビット線BLとトランジスタ162のソース電極層またはドレイン電極層とは電気的に接続され、ワード線WLとトランジスタ162のゲート電極層とは電気的に接続され、トランジスタ162のソース電極層またはドレイン電極層と容量素子254の第1の端子とは電気的に接続されている。 6A, the bit line BL and the source or drain electrode layer of the transistor 162 are electrically connected, and the word line WL and the gate electrode layer of the transistor 162 are electrically connected. The source or drain electrode layer of the transistor 162 and the first terminal of the capacitor 254 are electrically connected.

酸化物半導体を用いたトランジスタ162は、オフ電流が極めて小さいという特徴を有している。このため、トランジスタ162をオフ状態とすることで、容量素子254の第1の端子の電位(あるいは、容量素子254に蓄積された電荷)を極めて長時間にわたって保持することが可能である。 The transistor 162 including an oxide semiconductor has a feature of extremely low off-state current. Therefore, when the transistor 162 is turned off, the potential of the first terminal of the capacitor 254 (or the charge accumulated in the capacitor 254) can be held for an extremely long time.

次に、図6(A)に示す半導体装置(メモリセル250)に、情報の書き込み及び保持を行う場合について説明する。 Next, the case where data is written and held in the semiconductor device (memory cell 250) illustrated in FIG. 6A is described.

まず、ワード線WLの電位を、トランジスタ162がオン状態となる電位として、トランジスタ162をオン状態とする。これにより、ビット線BLの電位が、容量素子254の第1の端子に与えられる(書き込み)。その後、ワード線WLの電位を、トランジスタ162がオフ状態となる電位として、トランジスタ162をオフ状態とすることにより、容量素子254の第1の端子の電位が保持される(保持)。 First, the potential of the word line WL is set to a potential at which the transistor 162 is turned on, so that the transistor 162 is turned on. Accordingly, the potential of the bit line BL is supplied to the first terminal of the capacitor 254 (writing). After that, the potential of the first terminal of the capacitor 254 is held (held) by setting the potential of the word line WL to a potential at which the transistor 162 is turned off and the transistor 162 being turned off.

トランジスタ162のオフ電流は極めて小さいから、容量素子254の第1の端子の電位(あるいは容量素子に蓄積された電荷)は長時間にわたって保持することができる。 Since the off-state current of the transistor 162 is extremely small, the potential of the first terminal of the capacitor 254 (or charge accumulated in the capacitor) can be held for a long time.

次に、情報の読み出しについて説明する。トランジスタ162がオン状態となると、浮遊状態であるビット線BLと容量素子254とが導通し、ビット線BLと容量素子254の間で電荷が再分配される。その結果、ビット線BLの電位が変化する。ビット線BLの電位の変化量は、容量素子254の第1の端子の電位(あるいは容量素子254に蓄積された電荷)によって、異なる値をとる。 Next, reading of information will be described. When the transistor 162 is turned on, the bit line BL in a floating state and the capacitor 254 are brought into conduction, and charge is redistributed between the bit line BL and the capacitor 254. As a result, the potential of the bit line BL changes. The amount of change in the potential of the bit line BL varies depending on the potential of the first terminal of the capacitor 254 (or the charge accumulated in the capacitor 254).

例えば、容量素子254の第1の端子の電位をV、容量素子254の容量をC、ビット線BLが有する容量成分(以下、ビット線容量とも呼ぶ)をCB、電荷が再分配される前のビット線BLの電位をVB0とすると、電荷が再分配された後のビット線BLの電位は、(CB×VB0+C×V)/(CB+C)となる。従って、メモリセル250の状態として、容量素子254の第1の端子の電位がV1とV0(V1>V0)の2状態をとるとすると、電位V1を保持している場合のビット線BLの電位(=CB×VB0+C×V1)/(CB+C)は、電位V0を保持している場合のビット線BLの電位(=CB×VB0+C×V0)/(CB+C))よりも高くなることがわかる。 For example, the potential of the first terminal of the capacitor 254 is V, the capacitor of the capacitor 254 is C, the capacitor component of the bit line BL (hereinafter also referred to as bit line capacitor) is CB, and before the charge is redistributed. When the potential of the bit line BL is VB0, the potential of the bit line BL after the charge is redistributed is (CB × VB0 + C × V) / (CB + C). Therefore, when the potential of the first terminal of the capacitor 254 assumes two states of V1 and V0 (V1> V0) as the state of the memory cell 250, the potential of the bit line BL when the potential V1 is held. It can be seen that (= CB × VB0 + C × V1) / (CB + C) is higher than the potential of the bit line BL when the potential V0 is held (= CB × VB0 + C × V0) / (CB + C)).

そして、ビット線BLの電位を所定の電位と比較することで、情報を読み出すことができる。 Then, information can be read by comparing the potential of the bit line BL with a predetermined potential.

このように、図6(A)に示す半導体装置は、トランジスタ162のオフ電流が極めて小さいという特徴から、容量素子254に蓄積された電荷は長時間にわたって保持することができる。つまり、リフレッシュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能となるため、消費電力を十分に低減することができる。また、電力の供給がない場合であっても、長期にわたって記憶内容を保持することが可能である。 As described above, the semiconductor device illustrated in FIG. 6A can hold charge that is accumulated in the capacitor 254 for a long time because the off-state current of the transistor 162 is extremely small. That is, the refresh operation is not necessary or the frequency of the refresh operation can be extremely low, so that power consumption can be sufficiently reduced. Further, stored data can be retained for a long time even when power is not supplied.

次に、図6(B)に示す半導体装置について、説明を行う。 Next, the semiconductor device illustrated in FIG. 6B is described.

図6(B)に示す半導体装置は、上部に記憶回路として図6(A)に示したメモリセル250を複数有するメモリセルアレイ251a及びメモリセルアレイ251bを有し、下部に、メモリセルアレイ251(メモリセルアレイ251a及びメモリセルアレイ251b)を動作させるために必要な周辺回路253を有する。なお、周辺回路253は、メモリセルアレイ251と電気的に接続されている。 A semiconductor device illustrated in FIG. 6B includes a memory cell array 251a and a memory cell array 251b each including a plurality of memory cells 250 illustrated in FIG. 6A as a memory circuit in an upper portion, and a memory cell array 251 (memory cell array) in a lower portion. 251a and the memory cell array 251b) have a peripheral circuit 253 necessary for operating. Note that the peripheral circuit 253 is electrically connected to the memory cell array 251.

図6(B)に示した構成とすることにより、周辺回路253をメモリセルアレイ251(メモリセルアレイ251a及びメモリセルアレイ251b)の直下に設けることができるため半導体装置の小型化を図ることができる。 With the structure illustrated in FIG. 6B, the peripheral circuit 253 can be provided directly below the memory cell array 251 (the memory cell array 251a and the memory cell array 251b), so that the semiconductor device can be downsized.

周辺回路253に設けられるトランジスタは、トランジスタ162とは異なる半導体材料を用いるのがより好ましい。例えば、シリコン、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、またはガリウムヒ素等を用いることができ、単結晶半導体を用いることが好ましい。他に、有機半導体材料などを用いてもよい。このような半導体材料を用いたトランジスタは、十分な高速動作が可能である。したがって、前記トランジスタにより、高速動作が要求される各種回路(論理回路、駆動回路など)を好適に実現することが可能である。 The transistor provided in the peripheral circuit 253 is preferably formed using a semiconductor material different from that of the transistor 162. For example, silicon, germanium, silicon germanium, silicon carbide, gallium arsenide, or the like can be used, and a single crystal semiconductor is preferably used. In addition, an organic semiconductor material or the like may be used. A transistor using such a semiconductor material can operate at a sufficiently high speed. Therefore, various transistors (logic circuit, drive circuit, etc.) that require high-speed operation can be suitably realized by the transistor.

なお、図6(B)に示した半導体装置では、2つのメモリセルアレイ251(メモリセルアレイ251aと、メモリセルアレイ251b)が積層された構成を例示したが、積層するメモリセルの数はこれに限定されない。3つ以上のメモリセルを積層する構成としても良い。 Note that although the semiconductor device illustrated in FIG. 6B illustrates a structure in which two memory cell arrays 251 (a memory cell array 251a and a memory cell array 251b) are stacked, the number of stacked memory cells is not limited thereto. . A configuration in which three or more memory cells are stacked may be employed.

次に、図6に示したメモリセル250に適用できる半導体装置の具体的な構成について図7を用いて説明する。図7(B)は半導体装置の上面図を示し、図7(A)は図7(B)の一点鎖線G−H、I−Jにおける断面を示す。なお、図7(B)においては、図の明瞭化のため、図7(A)に示す半導体装置の一部の構成要素を省略している。 Next, a specific structure of a semiconductor device applicable to the memory cell 250 illustrated in FIG. 6 is described with reference to FIGS. 7B is a top view of the semiconductor device, and FIG. 7A is a cross-sectional view taken along dashed-dotted lines GH and IJ in FIG. 7B. Note that in FIG. 7B, some components of the semiconductor device illustrated in FIG. 7A are omitted for clarity.

図7に示すメモリセルは、酸化物半導体にチャネルが形成されるトランジスタ162と、容量素子254とを有する。なお、トランジスタ162の構成は、図5に示す半導体装置が有するトランジスタ162と同様であるため、その詳細な説明は省略する。 The memory cell illustrated in FIG. 7 includes a transistor 162 in which a channel is formed in an oxide semiconductor, and a capacitor 254. Note that the structure of the transistor 162 is similar to that of the transistor 162 included in the semiconductor device illustrated in FIG. 5, and thus detailed description thereof is omitted.

ただし、本実施の形態では保護膜146a及び保護膜146bは導電層として説明する。 Note that in this embodiment, the protective film 146a and the protective film 146b are described as conductive layers.

図7において容量素子254は、電極層142a、保護膜146a、絶縁層145、及び導電層153で構成されている。すなわち、電極層142a及び保護膜146aが容量素子254の一方の電極として機能し、導電層153が容量素子254の他方の電極として機能する。 In FIG. 7, the capacitor 254 includes an electrode layer 142a, a protective film 146a, an insulating layer 145, and a conductive layer 153. That is, the electrode layer 142 a and the protective film 146 a function as one electrode of the capacitor 254, and the conductive layer 153 functions as the other electrode of the capacitor 254.

図7に示す電極層142b及び保護膜146bと電気的に接続する導電層152、導電層154、導電層156、配線158及びこれらと電気的に接続する層は、図6に示すビット線BLとして機能する。また、図7に示すゲート電極層148と電気的に接続する層は、図7に示すワード線WLとして機能する。 The conductive layer 152, the conductive layer 154, the conductive layer 156, the wiring 158, and the layers electrically connected to the electrode layer 142b and the protective film 146b illustrated in FIG. 7 are formed as the bit lines BL illustrated in FIG. Function. In addition, the layer electrically connected to the gate electrode layer 148 illustrated in FIG. 7 functions as the word line WL illustrated in FIG.

トランジスタ162は、オフ電流が小さいため、これを用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、或いは、リフレッシュ動作の頻度が極めて少ない半導体記憶装置とすることが可能となるため、消費電力を十分に低減することができる。 Since the transistor 162 has low off-state current, stored data can be held for a long time by using the transistor 162. In other words, since it is possible to obtain a semiconductor memory device that does not require a refresh operation or has a very low frequency of the refresh operation, power consumption can be sufficiently reduced.

図6に示すように、トランジスタ162、容量素子254を含むメモリセルアレイ251を重畳するように密に積層して設けることで、より半導体装置の占有面積の低減を図ることができるため、高集積化を図ることができる。 As shown in FIG. 6, since the memory cell array 251 including the transistor 162 and the capacitor 254 are densely stacked so as to overlap with each other, the area occupied by the semiconductor device can be further reduced. Can be achieved.

以上のように、上部に多層に形成された複数のメモリセルは、酸化物半導体を用いたトランジスタにより形成されている。高純度化され、真性化された酸化物半導体を用いたトランジスタは、オフ電流が小さいため、これを用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作の頻度を極めて低くすることが可能となるため、消費電力を十分に低減することができる。 As described above, the plurality of memory cells formed in multiple layers in the upper portion are formed using transistors including an oxide semiconductor. Since a transistor including a highly purified and intrinsic oxide semiconductor has a small off-state current, stored data can be retained for a long time by using the transistor. That is, the frequency of the refresh operation can be made extremely low, so that power consumption can be sufficiently reduced.

このように、酸化物半導体以外の材料を用いたトランジスタ(換言すると、十分な高速動作が可能なトランジスタ)を用いた周辺回路と、酸化物半導体を用いたトランジスタ(より広義には、十分にオフ電流が小さいトランジスタ)を用いた記憶回路とを一体に備えることで、これまでにない特徴を有する半導体装置を実現することができる。また、周辺回路と記憶回路を積層構造とすることにより、半導体装置の集積化を図ることができる。 As described above, a peripheral circuit using a transistor using a material other than an oxide semiconductor (in other words, a transistor capable of sufficiently high-speed operation) and a transistor using an oxide semiconductor (in a broader sense, sufficiently off) By integrally including a memory circuit using a transistor having a small current, a semiconductor device having characteristics that have never been achieved can be realized. Further, the peripheral circuit and the memory circuit have a stacked structure, whereby the semiconductor device can be integrated.

上記のようなトランジスタは、オン特性が高く、高速動作、高速応答が可能である。また、自己整合的に形成されたマスクを用いて形成することによって、微細化も達成できる。よって、該トランジスタを用いることで高性能及び高信頼性の半導体装置を提供することができる。 The above transistor has high on-characteristics, and can operate at high speed and respond at high speed. In addition, miniaturization can be achieved by using a mask formed in a self-aligned manner. Therefore, a high-performance and highly reliable semiconductor device can be provided by using the transistor.

本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能である。 This embodiment can be implemented in appropriate combination with the structures described in the other embodiments.

(実施の形態5)
本実施の形態では、本発明の一態様に係る信号処理回路の一つである、CPUの構成について説明する。
(Embodiment 5)
In this embodiment, a structure of a CPU which is one of signal processing circuits according to one embodiment of the present invention will be described.

図8に、本実施の形態のCPUの構成を示す。図8に示すCPUは、基板9900上に、ALU9901、ALU・Controller9902、Instruction・Decoder9903、Interrupt・Controller9904、Timing・Controller9905、Register9906、Register・Controller9907、Bus・I/F9908、書き換え可能なROM9909、ROM・I/F9920と、を主に有している。なお、ALUはArithmetic logic unitであり、Bus・I/Fはバスインターフェースであり、ROM・I/FはROMインターフェースである。ROM9909及びROM・I/F9920は、別チップに設けても良い。勿論、図9に示すCPUは、その構成を簡略化して示した一例にすぎず、実際のCPUはその用途によって多種多様な構成を有している。   FIG. 8 shows the configuration of the CPU of this embodiment. The CPUs shown in FIG. / F9920. The ALU is an Arithmetic logic unit, the Bus / I / F is a bus interface, and the ROM / I / F is a ROM interface. The ROM 9909 and the ROM • I / F9920 may be provided in separate chips. Needless to say, the CPU illustrated in FIG. 9 is just an example in which the configuration is simplified, and an actual CPU may have various configurations depending on the application.

Bus・I/F9908を介してCPUに入力された命令は、Instruction・Decoder9903に入力され、デコードされた後、ALU・Controller9902、Interrupt・Controller9904、Register・Controller9907、Timing・Controller9905に入力される。   Instructions input to the CPU via the Bus I / F 9908 are input to the Instruction Decoder 9903, decoded, and then input to the ALU Controller 9902, Interrupt Controller 9904, Register Controller 9907, and Timer Control 9905.

ALU・Controller9902、Interrupt・Controller9904、Register・Controller9907、Timing・Controller9905は、デコードされた命令に基づき、各種制御を行なう。具体的にALU・Controller9902は、ALU9901の動作を制御するための信号を生成する。また、Interrupt・Controller9904は、CPUのプログラム実行中に、外部の入出力装置や、周辺回路からの割り込み要求を、その優先度やマスク状態から判断し、処理する。Register・Controller9907は、Register9906のアドレスを生成し、CPUの状態に応じてRegister9906の読み出しや書き込みを行なう。   The ALU / Controller 9902, the Interrupt / Controller 9904, the Register / Controller 9907, and the Timing / Controller 9905 perform various controls based on the decoded instructions. Specifically, the ALU / Controller 9902 generates a signal for controlling the operation of the ALU 9901. The Interrupt Controller 9904 determines and processes an interrupt request from an external input / output device or a peripheral circuit from the priority or mask state during execution of the CPU program. The Register Controller 9907 generates an address of the Register 9906, and reads and writes the Register 9906 according to the state of the CPU.

またTiming・Controller9905は、ALU9901、ALU・Controller9902、Instruction・Decoder9903、Interrupt・Controller9904、Register・Controller9907の動作のタイミングを制御する信号を生成する。例えばTiming・Controller9905は、基準クロック信号CLK1を元に、内部クロック信号CLK2を生成する内部クロック生成部を備えており、クロック信号CLK2を上記各種回路に入力する。   The Timing Controller 9905 generates signals that control the operation timings of the ALU 9901, ALU Controller 9902, Instruction Decoder 9903, Interrupt Controller 9904, and Register Controller 9907. For example, the Timing Controller 9905 includes an internal clock generation unit that generates an internal clock signal CLK2 based on the reference clock signal CLK1, and inputs the clock signal CLK2 to the various circuits.

本実施の形態のCPUでは、Register9906に、実施の形態3及び実施の形態4で示した構成を有する半導体記憶装置が設けられている。Register・Controller9907は、ALU9901からの指示に従い、Register9906が有する半導体記憶装置において、データの退避及び復帰の必要がなく、電源電圧の供給を停止することができる。   In the CPU of this embodiment, the register 9906 is provided with a semiconductor memory device having the structure described in Embodiments 3 and 4. In accordance with an instruction from the ALU 9901, the Register Controller 9907 can stop the supply of the power supply voltage without saving and restoring data in the semiconductor memory device included in the Register 9906.

この様にして、一時的にCPUの動作を停止し、電源電圧の供給を停止した場合においてもデータ信号を保持することが可能であり、消費電力の低減を行うことができる。具体的には、例えば、パーソナルコンピュータのユーザーが、キーボードなどの入力装置への情報の入力を停止している間でも、CPUを停止することができ、それにより消費電力を低減することができる。   In this manner, even when the operation of the CPU is temporarily stopped and the supply of the power supply voltage is stopped, the data signal can be held and power consumption can be reduced. Specifically, for example, the CPU can be stopped while the user of the personal computer stops inputting information to an input device such as a keyboard, thereby reducing power consumption.

本実施の形態では、CPUを例に挙げて説明したが、本発明の信号処理回路はCPUに限定されず、マイクロプロセッサ、画像処理回路、DSP、FPGA等のLSIにも応用可能である。   In this embodiment, the CPU has been described as an example. However, the signal processing circuit of the present invention is not limited to the CPU, and can be applied to LSIs such as a microprocessor, an image processing circuit, a DSP, and an FPGA.

本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。 The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

(実施の形態6)
本明細書に開示する半導体装置は、様々な電子機器に適用することができる。電子機器としては、テレビジョン装置(テレビ、またはテレビジョン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、遊技機(パチンコ機、スロットマシン等)、ゲーム筐体が挙げられる。
(Embodiment 6)
The semiconductor device disclosed in this specification can be applied to a variety of electronic devices. Electronic devices include television devices (also referred to as televisions or television receivers), monitors for computers, digital cameras, digital video cameras, digital photo frames, mobile phones, portable game consoles, personal digital assistants, audio Examples include a playback device, a gaming machine (such as a pachinko machine or a slot machine), and a game housing.

図9に電子機器の具体例を示す。図9(A)及び図9(B)は、2つ折り可能なタブレット型端末である。図9(A)は、開いた状態であり、タブレット型端末は、筐体9630、表示部9631a、表示部9631b、表示モード切り替えスイッチ9034、電源スイッチ9035、省電力モード切り替えスイッチ9036、留め具9033、操作スイッチ9038を有する。 FIG. 9 shows a specific example of an electronic device. 9A and 9B illustrate a tablet terminal that can be folded. In FIG. FIG. 9A illustrates an open state in which the tablet terminal includes a housing 9630, a display portion 9631a, a display portion 9631b, a display mode switching switch 9034, a power switch 9035, a power saving mode switching switch 9036, and a fastener 9033. And an operation switch 9038.

上記実施の形態に示す半導体装置は、表示部9631a、表示部9631bに用いることが可能であり、信頼性の高いタブレット型端末とすることが可能となる。また、上記実施の形態に示す記憶装置を本実施の形態の半導体装置に適用してもよい。 The semiconductor device described in the above embodiment can be used for the display portion 9631a and the display portion 9631b, so that a highly reliable tablet terminal can be provided. Further, the memory device described in the above embodiment may be applied to the semiconductor device in this embodiment.

表示部9631aは、一部をタッチパネルの領域9632aとすることができ、表示された操作キー9638にふれることでデータ入力をすることができる。なお、表示部9631aにおいては、一例として半分の領域が表示のみの機能を有する構成、もう半分の領域がタッチパネルの機能を有する構成を示しているが、該構成に限定されない。表示部9631aの全面をキーボードボタン表示させてタッチパネルとし、表示部9631bを表示画面として用いることができる。 Part of the display portion 9631 a can be a touch panel region 9632 a and data can be input when a displayed operation key 9638 is touched. Note that in the display portion 9631a, a structure in which half of the regions have a display-only function and a structure in which the other half has a touch panel function is shown as an example; however, the structure is not limited thereto. The entire surface of the display portion 9631a can display keyboard buttons to serve as a touch panel, and the display portion 9631b can be used as a display screen.

また、表示部9631bにおいても表示部9631aと同様に、表示部9631bの一部をタッチパネルの領域9632bとすることができる。また、タッチパネルのキーボード表示切り替えボタン9639が表示されている位置に指やスタイラスなどでふれることで表示部9631bにキーボードボタン表示することができる。 Further, in the display portion 9631b, as in the display portion 9631a, part of the display portion 9631b can be a touch panel region 9632b. Further, a keyboard button can be displayed on the display portion 9631b by touching a position where the keyboard display switching button 9539 on the touch panel is displayed with a finger or a stylus.

また、タッチパネルの領域9632aとタッチパネルの領域9632bに対して同時にタッチ入力することもできる。 Touch input can be performed simultaneously on the touch panel region 9632a and the touch panel region 9632b.

また、表示モード切り替えスイッチ9034は、縦表示または横表示などの表示の向きを切り替え、白黒表示やカラー表示の切り替えなどを選択できる。省電力モード切り替えスイッチ9036は、タブレット型端末に内蔵している光センサで検出される使用時の外光の光量に応じて表示の輝度を最適なものとすることができる。タブレット型端末は光センサだけでなく、ジャイロ、加速度センサ等の傾きを検出するセンサなどの他の検出装置を内蔵させてもよい。 A display mode switching switch 9034 can switch the display direction such as vertical display or horizontal display, and can select switching between monochrome display and color display. The power saving mode change-over switch 9036 can optimize the display luminance in accordance with the amount of external light during use detected by an optical sensor built in the tablet terminal. The tablet terminal may include not only an optical sensor but also other detection devices such as a gyroscope, an acceleration sensor, and other sensors that detect inclination.

また、図9(A)では表示部9631bと表示部9631aの表示面積が同じ例を示しているが特に限定されず、一方のサイズともう一方のサイズが異なっていてもよく、表示の品質も異なっていてもよい。例えば一方が他方よりも高精細な表示を行える表示パネルとしてもよい。 FIG. 9A illustrates an example in which the display areas of the display portion 9631b and the display portion 9631a are the same, but there is no particular limitation, and one size may be different from the other size, and the display quality may be different. May be different. For example, one display panel may be capable of displaying images with higher definition than the other.

図9(B)は、閉じた状態であり、タブレット型端末は、筐体9630、太陽電池9633、充放電制御回路9634、バッテリー9635、DCDCコンバータ9636を有する。なお、図9(B)では充放電制御回路9634の一例としてバッテリー9635、DCDCコンバータ9636を有する構成について示している。 FIG. 9B illustrates a closed state, in which the tablet terminal includes a housing 9630, a solar battery 9633, a charge / discharge control circuit 9634, a battery 9635, and a DCDC converter 9636. Note that FIG. 9B illustrates a structure including a battery 9635 and a DCDC converter 9636 as an example of the charge / discharge control circuit 9634.

なお、タブレット型端末は2つ折り可能なため、未使用時に筐体9630を閉じた状態にすることができる。従って、表示部9631a、表示部9631bを保護できるため、耐久性に優れ、長期使用の観点からも信頼性の優れたタブレット型端末を提供できる。 Note that since the tablet terminal can be folded in two, the housing 9630 can be closed when not in use. Accordingly, since the display portion 9631a and the display portion 9631b can be protected, a tablet terminal with excellent durability and high reliability can be provided from the viewpoint of long-term use.

また、この他にも図9(A)および図9(B)に示したタブレット型端末は、様々な情報(静止画、動画、テキスト画像など)を表示する機能、カレンダー、日付または時刻などを表示部に表示する機能、表示部に表示した情報をタッチ入力操作または編集するタッチ入力機能、様々なソフトウェア(プログラム)によって処理を制御する機能、等を有することができる。 In addition, the tablet terminal shown in FIGS. 9A and 9B has a function for displaying various information (still images, moving images, text images, etc.), a calendar, a date or a time. A function for displaying on the display unit, a touch input function for performing touch input operation or editing of information displayed on the display unit, a function for controlling processing by various software (programs), and the like can be provided.

タブレット型端末の表面に装着された太陽電池9633によって、電力をタッチパネル、表示部、または映像信号処理部等に供給することができる。なお、太陽電池9633は、筐体9630の一面または二面に効率的なバッテリー9635の充電を行う構成とすることができるため好適である。なおバッテリー9635としては、リチウムイオン電池を用いると、小型化を図れる等の利点がある。 Electric power can be supplied to the touch panel, the display unit, the video signal processing unit, or the like by the solar battery 9633 mounted on the surface of the tablet terminal. Note that the solar cell 9633 is preferable because it can efficiently charge the battery 9635 on one or two surfaces of the housing 9630. Note that as the battery 9635, when a lithium ion battery is used, there is an advantage that reduction in size can be achieved.

また、図9(B)に示す充放電制御回路9634の構成、および動作について図9(C)にブロック図を示し説明する。図9(C)には、太陽電池9633、バッテリー9635、DCDCコンバータ9636、コンバータ9637、スイッチSW1乃至SW3、表示部9631について示しており、バッテリー9635、DCDCコンバータ9636、コンバータ9637、スイッチSW1乃至SW3が、図9(B)に示す充放電制御回路9634に対応する箇所となる。 Further, the structure and operation of the charge / discharge control circuit 9634 illustrated in FIG. 9B will be described with reference to a block diagram in FIG. FIG. 9C illustrates the solar cell 9633, the battery 9635, the DCDC converter 9636, the converter 9637, the switches SW1 to SW3, and the display portion 9631. The battery 9635, the DCDC converter 9636, the converter 9637, and the switches SW1 to SW3 are illustrated. This corresponds to the charge / discharge control circuit 9634 shown in FIG.

まず外光により太陽電池9633により発電がされる場合の動作の例について説明する。太陽電池で発電した電力は、バッテリー9635を充電するための電圧となるようDCDCコンバータ9636で昇圧または降圧がなされる。そして、表示部9631の動作に太陽電池9633からの電力が用いられる際にはスイッチSW1をオンにし、コンバータ9637で表示部9631に必要な電圧に昇圧または降圧をすることとなる。また、表示部9631での表示を行わない際には、SW1をオフにし、SW2をオンにしてバッテリー9635の充電を行う構成とすればよい。 First, an example of operation in the case where power is generated by the solar battery 9633 using external light is described. The power generated by the solar battery is boosted or lowered by the DCDC converter 9636 so as to be a voltage for charging the battery 9635. When power from the solar cell 9633 is used for the operation of the display portion 9631, the switch SW1 is turned on, and the converter 9637 increases or decreases the voltage required for the display portion 9631. In the case where display on the display portion 9631 is not performed, the battery 9635 may be charged by turning off SW1 and turning on SW2.

なお太陽電池9633については、発電手段の一例として示したが、特に限定されず、圧電素子(ピエゾ素子)や熱電変換素子(ペルティエ素子)などの他の発電手段によるバッテリー9635の充電を行う構成であってもよい。例えば、無線(非接触)で電力を送受信して充電する無接点電力電送モジュールや、また他の充電手段を組み合わせて行う構成としてもよい。 Note that the solar cell 9633 is described as an example of the power generation unit, but is not particularly limited, and the battery 9635 is charged by another power generation unit such as a piezoelectric element (piezo element) or a thermoelectric conversion element (Peltier element). There may be. For example, it is good also as a structure performed combining a non-contact electric power transmission module which transmits / receives electric power by radio | wireless (non-contact), and another charging means.

本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。 The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

100 基板
108 ゲート絶縁層
110 ゲート電極層
112a 導電層
112b 導電層
114a 導電層
114b 導電層
114c 導電層
114d 配線層
115 導電層
116 チャネル形成領域
120 不純物元素領域
130 絶縁層
135 絶縁層
136a 側壁絶縁層
136b 側壁絶縁層
140 絶縁層
142a 電極層
142b 電極層
144 酸化物半導体層
145 絶縁層
146a 保護膜
146b 保護膜
148 ゲート電極層
150 絶縁層
152 導電層
153 導電層
154 導電層
155 絶縁層
156 導電層
158 配線
160 トランジスタ
162 トランジスタ
164 容量素子
250 メモリセル
251 メモリセルアレイ
251a メモリセルアレイ
251b メモリセルアレイ
253 周辺回路
254 容量素子
400 基板
401 ゲート電極層
402 ゲート絶縁層
403 半導体層
405a ソース電極層
405b ドレイン電極層
407a 保護膜
407b 保護膜
408 酸化物絶縁層
409a 配線層
409b 配線層
412a 側壁絶縁層
412b 側壁絶縁層
413 絶縁層
415 導電膜
416 保護膜
417 レジスト膜
418 レジストマスク
420 トランジスタ
430 トランジスタ
436 下地絶縁層
440 トランジスタ
450 トランジスタ
9033 留め具
9034 スイッチ
9035 電源スイッチ
9036 スイッチ
9038 操作スイッチ
9630 筐体
9631 表示部
9631a 表示部
9631b 表示部
9632a 領域
9632b 領域
9633 太陽電池
9634 充放電制御回路
9635 バッテリー
9636 DCDCコンバータ
9637 コンバータ
9638 操作キー
9639 ボタン
9900 基板
9901 ALU
9902 ALU・Controller
9903 Instruction・Decoder
9904 Interrupt・Controller
9905 Timing・Controller
9906 Register
9907 Register・Controller
9908 Bus・I/F
9909 ROM
9920 ROM・I/F
100 Substrate 108 Gate insulating layer 110 Gate electrode layer 112a Conductive layer 112b Conductive layer 114a Conductive layer 114b Conductive layer 114c Conductive layer 114d Wiring layer 115 Conductive layer 116 Channel formation region 120 Impurity element region 130 Insulating layer 135 Insulating layer 136a Side wall insulating layer 136b Sidewall insulating layer 140 Insulating layer 142a Electrode layer 142b Electrode layer 144 Oxide semiconductor layer 145 Insulating layer 146a Protective film 146b Protective film 148 Gate electrode layer 150 Insulating layer 152 Conductive layer 153 Conductive layer 154 Conductive layer 155 Insulating layer 156 Conductive layer 158 Wiring 160 transistor 162 transistor 164 capacitor element 250 memory cell 251 memory cell array 251a memory cell array 251b memory cell array 253 peripheral circuit 254 capacitor element 400 substrate 401 gate electrode layer 4 2 gate insulating layer 403 semiconductor layer 405a source electrode layer 405b drain electrode layer 407a protective film 407b protective film 408 oxide insulating layer 409a wiring layer 409b wiring layer 412a side wall insulating layer 412b side wall insulating layer 413 insulating layer 415 conductive film 416 protective film 417 Resist film 418 Resist mask 420 Transistor 430 Transistor 436 Base insulating layer 440 Transistor 450 Transistor 9033 Fastener 9034 Switch 9035 Power switch 9036 Switch 9038 Operation switch 9630 Housing 9631 Display portion 9631a Display portion 9631b Display portion 9632a Region 9632b Region 9633 Solar cell 9634 Charge / Discharge Control Circuit 9635 Battery 9636 DCDC Converter 9537 Converter 9638 Operation Key 9539 Down 9900 board 9901 ALU
9902 ALU Controller
9903 Instruction Decoder
9904 Interrupt Controller
9905 Timing Controller
9906 Register
9907 Register Controller
9908 Bus I / F
9909 ROM
9920 ROM ・ I / F

Claims (5)

半導体層を形成し、
前記半導体層上にゲート絶縁層を形成し、
前記ゲート絶縁層上にゲート電極層を形成し、
前記ゲート電極層の側面を覆う領域を有する側壁絶縁層を形成し、
前記半導体層、前記ゲート絶縁層、前記ゲート電極層、及び前記側壁絶縁層を覆う領域を有する導電膜を形成し、
前記導電膜上に第1の保護膜を形成し、
前記第1の保護膜上にレジスト膜を形成し、
前記レジスト膜に第1のエッチングを行い、前記レジスト膜の前記ゲート電極層と重畳する領域が除去されたレジストマスクを形成し、
前記レジストマスクを用いて前記第1の保護膜に第2のエッチングを行って、前記第1の保護膜の前記ゲート電極層と重畳する領域が除去された第2の保護膜を形成し、
前記第2の保護層をマスクとして前記導電膜に第3のエッチングを行って、前記導電膜の前記ゲート電極層と重畳する領域を除去し、ソース電極層及びドレイン電極層を形成する半導体装置の作製方法。
Forming a semiconductor layer,
Forming a gate insulating layer on the semiconductor layer;
Forming a gate electrode layer on the gate insulating layer;
Forming a sidewall insulating layer having a region covering a side surface of the gate electrode layer;
Forming a conductive film having a region covering the semiconductor layer, the gate insulating layer, the gate electrode layer, and the sidewall insulating layer;
Forming a first protective film on the conductive film;
Forming a resist film on the first protective film;
Performing a first etching on the resist film to form a resist mask in which a region overlapping the gate electrode layer of the resist film is removed;
Performing a second etching on the first protective film using the resist mask to form a second protective film in which a region overlapping the gate electrode layer of the first protective film is removed;
The semiconductor device has a source electrode layer and a drain electrode layer formed by performing third etching on the conductive film using the second protective layer as a mask to remove a region of the conductive film that overlaps with the gate electrode layer. Manufacturing method.
請求項1において、In claim 1,
前記半導体層は、酸化物半導体を含む半導体装置の作製方法。The semiconductor layer is a method for manufacturing a semiconductor device including an oxide semiconductor.
請求項1又は2において、
前記ソース電極層、前記ドレイン電極層、前記第2の保護膜、前記ゲート電極層、及び前記側壁絶縁層上に酸化物絶縁層を形成し、
前記酸化物絶縁層及び前記第2の保護膜に、第4のエッチングを行って、前記ソース電極層に達する第1の開口と、前記ドレイン電極層に達する第2の開口を形成し、
前記第4のエッチングにおいて、前記ソース電極層及び前記ドレイン電極層のエッチングレートよりも前記酸化物絶縁層及び前記第2の保護膜のエッチングレートが大きい半導体装置の作製方法。
In claim 1 or 2 ,
Forming an oxide insulating layer over the source electrode layer, the drain electrode layer, the second protective film, the gate electrode layer, and the sidewall insulating layer;
Wherein the oxide insulating layer and the second protective film, by performing the fourth etching to form a first opening reaching the source electrode layer, and a second opening reaching the drain electrode layer,
In the fourth etching, a method for manufacturing a semiconductor device in which an etching rate of the oxide insulating layer and the second protective film is higher than an etching rate of the source electrode layer and the drain electrode layer.
基板上の半導体層と、
前記半導体層上のゲート絶縁層と、
前記ゲート絶縁層上のゲート電極層と、
前記ゲート電極層の側面を覆う領域を有する側壁絶縁層と、
前記半導体層と接する領域と、前記ゲート絶縁層の側面と接する領域と、前記側壁絶縁層の側面と接する領域とを有するソース電極層と、
前記半導体層と接する領域と、前記ゲート絶縁層の側面と接する領域と、前記側壁絶縁層の側面と接する領域とを有するドレイン電極層と、
前記ソース電極層及び前記ドレイン電極層上の保護膜と、
前記ソース電極層、前記ドレイン電極層、前記保護膜、前記ゲート電極層、及び前記側壁絶縁層上の酸化物絶縁層と、を有し、
前記酸化物絶縁層及び前記保護膜は、前記ソース電極層または前記ドレイン電極層に達する開口を含み、
前記ソース電極層及び前記ドレイン電極層の各々は、前記側壁絶縁層と接する側面において下端部と、前記保護膜と接する側面において上端部と、を含み、
前記上端部は、前記保護膜の端部と接しており、
前記下端部と前記上端部は、前記基板からの高さが異なる半導体装置。
A semiconductor layer on the substrate;
A gate insulating layer on the semiconductor layer;
A gate electrode layer on the gate insulating layer;
A sidewall insulating layer having a region covering a side surface of the gate electrode layer;
A source electrode layer having a region in contact with the semiconductor layer , a region in contact with a side surface of the gate insulating layer, and a region in contact with a side surface of the sidewall insulating layer ;
A drain electrode layer having a region in contact with the semiconductor layer, a region in contact with a side surface of the gate insulating layer, and a region in contact with a side surface of the sidewall insulating layer ;
A protective film of the source electrode layer and the drain electrode layer,
An oxide insulating layer on the source electrode layer, on the drain electrode layer, on the protective film, on the gate electrode layer, and on the sidewall insulating layer;
The oxide insulating layer and the protective film include an opening reaching the source electrode layer or the drain electrode layer,
Each of the source electrode layer and the drain electrode layer may include a lower portion in the side in contact with the sidewall insulating layer, and a top end in the side in contact with the protective film,
The upper end is in contact with the end of the protective film,
The lower end portion and the upper end portion are semiconductor devices having different heights from the substrate .
請求項において、
前記半導体層は酸化物半導体を含む半導体装置。
In claim 4 ,
The semiconductor layer includes a semiconductor device including an oxide semiconductor.
JP2012077643A 2012-03-29 2012-03-29 Semiconductor device and manufacturing method of semiconductor device Expired - Fee Related JP5965696B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012077643A JP5965696B2 (en) 2012-03-29 2012-03-29 Semiconductor device and manufacturing method of semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012077643A JP5965696B2 (en) 2012-03-29 2012-03-29 Semiconductor device and manufacturing method of semiconductor device

Publications (3)

Publication Number Publication Date
JP2013207247A JP2013207247A (en) 2013-10-07
JP2013207247A5 JP2013207247A5 (en) 2015-04-30
JP5965696B2 true JP5965696B2 (en) 2016-08-10

Family

ID=49526005

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012077643A Expired - Fee Related JP5965696B2 (en) 2012-03-29 2012-03-29 Semiconductor device and manufacturing method of semiconductor device

Country Status (1)

Country Link
JP (1) JP5965696B2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6237279B2 (en) 2014-01-31 2017-11-29 国立大学法人 奈良先端科学技術大学院大学 Thin film transistor substrate having protective film and method for manufacturing the same
CN116234296A (en) * 2022-01-18 2023-06-06 北京超弦存储器研究院 Dynamic memory and SOC chip
CN116209244B (en) * 2022-01-26 2024-02-23 北京超弦存储器研究院 Dynamic memory and memory device
CN116234298B (en) * 2022-01-26 2024-02-23 北京超弦存储器研究院 Dynamic memory and SOC chip
CN116234299B (en) * 2022-01-27 2024-02-23 北京超弦存储器研究院 Dynamic memory, manufacturing method thereof and SOC chip

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06120499A (en) * 1992-10-05 1994-04-28 Sharp Corp Thin film transistor, liquid crystal display device and manufacture of same transistor
JP3600712B2 (en) * 1997-06-25 2004-12-15 三菱電機株式会社 Thin film transistor, method of manufacturing the same, and liquid crystal display device equipped with the same
JP4342826B2 (en) * 2003-04-23 2009-10-14 株式会社半導体エネルギー研究所 Manufacturing method of semiconductor element
JP5255756B2 (en) * 2005-08-23 2013-08-07 株式会社半導体エネルギー研究所 Method for manufacturing semiconductor device

Also Published As

Publication number Publication date
JP2013207247A (en) 2013-10-07

Similar Documents

Publication Publication Date Title
JP7368513B2 (en) semiconductor equipment
JP6656334B2 (en) Semiconductor device
US9472656B2 (en) Semiconductor device and method for manufacturing the same
US9899533B2 (en) Semiconductor device
JP6140551B2 (en) Semiconductor device
US9099560B2 (en) Semiconductor device and manufacturing method thereof
JP6026802B2 (en) Method for manufacturing semiconductor device
KR102089505B1 (en) Semiconductor device
JP6026839B2 (en) Semiconductor device
TWI574412B (en) Semiconductor device and method for manufacturing the same
JP5965696B2 (en) Semiconductor device and manufacturing method of semiconductor device
JP5939812B2 (en) Method for manufacturing semiconductor device
JP6063117B2 (en) Semiconductor device
JP6283710B2 (en) Method for manufacturing semiconductor device
JP6198403B2 (en) Method for manufacturing semiconductor device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150317

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150317

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160324

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160405

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160517

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160614

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160704

R150 Certificate of patent or registration of utility model

Ref document number: 5965696

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees