JP5800371B2 - Connection diagnosis device, determination circuit, and connection diagnosis method - Google Patents

Connection diagnosis device, determination circuit, and connection diagnosis method Download PDF

Info

Publication number
JP5800371B2
JP5800371B2 JP2013096358A JP2013096358A JP5800371B2 JP 5800371 B2 JP5800371 B2 JP 5800371B2 JP 2013096358 A JP2013096358 A JP 2013096358A JP 2013096358 A JP2013096358 A JP 2013096358A JP 5800371 B2 JP5800371 B2 JP 5800371B2
Authority
JP
Japan
Prior art keywords
signal line
signal
circuit
adjacent
control circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2013096358A
Other languages
Japanese (ja)
Other versions
JP2014219209A (en
Inventor
星野 裕之
裕之 星野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Fielding Ltd
Original Assignee
NEC Fielding Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Fielding Ltd filed Critical NEC Fielding Ltd
Priority to JP2013096358A priority Critical patent/JP5800371B2/en
Publication of JP2014219209A publication Critical patent/JP2014219209A/en
Application granted granted Critical
Publication of JP5800371B2 publication Critical patent/JP5800371B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Description

本発明は、接続診断装置、判定回路および接続診断方法に関し、特に、コンピュータシステムに含まれる複数の電子回路基板間または電子回路基板内のコネクタを相互に接続するケーブルの接続状態を診断する接続診断装置、判定回路および接続診断方法に関する。   The present invention relates to a connection diagnosis device, a determination circuit, and a connection diagnosis method, and in particular, a connection diagnosis for diagnosing a connection state of cables that connect connectors between a plurality of electronic circuit boards included in a computer system or in an electronic circuit board. The present invention relates to a device, a determination circuit, and a connection diagnosis method.

コンピュータシステムを切り離して評価作業や保守作業を完了した後、再度多数のケーブルを再接続したときに、ケーブルの接続状態の妥当性を確認する方法として、作業員が作業手順書を参照しつつ目視によって確認する方法が用いられている。   After completing the evaluation work and maintenance work after disconnecting the computer system, when reconnecting a large number of cables again, an operator can visually check the cable connection status while referring to the work procedure manual. The method of confirming by is used.

このような確認作業の自動化に関する技術が、例えば、特許文献1ないし3に記載されている。   For example, Patent Documents 1 to 3 describe techniques relating to the automation of such confirmation work.

特許文献1には、送信装置から送出されるケーブル識別子と、該送信装置とケーブルで接続する受信部のケーブル識別子とを比較し、両者が一致しない場合、これら識別子に相当する受信部を表す表示を互いに関連付けて表示する技術が記載されている。   Patent Document 1 compares a cable identifier transmitted from a transmission device with a cable identifier of a reception unit connected to the transmission device with a cable, and if they do not match, a display indicating a reception unit corresponding to these identifiers Describes a technique for displaying the URLs in association with each other.

また、特許文献2には、複数の基板内にケーブルを接続するコネクタに対応して、ID番号を発生するID番号発生手段と、装置の通信情報とID番号発生手段から出力されたID番号を多重化して相手基板に送信する多重化手段と、相手基板から送信された情報を受信して通信情報とID番号とに分離する分離化手段と、ID番号発生手段から出力されたID番号と分離化手段から出力されたID番号とを比較する比較手段とを設けることで、ケーブルの誤接続の監視を行う技術が記載されている。   Further, in Patent Document 2, an ID number generating means for generating an ID number corresponding to a connector for connecting cables in a plurality of boards, communication information of the apparatus, and an ID number output from the ID number generating means are shown. Multiplexing means for multiplexing and transmitting to the other board, separating means for receiving information transmitted from the other board and separating it into communication information and ID number, and separating the ID number output from the ID number generating means A technique for monitoring a cable misconnection by providing a comparison unit that compares the ID number output from the conversion unit is described.

特許文献3には、すべてのケーブルがユニット間で正しく接続されているときは、該すべてのケーブルを通るような一筆書き結線が形成され、該一筆書き結線の始端部を形成する配線部をグランドレベルにするとともに、該一筆書き結線の終端部を形成する配線部をプルアップすることにより、該すべてのケーブルを接続した状態で、該一筆書き結線の終端部を形成する配線部がグランドレベルであるときには、上記すべてのケーブルの接続が正しく、それ以外のときには、上記ケーブルのうちのいずれかの接続が過っているとして、ケーブルの接続状態の適否を検出する技術が記載されている。   In Patent Document 3, when all the cables are correctly connected between the units, a one-stroke connection that passes through all the cables is formed, and the wiring portion that forms the start end of the one-stroke connection is grounded. And by pulling up the wiring part that forms the terminal part of the one-stroke connection, the wiring part that forms the terminal part of the one-stroke connection is at the ground level in a state where all the cables are connected. There is described a technique for detecting the appropriateness of the connection state of the cables, assuming that the connection of all the cables is correct in some cases, and that the connection of any one of the cables is over in other cases.

特開平10−048279号公報Japanese Patent Laid-Open No. 10-048279 特開平10−270120号公報Japanese Patent Laid-Open No. 10-270120 特開平02−247990号公報Japanese Patent Laid-Open No. 02-247990

上記の特許文献1ないし3の全開示内容は、本書に引用をもって繰り込み記載されているものとする。以下の分析は、本発明者によってなされたものである。   It is assumed that the entire disclosed contents of Patent Documents 1 to 3 are incorporated herein by reference. The following analysis was made by the present inventors.

コンピュータシステムを切り離して、評価作業が完了したときや保守作業が完了し、再度多数のケーブルを接続した後に接続状態の妥当性を目視で確認したときには、次のような問題が生じる。   When the computer system is disconnected and the evaluation work is completed or the maintenance work is completed and the validity of the connection state is visually confirmed after a large number of cables are connected again, the following problems arise.

例えば、実装される電子回路基板の枚数やケーブル接続本数が多い大規模なコンピュータシステムにおいては、誤接続を原因とする障害か否かの確認作業に時間がかかり、また、誤接続やその疑いが生じた場合に誤接続箇所を確認する作業にも長い時間を要する。   For example, in a large-scale computer system where the number of electronic circuit boards to be mounted and the number of cable connections is large, it takes time to check whether there is a failure caused by an incorrect connection. When it occurs, it takes a long time to check an erroneous connection point.

特許文献1または特許文献2に記載された技術によると、複数のケーブルのそれぞれの接続が正しいか否かを個別に確認することが可能となる。しかしながら、複数のケーブルの接続のすべてが正しいか否かを一目で確認することができず、確認作業に手間を要するという問題がある。   According to the technique described in Patent Document 1 or Patent Document 2, it is possible to individually check whether or not the connections of the plurality of cables are correct. However, it is not possible to confirm at a glance whether all of the connections of the plurality of cables are correct, and there is a problem that the confirmation work takes time.

また、特許文献3に記載された技術によると、一筆書き結線に含まれるすべてのケーブルが電気的に接続されていることは確認できるものの、ケーブルが正しい順序(すなわち、正しい経路)で接続されているか否か判別することができないという問題がある。   Further, according to the technique described in Patent Document 3, it can be confirmed that all the cables included in the one-stroke connection are electrically connected, but the cables are connected in the correct order (that is, the correct route). There is a problem that it cannot be determined whether or not there is.

そこで、電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブルのすべての接続が正しいことを容易に確認できるようにすることが要望される。本発明の目的は、かかる要望に寄与する接続診断装置、判定回路および接続診断方法を提供することにある。   Therefore, it is desired that it is possible to easily confirm that all the connections of the cables connecting the plurality of connectors between the electronic circuit boards or in the electronic circuit board are correct. An object of the present invention is to provide a connection diagnosis device, a determination circuit, and a connection diagnosis method that contribute to such a demand.

本発明の第1の視点に係る接続診断装置は、
電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブルを通過する信号線の始点と終点に接続された制御回路と、
前記始点と前記終点との間に前記信号線に沿って設けられた複数の判定回路と、を備え、
前記複数の判定回路は、前記信号線の始点を上流側とし終点を下流側としたときに、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に基づいて、前記隣接する回路と自身とが前記信号線を介して正しい順序で接続されているか否かを判定し、正しい順序で接続されていると判定した場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記信号線を経由して信号を送出する。
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられ、
前記複数のコネクタのそれぞれに対応付けて設けられたスイッチを備え、
前記スイッチには、対応するコネクタを識別する第1の情報と、前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定され、
前記制御回路は、前記複数の判定回路のうちの前記信号線の始点側で隣接する判定回路に対応するスイッチを識別する情報を含む信号を送信し、
前記複数の判定回路は、対応するスイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とを比較し、一致すると判定した場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、該スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する。
The connection diagnosis apparatus according to the first aspect of the present invention is:
A control circuit connected to the start point and the end point of a signal line passing through a cable connecting between a plurality of connectors between electronic circuit boards or in an electronic circuit board;
A plurality of determination circuits provided along the signal line between the start point and the end point;
The plurality of determination circuits, when the start point of the signal line is the upstream side and the end point is the downstream side, from the adjacent circuit on the upstream side along the signal line of the control circuit and the plurality of determination circuits Based on the signal received via the signal line, it is determined whether the adjacent circuit and itself are connected in the correct order via the signal line, and determined that they are connected in the correct order In this case, a signal is transmitted via the signal line to a circuit adjacent on the downstream side along the signal line among the control circuit and the plurality of determination circuits.
The plurality of determination circuits are provided in association with each of the plurality of connectors,
A switch provided in association with each of the plurality of connectors;
The switch is set with first information for identifying a corresponding connector and second information for identifying a connector to be adjacent to the connector on the downstream side along the signal line,
The control circuit transmits a signal including information for identifying a switch corresponding to a determination circuit adjacent on the start point side of the signal line among the plurality of determination circuits,
The plurality of determination circuits are configured to change the signal line from the first information set in the corresponding switch and a circuit adjacent on the upstream side along the signal line of the control circuit and the plurality of determination circuits. The information received in the signal received via the switch, and if it is determined that they match, the switch is connected to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of determination circuits. A signal including the second information set to is transmitted through the signal line.

本発明の第2の視点に係る判定回路は、
電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブルを通過する信号線の始点を上流側とし終点を下流側としたときに、前記始点と前記終点に接続された制御回路、および、前記始点と前記終点との間に前記信号線に沿って設けられた複数の判定回路のうちの、前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に基づいて、前記隣接する回路と自身とが前記信号線を介して正しい順序で接続されているか否かを判定する判定手段と、
前記判定手段により正しい順序で接続されていると判定された場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記信号線を経由して信号を送出する送出手段と、を備える。
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられ、
前記判定手段は、前記複数のコネクタのそれぞれに対応付けて設けられたスイッチであって対応するコネクタを識別する第1の情報と前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定された前記スイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とを比較し、
前記送出手段は、前記判定手段により一致すると判定された場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する。
The determination circuit according to the second aspect of the present invention is:
A control circuit connected to the start point and the end point when the start point of the signal line passing through a cable connecting the plurality of connectors between the electronic circuit boards or in the electronic circuit board is the upstream side and the end point is the downstream side And among the plurality of determination circuits provided along the signal line between the start point and the end point, received from the circuit adjacent on the upstream side along the signal line via the signal line Determining means for determining whether the adjacent circuit and itself are connected in the correct order via the signal line based on a signal;
When it is determined by the determination means that they are connected in the correct order, the control circuit and the circuit adjacent to the downstream side along the signal line of the plurality of determination circuits pass through the signal line. And sending means for sending a signal.
The plurality of determination circuits are provided in association with each of the plurality of connectors,
The determination means is a switch provided in association with each of the plurality of connectors, and includes a first information for identifying the corresponding connector and a connector to be adjacent to the connector on the downstream side along the signal line. The first information set in the switch in which the second information to be identified is set, and the control circuit and a circuit adjacent to the upstream side along the signal line of the plurality of determination circuits Compare the information contained in the signal received via the signal line,
The sending means is set to the switch with respect to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of judgment circuits when the judgment means judges that they match. A signal including the second information is transmitted through the signal line.

本発明の第3の視点に係る接続診断方法は、
電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブルを通過する信号線の始点と終点との間に前記信号線に沿って設けられた複数の判定回路のうちの一の判定回路が、
前記信号線の始点を上流側とし終点を下流側としたときに、前記始点と前記終点に接続された制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に基づいて、前記隣接する回路と自身とが前記信号線を介して正しい順序で接続されているか否かを判定する工程と、
正しい順序で接続されていると判定した場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記信号線を経由して信号を送出する工程と、を含む。
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられ、
前記接続診断方法は、前記一の判定回路が、前記複数のコネクタのそれぞれに対応付けて設けられたスイッチであって対応するコネクタを識別する第1の情報と前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定された前記スイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とを比較する工程と、
一致すると判定された場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する工程と、を含む。
The connection diagnosis method according to the third aspect of the present invention is:
One of a plurality of determination circuits provided along the signal line between a start point and an end point of a signal line passing through a cable interconnecting a plurality of connectors between the electronic circuit boards or in the electronic circuit board Judgment circuit
When the start point of the signal line is the upstream side and the end point is the downstream side, a control circuit connected to the start point and the end point and a circuit adjacent on the upstream side along the signal line of the plurality of determination circuits Determining whether the adjacent circuit and itself are connected in the correct order via the signal line based on a signal received via the signal line from
When it is determined that they are connected in the correct order, a signal is sent via the signal line to the circuit adjacent to the downstream side along the signal line of the control circuit and the plurality of determination circuits. And a step of performing.
The plurality of determination circuits are provided in association with each of the plurality of connectors,
In the connection diagnosis method, the one determination circuit is a switch provided in association with each of the plurality of connectors, and the first information for identifying the corresponding connector is downstream along the signal line. Along with the first information set in the switch in which the second information for identifying the connector to be adjacent to the connector is set, and the signal line of the control circuit and the plurality of determination circuits Comparing the information contained in the signal received via the signal line from a circuit adjacent on the upstream side;
When it is determined that they match, a signal including the second information set in the switch is provided to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of determination circuits. And sending out via the signal line.

本発明に係る接続診断装置、判定回路および接続診断方法によると、電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブルのすべての接続が正しいことを容易に確認することができる。   According to the connection diagnostic device, the determination circuit, and the connection diagnostic method according to the present invention, it is possible to easily confirm that all the connections of the cables connecting the plurality of connectors between the electronic circuit boards or in the electronic circuit board are correct. it can.

一実施形態に係る接続診断装置を備えたコンピュータシステムに構成を一例として示すブロック図である。It is a block diagram which shows a structure as an example to the computer system provided with the connection diagnostic apparatus which concerns on one Embodiment. 第1の実施形態に係る接続診断装置を備えたコンピュータシステムの構成を一例として示すブロック図である。It is a block diagram which shows the structure of the computer system provided with the connection diagnostic apparatus which concerns on 1st Embodiment as an example. 第1の実施形態における判定回路の構成を一例として示すブロック図である。It is a block diagram which shows the structure of the determination circuit in 1st Embodiment as an example. 第1の実施形態における転送データ・設定データの構成を一例として示す図である。It is a figure which shows the structure of the transfer data and setting data in 1st Embodiment as an example. ケーブルを正しく接続した状態を例示するブロック図である。It is a block diagram which illustrates the state where a cable was connected correctly. ケーブルを誤って接続した状態を例示するブロック図である。It is a block diagram which illustrates the state where the cable was connected accidentally.

はじめに、一実施形態の概要について説明する。なお、この概要に付記する図面参照符号は、専ら理解を助けるための例示であり、本発明を図示の態様に限定することを意図するものではない。   First, an outline of one embodiment will be described. Note that the reference numerals of the drawings attached to this summary are merely examples for facilitating understanding, and are not intended to limit the present invention to the illustrated embodiment.

図1は、一実施形態に係る接続診断装置を備えたコンピュータシステムに構成を一例として示すブロック図である。図1を参照すると、コンピュータシステムは、電子回路基板Z、A、Bと、該電子回路基板上に設けられた接続診断装置と、を備えている。接続診断装置は、制御回路40、および、複数の判定回路30a1〜30a4、30b1、30b2を備えている。   FIG. 1 is a block diagram illustrating an example of a configuration of a computer system including a connection diagnosis apparatus according to an embodiment. Referring to FIG. 1, the computer system includes electronic circuit boards Z, A, and B and a connection diagnosis device provided on the electronic circuit board. The connection diagnosis apparatus includes a control circuit 40 and a plurality of determination circuits 30a1 to 30a4, 30b1, and 30b2.

制御回路40は、電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブル50〜53を通過する信号線10の始点と終点に接続されている。例えば、ケーブル51は、電子回路基板Aのコネクタa1と電子回路基板Bのコネクタb1を接続する。同様に、ケーブル52は、電子回路基板Aのコネクタa2と電子回路基板Bのコネクタb2を接続する。一方、ケーブル53は、単一の電子回路基板A内のコネクタa3とコネクタa4を接続する。信号線10は、これらのケーブル51〜53を通過するように形成されている。   The control circuit 40 is connected to the start point and the end point of the signal line 10 that passes through the cables 50 to 53 that connect the plurality of connectors between the electronic circuit boards or in the electronic circuit board. For example, the cable 51 connects the connector a1 of the electronic circuit board A and the connector b1 of the electronic circuit board B. Similarly, the cable 52 connects the connector a2 of the electronic circuit board A and the connector b2 of the electronic circuit board B. On the other hand, the cable 53 connects the connector a3 and the connector a4 in the single electronic circuit board A. The signal line 10 is formed so as to pass through these cables 51 to 53.

判定回路30a1〜30a4、30b1、30b2は、信号線10の始点と終点との間に信号線10に沿って設けられている。各判定回路は、信号線10の始点を上流側とし、終点を下流側としたときに、制御回路40および複数の判定回路のうちの信号線10に沿って上流側で隣接する回路から信号線10を介して受信した信号に基づいて、当該隣接する回路と自身とが信号線10を介して正しい順序で接続されているか否かを判定する。また、各判定回路は、正しい順序で接続されていると判定した場合、制御回路40および複数の判定回路のうちの信号線10に沿って下流側で隣接する回路に対して、信号線10を経由して信号を送出する。   The determination circuits 30 a 1 to 30 a 4, 30 b 1, 30 b 2 are provided along the signal line 10 between the start point and the end point of the signal line 10. Each determination circuit has a signal line from a circuit adjacent on the upstream side along the signal line 10 of the control circuit 40 and the plurality of determination circuits when the start point of the signal line 10 is the upstream side and the end point is the downstream side. Based on the signal received via 10, it is determined whether or not the adjacent circuit and itself are connected in the correct order via the signal line 10. Further, when each determination circuit determines that they are connected in the correct order, the signal line 10 is connected to a circuit adjacent on the downstream side along the signal line 10 among the control circuit 40 and the plurality of determination circuits. Send a signal via.

例えば、判定回路30b1は、信号線10に沿って上流側で隣接する判定回路30a1から信号線10を介して受信した信号に基づいて、判定回路30a1と自身とが信号線10を介して正しい順序で接続されているか否かを判定し、正しい順序で接続されていると判定した場合、信号線10に沿って下流側で隣接する判定回路30b2に対して、信号線10を経由して信号を送出する。   For example, the determination circuit 30b1 determines that the determination circuit 30a1 and the determination circuit 30a1 are in the correct order via the signal line 10 based on a signal received from the determination circuit 30a1 adjacent on the upstream side along the signal line 10 via the signal line 10. If it is determined whether or not they are connected in the correct order, a signal is transmitted via the signal line 10 to the determination circuit 30b2 adjacent on the downstream side along the signal line 10. Send it out.

また、各判定回路は、各コネクタに対応付けて設けられていてもよい。図1に例示した構成においては、判定回路30a1〜30a4、30b1、30b2は、それぞれ、コネクタa1〜a4、b1、b2に対して1:1に対応するように設けられている。   Each determination circuit may be provided in association with each connector. In the configuration illustrated in FIG. 1, the determination circuits 30a1 to 30a4, 30b1, and 30b2 are provided so as to correspond to 1: 1 with respect to the connectors a1 to a4, b1, and b2, respectively.

制御回路40は、複数の判定回路のうちの信号線10に沿って隣接する一方の判定回路(例えば、判定回路30a1)に向けて信号線10を経由して信号を送出した場合に、複数の判定回路のうちの信号線10に沿って隣接する他方の判定回路(例えば、判定回路30a4)から信号線10を経由して信号を受信したとき、始点と終点とが複数の判定回路を経由して信号線10により接続されていると判定する。   When the control circuit 40 sends a signal via the signal line 10 toward one of the determination circuits (for example, the determination circuit 30a1) adjacent to the signal line 10 among the plurality of determination circuits, When a signal is received via the signal line 10 from the other determination circuit (for example, the determination circuit 30a4) adjacent to the signal line 10 in the determination circuit, the start point and the end point pass through the plurality of determination circuits. It is determined that the signal line 10 is connected.

かかる接続診断装置によると、電子回路基板間または電子回路基板内のコネクタを相互に接続する複数のケーブルのすべての接続が正しいことを容易に確認することが可能となる。なぜなら、信号線10に沿って設けられた複数の判定回路のそれぞれが、上流側で隣接する判定回路(ないし制御回路)から受信した信号に基づいて、当該隣接回路と自身とが信号線10を介して正しい順序で接続されているか否かを判定し、正しい順序で接続されていると判定した場合に、下流側で隣接する判定回路(ないし制御回路)に対して、信号線10を経由して信号を送出することにより、ケーブルによってすべてのコネクタが正しく接続されているときに限り、制御回路40から送出された信号が信号線10を経由して制御回路40に戻ってくることになるからである。   According to such a connection diagnostic device, it is possible to easily confirm that all the connections of the plurality of cables connecting the connectors between the electronic circuit boards or the connectors in the electronic circuit board are correct. This is because each of the plurality of determination circuits provided along the signal line 10 receives the signal line 10 between the adjacent circuit and itself based on a signal received from an adjacent determination circuit (or control circuit) on the upstream side. Through the signal line 10 to the determination circuit (or control circuit) adjacent on the downstream side when it is determined that the connection is made in the correct order. By transmitting the signal, the signal transmitted from the control circuit 40 returns to the control circuit 40 via the signal line 10 only when all the connectors are correctly connected by the cable. It is.

以下では、一実施形態に係る接続診断装置について、図面を参照しつつ、さらに詳細に説明する。   Hereinafter, the connection diagnosis apparatus according to an embodiment will be described in more detail with reference to the drawings.

図2は、接続診断装置を備えたコンピュータシステムの他の構成を例示するブロック図である。図2を参照すると、接続診断装置は、コンピュータシステム内の、各種の単数または複数枚実装される論理回路等が組み込まれた電子回路基板上ないし電子回路基板間を接続するケーブル50〜54上に、コンピュータシステム全体で一筆書きになるように配線された信号線10と、信号線10に対する出力端および入力端を有し信号の送受信の制御を行う制御回路40と、電子回路基板上に実装されるケーブル接続用のコネクタ単位に設けられコネクタ物理実装位置情報を設定する実装位置情報スイッチ20a1〜20a4、20b1、20b2、20c1、20c2と、各電子回路基板上に実装される判定回路30a1〜30a4、30b1、30b2、30c1、30c2と、を備えている。   FIG. 2 is a block diagram illustrating another configuration of the computer system including the connection diagnosis device. Referring to FIG. 2, the connection diagnosis apparatus is provided on an electronic circuit board or a cable 50 to 54 connecting between electronic circuit boards on which various single or plural logic circuits are mounted in a computer system. The signal line 10 wired so as to be written in one stroke in the entire computer system, a control circuit 40 having an output end and an input end for the signal line 10 and controlling transmission / reception of signals, and mounted on an electronic circuit board Mounting position information switches 20 a 1 to 20 a 4, 20 b 1, 20 b 2, 20 c 1, 20 c 2 for setting connector physical mounting position information provided for each cable connection connector, and determination circuits 30 a 1 to 30 a 4 mounted on each electronic circuit board, 30b1, 30b2, 30c1, and 30c2.

図3は、接続診断装置に設けられた各判定回路30の構成を一例として示すブロック図である。図3を参照すると、判定回路30は、実装位置情報スイッチ20の各情報を読み込んで、シリアル信号に変換するパラレルシリアル変換器(P/S変換器)11と、実装位置情報スイッチ20の情報と(信号線10に含まれる)検出線DL上を流れるスイッチの情報を比較する比較部13と、比較部13が比較した結果が一致しない場合に点灯する表示ランプ15と、P/S変換器11の情報と検出線DL上を流れる正しい接続情報を示すデジタル信号情報をそれぞれクロック信号に同期してシリアルデータとして先入れ先出しするFIFO(First In First Out)12a、12bと、を備えている。   FIG. 3 is a block diagram illustrating an example of the configuration of each determination circuit 30 provided in the connection diagnosis apparatus. Referring to FIG. 3, the determination circuit 30 reads each piece of information from the mounting position information switch 20 and converts it into a serial signal, and information on the mounting position information switch 20. The comparison unit 13 that compares the information of the switches that flow on the detection line DL (included in the signal line 10), the display lamp 15 that lights when the comparison result of the comparison unit 13 does not match, and the P / S converter 11 And first-in first-out (FIFO) 12a and 12b that first-in first-out digital signal information indicating correct connection information flowing on the detection line DL as serial data in synchronization with the clock signal.

ここで、ケーブル50〜54は、図2に示すように、異なる電子回路基板間のコネクタを接続するものであってもよいし、図1に示したように、同一の電子回路基板内のコネクタを相互に接続するものであってもよい。   Here, the cables 50 to 54 may be connectors for connecting connectors between different electronic circuit boards as shown in FIG. 2, or the connectors in the same electronic circuit board as shown in FIG. May be connected to each other.

信号線10は、コンピュータシステム全体で一筆書きになるように配線接続される。また、信号線10は、検出線DLおよびクロック線CLを含む。信号線10は、ケーブルに物理的に追加配線してもよいし、ケーブル50〜54が多芯から成り、その中の1本ずつの計2本の配線を、それぞれ、検出線DLとクロック線CLとしてもよい。   The signal line 10 is wired and connected so that it can be drawn with one stroke in the entire computer system. The signal line 10 includes a detection line DL and a clock line CL. The signal line 10 may be physically added to the cable, or the cables 50 to 54 may be multi-core, and each of the two lines may be connected to the detection line DL and the clock line, respectively. It is good also as CL.

実装位置情報スイッチ20は、電子回路基板上に設けられるDIP(Dual In-line Package)スイッチであってもよい。また、スイッチに設定される論理情報、すなわち、スイッチ毎にデジタル信号情報のビットに対応させた情報を、接続点の位置情報(例えば、どの電子回路基板か、電子回路基板上のどの接続点か)としてもよい。   The mounting position information switch 20 may be a DIP (Dual In-line Package) switch provided on the electronic circuit board. In addition, the logical information set in the switch, that is, the information corresponding to the bit of the digital signal information for each switch is the position information of the connection point (for example, which electronic circuit board or which connection point on the electronic circuit board) ).

検出線DL上を流れる正しい接続情報を示すデジタル信号情報として、例えば、最初の接続点の位置情報、次の接続点の位置情報を、接続点の順番を示す信号とともに送信し、比較部13が、接続点の順番毎に、接続点の位置を抽出し、その接続点に設定されている位置情報と比較するようにしてもよい。また、比較部13は、デジタル信号情報を接続点で受ける都度、その接続点に関する情報を削除して次の接続点に送信してもよい。さらに、比較部13は、デジタル信号情報を接続点で受ける都度、その接続点を通過したことを示す情報を付加することで、接続点の順番毎に、接続点の位置を抽出するようにしてもよい。また、比較部13は、比較した結果が一致しなければ、検出線DLから、次の接続点に、正しい接続情報を示すデジタル信号情報を送信しないようにしてもよい。さらに、比較部13は、正しい接続であるか否かに応じて、表示ランプ15を点灯または消灯するようにしてもよい。   As digital signal information indicating correct connection information flowing on the detection line DL, for example, position information of the first connection point and position information of the next connection point are transmitted together with a signal indicating the order of the connection points, and the comparison unit 13 For each connection point order, the position of the connection point may be extracted and compared with the position information set for the connection point. Further, each time the digital signal information is received at the connection point, the comparison unit 13 may delete the information about the connection point and transmit the information to the next connection point. Further, each time the digital signal information is received at the connection point, the comparison unit 13 adds information indicating that the connection point has been passed, thereby extracting the position of the connection point for each order of the connection points. Also good. Further, the comparison unit 13 may not transmit the digital signal information indicating the correct connection information from the detection line DL to the next connection point if the comparison result does not match. Furthermore, the comparison unit 13 may turn on or off the display lamp 15 depending on whether or not the connection is correct.

FIFO12a、12bは、電子回路基板上に設けられるデジタル回路であって、バッファリングとフロー制御を行う。   The FIFOs 12a and 12b are digital circuits provided on the electronic circuit board, and perform buffering and flow control.

判定回路30は、各電子回路基板の入出力部に設置されたケーブルの接続が正しいか、接続されているものの誤った接続であるかなどを確認し、正しい接続が確認できた場合に、次の接続点に正しい接続情報を示すデジタル信号情報を送信する。信号線10に含まれる検出線DLは、判定回路30から送出されたデジタル信号情報を供給する。一方、信号線10に含まれるクロック線CLは、各電子回路基板の入出力部に設置された判定回路30を駆動するためのクロック信号を供給する。   The determination circuit 30 confirms whether the connection of the cable installed at the input / output part of each electronic circuit board is correct or not, but if the correct connection is confirmed, Digital signal information indicating correct connection information is transmitted to the connection point. The detection line DL included in the signal line 10 supplies digital signal information sent from the determination circuit 30. On the other hand, the clock line CL included in the signal line 10 supplies a clock signal for driving the determination circuit 30 installed in the input / output unit of each electronic circuit board.

制御回路40は、コンピュータシステム全体の動作状態を監視する。具体的には、制御回路40は、コンピュータシステム内の電子回路基板上にケーブル接続用のコネクタ単位に実装された判定回路30から順送りされた信号を確認し、信号を受信した場合には、各接続点は正常に接続されているものと判定する。また、制御回路40は、各接続点が正常に接続されている旨を表示部等に表示してもよいし、かかる旨を示す表示ランプ等(例えば、LED(Light Emitting Diode)等)を点灯させてもよい。さらに、制御回路40は、通信機能を有するときには、かかる旨を所定の宛先に送信してもよい。   The control circuit 40 monitors the operating state of the entire computer system. Specifically, the control circuit 40 confirms a signal forwardly sent from the determination circuit 30 mounted on the electronic circuit board in the computer system in units of connectors for cable connection. It is determined that the connection point is normally connected. In addition, the control circuit 40 may display on the display unit or the like that each connection point is normally connected, or turn on a display lamp or the like (such as an LED (Light Emitting Diode)) indicating that the connection point is connected. You may let them. Further, when the control circuit 40 has a communication function, the control circuit 40 may transmit such a message to a predetermined destination.

一方、接続が正常に行われていない場合、各電子回路基板上の判定回路30は次の接続点に向けて正常である旨を示す信号を送出しないため、制御回路40には信号が届かない。そこで、制御回路40は、信号が届かない場合には、接続が正常に行われていないものと判定する。また、制御回路40は、各接続が正常に行われていない旨を、表示部等に表示してもよいし、かかる旨を示す表示ランプ等(例えば、LED等)を点灯させてもよい。さらに、制御回路40は、通信機能を有するときには、かかる旨を所定の宛先に送信してもよい。   On the other hand, if the connection is not normally performed, the determination circuit 30 on each electronic circuit board does not send a signal indicating that the connection is normal toward the next connection point, and therefore the signal does not reach the control circuit 40. . Therefore, when the signal does not reach, the control circuit 40 determines that the connection is not normally performed. In addition, the control circuit 40 may display on the display unit or the like that each connection is not normally performed, or may turn on a display lamp or the like (for example, an LED or the like) indicating such a connection. Further, when the control circuit 40 has a communication function, the control circuit 40 may transmit such a message to a predetermined destination.

かかる構成を備えた接続診断装置によると、ケーブルの接続作業の実施後に、ケーブルの接続ミスを自動的に検出することが可能となる。   According to the connection diagnostic apparatus having such a configuration, it is possible to automatically detect a cable connection error after the cable connection operation.

また、上記の接続診断装置では、最初の接続点で、検出線が繋がっていることを確認し、繋がっていることを確認したら次の接続点を確認するという処理を順番に行うことで、すべての接続の確認が行われる。すなわち、一筆書きに配線された検出線DLを用いたシリアル転送によって、最初の接続点において、その配線が正しいか確認し、正しい場合には、次の接続点において、その接続部分が正しいことを確認する処理を上流から下流まで順番に行い、すべての接続点における電気的接続に誤りがないことを検証することが可能となる。   Moreover, in the above connection diagnostic device, it is confirmed that the detection line is connected at the first connection point, and the next connection point is confirmed in order after confirming that the connection is established. The connection is confirmed. That is, by serial transfer using the detection line DL wired in a stroke, it is confirmed that the wiring is correct at the first connection point. If it is correct, the connection part is correct at the next connection point. It is possible to verify that there is no error in the electrical connection at all connection points by sequentially performing the checking process from upstream to downstream.

さらに、かかる接続診断装置は、大規模なコンピュータシステムに複数枚実装される論理回路等が組み込まれた電子回路基板と他の電子回路基板間を接続するケーブル上に、一筆書きにループ状に張り巡らせたシリアル転送バスを構成する信号線を設け、わずかな電子回路を追加することで実現することができる。   Furthermore, such a connection diagnosis device is looped in a single stroke on a cable that connects between an electronic circuit board on which a plurality of logic circuits mounted on a large-scale computer system are incorporated and another electronic circuit board. This can be realized by providing a signal line constituting a serial transfer bus and adding a few electronic circuits.

また、かかる接続診断装置によると、コンピュータシステムの評価または保守作業を完了してケーブルを再接続した後、ケーブル接続状態を目視で確認する代わりに、自動的に、かつ、瞬時にケーブル誤接続を検出でき、復旧時間を大幅に短縮することが可能となる。   In addition, according to this connection diagnostic device, after completing the evaluation or maintenance work of the computer system and reconnecting the cable, instead of checking the cable connection state visually, it automatically and instantaneously connects the cable incorrectly. It can be detected and the recovery time can be greatly shortened.

<実施形態1>
次に、第1の実施形態に係る接続診断装置について、図面を参照して詳細に説明する。図2は、本実施形態に係る接続診断装置の構成を一例として示すブロック図である。図2は、コンピュータシステム全体の構成概要を示す。検出線およびクロック線を含む信号線10と、実装位置情報スイッチ20と、判定回路30と、制御回路40とを備えている。
<Embodiment 1>
Next, the connection diagnosis apparatus according to the first embodiment will be described in detail with reference to the drawings. FIG. 2 is a block diagram illustrating an example of the configuration of the connection diagnosis apparatus according to the present embodiment. FIG. 2 shows an outline of the configuration of the entire computer system. A signal line 10 including a detection line and a clock line, a mounting position information switch 20, a determination circuit 30, and a control circuit 40 are provided.

信号線10は、制御回路40の出力端から出力され、電子回路基板間を接続するケーブルおよび各電子回路基板上に実装される判定回路30を経由して、コンピュータシステム全体で一筆書きに配線接続され、制御回路40の入力端に入力される。図2の構成においては、シリアルデータの送信が可能なシリアル転送バス構成が採用され、クロック線上のクロック信号に同期して、検出線上をシリアルデータが送信される。   The signal line 10 is output from the output terminal of the control circuit 40, and is connected to the entire computer system in a single stroke via a cable for connecting the electronic circuit boards and a determination circuit 30 mounted on each electronic circuit board. And input to the input terminal of the control circuit 40. In the configuration of FIG. 2, a serial transfer bus configuration capable of transmitting serial data is adopted, and serial data is transmitted on the detection line in synchronization with the clock signal on the clock line.

実装位置情報スイッチ20は、各電子回路基板上に実装されたケーブル接続用のコネクタ単位に設けられる。実装位置情報スイッチ20には、コネクタ物理実装位置情報が設定される。コネクタ物理実装位置情報は、ケーブル接続点の位置情報(例えば、どの電子回路基板か、電子回路基板上のどの接続点か)を示す。   The mounting position information switch 20 is provided for each connector unit for cable connection mounted on each electronic circuit board. In the mounting position information switch 20, connector physical mounting position information is set. The connector physical mounting position information indicates position information of the cable connection point (for example, which electronic circuit board or which connection point on the electronic circuit board).

コネクタ物理実装位置情報には、一例として、2バイト分割り当てられる。バイト1は、どの電子回路基板か、電子回路基板上のどの接続点かを示す最初の(接続元の)接続点の位置情報である。一方、バイト2は、どの電子回路基板か、電子回路基板上のどの接続点か、を示す次の接続点(接続先の)の位置情報である。   As an example, 2 bytes are allocated to the connector physical mounting position information. Byte 1 is position information of the first (connection source) connection point indicating which electronic circuit board and which connection point on the electronic circuit board. On the other hand, byte 2 is position information of the next connection point (connection destination) indicating which electronic circuit board and which connection point on the electronic circuit board.

判定回路30は、各電子回路基板上に実装されるケーブル接続用のコネクタ単位に設けられる。判定回路30は、電子回路で構成してもよい。判定回路30の詳細な構成については、図3を参照しつつ後述する。   The determination circuit 30 is provided for each connector unit for cable connection mounted on each electronic circuit board. The determination circuit 30 may be configured with an electronic circuit. The detailed configuration of the determination circuit 30 will be described later with reference to FIG.

制御回路40は、信号線10に対する出力端および入力端を有し、信号の送受信の制御を行う。また、制御回路40は、コンピュータシステム全体の動作状態を監視する。具体的には、制御回路40は、コンピュータシステム内の電子回路基板上にケーブル接続用のコネクタ単位に実装された判定回路30から順送りされてきた信号を確認し、信号を受信した場合には、各接続点は正常に接続されていると判断する。   The control circuit 40 has an output end and an input end for the signal line 10 and controls transmission / reception of signals. The control circuit 40 monitors the operating state of the entire computer system. Specifically, the control circuit 40 confirms the signal that has been forwarded from the determination circuit 30 mounted on the electronic circuit board in the computer system in units of connectors for cable connection, and when the signal is received, Each connection point is determined to be normally connected.

図3は、判定回路30の構成を一例として示すブロック図である。図3を参照すると、判定回路30は、P/S変換器11、FIFO12a、12b、比較部13、ドライバ14、および、表示ランプ15を備えている。信号線10は、検出線DLおよびクロック線CLを含む。   FIG. 3 is a block diagram illustrating the configuration of the determination circuit 30 as an example. Referring to FIG. 3, the determination circuit 30 includes a P / S converter 11, FIFOs 12 a and 12 b, a comparison unit 13, a driver 14, and a display lamp 15. The signal line 10 includes a detection line DL and a clock line CL.

P/S変換器11は、実装位置情報スイッチ20のパラレル形式の情報を読み込んでシリアル信号に変換する。   The P / S converter 11 reads the parallel format information of the mounting position information switch 20 and converts it into a serial signal.

FIFO(First In First Out)12a、12bは、シリアルデータをクロック信号に同期してビット単位で先入れ先出し転送を行う。FIFO12aは、検出線DL上を流れる正しい接続情報を示すデジタル信号情報を転送する。一方、FIFO12bは、P/S変換器11の情報を転送する。   FIFOs (First In First Out) 12a and 12b perform first-in first-out transfer in units of bits in synchronization with serial data. The FIFO 12a transfers digital signal information indicating correct connection information flowing on the detection line DL. On the other hand, the FIFO 12b transfers the information of the P / S converter 11.

比較部13は、FIFO12aからの出力信号のうちバイト2の情報とFIFO12bからの出力信号のうちバイト1の情報を比較する。比較部13は、比較した結果が一致しない場合、FIFO12bから検出線を経由して、正しい接続情報を示すデジタル信号情報を次の接続点に送信しない。このとき、比較部13からの出力信号により、ドライバ14のゲートが解放されない。さらに、コンピュータシステムの電源が投入されたときに点灯する表示ランプ15が実装されているときには、比較部13は表示ランプ15を点灯させたままの状態とする。   The comparison unit 13 compares the byte 2 information in the output signal from the FIFO 12a with the byte 1 information in the output signal from the FIFO 12b. When the comparison result does not match, the comparison unit 13 does not transmit digital signal information indicating correct connection information to the next connection point from the FIFO 12b via the detection line. At this time, the gate of the driver 14 is not released by the output signal from the comparison unit 13. Furthermore, when the display lamp 15 that is turned on when the computer system is turned on is mounted, the comparison unit 13 keeps the display lamp 15 on.

一方、比較部13は、比較した結果が一致する場合、FIFO12bから検出線を経由して、正しい接続情報を示すデジタル信号情報を次の接続点に送信する。このとき、比較部13からの出力信号により、ドライバ14のゲートが解放される。さらに、コンピュータシステムの電源が投入されたときに点灯する表示ランプ15が実装されているときには、比較部13は表示ランプ15を消灯する。   On the other hand, when the comparison results match, the comparison unit 13 transmits digital signal information indicating correct connection information from the FIFO 12b to the next connection point via the detection line. At this time, the output signal from the comparison unit 13 releases the gate of the driver 14. Furthermore, when the display lamp 15 that is turned on when the computer system is turned on is mounted, the comparison unit 13 turns off the display lamp 15.

以下では、説明の簡単化のため、図2に示した接続構成の代わりに、電子回路基板Z、A、Bがケーブル50、51、52によって接続され、制御回路40の出力端に接続された信号線10が判定回路30a1、30b1、30b2、30a2を経由して制御回路40の入力端に接続される場合を考える(図5参照)。   In the following, for simplification of explanation, instead of the connection configuration shown in FIG. 2, the electronic circuit boards Z, A, B are connected by cables 50, 51, 52 and connected to the output terminal of the control circuit 40. Consider a case where the signal line 10 is connected to the input terminal of the control circuit 40 via the determination circuits 30a1, 30b1, 30b2, and 30a2 (see FIG. 5).

図4は、本実施形態における転送データおよび設定データの構成を一例として示す図である。図4を参照して、実装位置情報スイッチ20a1、20a2、20b1、20b2に設定されるコネクタ物理実装位置情報と、検出線DL上を流れる正しい接続情報を示すデジタル信号情報について説明する。   FIG. 4 is a diagram showing an example of the configuration of transfer data and setting data in the present embodiment. The connector physical mounting position information set in the mounting position information switches 20a1, 20a2, 20b1, and 20b2 and the digital signal information indicating the correct connection information that flows on the detection line DL will be described with reference to FIG.

実装位置情報スイッチ20a1、20a2、20b1、20b2に設定されるコネクタ物理実装位置情報には、例えば、2バイト分割り当てられる。バイト1は、どの電子回路基板か、電子回路基板上のどの接続点(ケーブルが接続されるコネクタ物理実装位置)か、を示す最初の(接続元の)接続点の位置情報である。一方、バイト2は、どの電子回路基板か、電子回路基板上のどの接続点か、を示す次の(接続先の)接続点の位置情報である。   For example, 2 bytes are allocated to the connector physical mounting position information set in the mounting position information switches 20a1, 20a2, 20b1, and 20b2. Byte 1 is position information of the first (connection source) connection point indicating which electronic circuit board and which connection point on the electronic circuit board (connector physical mounting position to which the cable is connected). On the other hand, the byte 2 is position information of the next (connection destination) connection point indicating which electronic circuit board is and which connection point on the electronic circuit board.

例えば、図5の実装位置情報スイッチ20a1に設定する場合には、図4の「(2)実装位置情報スイッチa1の設定データ」に示すように、実装位置情報スイッチ20a1に隣接するコネクタa1の接続点を示す「a1」をバイト1に設定し、信号線10の延長上に存在するコネクタb1の接続点を示す「b1」をバイト2に設定する。このとき、図5の判定回路30a1と判定回路30b1の間の信号線10に含まれる検出線DLを介して、「a1、b1」の2バイト分の正しい接続情報を示すデジタル信号情報が送信される。   For example, when setting to the mounting position information switch 20a1 in FIG. 5, as shown in “(2) Setting data of the mounting position information switch a1” in FIG. 4, the connection of the connector a1 adjacent to the mounting position information switch 20a1. “A1” indicating a point is set in byte 1, and “b1” indicating a connection point of the connector b1 existing on the extension of the signal line 10 is set in byte 2. At this time, the digital signal information indicating the correct connection information for two bytes “a1, b1” is transmitted via the detection line DL included in the signal line 10 between the determination circuit 30a1 and the determination circuit 30b1 in FIG. The

一方、接続点が存在しない場合には、ダミーコードが設定される。例えば、制御回路40から送信するデータは、図4の「(1)制御回路40が送出する転送データ」に示すように、「00」をバイト1に設定し、信号線10の延長上に存在するコネクタa1の接続点を示す「a1」をバイト2に設定する。このとき、制御回路40と判定回路30a1の間の信号線に含まれる検出線DLを介して、「00、a1」の2バイト分の正しい接続情報を示すデジタル信号情報が送信される。   On the other hand, if there is no connection point, a dummy code is set. For example, the data transmitted from the control circuit 40 exists on the extension of the signal line 10 by setting “00” to byte 1 as shown in “(1) Transfer data transmitted by the control circuit 40” in FIG. "A1" indicating the connection point of the connector a1 to be set is set in byte 2. At this time, digital signal information indicating correct connection information for two bytes of “00, a1” is transmitted via the detection line DL included in the signal line between the control circuit 40 and the determination circuit 30a1.

また、図5の実装位置情報スイッチ20a2には、図4の「(5)実装位置情報スイッチa2の設定データ」に示すように、実装位置情報スイッチ20a2に隣接するコネクタa2の接続点を示す「a2」をバイト1に設定し、「ff」をバイト2に設定する。設定データのバイト2の値「ff」は、エンドコードを示すダミーコードである。このとき、判定回路30a2と制御回路40の間の信号線に含まれる検出線DLを介して、「a2、ff」の2バイト分の正しい接続情報を示すデジタル信号情報が送信される。   Further, the mounting position information switch 20a2 of FIG. 5 indicates a connection point of the connector a2 adjacent to the mounting position information switch 20a2, as shown in “(5) Setting data of the mounting position information switch a2” of FIG. “a2” is set to byte 1 and “ff” is set to byte 2. The value “ff” of byte 2 of the setting data is a dummy code indicating an end code. At this time, digital signal information indicating correct connection information for two bytes “a2, ff” is transmitted via the detection line DL included in the signal line between the determination circuit 30a2 and the control circuit 40.

次に、図4〜図6を参照して本実施形態の動作について詳細に説明する。   Next, the operation of the present embodiment will be described in detail with reference to FIGS.

まず、保守作業完了後ケーブルを再接続したときの接続状態が正常である場合における、本実施形態に係る接続診断装置の動作について、図3、図4および図5を参照して説明する。   First, the operation of the connection diagnostic apparatus according to the present embodiment when the connection state is normal when the cable is reconnected after the maintenance work is completed will be described with reference to FIG. 3, FIG. 4, and FIG.

保守担当者は、保守作業の完了後、ケーブルを再接続し、コンピュータシステムの電源を投入する。制御回路40は、電源が投入されると、電子回路基板A、Bの入出力部に設置された判定回路30a1、30a2、30b1、30b2を駆動するクロック信号を、信号線10内のクロック線CLに供給する。   After the maintenance work is completed, the maintenance staff reconnects the cables and turns on the computer system. When the power is turned on, the control circuit 40 outputs a clock signal for driving the determination circuits 30 a 1, 30 a 2, 30 b 1, 30 b 2 installed in the input / output units of the electronic circuit boards A and B to the clock line CL in the signal line 10. To supply.

また、制御回路40は、図4に「(1)制御回路40が送出する転送データ」として示した転送データ「00、a1」を、検出線DL上に送信する。   Further, the control circuit 40 transmits the transfer data “00, a1” shown as “(1) transfer data transmitted by the control circuit 40” on the detection line DL in FIG.

転送データ「00、a1」に含まれるバイト1の値「00」は、スタートコードを示すダミーコードである。一方、バイト2の値「a1」は、最初の接続点を示すコードである。   The value “00” of byte 1 included in the transfer data “00, a1” is a dummy code indicating a start code. On the other hand, the value “a1” of byte 2 is a code indicating the first connection point.

転送データ「00、a1」は、信号線10上のクロック信号に同期して、図5の判定回路30a1に送信される。転送データ「00、a1」は、図3に示した判定回路30a1のFIFO12aに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。同時に、図5に示した実装位置情報スイッチ20a1に設定されたデータ(すなわち、図4の設定データ「a1、b1」)は、図3に示したP/S変換器11に取り込まれて、パラレルデータがシリアルデータに変換される。その後、P/S変換器11からFIFO12bに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。   The transfer data “00, a1” is transmitted to the determination circuit 30 a 1 in FIG. 5 in synchronization with the clock signal on the signal line 10. The transfer data “00, a1” is first-in first-out transfer in units of bits in synchronization with the clock signal in the serial data format with respect to the FIFO 12a of the determination circuit 30a1 shown in FIG. At the same time, the data set in the mounting position information switch 20a1 shown in FIG. 5 (that is, the setting data “a1, b1” in FIG. 4) is taken into the P / S converter 11 shown in FIG. Data is converted to serial data. Thereafter, first-in first-out transfer is performed in bit units in synchronization with the clock signal in the serial data format from the P / S converter 11 to the FIFO 12b.

FIFO12aから送信されたデータ「00、a1」とFIFO12bから送信されたデータ「a1、b1」は、比較部13に取り込まれる。比較部13は、FIFO12aから送信されたデータ「00、a1」のバイト2の「a1」と、FIFO12bから送信されたデータ「a1、b1」のバイト1の「a1」を比較する。比較部13は、比較した結果が一致しているため、出力信号により、ドライバ14のゲートを解放する。すなわち、比較部13は、FIFO12bのデータ「a1、b1」を、検出線DLから次の接続点に向けて、正しい接続情報を示すデジタル信号情報として送信する。さらに、比較部13は、正しい接続であることを示すために、表示ランプ15を消灯する。   The data “00, a1” transmitted from the FIFO 12 a and the data “a1, b1” transmitted from the FIFO 12 b are taken into the comparison unit 13. The comparison unit 13 compares “a1” of byte 2 of the data “00, a1” transmitted from the FIFO 12a and “a1” of byte 1 of the data “a1, b1” transmitted from the FIFO 12b. The comparison unit 13 releases the gate of the driver 14 by the output signal because the comparison results match. That is, the comparison unit 13 transmits the data “a1, b1” of the FIFO 12b from the detection line DL to the next connection point as digital signal information indicating correct connection information. Furthermore, the comparison unit 13 turns off the display lamp 15 to indicate that the connection is correct.

データ「a1、b1」は、図5に示したケーブル51上の信号線10を経由して判定回路30b1に送信される。データ「a1、b1」は、図3に示した判定回路30b1のFIFO12aに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。同時に、図5に示した実装位置情報スイッチ20b1に設定されたデータ(すなわち、図4の設定データ「b1、b2」)は、図3に示したP/S変換器11に取り込まれて、パラレルデータがシリアルデータに変換される。その後、P/S変換器11からFIFO12bに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。   The data “a1, b1” is transmitted to the determination circuit 30b1 via the signal line 10 on the cable 51 illustrated in FIG. The data “a1, b1” is first-in first-out transfer in units of bits in synchronization with the clock signal in the serial data format with respect to the FIFO 12a of the determination circuit 30b1 shown in FIG. At the same time, the data set in the mounting position information switch 20b1 shown in FIG. 5 (that is, the setting data “b1, b2” in FIG. 4) is taken into the P / S converter 11 shown in FIG. Data is converted to serial data. Thereafter, first-in first-out transfer is performed in bit units in synchronization with the clock signal in the serial data format from the P / S converter 11 to the FIFO 12b.

FIFO12aから送信されたデータ「a1、b1」とFIFO12bから送信されたデータ「b1、b2」は、比較部13に取り込まれる。比較部13は、FIFO12aから送信されたデータ「a1、b1」のバイト2の「b1」と、FIFO12bから送信されたデータ「b1、b2」のバイト1の「b1」を比較する。比較部13は、比較した結果が一致しているため、出力信号により、ドライバ14のゲートを解放する。すなわち、比較部13は、FIFO12bのデータ「b1、b2」を、検出線DLから次の接続点に向けて、正しい接続情報を示すデジタル信号情報として送信する。さらに、比較部13は、正しい接続であることを示すために、表示ランプ15を消灯する。   The data “a1, b1” transmitted from the FIFO 12a and the data “b1, b2” transmitted from the FIFO 12b are taken into the comparison unit 13. The comparison unit 13 compares “b1” of byte 2 of the data “a1, b1” transmitted from the FIFO 12a with “b1” of byte 1 of the data “b1, b2” transmitted from the FIFO 12b. The comparison unit 13 releases the gate of the driver 14 by the output signal because the comparison results match. That is, the comparison unit 13 transmits the data “b1, b2” of the FIFO 12b from the detection line DL to the next connection point as digital signal information indicating correct connection information. Furthermore, the comparison unit 13 turns off the display lamp 15 to indicate that the connection is correct.

データ「b1、b2」は、図5に示す信号線10を経由して判定回路30b2に送信される。データ「b1、b2」は、図3に示した判定回路30b2のFIFO12aに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。同時に、図5に示した実装位置情報スイッチ20b2に設定されたデータ(すなわち、図4の設定データ「b2、a2」)は、図3に示したP/S変換器11に取り込まれて、パラレルデータがシリアルデータに変換される。その後、P/S変換器11からFIFO12bに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。   The data “b1, b2” is transmitted to the determination circuit 30b2 via the signal line 10 illustrated in FIG. The data “b1, b2” is first-in first-out transfer in units of bits in synchronization with the clock signal in the serial data format with respect to the FIFO 12a of the determination circuit 30b2 shown in FIG. At the same time, the data set in the mounting position information switch 20b2 shown in FIG. 5 (that is, the setting data “b2, a2” in FIG. 4) is taken into the P / S converter 11 shown in FIG. Data is converted to serial data. Thereafter, first-in first-out transfer is performed in bit units in synchronization with the clock signal in the serial data format from the P / S converter 11 to the FIFO 12b.

FIFO12aから送信されたデータ「b1、b2」とFIFO12bから送信されたデータ「b2、a2」は、比較部13に取り込まれる。比較部13は、FIFO12aから送信されたデータ「b1、b2」のバイト2の「b2」と、FIFO12bから送信されたデータ「b2、a2」のバイト1の「b2」を比較する。比較部13は、比較した結果が一致しているため、出力信号により、ドライバ14のゲートを解放する。すなわち、比較部13は、FIFO12bのデータ「b2、a2」を、検出線DLから次の接続点に向けて、正しい接続情報を示すデジタル信号情報として送信する。さらに、比較部13は、正しい接続であることを示すために、表示ランプ15を消灯する。   The data “b1, b2” transmitted from the FIFO 12 a and the data “b2, a2” transmitted from the FIFO 12 b are taken into the comparison unit 13. The comparison unit 13 compares “b2” of byte 2 of the data “b1, b2” transmitted from the FIFO 12a with “b2” of byte 1 of the data “b2, a2” transmitted from the FIFO 12b. The comparison unit 13 releases the gate of the driver 14 by the output signal because the comparison results match. That is, the comparison unit 13 transmits the data “b2, a2” of the FIFO 12b from the detection line DL to the next connection point as digital signal information indicating correct connection information. Furthermore, the comparison unit 13 turns off the display lamp 15 to indicate that the connection is correct.

データ「b2、a2」は、図5に示すケーブル52上の信号線10を経由して判定回路30a2に送信される。データ「b2、a2」は、図3に示した判定回路30a2のFIFO12aに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。同時に、図5に示す実装位置情報スイッチ20a2に設定されたデータ(すなわち、図4の設定データ「a2、ff」)は、図3に示したP/S変換器11に取り込まれて、パラレルデータがシリアルデータに変換される。その後、P/S変換器11からFIFO12bに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。   The data “b2, a2” is transmitted to the determination circuit 30a2 via the signal line 10 on the cable 52 shown in FIG. The data “b2, a2” is first-in first-out transfer in units of bits in synchronization with the clock signal in the serial data format with respect to the FIFO 12a of the determination circuit 30a2 shown in FIG. At the same time, the data set in the mounting position information switch 20a2 shown in FIG. 5 (that is, the setting data “a2, ff” in FIG. 4) is taken into the P / S converter 11 shown in FIG. Is converted to serial data. Thereafter, first-in first-out transfer is performed in bit units in synchronization with the clock signal in the serial data format from the P / S converter 11 to the FIFO 12b.

FIFO12aから送信されたデータ「b2、a2」とFIFO12bから送信されたデータ「a2、ff」は、比較部13に取り込まれる。比較部13は、FIFO12aから送信されたデータ「b2、a2」のバイト2の「a2」と、FIFO12bから送信されたデータ「a2、ff」のバイト1の「a2」を比較する。比較器13は、比較した結果が一致しているため、出力信号により、ドライバ14のゲートを解放する。すなわち、比較器13は、FIFO12bのデータ「a2、ff」を、検出線DLから制御回路40に向けて、正しい接続情報を示すデジタル信号情報として送信する。さらに、比較器13は、正しい接続であることを示すために、表示ランプ15を消灯する。   The data “b2, a2” transmitted from the FIFO 12 a and the data “a2, ff” transmitted from the FIFO 12 b are taken into the comparison unit 13. The comparison unit 13 compares “a2” of byte 2 of the data “b2, a2” transmitted from the FIFO 12a and “a2” of byte 1 of the data “a2, ff” transmitted from the FIFO 12b. The comparator 13 releases the gate of the driver 14 by the output signal because the comparison results match. That is, the comparator 13 transmits the data “a2, ff” of the FIFO 12b from the detection line DL to the control circuit 40 as digital signal information indicating correct connection information. Further, the comparator 13 turns off the display lamp 15 to indicate that the connection is correct.

制御回路40は、送信されたデータ「a2、ff」を受け取ると、バイト2の「ff」を確認してエンドコードであることを認識し、一筆書きになるように配線接続された信号線10が電気的に接続されて繋がっていることを把握する。これにより、制御回路40は、ケーブルが正常に接続されているものと判定する。   When the control circuit 40 receives the transmitted data “a2, ff”, the control circuit 40 confirms the “ff” of the byte 2 to recognize that it is an end code, and the signal line 10 wired so as to be written in a single stroke. Grasp that is connected by electrical connection. Thereby, the control circuit 40 determines that the cable is normally connected.

次に、保守作業が完了してケーブルを再接続したときに接続ミスを発生させた場合における、本実施形態に係る接続診断装置の動作について、図3、図4、図6を参照して説明する。   Next, the operation of the connection diagnostic device according to the present embodiment when a connection error occurs when the maintenance work is completed and the cable is reconnected will be described with reference to FIGS. 3, 4, and 6. To do.

図6は、ケーブル51とケーブル52の接続を入れ違えて、誤って接続した状態を示す。   FIG. 6 shows a state where the connection between the cable 51 and the cable 52 is mistaken and the connection is mistaken.

保守担当者は、保守作業の完了後、ケーブルを再接続し、コンピュータシステムの電源を投入する。制御回路40は、電源が投入されると、電子回路基板A、Bの入出力部に設置された判定回路30a1、30a2、30b1、30b2を駆動するクロック信号を、信号線10に含まれるクロック線CLに供給する。   After the maintenance work is completed, the maintenance staff reconnects the cables and turns on the computer system. When the power is turned on, the control circuit 40 outputs a clock signal for driving the determination circuits 30 a 1, 30 a 2, 30 b 1, and 30 b 2 installed in the input / output units of the electronic circuit boards A and B to the clock line included in the signal line 10. Supply to CL.

また、制御回路40は、図4に「(1)制御回路40が送出する転送データ」として示した転送データ「00、a1」を、検出線DL上に送信する。   Further, the control circuit 40 transmits the transfer data “00, a1” shown as “(1) transfer data transmitted by the control circuit 40” on the detection line DL in FIG.

転送データ「00、a1」に含まれるバイト1の値「00」は、スタートコードを示すダミーコードである。一方、バイト2の値「a1」は、最初の接続点を示すコードである。   The value “00” of byte 1 included in the transfer data “00, a1” is a dummy code indicating a start code. On the other hand, the value “a1” of byte 2 is a code indicating the first connection point.

転送データ「00、a1」は、信号線10上のクロック信号に同期して、図6の判定回路30a1に送信される。転送データ「00、a1」は、図3に示した判定回路30a1のFIFO12aに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。同時に、図6に示した実装位置情報スイッチ20a1に設定されたデータ(すなわち、図4の設定データ「a1、b1」)は、図3に示したP/S変換器11に取り込まれて、パラレルデータがシリアルデータに変換される。その後、P/S変換器11からFIFO12bに対して、シリアルデータ形式でクロック信号に同期してビット単位で先入れ先出し転送が行われる。   The transfer data “00, a1” is transmitted to the determination circuit 30 a 1 in FIG. 6 in synchronization with the clock signal on the signal line 10. The transfer data “00, a1” is first-in first-out transfer in units of bits in synchronization with the clock signal in the serial data format with respect to the FIFO 12a of the determination circuit 30a1 shown in FIG. At the same time, the data set in the mounting position information switch 20a1 shown in FIG. 6 (that is, the setting data “a1, b1” in FIG. 4) is taken into the P / S converter 11 shown in FIG. Data is converted to serial data. Thereafter, first-in first-out transfer is performed in bit units in synchronization with the clock signal in the serial data format from the P / S converter 11 to the FIFO 12b.

FIFO12aから送信されたデータ「00、a1」とFIFO12bから送信されたデータ「a1、b1」は、比較部13に取り込まれる。比較部13は、FIFO12aから送信されたデータ「00、a1」のバイト2の「a1」と、FIFO12bから送信されたデータ「a1、b1」のバイト1の「a1」を比較する。比較部13は、比較した結果が一致しているため、出力信号により、ドライバ14のゲートを解放する。すなわち、比較部13は、FIFO12bのデータ「a1、b1」を、検出線DLから次の接続点に向けて、正しい接続情報を示すデジタル信号情報として送信する。さらに、比較部13は、正しい接続であることを示すために、表示ランプ15を消灯する。   The data “00, a1” transmitted from the FIFO 12 a and the data “a1, b1” transmitted from the FIFO 12 b are taken into the comparison unit 13. The comparison unit 13 compares “a1” of byte 2 of the data “00, a1” transmitted from the FIFO 12a and “a1” of byte 1 of the data “a1, b1” transmitted from the FIFO 12b. The comparison unit 13 releases the gate of the driver 14 by the output signal because the comparison results match. That is, the comparison unit 13 transmits the data “a1, b1” of the FIFO 12b from the detection line DL to the next connection point as digital signal information indicating correct connection information. Furthermore, the comparison unit 13 turns off the display lamp 15 to indicate that the connection is correct.

データ「a1、b1」は、図6に示したケーブル51上の信号線10を経由して判定回路30b2へ送信される。しかしながら、ケーブル接続が正常でないため、この時点で正しい接続情報を示すデジタル信号情報の転送は行われなくなる。制御回路40は、一定時間が経過しても、送信の最終データを示すエンドコードが届かない場合、タイムアウトと判断し、ケーブルの接続が正常に行われていないものと判定する。   The data “a1, b1” is transmitted to the determination circuit 30b2 via the signal line 10 on the cable 51 shown in FIG. However, since the cable connection is not normal, the digital signal information indicating the correct connection information is not transferred at this point. If the end code indicating the final data of the transmission does not arrive even after a predetermined time has elapsed, the control circuit 40 determines that a timeout has occurred and determines that the cable is not properly connected.

本実施形態に係る接続診断装置では、信号線10に沿って設けられた判定回路30a1、30b1、30b2、30a2のそれぞれが、上流側で隣接する判定回路(ないし制御回路)から受信した信号に基づいて、当該隣接回路と自身とが信号線10を介して正しい順序で接続されているか否かを判定し、正しい順序で接続されていると判定した場合に、下流側で隣接する判定回路(ないし制御回路)に対して、信号線10を経由して信号を送出する。このとき、ケーブル51、52によってすべてのコネクタが正しく接続されているときに限り、制御回路40から送出された信号が信号線10を経由して制御回路40に戻ってくる。したがって、かかる接続診断装置によると、電子回路基板A、B間のコネクタを相互に接続する複数のケーブル51、52のすべての接続が正しいことを容易に確認することができる。   In the connection diagnosis apparatus according to the present embodiment, each of the determination circuits 30a1, 30b1, 30b2, and 30a2 provided along the signal line 10 is based on a signal received from an adjacent determination circuit (or control circuit) on the upstream side. Thus, it is determined whether or not the adjacent circuit and itself are connected in the correct order via the signal line 10, and if it is determined that they are connected in the correct order, the determination circuit (or thru A signal is sent to the control circuit via the signal line 10. At this time, the signal transmitted from the control circuit 40 returns to the control circuit 40 via the signal line 10 only when all the connectors are correctly connected by the cables 51 and 52. Therefore, according to this connection diagnostic device, it is possible to easily confirm that all the connections of the plurality of cables 51 and 52 that connect the connectors between the electronic circuit boards A and B are correct.

なお、上記の特許文献の全開示を、本書に引用をもって繰り込むものとする。本発明の全開示(請求の範囲を含む)の枠内において、さらにその基本的技術思想に基づいて、実施形態の変更・調整が可能である。また、本発明の請求の範囲の枠内において種々の開示要素(各請求項の各要素、各実施形態の各要素、各図面の各要素等を含む)の多様な組み合わせ、ないし、選択が可能である。すなわち、本発明は、請求の範囲を含む全開示、技術的思想にしたがって当業者であればなし得るであろう各種変形、修正を含むことは勿論である。特に、本書に記載した数値範囲については、当該範囲内に含まれる任意の数値ないし小範囲が、別段の記載のない場合でも具体的に記載されているものと解釈されるべきである。   It should be noted that the entire disclosure of the above patent document is incorporated herein by reference. Within the scope of the entire disclosure (including claims) of the present invention, the embodiment can be changed and adjusted based on the basic technical concept. Further, various combinations or selections of various disclosed elements (including each element of each claim, each element of each embodiment, each element of each drawing, etc.) are possible within the scope of the claims of the present invention. It is. That is, the present invention of course includes various variations and modifications that could be made by those skilled in the art according to the entire disclosure including the claims and the technical idea. In particular, with respect to the numerical ranges described in this document, any numerical value or small range included in the range should be construed as being specifically described even if there is no specific description.

なお、本発明において、下記の形態が可能である。
[形態1]
上記第1の視点に係る接続診断装置のとおりである。
[形態2]
前記制御回路は、前記複数の判定回路のうちの前記信号線に沿って隣接する一方の判定回路に向けて前記信号線を経由して信号を送出した場合に、前記複数の判定回路のうちの前記信号線に沿って隣接する他方の判定回路から前記信号線を経由して信号を受信したとき、前記始点と前記終点とが前記複数の判定回路を経由して前記信号線により接続されていると判定する、形態1に記載の接続診断装置。
[形態3]
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられる、形態1または2に記載の接続診断装置。
[形態4]
前記複数のコネクタのそれぞれに対応付けて設けられたスイッチを備え、
前記スイッチには、対応するコネクタを識別する第1の情報と、前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定される、形態3に記載の接続診断装置。
[形態5]
前記制御回路は、前記複数の判定回路のうちの前記信号線の始点側で隣接する判定回路に対応するスイッチを識別する情報を含む信号を送信し、
前記複数の判定回路は、対応するスイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とを比較し、一致すると判定した場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、該スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する、形態4に記載の接続診断装置。
[形態6]
形態1ないし5のいずれか一に記載の接続診断装置と、
1または2以上の電子回路基板と、を備え、
前記電子回路基板間または前記電子回路基板内の複数のコネクタは、前記信号線が通過するケーブルによって相互に接続される、コンピュータシステム。
[形態7]
上記第2の視点に係る判定回路のとおりである。
[形態8]
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられる、形態7に記載の判定回路。
[形態9]
前記判定手段は、前記複数のコネクタのそれぞれに対応付けて設けられたスイッチであって対応するコネクタを識別する第1の情報と前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定された前記スイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とを比較し、
前記送出手段は、前記判定手段により一致すると判定された場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する、形態8に記載の判定回路。
[形態10]
上記第3の視点に係る接続診断方法のとおりである。
[形態11]
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられる、形態10に記載の接続診断方法。
[形態12]
前記一の判定回路が、前記複数のコネクタのそれぞれに対応付けて設けられたスイッチであって対応するコネクタを識別する第1の情報と前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定された前記スイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とが一致するか否かを判定する工程と、
一致すると判定した場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する工程と、を含む、形態11に記載の接続診断方法。
In the present invention, the following modes are possible.
[Form 1]
This is the same as the connection diagnosis apparatus according to the first aspect.
[Form 2]
When the control circuit sends a signal via the signal line to one of the determination circuits adjacent to the signal line along the signal line, the control circuit includes: When a signal is received via the signal line from the other determination circuit adjacent along the signal line, the start point and the end point are connected by the signal line via the plurality of determination circuits. The connection diagnosis apparatus according to the first aspect, wherein
[Form 3]
The connection diagnosis device according to claim 1 or 2, wherein the plurality of determination circuits are provided in association with each of the plurality of connectors.
[Form 4]
A switch provided in association with each of the plurality of connectors;
The first switch for identifying the corresponding connector and the second information for identifying the connector to be adjacent to the connector on the downstream side along the signal line are set in the switch. Connection diagnostic device.
[Form 5]
The control circuit transmits a signal including information for identifying a switch corresponding to a determination circuit adjacent on the start point side of the signal line among the plurality of determination circuits,
The plurality of determination circuits are configured to change the signal line from the first information set in the corresponding switch and a circuit adjacent on the upstream side along the signal line of the control circuit and the plurality of determination circuits. The information received in the signal received via the switch, and if it is determined that they match, the switch is connected to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of determination circuits. 5. The connection diagnosis apparatus according to aspect 4, wherein a signal including the second information set to 1 is transmitted via the signal line.
[Form 6]
The connection diagnosis device according to any one of Forms 1 to 5,
One or more electronic circuit boards,
A plurality of connectors between or within the electronic circuit boards are connected to each other by a cable through which the signal line passes.
[Form 7]
The determination circuit according to the second viewpoint is as described above.
[Form 8]
The determination circuit according to the seventh aspect, wherein the plurality of determination circuits are provided in association with each of the plurality of connectors.
[Form 9]
The determination means is a switch provided in association with each of the plurality of connectors, and includes a first information for identifying the corresponding connector and a connector to be adjacent to the connector on the downstream side along the signal line. The first information set in the switch in which the second information to be identified is set, and the control circuit and a circuit adjacent to the upstream side along the signal line of the plurality of determination circuits Compare the information contained in the signal received via the signal line,
The sending means is set to the switch with respect to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of judgment circuits when the judgment means judges that they match. The determination circuit according to claim 8, wherein a signal including the second information is transmitted via the signal line.
[Mode 10]
This is as in the connection diagnosis method according to the third aspect.
[Form 11]
The connection diagnosis method according to claim 10, wherein the plurality of determination circuits are provided in association with each of the plurality of connectors.
[Form 12]
The one determination circuit is a switch provided in association with each of the plurality of connectors, and should be adjacent to the first information for identifying the corresponding connector and the connector on the downstream side along the signal line. The first information set in the switch in which the second information for identifying the connector is set, and the circuit adjacent on the upstream side along the signal line of the control circuit and the plurality of determination circuits Determining whether or not the information included in the signal received via the signal line from
When it is determined that they match, a signal including the second information set in the switch is provided to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of determination circuits. The connection diagnosis method according to claim 11, comprising a step of sending via the signal line.

10 信号線
11 P/S変換器
12a、12b FIFO
13 比較部
14 ドライバ
15 表示ランプ
20、20a1〜20a4、20b1、20b2、20c1、20c2 実装位置情報スイッチ
30、30a1〜30a4、30b1、30b2、30c1、30c2 判定回路
40 制御回路
50〜54 ケーブル
A〜C、Z 電子回路基板
a1〜a4、b1、b2 コネクタ
CL クロック線
DL 検出線
10 signal line 11 P / S converter 12a, 12b FIFO
13 Comparison unit 14 Driver 15 Display lamp 20, 20a1 to 20a4, 20b1, 20b2, 20c1, 20c2 Mounting position information switch 30, 30a1 to 30a4, 30b1, 30b2, 30c1, 30c2 Determination circuit 40 Control circuit 50 to 54 Cables A to C , Z Electronic circuit boards a1-a4, b1, b2 Connector CL Clock line DL Detection line

Claims (5)

電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブルを通過する信号線の始点と終点に接続された制御回路と、
前記始点と前記終点との間に前記信号線に沿って設けられた複数の判定回路と、を備え、
前記複数の判定回路は、前記信号線の始点を上流側とし終点を下流側としたときに、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に基づいて、前記隣接する回路と自身とが前記信号線を介して正しい順序で接続されているか否かを判定し、正しい順序で接続されていると判定した場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記信号線を経由して信号を送出
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられ、
前記複数のコネクタのそれぞれに対応付けて設けられたスイッチを備え、
前記スイッチには、対応するコネクタを識別する第1の情報と、前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定され、
前記制御回路は、前記複数の判定回路のうちの前記信号線の始点側で隣接する判定回路に対応するスイッチを識別する情報を含む信号を送信し、
前記複数の判定回路は、対応するスイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とを比較し、一致すると判定した場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、該スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する、
ことを特徴とする接続診断装置。
A control circuit connected to the start point and the end point of a signal line passing through a cable connecting between a plurality of connectors between electronic circuit boards or in an electronic circuit board;
A plurality of determination circuits provided along the signal line between the start point and the end point;
The plurality of determination circuits, when the start point of the signal line is the upstream side and the end point is the downstream side, from the adjacent circuit on the upstream side along the signal line of the control circuit and the plurality of determination circuits Based on the signal received via the signal line, it is determined whether the adjacent circuit and itself are connected in the correct order via the signal line, and determined that they are connected in the correct order If, with respect to adjacent circuitry downstream along the signal lines of said control circuit and said plurality of decision circuits, sends a signal via the signal line,
The plurality of determination circuits are provided in association with each of the plurality of connectors,
A switch provided in association with each of the plurality of connectors;
The switch is set with first information for identifying a corresponding connector and second information for identifying a connector to be adjacent to the connector on the downstream side along the signal line,
The control circuit transmits a signal including information for identifying a switch corresponding to a determination circuit adjacent on the start point side of the signal line among the plurality of determination circuits,
The plurality of determination circuits are configured to change the signal line from the first information set in the corresponding switch and a circuit adjacent on the upstream side along the signal line of the control circuit and the plurality of determination circuits. The information received in the signal received via the switch, and if it is determined that they match, the switch is connected to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of determination circuits. A signal including the second information set to be sent via the signal line;
A connection diagnostic device characterized by the above .
前記制御回路は、前記複数の判定回路のうちの前記信号線に沿って隣接する一方の判定回路に向けて前記信号線を経由して信号を送出した場合に、前記複数の判定回路のうちの前記信号線に沿って隣接する他方の判定回路から前記信号線を経由して信号を受信したとき、前記始点と前記終点とが前記複数の判定回路を経由して前記信号線により接続されていると判定する、請求項1に記載の接続診断装置。   When the control circuit sends a signal via the signal line to one of the determination circuits adjacent to the signal line along the signal line, the control circuit includes: When a signal is received via the signal line from the other determination circuit adjacent along the signal line, the start point and the end point are connected by the signal line via the plurality of determination circuits. The connection diagnosis device according to claim 1, wherein 請求項1または2に記載の接続診断装置と、
1または2以上の電子回路基板と、を備え、
前記電子回路基板間または前記電子回路基板内の複数のコネクタは、前記信号線が通過するケーブルによって相互に接続される、コンピュータシステム。
The connection diagnostic device according to claim 1 or 2 ,
One or more electronic circuit boards,
A plurality of connectors between or within the electronic circuit boards are connected to each other by a cable through which the signal line passes.
電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブルを通過する信号線の始点を上流側とし終点を下流側としたときに、前記始点と前記終点に接続された制御回路、および、前記始点と前記終点との間に前記信号線に沿って設けられた複数の判定回路のうちの、前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に基づいて、前記隣接する回路と自身とが前記信号線を介して正しい順序で接続されているか否かを判定する判定手段と、
前記判定手段により正しい順序で接続されていると判定された場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記信号線を経由して信号を送出する送出手段と、を備え、
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられ、
前記判定手段は、前記複数のコネクタのそれぞれに対応付けて設けられたスイッチであって対応するコネクタを識別する第1の情報と前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定された前記スイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とを比較し、
前記送出手段は、前記判定手段により一致すると判定された場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する、
ことを特徴とする判定回路。
A control circuit connected to the start point and the end point when the start point of the signal line passing through a cable connecting the plurality of connectors between the electronic circuit boards or in the electronic circuit board is the upstream side and the end point is the downstream side And among the plurality of determination circuits provided along the signal line between the start point and the end point, received from the circuit adjacent on the upstream side along the signal line via the signal line Determining means for determining whether the adjacent circuit and itself are connected in the correct order via the signal line based on a signal;
When it is determined by the determination means that they are connected in the correct order, the control circuit and the circuit adjacent to the downstream side along the signal line of the plurality of determination circuits pass through the signal line. And sending means for sending a signal,
The plurality of determination circuits are provided in association with each of the plurality of connectors,
The determination means is a switch provided in association with each of the plurality of connectors, and includes a first information for identifying the corresponding connector and a connector to be adjacent to the connector on the downstream side along the signal line. The first information set in the switch in which the second information to be identified is set, and the control circuit and a circuit adjacent to the upstream side along the signal line of the plurality of determination circuits Compare the information contained in the signal received via the signal line,
The sending means is set to the switch with respect to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of judgment circuits when the judgment means judges that they match. Sending a signal including the second information via the signal line;
A determination circuit characterized by that .
電子回路基板間または電子回路基板内の複数のコネクタを相互に接続するケーブルを通過する信号線の始点と終点との間に前記信号線に沿って設けられた複数の判定回路のうちの一の判定回路が、
前記信号線の始点を上流側とし終点を下流側としたときに、前記始点と前記終点に接続された制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に基づいて、前記隣接する回路と自身とが前記信号線を介して正しい順序で接続されているか否かを判定する工程と、
正しい順序で接続されていると判定した場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記信号線を経由して信号を送出する工程と、を含
前記複数の判定回路は、前記複数のコネクタのそれぞれに対応付けて設けられ、
前記一の判定回路が、前記複数のコネクタのそれぞれに対応付けて設けられたスイッチであって対応するコネクタを識別する第1の情報と前記信号線に沿って下流側で該コネクタに隣接すべきコネクタを識別する第2の情報とが設定された前記スイッチに設定された前記第1の情報と、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って上流側で隣接する回路から前記信号線を介して受信した信号に含まれる情報とを比較する工程と、
一致すると判定された場合、前記制御回路および前記複数の判定回路のうちの前記信号線に沿って下流側で隣接する回路に対して、前記スイッチに設定された前記第2の情報を含む信号を、前記信号線を介して送出する工程と、を含む、
ことを特徴とする接続診断方法。
One of a plurality of determination circuits provided along the signal line between a start point and an end point of a signal line passing through a cable interconnecting a plurality of connectors between the electronic circuit boards or in the electronic circuit board Judgment circuit
When the start point of the signal line is the upstream side and the end point is the downstream side, a control circuit connected to the start point and the end point and a circuit adjacent on the upstream side along the signal line of the plurality of determination circuits Determining whether the adjacent circuit and itself are connected in the correct order via the signal line based on a signal received via the signal line from
When it is determined that they are connected in the correct order, a signal is sent via the signal line to the circuit adjacent to the downstream side along the signal line of the control circuit and the plurality of determination circuits. a step of, only including,
The plurality of determination circuits are provided in association with each of the plurality of connectors,
The one determination circuit is a switch provided in association with each of the plurality of connectors, and should be adjacent to the first information for identifying the corresponding connector and the connector on the downstream side along the signal line. The first information set in the switch in which the second information for identifying the connector is set, and the circuit adjacent on the upstream side along the signal line of the control circuit and the plurality of determination circuits Comparing the information contained in the signal received via the signal line from
When it is determined that they match, a signal including the second information set in the switch is provided to a circuit adjacent on the downstream side along the signal line of the control circuit and the plurality of determination circuits. Sending via the signal line,
The connection diagnosis method characterized by the above-mentioned .
JP2013096358A 2013-05-01 2013-05-01 Connection diagnosis device, determination circuit, and connection diagnosis method Expired - Fee Related JP5800371B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013096358A JP5800371B2 (en) 2013-05-01 2013-05-01 Connection diagnosis device, determination circuit, and connection diagnosis method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013096358A JP5800371B2 (en) 2013-05-01 2013-05-01 Connection diagnosis device, determination circuit, and connection diagnosis method

Publications (2)

Publication Number Publication Date
JP2014219209A JP2014219209A (en) 2014-11-20
JP5800371B2 true JP5800371B2 (en) 2015-10-28

Family

ID=51937819

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013096358A Expired - Fee Related JP5800371B2 (en) 2013-05-01 2013-05-01 Connection diagnosis device, determination circuit, and connection diagnosis method

Country Status (1)

Country Link
JP (1) JP5800371B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220029950A (en) 2020-09-02 2022-03-10 삼성전자주식회사 Detector circuit and electronic device including the same
KR20230057903A (en) * 2021-10-22 2023-05-02 삼성전자주식회사 Electronic device and method for testing a cable connect circuit

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06300808A (en) * 1993-04-19 1994-10-28 Fujitsu Ltd Method for inspecting cable wiring
JPH10308796A (en) * 1997-05-06 1998-11-17 Oki Electric Ind Co Ltd Wrong connection detection circuit of inter-device cable
JP4606237B2 (en) * 2005-04-25 2011-01-05 島田理化工業株式会社 Method for detecting an incorrect cable connection between electronic devices, an incorrect cable detection system

Also Published As

Publication number Publication date
JP2014219209A (en) 2014-11-20

Similar Documents

Publication Publication Date Title
CN105700510B (en) The disperse errors detection method and CAN communication system of CAN communication system
CN109558371A (en) Serial connection between Management Controller and microcontroller
JP2008141785A (en) Network documentation system with electronic modules
US9221472B2 (en) Means of transport and method for wired data transmission between two vehicles which are detachably connected to one another
NO338821B1 (en) Routing facility for an underwater electronic module
US9294604B1 (en) Serial wrap-around redundancy system
JP5800371B2 (en) Connection diagnosis device, determination circuit, and connection diagnosis method
JP2015165625A (en) Bulk transmission device, bulk transmission system and bulk transmission method
US7546518B2 (en) Received data compensating device
US20230231739A1 (en) Inspection apparatus and inspection method
KR101938757B1 (en) Patch panel having the function of connection position indication of patch cord
JP2015195487A (en) Electronic apparatus, connection confirmation device and connection confirmation method
US20160350252A1 (en) Patch panel and distribution amplifier with configurable input/output module
US20160132416A1 (en) Communication monitoring system
JP5804527B2 (en) Power connection device
US9058294B2 (en) Programmable logic controller
JP5631796B2 (en) Fire alarm repeater
CN113939467B (en) Device for connecting control device of personnel conveying equipment
CN101453093A (en) Jumper wire apparatus and jumper wire apparatus assembly
JP5027445B2 (en) Equipment monitoring and control equipment, data relay
KR100802732B1 (en) A fot connecter structure for a most network
CN100448204C (en) Method for operating a network
JP2006269213A (en) Detection system of cable incorrect connection
JP5349229B2 (en) Method for identifying fault location in packet ring network and system for executing the method
US20230230428A1 (en) Inspection apparatus and inspection method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140905

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150608

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150616

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150703

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150728

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150820

R150 Certificate of patent or registration of utility model

Ref document number: 5800371

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees