JP5597963B2 - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
JP5597963B2
JP5597963B2 JP2009234677A JP2009234677A JP5597963B2 JP 5597963 B2 JP5597963 B2 JP 5597963B2 JP 2009234677 A JP2009234677 A JP 2009234677A JP 2009234677 A JP2009234677 A JP 2009234677A JP 5597963 B2 JP5597963 B2 JP 5597963B2
Authority
JP
Japan
Prior art keywords
region
trench
base region
semiconductor device
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009234677A
Other languages
Japanese (ja)
Other versions
JP2011082401A (en
Inventor
巧裕 伊倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP2009234677A priority Critical patent/JP5597963B2/en
Publication of JP2011082401A publication Critical patent/JP2011082401A/en
Application granted granted Critical
Publication of JP5597963B2 publication Critical patent/JP5597963B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/781Inverted VDMOS transistors, i.e. Source-Down VDMOS transistors

Description

この発明は、インバータ等の電力変換装置、あるいはRF(Radio Frequency,高周波)パワーアンプに用いられる絶縁ゲート型半導体装置である、高耐圧パワーMOSFET(金属−酸化膜−半導体構造の電界効果トランジスタ)、およびIGBT(絶縁ゲート型バイポーラトランジスタ)に関する。   The present invention relates to a high voltage power MOSFET (field-effect transistor having a metal-oxide film-semiconductor structure), which is an insulated gate semiconductor device used for a power conversion device such as an inverter or an RF (Radio Frequency, high frequency) power amplifier, And IGBT (Insulated Gate Bipolar Transistor).

無線基地局向けのRFパワーアンプには、アンテナに供給する信号の電力を増幅するために半導体デバイスが用いられている。現在RFパワーアンプに用いられている半導体デバイスは、主に横型のMOSFET、すなわちLDMOS(Lateral Diffused MOS)である。LDMOSにはいくつかの特徴がある。1つ目の特徴は、ソース領域とドレイン領域がゲート電極に対して自己整合的(セルフアライン)に形成できることである。そのため、ゲート電極とソース領域、もしくはゲート電極とドレイン領域の重なり部分が少なくなり、この重なり部分の面積に起因した寄生容量であるゲート・ソース間容量(Cgs)、およびゲート・ドレイン間容量(Cgd)を小さくできる。このような寄生容量は、入力容量(Ciss)あるいは帰還容量(Crss)となり、MOSFETのスイッチング損失の増加の原因となる。よって、MOSFETの高周波動作においては、寄生容量を小さくすることが必要不可欠である。2つ目の特徴は、表面に形成されたソース領域が深いp型拡散層(通常、シンカーと呼ばれる)を介してチップの裏面に接続されることである。チップの裏面はパッケージの金属板上に接続される。パッケージの金属板がグランド電位である場合、このp型シンカーを用いれば、チップ表面のソースとパッケージのグランド電位の金属板を接続するワイヤーが不要になる。このためワイヤーの持つ寄生インダクタンス、または寄生抵抗によるMOSFETの増幅特性の悪化を防ぐことができる。   In an RF power amplifier for a radio base station, a semiconductor device is used to amplify the power of a signal supplied to an antenna. A semiconductor device currently used for an RF power amplifier is mainly a lateral MOSFET, that is, an LDMOS (Lateral Diffused MOS). LDMOS has several features. The first feature is that the source region and the drain region can be formed in a self-aligned manner (self-alignment) with respect to the gate electrode. Therefore, the overlapping portion between the gate electrode and the source region or between the gate electrode and the drain region is reduced, and the gate-source capacitance (Cgs) and the gate-drain capacitance (Cgd) which are parasitic capacitances due to the area of the overlapping portion. ) Can be reduced. Such a parasitic capacitance becomes an input capacitance (Ciss) or a feedback capacitance (Crss), and causes an increase in switching loss of the MOSFET. Therefore, it is indispensable to reduce the parasitic capacitance in the high frequency operation of the MOSFET. The second feature is that the source region formed on the surface is connected to the back surface of the chip via a deep p-type diffusion layer (usually called a sinker). The back side of the chip is connected on the metal plate of the package. When the package metal plate is at ground potential, if this p-type sinker is used, a wire connecting the source on the chip surface and the metal plate at the ground potential of the package becomes unnecessary. For this reason, deterioration of the amplification characteristics of the MOSFET due to the parasitic inductance or parasitic resistance of the wire can be prevented.

これらの特徴は、縦型のMOSFETであるVDMOS(Vertical Diffused MOS)と比較したときに顕著となる。つまりVDMOSの場合、チップの裏面側を広く占めるドレイン領域は、ゲート電極に対して自己整合的には形成されていない。そのため、ゲート電極とドレイン領域の重なり部分の面積が大きくなり、Cgdが増加する。また一般的にVDMOSは、チップの裏面にドレイン電極が形成される。このため、パッケージに固定する際には、ドレイン電位の金属板上にチップの裏面を接続する。パッケージ上の金属板がグランド電位である場合にはチップの裏面とグランドになる金属板の間に、熱伝導性の高い絶縁膜で絶縁を図る必要がある。またチップ表面のソース電極をパッケージのグランド電位の金属板に接続するために、ワイヤーによる結線を要する。このため、ワイヤー結線による寄生インダクタンス、寄生抵抗により増幅特性が悪くなる。     These characteristics become remarkable when compared with VDMOS (Vertical Diffused MOS) which is a vertical MOSFET. That is, in the case of VDMOS, the drain region that occupies the back side of the chip is not formed in a self-aligned manner with respect to the gate electrode. For this reason, the area of the overlapping portion between the gate electrode and the drain region increases, and Cgd increases. In general, in the VDMOS, a drain electrode is formed on the back surface of the chip. For this reason, when it fixes to a package, the back surface of a chip | tip is connected on the metal plate of drain electric potential. When the metal plate on the package is at the ground potential, it is necessary to insulate with an insulating film having high thermal conductivity between the back surface of the chip and the metal plate serving as the ground. In addition, in order to connect the source electrode on the chip surface to the metal plate having the ground potential of the package, connection with a wire is required. For this reason, amplification characteristics deteriorate due to parasitic inductance and parasitic resistance due to wire connection.

以上の理由から、RFパワーアンプのスイッチング素子としては、LDMOSが広く適用されている。
LDMOSは他にもさまざまな用途で利用されている。例えば電気リレーがある。電気リレーが複数個必要な装置の場合、これらの電気リレーとしてのLDMOSと該LDMOSを駆動・制御する回路とを、共に1つの半導体チップに形成することによりコストの削減がなされている。電気リレーは、低消費電力、発熱が少ないことによる装置の小型化という要求から、電流が流れている時の導通抵抗(オン抵抗)が低いことがLDMOSに必要とされる。
For the above reasons, LDMOS is widely applied as a switching element of an RF power amplifier.
LDMOS is used in various other applications. For example, there is an electric relay. In the case of a device that requires a plurality of electrical relays, the LDMOS as the electrical relay and the circuit for driving and controlling the LDMOS are both formed on one semiconductor chip, thereby reducing the cost. The electrical relay is required for the LDMOS to have a low conduction resistance (on-resistance) when a current is flowing, because of the demand for downsizing the device due to low power consumption and low heat generation.

一方VDMOSは、LDMOSよりも電流導通時の抵抗が低いというメリットがあるため、チップの小型化に向いている。前述のようにLDMOSでは、ソース電極とドレイン電極がいずれも表面に形成される。そのため、電流経路が表面から数μm程度の深さに限られることから、経路の断面積が小さくなり、結果として、導通時の電気抵抗が大きくなる。従ってLDMOSは、一般的に中・大電流用途(1アンペア以上)には適さない。しかしながらVDMOSは、ドレイン電極を半導体基板の裏面に設けて、電流経路をチップの深さ方向に沿う形としているため、導通時の電気抵抗を小さくでき、中・大電流用途(1アンペア以上)にも適用可能である。従って、VDMOSをRFパワーアンプに適用することができれば、装置の小型化が容易となる。さらには、この小型化によりゲート電極の長さが短くて済むため、LDMOSを用いる場合と比べてゲート抵抗が低くなり、ゲート抵抗による高周波特性の劣化が小さくできる。また電気リレーとして用いることができれば、適用装置の小型化が図れる。     On the other hand, VDMOS has a merit that resistance at the time of current conduction is lower than LDMOS, and is suitable for downsizing of a chip. As described above, in the LDMOS, both the source electrode and the drain electrode are formed on the surface. Therefore, since the current path is limited to a depth of about several μm from the surface, the cross-sectional area of the path is reduced, and as a result, the electrical resistance during conduction is increased. Therefore, LDMOS is generally not suitable for medium / high current applications (1 ampere or more). However, the VDMOS has a drain electrode provided on the back surface of the semiconductor substrate and the current path is formed along the depth direction of the chip. Therefore, the electrical resistance during conduction can be reduced, and it can be used for medium and large currents (1 ampere or more). Is also applicable. Therefore, if VDMOS can be applied to an RF power amplifier, the device can be easily downsized. Furthermore, since the length of the gate electrode can be shortened by this miniaturization, the gate resistance is lower than that in the case of using the LDMOS, and the deterioration of the high frequency characteristics due to the gate resistance can be reduced. Moreover, if it can be used as an electric relay, the application apparatus can be reduced in size.

しかし、このような適用装置をVDMOSで構成することを考えた場合、ドレイン電極が半導体チップの裏面にあるために、一般的にドレイン領域を選択的に形成することができない。そのため、複数のVDMOSを1つのチップの上に配置して、それぞれのVDMOSに対応したドレイン電極を設けることは不可能であり、高周波RFアンプや電気リレーにVDMOSを適用することは困難であった。     However, considering that such an applied device is composed of VDMOS, the drain region cannot generally be selectively formed because the drain electrode is on the back surface of the semiconductor chip. Therefore, it is impossible to dispose a plurality of VDMOSs on one chip and provide drain electrodes corresponding to the respective VDMOSs, and it is difficult to apply VDMOSs to high-frequency RF amplifiers and electric relays. .

高周波RFアンプや電気リレーの小型化を実現するためには、従来のような、チップ表面に選択的に形成されたソース電極とゲート電極、チップの裏面に全体的に形成されたドレイン電極というVDMOSの構造ではなく、チップ表面に選択的に形成されたドレイン電極とゲート電極、チップの裏面に全体的に形成されたソース電極という構造を採用しなければならない。以下、このような構造のVDMOSを、バックソース型VDMOSと呼ぶことにする。バックソース型VDMOSの構造は、過去にいくつかの提案がなされている。     In order to achieve miniaturization of high-frequency RF amplifiers and electrical relays, a conventional VDMOS called a source electrode and a gate electrode selectively formed on the chip surface, and a drain electrode formed entirely on the back surface of the chip. Instead of this structure, it is necessary to adopt a structure of a drain electrode and a gate electrode selectively formed on the chip surface and a source electrode formed entirely on the back surface of the chip. Hereinafter, the VDMOS having such a structure is referred to as a back source type VDMOS. Several proposals have been made in the past for the structure of the back source type VDMOS.

例えば図7−1、図7−2および図7−3に示す特許文献1には、以下の構造が開示されている。図7−1はバックソース型VDMOSの活性部に相当する断面図であり、ソース電極5およびn+ソース領域4が、半導体チップの裏面側(紙面の下側)に形成され、ドレイン電極9およびn+ドレイン領域8が同チップの表側に形成されている。前記n+ソース領域4に接するようにpベース領域28が形成され、さらにp-ベース領域29が前記pベース領域28に接するように形成されている。トレンチゲート1がゲート酸化膜3を介してトレンチの底部に設けられ、該トレンチ上部はPSG膜30が埋め込まれている。該PSG膜に対峙するトレンチ側壁にはn-ドリフト領域6が、ゲート電極1に対して自己整合的に形成されている。よって該ゲート電極1とn-ドリフト領域6は重ならず、ゲート・ドレイン間容量が小さくなる。さらに図7−2はドレイン電極9とベース・ソース短絡部31を示す平面図であるが、該活性部のドレイン電極9から離れて、ベース・ソース短絡部31が配置されている。このベース・ソース短絡部31の断面図を図7−3に示す。チップ表面から前記n+ソース領域4に達する溝が設けられ、該溝の内部には導電体を用いてベース・ソース短絡線34が埋め込まれている。従ってp-ベース領域29、pベース領域28およびn+ソース領域4が、該ベース・ソース短絡線34によって短絡している。 For example, Patent Document 1 shown in FIGS. 7-1, 7-2, and 7-3 discloses the following structure. FIG. 7A is a cross-sectional view corresponding to the active portion of the back source type VDMOS. The source electrode 5 and the n + source region 4 are formed on the back surface side (the lower side of the paper surface) of the semiconductor chip, and the drain electrode 9 and An n + drain region 8 is formed on the front side of the chip. A p base region 28 is formed in contact with the n + source region 4, and a p base region 29 is formed in contact with the p base region 28. A trench gate 1 is provided at the bottom of the trench via a gate oxide film 3, and a PSG film 30 is embedded in the upper portion of the trench. An n drift region 6 is formed in a self-aligned manner with respect to the gate electrode 1 on the trench side wall facing the PSG film. Therefore, the gate electrode 1 and the n drift region 6 do not overlap with each other and the gate-drain capacitance is reduced. Further, FIG. 7-2 is a plan view showing the drain electrode 9 and the base / source short-circuited portion 31, but the base / source short-circuited portion 31 is disposed away from the drain electrode 9 of the active portion. A cross-sectional view of the base-source short-circuit portion 31 is shown in FIG. A groove reaching the n + source region 4 from the chip surface is provided, and a base-source short-circuit line 34 is embedded in the groove using a conductor. Therefore, the p base region 29, the p base region 28 and the n + source region 4 are short-circuited by the base / source short-circuit line 34.

図8に示す特許文献2には、ゲート電極104の形成されたトレンチ100とは別に、底部にてソース領域92とベース領域95を電気的に接続する金属電極110が埋め込まれるトレンチ108を設けた断面構造が示されている。この電極110は、チップ表面の全体にわたって形成されているドリフト領域と接触しないようにトレンチ108の底部にのみ配置されており、トレンチ108の上部の残りの部分には絶縁体112が設けられている。また、n型ドリフト領域96はp型ベース領域95の上に積層されている。     In Patent Document 2 shown in FIG. 8, in addition to the trench 100 in which the gate electrode 104 is formed, a trench 108 in which a metal electrode 110 that electrically connects the source region 92 and the base region 95 is embedded is provided at the bottom. A cross-sectional structure is shown. The electrode 110 is disposed only at the bottom of the trench 108 so as not to contact the drift region formed over the entire chip surface, and an insulator 112 is provided on the remaining portion of the upper portion of the trench 108. . The n-type drift region 96 is stacked on the p-type base region 95.

図9に示す特許文献3には、以下の断面構造が開示されている。チップ上面にドレイン電極75およびチップ下面にソース電極76が形成されている。n+ソース領域50の上にpベース領域51が形成され、さらに前記pベース領域51の上にはnドリフト領域が形成されている。該nドリフト領域の上にn+ドレイン領域52が形成され、前記ドレイン電極75と接している。チップ上面には、ゲート電極67用のトレンチ60と62およびベース・ソース短絡用のトレンチ61が形成されている。ゲート電極67の上部にあたるトレンチ内部は、前記nドリフト領域に接しており、且つ酸化膜69が埋め込まれている。一方ベース・ソース短絡用のトレンチ61の底部には、前記n+ソース領域50と前記pベース領域51を短絡するように導電層71が設けられており、前記導電層71は前記pベース領域51内の高さまで形成されている。前記導電層71の上部には、絶縁用酸化膜72がチップ上面まで埋め込まれている。 Patent Document 3 shown in FIG. 9 discloses the following cross-sectional structure. A drain electrode 75 is formed on the upper surface of the chip, and a source electrode 76 is formed on the lower surface of the chip. A p base region 51 is formed on the n + source region 50, and an n drift region is formed on the p base region 51. An n + drain region 52 is formed on the n drift region and is in contact with the drain electrode 75. On the upper surface of the chip, trenches 60 and 62 for the gate electrode 67 and a trench 61 for shorting the base and the source are formed. The inside of the trench corresponding to the upper portion of the gate electrode 67 is in contact with the n drift region, and an oxide film 69 is buried. On the other hand, a conductive layer 71 is provided at the bottom of the base / source short-circuiting trench 61 so as to short-circuit the n + source region 50 and the p base region 51, and the conductive layer 71 includes the p base region 51. It is formed to the inner height. Over the conductive layer 71, an insulating oxide film 72 is buried up to the top surface of the chip.

特開2003−51598号公報JP 2003-51598 A 特開平4−212469号公報JP-A-4-212469 米国特許第7323745号明細書US Pat. No. 7,323,745

一般にMOSFETのベース領域とソース領域の短絡部は、MOSFETに寄生するドレイン領域‐ベース領域‐ソース領域のバイポーラトランジスタ(以下、寄生BJT)が動作しないようにするために設けられる。MOSFETがターンオフする際には、空間電荷領域がベース領域‐ソース領域間のpn接合から広がるため、変位電流となる正孔がソース電極に向かってp型ベース領域内を流れる。このときベース領域とソース領域が短絡していなければ、正孔は全てn型のソース領域に注入されるため、電子もp型のベース領域に注入される。ベース領域‐ドリフト領域間のpn接合は常に逆バイアス状態であるため、p型のベース領域に注入された電子は濃度が減衰しつつも、その一部は前記ベース領域‐ドリフト領域間のpn接合に形成された空間電荷領域に流れ込み、加速される。つまりMOSゲートを通過せずにドリフト領域に電子が流入するため、ゲート制御性が失われ、ラッチアップ状態となる。このラッチアップ状態の発生を防ぐために、ベース領域とソース領域が短絡される。   In general, a short circuit between a base region and a source region of a MOSFET is provided in order to prevent a bipolar transistor (hereinafter referred to as a parasitic BJT) in the drain region-base region-source region parasitic on the MOSFET from operating. When the MOSFET is turned off, the space charge region spreads from the pn junction between the base region and the source region, so that holes serving as a displacement current flow in the p-type base region toward the source electrode. At this time, if the base region and the source region are not short-circuited, all holes are injected into the n-type source region, so that electrons are also injected into the p-type base region. Since the pn junction between the base region and the drift region is always in a reverse bias state, the concentration of electrons injected into the p-type base region is attenuated, but a part of the pn junction is between the base region and the drift region. Then, it flows into the space charge region formed and is accelerated. That is, since electrons flow into the drift region without passing through the MOS gate, the gate controllability is lost and a latch-up state is established. In order to prevent the occurrence of this latch-up state, the base region and the source region are short-circuited.

しかしながら特許文献1に示された構造の場合、ベース領域とソース領域は、活性領域(MOSFETが形成されている領域であり、図7−2のドレイン電極9を透視したチップ内の領域)とは離れた領域31にて短絡されている。そのためターンオフ時に、該活性部において該短絡部31から最も遠いMOSFETの単位胞から流れる正孔は、該短絡部31に向かってpベース領域28の中を、極めて長い距離にわたって移動する。このとき、前記pベース領域28の抵抗により前記正孔の流れる経路に電圧降下が生じる。この電圧降下が、ベース領域とソース領域間のpn接合のビルトイン電圧を超えたとき、前述のラッチアップが発生する。すなわち、図7−2のように活性部から離れた部分でベース領域とソース領域が短絡する場合、その距離が長いと短絡の効果が無くなり、ターンオフ時の寄生BJTのラッチアップが容易に発生してしまう。   However, in the case of the structure shown in Patent Document 1, the base region and the source region are active regions (regions where MOSFETs are formed, and regions in the chip seen through the drain electrode 9 in FIG. 7-2). It is short-circuited in the remote region 31. Therefore, at the time of turn-off, holes flowing from the unit cell of the MOSFET farthest from the short-circuit portion 31 in the active portion move in the p base region 28 toward the short-circuit portion 31 over a very long distance. At this time, a voltage drop occurs in the path through which the holes flow due to the resistance of the p base region 28. When this voltage drop exceeds the built-in voltage of the pn junction between the base region and the source region, the aforementioned latch-up occurs. That is, when the base region and the source region are short-circuited at a portion away from the active portion as shown in FIG. 7-2, if the distance is long, the short-circuiting effect is lost, and latch-up of the parasitic BJT at the turn-off easily occurs. End up.

一方、特許文献2および3に示された構造は、n型ドリフト領域がp型ベース領域の上に、チップ全面にわたって積層された構成である。そのためベース・ソース短絡用のトレンチ内部では、短絡用の導電体(アルミニウム等の金属)を堆積後に、n型ドリフト領域の厚さにわたって深く該導電体をエッチバックする必要がある。また、該導電体はn型ドリフト領域に接してはならない。なぜなら、該ドリフト領域を介してn型ソース領域とn型ドレイン領域を短絡することになるからである。そのために、該短絡用導電体の上面は、n型ソース領域とp型ベース領域とのpn接合の高さよりも高く、且つ該ベース領域とn型ドリフト領域とのpn接合の高さよりも下に設定されなければならない。さらに、ゲートがオフのときには、p型ベース領域とn型ドリフト領域とのpn接合から該p型ベース領域内部に広がる空乏層は、前記短絡用導電体に接してはならない。したがって該短絡用導電体の上面は、単にp型ベース領域の中にあればよいのではなく、上記空乏層の下端よりも該導電体の上面の方が低くならないといけない。よって、このような狭い範囲に該導電体の上面がくるように、前記金属のエッチバックを行わなければならない。もしチップの一部でわずかにエッチバック不良が発生すれば、n型ドリフト領域とn型ソース領域が短絡され、ドレイン電極とソース電極間の耐圧不良となる。したがって前記短絡用トレンチ内の導電体を形成するのは非常に複雑なものとなり、深いエッチバックを必要とする前記短絡用トレンチの形成は、極めて困難である。また該導電体とドレイン電極を絶縁するための絶縁体についても、チップ上面から深くエッチバックされた導電体の上面まで、埋め込みをしなければならず、より一層製造が複雑となる。   On the other hand, the structures shown in Patent Documents 2 and 3 have a configuration in which an n-type drift region is stacked over the entire surface of a chip on a p-type base region. Therefore, it is necessary to etch back the conductor deeply over the thickness of the n-type drift region after depositing the conductor for short-circuiting (metal such as aluminum) inside the trench for shorting the base and the source. Also, the conductor must not contact the n-type drift region. This is because the n-type source region and the n-type drain region are short-circuited through the drift region. Therefore, the upper surface of the short-circuit conductor is higher than the height of the pn junction between the n-type source region and the p-type base region and lower than the height of the pn junction between the base region and the n-type drift region. Must be set. Furthermore, when the gate is off, the depletion layer extending from the pn junction between the p-type base region and the n-type drift region to the inside of the p-type base region must not contact the short-circuit conductor. Therefore, the upper surface of the short-circuit conductor does not have to be merely in the p-type base region, but the upper surface of the conductor must be lower than the lower end of the depletion layer. Therefore, the metal must be etched back so that the upper surface of the conductor is in such a narrow range. If a slight etch-back defect occurs in a part of the chip, the n-type drift region and the n-type source region are short-circuited, resulting in a breakdown voltage failure between the drain electrode and the source electrode. Therefore, it is very complicated to form the conductor in the short-circuit trench, and it is very difficult to form the short-circuit trench that requires deep etch back. Also, an insulator for insulating the conductor from the drain electrode must be embedded from the upper surface of the chip to the upper surface of the conductor deeply etched back, which further complicates the production.

本発明は以上の事情を鑑みてなされるもので、上述の課題の少なくとも一つを解決し、低損失で高周波動作の可能なバックソース型の半導体装置およびその製造方法を提供する。       The present invention has been made in view of the above circumstances, and solves at least one of the above-described problems, and provides a back-source type semiconductor device capable of high-frequency operation with low loss and a method for manufacturing the same.

前記の目的を達成するため、本発明の構成は、以下のようになる。
(1)第1導電型ソース領域と、
前記ソース領域の下面と接続するソース電極と、
前記ソース領域の上面に隣接して設けられた第2導電型第1ベース領域と、
前記第1ベース領域の上面に隣接して設けられ、前記第1ベース領域よりも低濃度の第2導電型第2ベース領域と、
前記第2ベース領域の上面から該第2ベース領域および前記第1ベース領域を貫通し前記ソース領域内部に達する第1のトレンチと、
前記第1のトレンチの内側に設けられたゲート絶縁膜とを有し、
前記ゲート絶縁膜の内部にゲート電極が設けられ、該ゲート電極の上端部は前記第2ベース領域の内部にかかるような高さであり、
前記第1のトレンチの側壁と前記第2ベース領域の間に、前記第2ベース領域の上面部から前記第1のトレンチ側壁に沿って第1導電型ドリフト領域が設けられていて、該ドリフト領域の下端は前記ゲート電極の上端部よりも下部にかかり、
前記ゲート電極の上部に絶縁体が設けられていて、
該絶縁体上面は前記第2ベース領域の上面よりも深いとともに、前記絶縁体の上面と前記ゲート絶縁膜の上面は面一であり、
前記絶縁体の上面より上部の前記第1のトレンチ側壁が露出し、
前記第1のトレンチの側壁部分と前記ドリフト領域の間に前記ドリフト領域よりも高濃度の第1導電型ドレイン領域が前記第2ベース領域の上面部から前記第1のトレンチ側壁に沿って形成されていて、
該ドレイン領域の下端はトレンチ内の前記絶縁体の上端部よりも下部にかかり、
前記第2ベース領域の上面に設けられた第1の絶縁膜を有し
前記第1のトレンチに並設され、前記第2ベース領域の上面から前記第2ベース領域と前記第1ベース領域を貫通して前記ソース領域内部に達し、且つ前記ドリフト領域とは離間する第2のトレンチを有し
前記第2のトレンチの内部にて前記第1ベース領域と前記第2ベース領域の両方もしくはどちらか一方と前記ソース領域とを接続している導電体を有し
前記導電体の上部に設けられている第2の絶縁膜を有し
前記第1のトレンチ側壁の露出部で前記ドレイン領域と接し、前記第1絶縁膜の上面にかかり、前記絶縁体上面まで前記第1のトレンチに埋め込まれたドレイン電極を有することとする。
(2)上記(1)に記載の半導体装置において、前記ドレイン領域内の前記第1のトレンチの側壁部分に第2導電型コレクタ領域が形成されていると良い。
(3)上記(1)または(2)に記載の半導体装置において、前記ドリフト領域の拡散方向の積分濃度が8.0×1011/cm2以上1.2×1012/cm2以下であると良い。
(4)上記(1)乃至(3)のいずれかに記載の半導体装置において、前記ドリフト領域の下端から前記ソース領域に向かって前記第1および第2ベース領域の積分濃度が1.2×1012/cm2以上1.0×1014/cm2以下であると良い。
(5)上記(1)乃至(4)のいずれかに記載の半導体装置において、前記第2ベース領域は、前記第2ベース領域の上面から前記ソース領域に向かって濃度が増加しているとよい。
(6)上記(1)乃至(5)のいずれかに記載の半導体装置において、前記第1のトレンチがハニカム構造に配置されているとよい。
(7)上記(1)乃至(6)のいずれかに記載の半導体装置において、前記第2のトレンチの底部および前記ソース領域の上面に隣接して、前記第1ベース領域もしくは第2ベース領域よりも高濃度の第2導電型コンタクト領域が形成されているとよい。
In order to achieve the above object, the configuration of the present invention is as follows.
(1) a first conductivity type source region;
A source electrode connected to the lower surface of the source region;
A second conductivity type first base region provided adjacent to an upper surface of the source region;
A second conductivity type second base region provided adjacent to an upper surface of the first base region and having a lower concentration than the first base region;
A first trench that penetrates the second base region and the first base region from the upper surface of the second base region and reaches the inside of the source region;
A gate insulating film provided inside the first trench,
A gate electrode is provided inside the gate insulating film, and an upper end portion of the gate electrode has a height such that the gate electrode covers the second base region;
A first conductivity type drift region is provided between the sidewall of the first trench and the second base region from the upper surface portion of the second base region along the first trench sidewall , and the drift region Lower end of the gate electrode is lower than the upper end of the gate electrode,
An insulator is provided on the gate electrode,
The upper surface of the insulator is deeper than the upper surface of the second base region, and the upper surface of the insulator and the upper surface of the gate insulating film are flush with each other,
Exposing the first trench sidewall above the top surface of the insulator;
A first conductivity type drain region having a concentration higher than that of the drift region is formed between the sidewall portion of the first trench and the drift region along the first trench sidewall from the upper surface portion of the second base region. And
The lower end of the drain region extends below the upper end of the insulator in the trench,
Having a first insulating film provided on an upper surface of the second base region,
The second trench is arranged in parallel with the first trench, penetrates the second base region and the first base region from the upper surface of the second base region, reaches the inside of the source region, and is separated from the drift region. Having a trench,
It has a conductor which connects the both or either the source region of the first base region at the inside of the second trench and the second base region,
A second insulating film provided on an upper portion of the conductor,
Said first contact and said drain region in the exposed portion of the trench sidewall, having a first Ri written on the upper surface of the insulating film, the buried until insulator upper surface to said first trench drain electrodes Rukoto And
(2) In the semiconductor device described in (1) above, it is preferable that a second conductivity type collector region is formed in a sidewall portion of the first trench in the drain region.
(3) In the semiconductor device according to (1) or (2), the integrated concentration in the diffusion direction of the drift region is 8.0 × 10 11 / cm 2 or more and 1.2 × 10 12 / cm 2 or less. And good.
(4) In the semiconductor device according to any one of (1) to (3), an integrated concentration of the first and second base regions is 1.2 × 10 toward the source region from the lower end of the drift region. It is good that they are 12 / cm 2 or more and 1.0 × 10 14 / cm 2 or less.
(5) In the semiconductor device according to any one of (1) to (4), the concentration of the second base region may increase from the upper surface of the second base region toward the source region. .
(6) In the semiconductor device according to any one of (1) to (5), the first trench may be arranged in a honeycomb structure.
(7) In the semiconductor device according to any one of (1) to (6), the first base region or the second base region is adjacent to the bottom of the second trench and the top surface of the source region. It is preferable that a second conductivity type contact region having a high concentration be formed.

(8)上記(1)または(2)に記載の半導体装置において、前記第1ベース領域を前記第2のトレンチの側壁部分全体に形成し、前記第2のトレンチの側壁部分の前記第1ベース領域と前記ドリフト領域との間の距離をd1、前記ソース領域の上面と接する前記第1ベース領域と前記ドリフト領域との間の距離をd2としたとき、d1よりもd2を長くするとよい。 (8) In the semiconductor device according to (1) or (2), the first base region is formed over the entire sidewall portion of the second trench, and the first base in the sidewall portion of the second trench is formed. when d 1 the distance between the region and the drift region, the distance between the first base region in contact with the upper surface of the source region and the drift region and the d 2, longer d 2 than d 1 Good.

(9)上記(1)または(2)に記載の半導体装置において、前記ソース領域の下面と接続するソース電極に替えて半導体基板上の絶縁体とし、前記第2のトレンチ内部の導電体をソース電極に接続するとよい。
(10)上記(1)に記載の半導体装置において、前記第1のトレンチの側壁部分において、前記ドリフト領域内で前記ドレイン領域に接する第2導電型領域を設け、該第2導電型領域がグランド電位に接続されるとよい。
(9) In the semiconductor device described in (1) or (2) above, an insulator on the semiconductor substrate is used instead of the source electrode connected to the lower surface of the source region, and the conductor inside the second trench is the source. It may be connected to the electrode.
(10) In the semiconductor device according to (1), a second conductivity type region in contact with the drain region is provided in the drift region on a side wall portion of the first trench, and the second conductivity type region is grounded. It is preferable to be connected to a potential.

本発明の構造によれば、ドリフト領域とは離間する短絡用トレンチをゲート用トレンチと並設させることで、VDMOSのターンオフ時に正孔がp型ベース領域を流れるときの電圧降下が十分小さくなる。よって、寄生BJTのラッチアップを抑えることができる。また、n型ドリフト領域を前記ゲート用トレンチの側壁に形成することで、前記n型ドリフト領域の層をウェハーもしくはチップの全面に形成する必要が無い。その結果、短絡用トレンチ内部の導電体を深くエッチバックする必要が無くなる。しかも従来の構造における、該導電体の上面の高さに関する厳しい制約は、本発明の構造では必要としない。つまり、短絡用トレンチの側壁にて、該導電体を介してn型ソース領域とp型ベース領域が短絡されてさえいればよく、且つ該導電体がチップ上面部に形成されたドレイン電極に接していなければよい。その結果、製造が格段に容易となる。   According to the structure of the present invention, the voltage drop when holes flow in the p-type base region when the VDMOS is turned off is sufficiently small by arranging the short-circuit trench separated from the drift region in parallel with the gate trench. Therefore, latch-up of the parasitic BJT can be suppressed. Further, by forming the n-type drift region on the side wall of the gate trench, it is not necessary to form the layer of the n-type drift region on the entire surface of the wafer or chip. As a result, it becomes unnecessary to deeply etch back the conductor inside the short-circuiting trench. In addition, strict restrictions on the height of the upper surface of the conductor in the conventional structure are not required in the structure of the present invention. That is, it is only necessary that the n-type source region and the p-type base region are short-circuited through the conductor on the side wall of the short-circuit trench, and the conductor is in contact with the drain electrode formed on the upper surface portion of the chip. If not, it ’s good. As a result, manufacturing becomes much easier.

この発明の実施例1にかかる半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device concerning Example 1 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例2にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 2 of this invention. この発明の実施例3にかかる半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device concerning Example 3 of this invention. この発明の実施例4にかかる半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device concerning Example 4 of this invention. この発明の実施例4にかかる半導体装置の要部平面図である。It is a principal part top view of the semiconductor device concerning Example 4 of this invention. この発明の実施例5にかかる半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device concerning Example 5 of this invention. この発明の実施例6にかかる半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device concerning Example 6 of this invention. 従来例の半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device of a prior art example. 従来例の半導体装置の要部平面図である。It is a principal part top view of the semiconductor device of a prior art example. 従来例の半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device of a prior art example. 従来例の半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device of a prior art example. 従来例の半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device of a prior art example. この発明の実施例2にかかる半導体装置における要部断面部分の拡大図である。It is an enlarged view of the principal part cross-section part in the semiconductor device concerning Example 2 of this invention. 従来例の半導体装置における要部断面部分の拡大図である。It is an enlarged view of the principal part cross-section part in the semiconductor device of a prior art example. この発明の実施例7にかかる半導体装置の要部断面図である。It is principal part sectional drawing of the semiconductor device concerning Example 7 of this invention. この発明の実施例6にかかる半導体装置の要部平面図である。It is a principal part top view of the semiconductor device concerning Example 6 of this invention. この発明の実施例6の一部を変形した例における該部分の平面図である。It is a top view of this part in the example which changed a part of Example 6 of this invention. この発明の実施例6の一部を変形した例における要部平面図である。It is a principal part top view in the example which changed a part of Example 6 of this invention. この発明の実施例8にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 8 of this invention. この発明の実施例8にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 8 of this invention. この発明の実施例8にかかる半導体装置の製造工程を示す要部断面図である。It is principal part sectional drawing which shows the manufacturing process of the semiconductor device concerning Example 8 of this invention.

発明の実施の形態を以下の実施例で説明する。以下、第1導電型をn型、第2導電型をp型として説明するが、n型とp型を入れ替えても本発明は同様に実現できる。   Embodiments of the invention will be described in the following examples. Hereinafter, the first conductivity type will be described as n-type, and the second conductivity type will be described as p-type. However, the present invention can be similarly realized even if the n-type and p-type are interchanged.

図1は、本発明のバックソース型VDMOSの実施例1における要部断面図である。1.0E18 atoms/cm3以上の高濃度n型基板からなるn+ソース領域4が設けられており、前記n+ソース領域4の下面はソース電極5と接続している。ここで1.0E18とは、1.0×1018を意味する。前記n+ソース領域4の上面に隣接するように、第1p+ベース領域2aが設けられている。前記第1p+ベース領域2aの上面には、前記第1p+ベース領域2aよりも低濃度の第2p-ベース領域2bが隣接して設けられている。前記第2p-ベース領域2bの上面から前記n+ソース領域4まで貫通するように、第1のトレンチが紙面に対して垂直の方向にストライプ状に設けられ、前記第1のトレンチの内側にはゲート絶縁膜3が形成されている。前記ゲート絶縁膜3の内部にはポリシリコン等の導電体からなるゲート電極1が設けられている。該ゲート電極1の上端部は、前記第2p-ベース領域2bの内部にかかる高さに配置されている。前記第1のトレンチの側壁部分には、nドリフト領域6が形成されている。前記nドリフト領域6の下端は、前記第2p-ベース領域2bの上面から、前記ゲート電極の上端部よりも低い位置にかかる構成であり、且つ前記第1p+ベース領域2aからは離間している。前記ゲート電極1の上部には絶縁体7が設けられている。さらに、前記第1のトレンチの側壁部分と前記nドリフト領域6に挟まれるようにn+ドレイン領域8が形成されている。該n+ドレイン領域8の下端は、前記nドリフト領域6の下端よりも浅い。前記第2p-ベース領域2bの上面には、層間絶縁膜10が設けられている。第2のトレンチが前記第1のトレンチに並設されており、該第2のトレンチは前記第2p-ベース領域2bの上面から前記第2p-ベース領域2bと前記第1p+ベース領域2aおよび前記n+ソース領域4まで貫通し、且つ前記nドリフト領域6とは離間している。前記第2のトレンチの内部には、前記n+ソース領域4と前記第1p+ベース領域2aおよび前記第2p-ベース領域2bに接続するように、導電体12が埋め込まれている。そして前記導電体12の上部には絶縁体7が設けられている。前記層間絶縁膜10および前記絶縁体7の上面には、ドレイン電極9が形成されている。前記ドレイン電極9は、前記第1のトレンチの上部において前記n+ドレイン領域8と接しており、且つ前記第2のトレンチの中に形成された導電体12とは前記絶縁体7を介して離間している。 FIG. 1 is a cross-sectional view of an essential part in Embodiment 1 of a back source type VDMOS of the present invention. An n + source region 4 made of a high concentration n-type substrate of 1.0E18 atoms / cm 3 or more is provided, and the lower surface of the n + source region 4 is connected to the source electrode 5. Here, 1.0E18 means 1.0 × 10 18 . A first p + base region 2 a is provided adjacent to the upper surface of the n + source region 4. Wherein the upper surface of the 1p + base region 2a, a 2p of lower concentration than the first 1p + base region 2a - base regions 2b are disposed adjacent to each. A first trench is provided in a stripe shape in a direction perpendicular to the paper surface so as to penetrate from the upper surface of the second p base region 2 b to the n + source region 4. A gate insulating film 3 is formed. A gate electrode 1 made of a conductor such as polysilicon is provided inside the gate insulating film 3. The upper end portion of the gate electrode 1 is arranged at a height over the inside of the second p base region 2b. An n drift region 6 is formed in the side wall portion of the first trench. The lower end of the n drift region 6 is configured to extend from the upper surface of the second p base region 2b to a position lower than the upper end portion of the gate electrode, and is separated from the first p + base region 2a. . An insulator 7 is provided on the gate electrode 1. Further, an n + drain region 8 is formed so as to be sandwiched between the sidewall portion of the first trench and the n drift region 6. The lower end of the n + drain region 8 is shallower than the lower end of the n drift region 6. An interlayer insulating film 10 is provided on the upper surface of the second p base region 2b. And a second trench is arranged in the first trench, the trench of said second claim 2p - wherein the upper surface of the base region 2b the 2p - the base region 2b first 1p + base region 2a and the It penetrates to the n + source region 4 and is separated from the n drift region 6. A conductor 12 is embedded in the second trench so as to be connected to the n + source region 4, the first p + base region 2a, and the second p base region 2b. An insulator 7 is provided on the conductor 12. A drain electrode 9 is formed on the upper surfaces of the interlayer insulating film 10 and the insulator 7. The drain electrode 9 is in contact with the n + drain region 8 in the upper part of the first trench, and is separated from the conductor 12 formed in the second trench through the insulator 7. doing.

MOSゲートの反転層チャネルは、ゲート電極1の電位を制御することにより、第2p-ベース領域2bおよび第1p+ベース領域2aのトレンチ側壁にゲート酸化膜3を介して、ゲート電極1と対向するように形成される。この第1p+ベース領域2aの不純物濃度分布は、表面のドレイン電極9から裏面のソース電極5に向かう方向に従って、徐々に高くなっている。p型のベース領域をこのような濃度分布にすることで、深さ方向に一様な濃度分布のp型ベース領域と比べて、チャネル抵抗が小さくなる。その結果、VDMOSのトランスコンダクタンスを高くすることができるので、オン抵抗を小さくすることができる。MOSゲートの閾値は第1p+ベース領域2aのネットドーピング濃度が最大となる点で決まる。また、第2p-ベース領域2bおよび第1p+ベース領域2aの濃度をnドリフト領域6の下端からn+ソース領域4に向かう深さ方向にわたって積分したときの積分濃度の値(ガンメル指数とも呼ぶ)は、オフ時に第2p-ベース領域2bおよび第1p+ベース領域2aの内部を広がる空乏層がn+ソ−ス領域4にパンチスルーしない値(1.2E12 atoms/cm2以上)に設定する。一方前記MOSゲートの閾値が高くなりすぎるとトランスコンダクタンスが低くなってしまうので注意が必要である。例えばゲート駆動電圧を±15Vとする場合、MOSゲートの閾値は5〜7Vにするとよく、この場合第1p+ベース領域2aの最大ネットドーピング濃度は2.0E16 atoms/cm3程度がよい。このとき、第2p-ベース領域2bおよび第1p+ベース領域2aについて、nドリフト領域6の下端からn+ソース領域4上面までの長さをおよそ2μmとすれば、前記積分濃度の値は1.0E14 atoms/cm2となるから、この値を超えないようにすればよい。 The inversion layer channel of the MOS gate is opposed to the gate electrode 1 through the gate oxide film 3 on the trench side walls of the second p base region 2 b and the first p + base region 2 a by controlling the potential of the gate electrode 1. Formed as follows. The impurity concentration distribution of the first p + base region 2a gradually increases in the direction from the drain electrode 9 on the front surface toward the source electrode 5 on the rear surface. By making the p-type base region have such a concentration distribution, the channel resistance is reduced as compared with the p-type base region having a uniform concentration distribution in the depth direction. As a result, since the transconductance of VDMOS can be increased, the on-resistance can be reduced. The threshold value of the MOS gate is determined by the point that the net doping concentration of the first p + base region 2a is maximized. Also, the integrated concentration value (also referred to as Gummel index) when the concentrations of the second p base region 2b and the first p + base region 2a are integrated over the depth direction from the lower end of the n drift region 6 to the n + source region 4. Is set to a value (1.2E12 atoms / cm 2 or more) at which the depletion layer extending inside the second p base region 2b and the first p + base region 2a does not punch through to the n + source region 4 when turned off. On the other hand, if the threshold value of the MOS gate becomes too high, the transconductance becomes low. For example, when the gate drive voltage is ± 15V, the threshold value of the MOS gate is preferably 5 to 7V. In this case, the maximum net doping concentration of the first p + base region 2a is preferably about 2.0E16 atoms / cm 3 . At this time, if the length from the lower end of the n drift region 6 to the upper surface of the n + source region 4 is about 2 μm for the second p base region 2b and the first p + base region 2a, the value of the integrated concentration is 1. Since 0E14 atoms / cm 2 , this value should not be exceeded.

また、第2p-ベース領域2bの不純物濃度は十分低いため、低濃度のnドリフト領域6の濃度分布制御も容易にできる。ここで、第1p+ベース領域2aと第2p-ベース領域2bは、一続きの領域(つまり一つのpベース領域)でも構わなく、そのときの上述の積分濃度が上記値を満たしていればよい。 Further, since the impurity concentration of the second p base region 2b is sufficiently low, the concentration distribution control of the low concentration n drift region 6 can be easily performed. Here, the first p + base region 2a and the second p base region 2b may be a continuous region (that is, one p base region), and the above-described integrated concentration only needs to satisfy the above value. .

nドリフト領域6は、第1のトレンチの側壁から横方向に拡散するように設けられている。後述するようにnドリフト領域6は、例えばポリシリコンによるゲート電極1のエッチバック後にイオン注入をするため、このnドリフト領域6の下端は、前記ゲート電極1の上面に対して自己整合となる。よって、nドリフト領域6とポリシリコン(ゲート電極1)の両者が重なる部分の面積を十分小さくすることができるので、ゲート・ドレイン間容量(Cgd)を小さくできる。またnドリフト領域6の拡散深さ方向(紙面上の左右の方向)の不純物濃度の積分値が8.0E11/cm2以上1.2E12/cm2以下、望ましくは1.0E12/cm2であれば、いわゆるRESURF(Reduced Surface Electric Field、リサーフ)効果により、nドリフト領域6の単位体積あたりの不純物濃度を高くすることができ、nドリフト領域6の抵抗(ドリフト抵抗)を低くしつつ、同領域6の深さ方向の長さも小さくできるので、低いオン抵抗と高い耐圧の双方の両立を実現することができる。ここで該不純物濃度の積分値が8.0E11/cm2以下の場合、nドリフト領域6の濃度がおよそ1.0E15/cm3よりも小さい値となり、オン抵抗の低減効果がほとんど無くなってしまう。また同じく該不純物濃度の積分値が1.2E12/cm2以上では、オフ時にnドリフト領域6と第2p-ベース領域2bで形成される側壁に対し平行なpn接合における電界強度で耐圧が決まるようになり、耐圧が激減する。よってnドリフト領域6の拡散深さ方向の不純物濃度の積分値は、上述の8.0E11/cm2以上1.2E12/cm2以下が望ましい。 The n drift region 6 is provided so as to diffuse laterally from the side wall of the first trench. As will be described later, since the n drift region 6 is ion-implanted after the gate electrode 1 is etched back by, for example, polysilicon, the lower end of the n drift region 6 is self-aligned with the upper surface of the gate electrode 1. Therefore, the area where the n drift region 6 and polysilicon (gate electrode 1) overlap can be made sufficiently small, so that the gate-drain capacitance (Cgd) can be reduced. Also, the integrated value of the impurity concentration in the diffusion depth direction (left and right direction on the paper surface) of the n drift region 6 is 8.0E11 / cm 2 or more and 1.2E12 / cm 2 or less, preferably 1.0E12 / cm 2 . For example, the so-called RESURF (Reduced Surface Electric Field) effect can increase the impurity concentration per unit volume of the n drift region 6, while reducing the resistance (drift resistance) of the n drift region 6. Since the length in the depth direction of 6 can be reduced, both low on-resistance and high breakdown voltage can be realized. Here, when the integrated value of the impurity concentration is 8.0E11 / cm 2 or less, the concentration of the n drift region 6 becomes smaller than about 1.0E15 / cm 3 , and the on-resistance reduction effect is almost lost. Similarly, when the integrated value of the impurity concentration is 1.2E12 / cm 2 or more, the breakdown voltage is determined by the electric field strength at the pn junction parallel to the side wall formed by the n drift region 6 and the second p base region 2b when OFF. The pressure resistance is drastically reduced. Therefore the integral value of the impurity concentration in the diffusion depth of the n drift region 6, the above 8.0E11 / cm 2 or more 1.2E12 / cm 2 or less.

さらに実施例1では、ゲートがオフ状態において、該nドリフト領域6および第2p-ベース領域2bの内部に広がる空乏層の広がり方が、第1のトレンチの側壁近傍と第2p-ベース領域2bの上面(つまりチップ上面部)近傍とでは異なる。つまり、第1のトレンチの側壁近傍では、該側壁に対して垂直方向に広がる空乏層は、nドリフト領域6内部の方が第2p-ベース領域2bの内部よりも広く広がる。一方第2p-ベース領域2bの上面近傍では、該上面に対して平行に広がる空乏層は、第2p-ベース領域2bの内部の方がnドリフト領域6内部よりも広く広がる。理由は、前記nドリフト領域6について、ゲート電極1の上面に対して自己整合となるように、且つ第1のトレンチの側壁から横方向に拡散するように形成したためである。その結果、第2p-ベース領域2bの上面では、印加された電圧は、nドリフト領域6ではなく第2p-ベース領域2bの空乏層でサポートできる。したがってnドリフト領域6の濃度をさらに高くしても、高い耐圧を保持することが可能となり、且つnドリフト領域6の濃度を高くできるから、オン抵抗も低減することができる。 Further, in the first embodiment, when the gate is in the OFF state, the depletion layer extending inside the n drift region 6 and the second p base region 2b is formed in the vicinity of the side wall of the first trench and the second p base region 2b. It differs from the vicinity of the upper surface (that is, the upper surface portion of the chip). That is, in the vicinity of the side wall of the first trench, the depletion layer extending in the direction perpendicular to the side wall extends wider in the n drift region 6 than in the second p base region 2b. Whereas the 2p - in the vicinity of the upper surface of the base region 2b, the depletion layer extending parallel to the upper surface, the 2p - spread wider than the internal n drift region 6 towards the interior of the base region 2b. The reason is that the n drift region 6 is formed so as to be self-aligned with the upper surface of the gate electrode 1 and diffused laterally from the side wall of the first trench. As a result, on the upper surface of the second p base region 2 b, the applied voltage can be supported not by the n drift region 6 but by the depletion layer of the second p base region 2 b. Therefore, even if the concentration of the n drift region 6 is further increased, a high breakdown voltage can be maintained, and the concentration of the n drift region 6 can be increased, so that the on-resistance can also be reduced.

ターンオフ時の寄生BJTのラッチアップを抑えるために、n+ソース領域4は、第2のトレンチに充填された導電体12にて、高い濃度の第1p+ベース領域2aおよび低濃度の第2p-ベース領域2bと電気的に短絡される。 In order to suppress the latch-up of the parasitic BJT at the time of turn-off, the n + source region 4 is composed of the high concentration first p + base region 2a and the low concentration second p − in the conductor 12 filled in the second trench. It is electrically short-circuited with the base region 2b.

ここで本発明の実施例1の特徴は、前記導電体12が、実施例2において後述するように、第1トレンチのゲート電極1およびその上面に接する絶縁体7を形成した後に設けられることである。本来この短絡用導電体12は、第1p+ベース領域2aまたは第2p-ベース領域2bの両方もしくはどちらか一方と、n+ソース領域4とを短絡することが目的だから、トレンチ底部にあればよい。しかし従来のバックソース型VDMOSでは、p型ベース領域の上面において、nドリフト領域6の層をチップもしくはウェハーの全面にわたり、耐圧保持に必要な分だけ厚く形成しなくてはならない。しかも前記短絡用導電体12は、nドリフト領域6と接してはならない。なぜなら第2p-ベース領域2bとnドリフト領域6間のpn接合は、オフ時にドレイン−ソース間に印加される電源電圧を保持しなければならないからである。よって前記短絡用導電体12の上面は、例えば図8の110もしくは図9の71のように、ドリフト領域の下端よりも低くせねばならず、第2のトレンチ内に充填した導電体(金属)をその深さまでエッチバックしなければならない。 Here, the first embodiment of the present invention is characterized in that the conductor 12 is provided after forming the gate electrode 1 of the first trench and the insulator 7 in contact with the upper surface thereof, as will be described later in the second embodiment. is there. Originally, the short-circuit conductor 12 is intended to short-circuit the n + source region 4 and / or the first p + base region 2a or the second p base region 2b, and therefore may be at the bottom of the trench. . However, in the conventional back source type VDMOS, the layer of the n drift region 6 must be formed over the entire surface of the chip or wafer on the upper surface of the p-type base region as thick as necessary to maintain the withstand voltage. In addition, the short-circuit conductor 12 must not contact the n drift region 6. This is because the pn junction between the second p base region 2b and the n drift region 6 must hold the power supply voltage applied between the drain and source when turned off. Therefore, the upper surface of the short-circuiting conductor 12 must be lower than the lower end of the drift region, for example, 110 in FIG. 8 or 71 in FIG. 9, and the conductor (metal) filled in the second trench. Must be etched back to that depth.

これに対して本発明の実施例1では、nドリフト領域6は前述のように第1のトレンチ側壁部に形成するので、従来型のようにp型ベース領域の上部全面にわたってnドリフト領域6を形成する必要がなくなる。そのため、短絡用の第2のトレンチに充填する導電体12は、nドリフト領域6と接することなく、層間絶縁膜7および10にてドレイン電極9から離間することができる。以上から、大幅な工程数の削減をもって、短絡用の第2のトレンチを形成することが、本発明の構成の結果、可能となった。   On the other hand, in the first embodiment of the present invention, since the n drift region 6 is formed on the first trench sidewall as described above, the n drift region 6 is formed over the entire upper surface of the p type base region as in the conventional type. No need to form. Therefore, the conductor 12 filling the second shorting trench can be separated from the drain electrode 9 by the interlayer insulating films 7 and 10 without contacting the n drift region 6. From the above, as a result of the configuration of the present invention, it is possible to form the second trench for short-circuiting with a significant reduction in the number of processes.

また、第2のトレンチ内への導電体12の形成には、さまざまな形態が可能になる。例えば、導電体12はnドリフト領域6と接することがないから、実施例2において後述するように、ゲート電極1の上部に形成されている絶縁体7に対して、前記導電体12を該絶縁体7の上面と同じ高さまで充填することが可能である。この方法が、エッチバック量が少なくてよいので最も簡便に導電体12を形成できる方法であり、図1に示した第2トレンチと導電体12の構成となる。他にも、第2トレンチ内部の側壁に該第2トレンチの幅の半値よりも薄い厚さの金属(アルミニウム、窒化チタン、白金等)を形成し、残りの空隙を絶縁体もしくはポリシリコン(ドープされた導電性のものか、あるいはノンドープの高抵抗のもののどちらでもよい)で埋め込む方法による構成でも構わない。該金属は導電体12として、第1p+ベース領域2aと第2p-ベース領域2bの両方もしくはどちらか一方とn+ソース領域4とを短絡する機能を担えばよいから、前記第2トレンチの上端まで形成されていても良いし、上端まで達していなくても構わない。また、導電体12が第2トレンチの底部のみに埋め込まれ、第2トレンチ内部のほとんどが絶縁体7で満たされた形態でも構わない。いずれにしても、導電体12を介して、第1p+ベース領域2aと第2p-ベース領域2bの両方もしくはどちらか一方と、n+ソース領域4とが短絡されていれば良く、且つ導電体12がチップ完成時にドレイン電極9に接していなければ良い。 In addition, various forms are possible for forming the conductor 12 in the second trench. For example, since the conductor 12 does not contact the n drift region 6, as will be described later in Example 2, the conductor 12 is insulated from the insulator 7 formed on the upper portion of the gate electrode 1. It is possible to fill up to the same height as the upper surface of the body 7. This method is the most simple method for forming the conductor 12 because the amount of etch back may be small, and has the configuration of the second trench and the conductor 12 shown in FIG. In addition, a metal (aluminum, titanium nitride, platinum, etc.) having a thickness smaller than half the width of the second trench is formed on the side wall inside the second trench, and the remaining void is made of an insulator or polysilicon (dope) However, it may be configured by a method of embedding with a conductive material or non-doped high resistance material. The metal only has to serve as a conductor 12 for short-circuiting the n + source region 4 and / or the first p + base region 2a and / or the second p base region 2b. May be formed, or may not reach the upper end. Alternatively, the conductor 12 may be embedded only in the bottom of the second trench, and most of the inside of the second trench may be filled with the insulator 7. In any case, it suffices if either or both of the first p + base region 2a and the second p base region 2b and the n + source region 4 are short-circuited via the conductor 12, and the conductor It is sufficient if 12 is not in contact with the drain electrode 9 when the chip is completed.

また、第2のトレンチは、導電体12が充填できる幅があればよいので、第1のトレンチよりも狭い幅とすることができ、結果としてチップ自体の小型化に貢献できる。   Further, since the second trench only needs to have a width that can be filled with the conductor 12, the second trench can be narrower than the first trench, and as a result, the chip itself can be reduced in size.

図2−1から図2−15の各製造工程での断面図を用いて、実施例2の半導体装置の製造方法を説明する。実施例2の実施例1との相違点は、第1のトレンチ底部に厚い酸化膜15を設けたことである。   A method for manufacturing a semiconductor device according to the second embodiment will be described with reference to cross-sectional views at respective manufacturing steps shown in FIGS. The difference between the second embodiment and the first embodiment is that a thick oxide film 15 is provided at the bottom of the first trench.

(図2−1)半導体基板としてn+ソース領域4となるn型シリコン基板を用いる。シリコン基板4には、CZウェハーもしくはFZウェハーといったバルク切り出しウェハーを用いる。ここで、前記ウェハー上面のVDMOSを形成しない領域には、制御回路や受動素子が同一工程もしくは別工程にて形成される。前記ウェハー上面に、第1p+ベース領域2aと、続いて第2p-ベース領域2bを、エピタキシャル成長により形成する。このとき第1p+ベース領域2aの不純物ドーピング濃度の分布は一様でも構わないが、前述のように第2p-ベース領域2bの上面からn+ソース領域4に向かって徐々に増加するような分布であるとよい。 (FIG. 2-1) An n-type silicon substrate used as the n + source region 4 is used as a semiconductor substrate. As the silicon substrate 4, a bulk cut wafer such as a CZ wafer or an FZ wafer is used. Here, a control circuit and a passive element are formed in the same process or different processes in a region where the VDMOS is not formed on the upper surface of the wafer. A first p + base region 2a and then a second p base region 2b are formed on the upper surface of the wafer by epitaxial growth. At this time, the distribution of the impurity doping concentration of the first p + base region 2a may be uniform, but the distribution gradually increases from the upper surface of the second p base region 2b toward the n + source region 4 as described above. It is good to be.

(図2−2)次にウェハー表面(第2p-ベース領域2bの上面)に熱酸化膜10を形成する。その後パターニングを行い、前記熱酸化膜10の一部を開口する。続いて、シリコンの異方性エッチングを行い、前記開口部に第1のトレンチ14を形成する。その後周知の犠牲酸化等を行い、トレンチ14の側壁に残留しているエッチングダメージを除去する。前記第1のトレンチ14の深さは、第1のトレンチ14の底部がn+ソース領域4の内部に至るように設定する。 (FIG. 2-2) Next, a thermal oxide film 10 is formed on the wafer surface (the upper surface of the second p base region 2b). Thereafter, patterning is performed to open a part of the thermal oxide film 10. Subsequently, anisotropic etching of silicon is performed to form a first trench 14 in the opening. Thereafter, well-known sacrificial oxidation or the like is performed to remove etching damage remaining on the side wall of the trench 14. The depth of the first trench 14 is set so that the bottom of the first trench 14 reaches the inside of the n + source region 4.

(図2−3)次にトレンチ14の底部にのみ厚い酸化膜15を形成する。この厚い酸化膜15は、周知のLOCOS(Local Oxidation of Silicon)による熱酸化膜でもよいし、CVD(Chemical Vapor Deposition)により成膜された酸化膜でもよい。このような厚い酸化膜を形成することにより、ゲート・ソース間容量Cgsを小さくできる。その後、トレンチの内壁の全体にわたってゲート酸化膜3が形成される。このゲート酸化膜についても、熱酸化膜でもよいし、堆積による膜でもかまわない。   (FIG. 2-3) Next, a thick oxide film 15 is formed only at the bottom of the trench 14. The thick oxide film 15 may be a thermal oxide film by a well-known LOCOS (Local Oxidation of Silicon) or an oxide film formed by CVD (Chemical Vapor Deposition). By forming such a thick oxide film, the gate-source capacitance Cgs can be reduced. Thereafter, the gate oxide film 3 is formed over the entire inner wall of the trench. This gate oxide film may also be a thermal oxide film or a deposited film.

(図2−4)次にトレンチ14内にゲート電極1となるポリシリコン16を堆積し、トレンチ14の内部をポリシリコン16にて埋め込む。
(図2−5)続いてトレンチ14内のポリシリコン16を、所望の深さとなるまでエッチバックする。この深さは、後に形成するnドリフト領域6の深さ程度となる。このとき、ウェハー表面に堆積していたポリシリコンは除去される。
(FIG. 2-4) Next, polysilicon 16 which becomes the gate electrode 1 is deposited in the trench 14, and the inside of the trench 14 is filled with the polysilicon 16.
(FIG. 2-5) Subsequently, the polysilicon 16 in the trench 14 is etched back to a desired depth. This depth is about the depth of the n drift region 6 to be formed later. At this time, the polysilicon deposited on the wafer surface is removed.

(図2−6)次にnドリフト領域6を、第1のトレンチ内壁にあるポリシリコンのゲート電極1に対して自己整合となるように形成する。具体的には以下のように形成する。表面から第1のトレンチの内壁に対して角度を持たせて、リン等のイオン注入36を行う。この段階で、第1のトレンチの側壁部分の表面側(紙面上側)から、同部分のポリシリコンが埋め込まれているゲート電極1の上面までの範囲にリンイオンが注入される。イオン注入時の加速エネルギーは、注入されたリンイオンがゲート酸化膜3を突き抜けて、熱酸化膜1内でとまる程度の値とする。そして、例えば1000℃〜1050℃程度の温度、および数秒〜30分程度の時間で熱処理を行うことで、nドリフト領域6が形成される。図10−1に、実施例2の第1のトレンチの部分断面を拡大して表示する。ただし、第1p+ベース領域2aとn+ソース領域4については記載を省略している。このように処理をすることで、nドリフト領域6において、ウェハー表面に平行な向きの幅は、前記イオン注入36と熱処理によるリンの拡散深さとなり、0.5〜1.0μm程度となる。その結果、nドリフト領域6の下端が第1のトレンチ内のポリシリコン(ゲート電極1)の深さに達して且つ重なる部分(図10−1における重なり部分37)の深さは、nドリフト領域6の横方向拡散(チップの表面から裏面に向かう方向)の拡散深さ以下であり、前記リンの拡散深さの80%程度(0.4〜0.8μm)となる。 (FIG. 2-6) Next, the n drift region 6 is formed so as to be self-aligned with the polysilicon gate electrode 1 on the inner wall of the first trench. Specifically, it is formed as follows. An ion implantation 36 of phosphorus or the like is performed at an angle from the surface to the inner wall of the first trench. At this stage, phosphorus ions are implanted in a range from the surface side (upper side of the drawing) of the side wall portion of the first trench to the upper surface of the gate electrode 1 in which the polysilicon of the portion is embedded. The acceleration energy at the time of ion implantation is set to such a value that the implanted phosphorus ions penetrate the gate oxide film 3 and stop in the thermal oxide film 1. For example, the n drift region 6 is formed by performing heat treatment at a temperature of about 1000 ° C. to 1050 ° C. and a time of about several seconds to 30 minutes. In FIG. 10A, the partial cross section of the 1st trench of Example 2 is expanded and displayed. However, the description of the first p + base region 2a and the n + source region 4 is omitted. By performing the treatment in this way, in the n drift region 6, the width parallel to the wafer surface becomes the diffusion depth of phosphorus by the ion implantation 36 and the heat treatment, and is about 0.5 to 1.0 μm. As a result, the depth of the overlapping portion 37 (overlapping portion 37 in FIG. 10-1) where the lower end of the n drift region 6 reaches the depth of the polysilicon (gate electrode 1) in the first trench is overlapped. 6 or less, which is about 80% (0.4 to 0.8 μm) of the phosphorus diffusion depth.

また図10−2(a)は、従来例のトレンチ14を拡大した断面図である。さらに図10−2(b)では、同図(a)に対応した深さ方向のネットドーピング濃度分布を示している。例えばこの従来例のように、表面からのイオン注入および熱拡散もしくはエピタキシャル成長法を用いてnドリフト領域6を形成する場合、nドリフト領域6の下端が前記トレンチ14のポリシリコン(ゲート電極1)の深さに達して、さらに前記ポリシリコンの上端と重なる部分37ができるようにする。このとき、nドリフト領域6に向かって低い抵抗で第1pベース領域2bのトレンチ側壁に形成される反転層チャネルから電子が供給されるには、前記重なり部分37の最大のネットドーピング濃度は、例えば1.0E14/cm3以上の濃度が必要となる。nドリフト領域6は、例えば濃度が5.0E14/cm3で拡散深さを2μmとすると、前記第1のトレンチ14の前記ポリシリコンの深さに達して重なる部分37は、余裕を見て1.0〜1.5μm程度の深さが必要となり、図10−1に示す場合に比べて重なり部分37は長くせざるを得ない。したがって、実施例2の場合、重なり部分37の長さ(チップでは面積)は、従来の構造に比べて、50%前後まで小さくすることができる。その結果、ゲート・ドレイン間容量(Cgd)を50%程度小さくできる。 FIG. 10-2 (a) is an enlarged cross-sectional view of a conventional trench 14. Further, FIG. 10-2 (b) shows a net doping concentration distribution in the depth direction corresponding to FIG. 10 (a). For example, when the n drift region 6 is formed by ion implantation from the surface and thermal diffusion or epitaxial growth as in this conventional example, the lower end of the n drift region 6 is made of the polysilicon (gate electrode 1) of the trench 14. A depth 37 is reached so that a portion 37 is formed which overlaps the upper end of the polysilicon. At this time, in order to supply electrons from the inversion layer channel formed on the trench sidewall of the first p base region 2b with a low resistance toward the n drift region 6, the maximum net doping concentration of the overlapping portion 37 is, for example, A concentration of 1.0E14 / cm 3 or more is required. For example, if the n drift region 6 has a concentration of 5.0E14 / cm 3 and a diffusion depth of 2 μm, the portion 37 that reaches the polysilicon depth of the first trench 14 and overlaps with it is 1 A depth of about 0.0 to 1.5 μm is required, and the overlapping portion 37 must be made longer than the case shown in FIG. Therefore, in the case of the second embodiment, the length (area in the chip) of the overlapping portion 37 can be reduced to about 50% as compared with the conventional structure. As a result, the gate-drain capacitance (Cgd) can be reduced by about 50%.

(図2−7)続いて絶縁体となる材料、例えばBPSG膜を、ポリシリコン(ゲート電極1)の上部の空隙が埋まるように堆積する。
(図2−8)その後、レジストを塗布し、層間絶縁膜10にレジストが残るように露光・現像によりパターニングし、絶縁体7をエッチングする。ここで、エッチングによる絶縁膜上端面の仕上がり深さは概ね、後に形成するn+ドレイン領域8の下端の深さとなる。そしてレジストを除去する。
(FIG. 2-7) Subsequently, a material to be an insulator, for example, a BPSG film is deposited so as to fill a gap above the polysilicon (gate electrode 1).
(FIG. 2-8) Thereafter, a resist is applied, patterning is performed by exposure and development so that the resist remains in the interlayer insulating film 10, and the insulator 7 is etched. Here, the finished depth of the upper end surface of the insulating film by etching is approximately the depth of the lower end of the n + drain region 8 to be formed later. Then, the resist is removed.

(図2−9)次にn+ドレイン領域8を、前述の絶縁体7の上面に対して自己整合となるように形成する。具体的には以下のように形成する。表面から第1のトレンチの内壁に対して角度を持たせて、リン等のイオン注入36を行う。この段階で、第1のトレンチの側壁部分の表面側(紙面上側)から、前述の絶縁体7の上面までの範囲にリンイオンが注入される。そして、例えば950℃〜1000℃程度の温度、および数秒〜30分程度の時間で熱処理を行うことで、前記n+ドレイン領域8が形成される。 (FIG. 2-9) Next, the n + drain region 8 is formed so as to be self-aligned with the upper surface of the insulator 7 described above. Specifically, it is formed as follows. An ion implantation 36 of phosphorus or the like is performed at an angle from the surface to the inner wall of the first trench. At this stage, phosphorus ions are implanted in a range from the surface side (upper side of the drawing) of the side wall portion of the first trench to the upper surface of the insulator 7 described above. Then, the n + drain region 8 is formed by performing heat treatment at a temperature of about 950 ° C. to 1000 ° C. and a time of about several seconds to 30 minutes, for example.

(図2−10)次に第2p-ベース領域2bの上面にある熱酸化膜10に対してパターニングを行い、エッチングにより前記熱酸化膜10の一部に開口部26を形成する。
(図2−11)続いて、シリコンの異方性エッチングを行い、前記開口部26に第2のトレンチ35を形成する。その後周知の犠牲酸化もしくは900℃〜1000℃程度の熱処理を行い、第2のトレンチ35の側壁に残留しているエッチングダメージを除去してもよい。前記第2のトレンチ35の深さは、同トレンチの底部がn+ソース領域4の内部に至るように設定する。
(FIG. 2-10) Next, the thermal oxide film 10 on the upper surface of the second p base region 2b is patterned, and an opening 26 is formed in a part of the thermal oxide film 10 by etching.
(FIG. 2-11) Subsequently, anisotropic etching of silicon is performed to form a second trench 35 in the opening 26. Thereafter, known sacrificial oxidation or heat treatment at about 900 ° C. to 1000 ° C. may be performed to remove etching damage remaining on the side wall of the second trench 35. The depth of the second trench 35 is set so that the bottom of the trench reaches the inside of the n + source region 4.

(図2−12)続いて、導電体12(例えばアルミニウムもしくはその合金、窒化チタンもしくは白金等の高融点金属、あるいは高濃度のn型もしくはp型にドープされたポリシリコン)を第2のトレンチ35に充填させる。   (FIG. 2-12) Subsequently, the conductor 12 (for example, aluminum or its alloy, refractory metal such as titanium nitride or platinum, or polysilicon doped in high concentration n-type or p-type) is formed in the second trench. 35 is filled.

(図2−13)続いて、前記導電体12をエッチバックする。このときのエッチバック量は、導電体12が第1のトレンチ14内にある絶縁体7の上面および熱酸化膜10の表面に残らない程度であればよい。   (FIG. 2-13) Subsequently, the conductor 12 is etched back. The amount of etch back at this time may be such that the conductor 12 does not remain on the upper surface of the insulator 7 and the surface of the thermal oxide film 10 in the first trench 14.

(図2−14)次にウェハー表面に、層間絶縁膜として、例えばシリコン窒化膜7を堆積し、第2トレンチ35の上部のみに前記シリコン窒化膜7が残るように、パターニングによりシリコン窒化膜7をエッチングする。そしてウェハー表面にアルミニウムを主成分とする導電体を堆積し、パターニングおよびエッチングによりドレイン電極9を形成する。
(図2−15)最後にウェハーの裏面にあたるn+ソース領域4の下面に、アルミニウム、チタン、ニッケル、金などの堆積によりソース電極5を形成する。
(FIG. 2-14) Next, for example, a silicon nitride film 7 is deposited as an interlayer insulating film on the wafer surface, and the silicon nitride film 7 is patterned to leave the silicon nitride film 7 only on the second trench 35. Etch. A conductor mainly composed of aluminum is deposited on the wafer surface, and a drain electrode 9 is formed by patterning and etching.
(FIG. 2-15) Finally, the source electrode 5 is formed on the lower surface of the n + source region 4 corresponding to the rear surface of the wafer by depositing aluminum, titanium, nickel, gold or the like.

図3は、本発明の実施例3の半導体装置を示す断面図である。実施例1との相違点は、nドリフト領域6内部において、第1のトレンチの側壁側に、グランド電位に接続されたp型領域11が配置されていることである。このp型領域11をグランド電位に接続するためには、トレンチ内のゲート電極1上に絶縁物7を介してグランドに接続された導電体12が配置され、この導電体12とp型領域11を接続する。導電体12の上には、ドレイン電極9とこの導電体12を絶縁するための絶縁体7が配置される。このp型領域11があることによって、電圧保持時に空乏層がnドリフト領域6に対して2方向から広がることになる。つまり、nドリフト領域6と第1pベース領域2bで形成されるpn接合と、nドリフト領域6と前記p型領域11で形成されるpn接合の2つの接合から空乏層が広がる。この両方のpn接合におけるRESURF効果により、nドリフト領域6の不純物濃度をさらに高濃度にすることができ、オン抵抗の一層の低減を得る。これは一般にダブルRESURF構造といわれている。     FIG. 3 is a sectional view showing a semiconductor device according to Example 3 of the present invention. The difference from the first embodiment is that a p-type region 11 connected to the ground potential is disposed inside the n drift region 6 on the side wall side of the first trench. In order to connect the p-type region 11 to the ground potential, a conductor 12 connected to the ground via an insulator 7 is disposed on the gate electrode 1 in the trench, and the conductor 12 and the p-type region 11 are connected. Connect. On the conductor 12, the drain electrode 9 and the insulator 7 for insulating the conductor 12 are disposed. Due to the presence of the p-type region 11, the depletion layer spreads from two directions with respect to the n drift region 6 when the voltage is held. That is, a depletion layer spreads from two junctions, a pn junction formed by the n drift region 6 and the first p base region 2 b and a pn junction formed by the n drift region 6 and the p-type region 11. Due to the RESURF effect in both pn junctions, the impurity concentration of the n drift region 6 can be further increased, and the on-resistance can be further reduced. This is generally referred to as a double RESURF structure.

図4−1は、本発明の実施例4の半導体装置を示す断面図である。実施例4のバックソース型VDMOSの実施例1との相違点は、実施例4が半導体基板19上に絶縁体18を備えたSOI(Silicon on Insulator)基板の上面にソース領域が形成されていることである。この場合、ソース電極用の端子(ソースパッド)はチップの表面に形成する。図4−2は、実施例4の半導体装置をチップ上面から見たときの平面図である。図4−2の中に記載されている位置A1から位置A2までの線に沿って切り出したときの断面図が、図4−1に対応している。ドレインパッド22の部分は、図4−1のVDMOS部に相当する。該VDMOS部の上面に形成されたアルミニウム等のドレイン電極9が、ドレインパッド22とつながっている。ゲートパッド21はアルミニウム等の導電体で構成されており、前記のポリシリコン等により形成されたゲート電極1と、前記第1のトレンチの端部にて接続している。ソースパッド23も同様にアルミニウム等の導電体で構成されている。VDMOS部のソース電極は、前記第2のトレンチに充填されたアルミニウム等の導電体が、該第2のトレンチ35の端部(ゲートパッド21とは反対側)にて、前記ソースパッド23の導電体と接続されている。図4−2に記載されたVDMOSを一式として、該VDMOS部を前記SOI基板上にいくつか配置し、それぞれの該VDMOS領域を公知の誘電体分離もしくは接合分離等で絶縁する。こうすることで、ソース電極4の電位が相対的に高くなるような状態、いわゆるハイサイドでもVDMOSを使用することが可能となる。 FIG. 4A is a cross-sectional view illustrating the semiconductor device according to the fourth embodiment of the present invention. The difference between the back source type VDMOS of the fourth embodiment and the first embodiment is that the source region is formed on the upper surface of an SOI (Silicon on Insulator) substrate in which the insulator 4 is provided on the semiconductor substrate 19 in the fourth embodiment. That is. In this case, the source electrode terminal (source pad) is formed on the surface of the chip. FIG. 4-2 is a plan view of the semiconductor device of Example 4 when viewed from the top surface of the chip. A cross-sectional view taken along the line from position A 1 to position A 2 described in FIG. 4-2 corresponds to FIG. A portion of the drain pad 22 corresponds to the VDMOS portion of FIG. A drain electrode 9 made of aluminum or the like formed on the upper surface of the VDMOS portion is connected to the drain pad 22. The gate pad 21 is made of a conductor such as aluminum and is connected to the gate electrode 1 formed of the polysilicon or the like at the end of the first trench. Similarly, the source pad 23 is made of a conductor such as aluminum. The source electrode of the VDMOS part is made of a conductive material such as aluminum filled in the second trench at the end of the second trench 35 (on the side opposite to the gate pad 21). Connected with the body. As a set of VDMOSs shown in FIG. 4B, several VDMOS parts are arranged on the SOI substrate, and the respective VDMOS regions are insulated by known dielectric isolation or junction isolation. This makes it possible to use the VDMOS even in a state where the potential of the source electrode 4 is relatively high, that is, the so-called high side.

図5は、本発明の実施例5の半導体装置を示す断面図である。実施例1との相違点は、第1p+ベース領域2aが、n+ソース領域4の上面の他に、第2のトレンチの側壁に沿って形成されていることである。前記第2のトレンチの側壁部分の第1p+ベース領域2aとnドリフト領域6までの間隔をd1、n+ソース領域4の上面と接する第1p+ベース領域2aとドリフト領域までの間隔をd2としたとき、d1よりもd2を長くする。よって、耐圧に相当する電圧がドレイン−ソース電極間に印加されたときに発生するアバランシェ降伏が、d1の方向に広がった空乏層から先に生じる。アバランシェ電圧降伏のときにインパクトイオン化によって生じたホールは、第2のトレンチ側壁部分の第1p+ベース領域2aを介して第2のトレンチ内部に形成された導電体12に流れこむ。したがって、第1p+ベース領域2aとn+ソース領域4で形成されるpn接合の周辺にはアバランシェ降伏によってホールは発生しない。すなわち、このようにd1よりもd2を長く設定することで、アバランシェ降伏により発生したホール電流による、低濃度の第2p-ベース領域を含む寄生BJT部分でラッチアップの発生を抑えることが可能となる。 FIG. 5 is a sectional view showing a semiconductor device according to Example 5 of the present invention. The difference from the first embodiment is that the first p + base region 2 a is formed along the side wall of the second trench in addition to the upper surface of the n + source region 4. The distance between the first p + base region 2a and the n drift region 6 in the side wall portion of the second trench is d 1 , and the distance between the first p + base region 2a in contact with the upper surface of the n + source region 4 and the drift region is d. when a 2, a longer d 2 than d 1. Therefore, the avalanche breakdown that occurs when a voltage corresponding to the withstand voltage is applied between the drain and source electrodes occurs first from the depletion layer that spreads in the direction of d 1 . Holes generated by impact ionization at the time of avalanche voltage breakdown flow into the conductor 12 formed inside the second trench through the first p + base region 2a in the second trench sidewall. Accordingly, no holes are generated around the pn junction formed by the first p + base region 2a and the n + source region 4 due to avalanche breakdown. That is, by setting d 2 longer than d 1 in this way, it is possible to suppress the occurrence of latch-up in the parasitic BJT portion including the low-concentration second p - base region due to the hole current generated by the avalanche breakdown. It becomes.

さらに、第2のトレンチの側壁の第1p+ベース領域2aがあることで、オフ状態で第2p-ベース領域2b内を広がる空乏層が第2のトレンチ内に形成された導電体12に達するパンチスルー状態を防ぐことができる。その結果、第1のトレンチと第2のトレンチ間の距離を狭くすることが可能となり、単位胞(チップ上面における繰り返しパターンの基本要素)のピッチを小さくすることができるので、オン抵抗がさらに低減できる。 Further, since there is the first p + base region 2a on the side wall of the second trench, a depletion layer extending in the second p base region 2b in the off state reaches the conductor 12 formed in the second trench. A through state can be prevented. As a result, the distance between the first trench and the second trench can be reduced, and the pitch of the unit cell (the basic element of the repetitive pattern on the upper surface of the chip) can be reduced, thereby further reducing the on-resistance. it can.

図12−1に、実施例6に関する上部平面図を示す。実施例1との相違点は、第1のトレンチ14および第2のトレンチ35のチップ上面における分布形態が、ストライプ状ではなく、ドットパターン状となっていることである。この図12中における位置A1からA2にわたって断面を切ったときの断面図が、図6に相当する。例えば第1のトレンチ14をこの図12−1のように円形とするか、もしくは図12−2のように多角形もしくは円形のリング状(あるいはドーナッツ状ともいう)の形状とし、第2のトレンチ35を円形として、上記第1のトレンチおよび第2のトレンチを、チップ上面に三角格子状に配置する。図12−1における単位胞は、該図中の太い破線で囲む部分27である。この図12−1のように単位胞を配置すると、単位胞27における第2のトレンチの面積の割合は10%以下となり、ラッチアップ耐量を損なわずに、極めて低いオン抵抗を達成することが可能となる。また図13のように、第1のトレンチの配置形状をハニカム構造にすることで、図12−1の構造に必要なチップ上面のゲートランナーを配置する必要がなくなる。つまり図12−1では、各々の第1のトレンチに埋め込んでいるゲート電極1を該第1のトレンチ間でつないで、例えば図4−2に示すようなゲートパッドに接続する場合には、チップ上面に別途ポリシリコン層を形成してそれぞれの第1のトレンチ内のゲート電極1を相互につなぐ構造、いわゆるゲートランナーが必要となる。しかし図13に示すように第1のトレンチの配置形状をハニカム構造にすれば、第1のトレンチおよびその内部のゲート電極1は、全てチップ上にてつながることができるので、前記ゲートランナーは不要となる。よって、より簡便な設計で図12−1と同様の効果を奏することが可能である。また、実施例1と同様に、第2のトレンチの幅を第1のトレンチよりも狭くしても構わない。   FIG. 12A is a top plan view of the sixth embodiment. The difference from the first embodiment is that the distribution pattern on the chip upper surface of the first trench 14 and the second trench 35 is not a stripe pattern but a dot pattern pattern. A cross-sectional view when the cross section is cut from positions A1 to A2 in FIG. 12 corresponds to FIG. For example, the first trench 14 has a circular shape as shown in FIG. 12-1, or a polygonal or circular ring shape (or also called a donut shape) as shown in FIG. 35 is a circle, and the first trench and the second trench are arranged in a triangular lattice pattern on the upper surface of the chip. A unit cell in FIG. 12A is a portion 27 surrounded by a thick broken line in the figure. When the unit cell is arranged as shown in FIG. 12A, the ratio of the area of the second trench in the unit cell 27 is 10% or less, and an extremely low on-resistance can be achieved without impairing the latch-up resistance. It becomes. Further, as shown in FIG. 13, by adopting a honeycomb structure as the first trench arrangement shape, it is not necessary to arrange a gate runner on the chip upper surface necessary for the structure of FIG. That is, in FIG. 12A, when the gate electrode 1 embedded in each first trench is connected between the first trenches and connected to the gate pad as shown in FIG. A structure in which a polysilicon layer is separately formed on the upper surface and the gate electrodes 1 in the respective first trenches are connected to each other, that is, a so-called gate runner is required. However, if the first trench is arranged in a honeycomb structure as shown in FIG. 13, the first trench and the gate electrode 1 in the first trench can all be connected on the chip, so the gate runner is unnecessary. It becomes. Therefore, it is possible to achieve the same effect as FIG. 12-1 with a simpler design. Similarly to the first embodiment, the width of the second trench may be narrower than that of the first trench.

図11は、本発明の実施例7の半導体装置を示す断面図である。実施例1との相違点は、本実施例7がIGBT(絶縁ゲート型バイポーラトランジスタ)の構造を有することである。つまりドレイン電極9をコレクタ電極41、ソース電極5をエミッタ電極42およびn+ソース領域4をn+エミッタ領域40と置き換えて、コレクタ電極41とn+ドレイン領域8の間に該n+ドレイン領域8よりも高濃度のp+コレクタ領域38を設けて、該n+ドレイン領域8をn+バッファ領域39とする。このp+コレクタ領域38を設けることで、周知のIGBTと同じ動作原理により、ゲート電極1がオンのときにp+コレクタ領域38から少数キャリアであるホールがnドリフト領域6に注入されるので、伝導度が変調してさらに低いオン抵抗(IGBTとしてはオン電圧)を達成することが可能となる。さらにn+バッファ領域39の一部をコレクタ電極41と短絡させれば、逆導通IGBTとすることも可能である。 FIG. 11 is a cross-sectional view showing a semiconductor device according to Example 7 of the present invention. The difference from the first embodiment is that the seventh embodiment has an IGBT (insulated gate bipolar transistor) structure. That is, the drain electrode 9 is replaced with the collector electrode 41, the source electrode 5 is replaced with the emitter electrode 42, and the n + source region 4 is replaced with the n + emitter region 40, and the n + drain region 8 is interposed between the collector electrode 41 and the n + drain region 8. A higher concentration p + collector region 38 is provided, and the n + drain region 8 is used as an n + buffer region 39. By providing the p + collector region 38, by the same operation principle as known IGBT, since holes which are minority carriers from the p + collector region 38 are injected into the n drift region 6 when the gate electrode 1 is on, It becomes possible to achieve a lower ON resistance (ON voltage as an IGBT) by modulating the conductivity. Further, if a part of the n + buffer region 39 is short-circuited with the collector electrode 41, a reverse conducting IGBT can be obtained.

図14−1、図14−2および図14−3は、本発明の実施例8の半導体装置、および該実施例8の製造工程において前記実施例2の製造工程と異なる部分の工程を示す断面図である。実施例2との相違点は、第2のトレンチ35のトレンチエッチングを2回に分けて、1回目のエッチングと2回目のエッチングの間に、第2トレンチ35の底部にボロン(B+もしくはBF2 +)をイオン注入しアニールを行う(図14−1)ことで、第2トレンチ35の底部近傍にp+コンタクト領域44を形成することである。実施例1にて述べたように、第1p+ベース領域2aもしくは第2p-ベース領域2bの積分濃度および最大濃度には上限がある。そのため、第1p+ベース領域2aもしくは第2p-ベース領域2bとn+ソース領域4を第2トレンチ内の導電体12によって短絡する際に、導電体12とのコンタクト抵抗が高めになる場合がある。そこで、第1p+ベース領域2aもしくは第2p-ベース領域2bよりも高濃度のp+コンタクト領域44を、第2のトレンチの底部よりも浅くなる程度に形成する。工程としては、まず1回目の第2のトレンチ35のトレンチエッチングをn+ソース領域4の若干上部で止める。そしてボロン(B+もしくはBF2 +)を傾斜角0度にてイオン注入しアニールを行い、p+コンタクト領域44を形成する(図14−1)。ここで注入角に傾斜をつけると、既に形成したn+ドレイン領域8にボロンが注入されて、n+ドレイン領域8が補償されてしまうので注意が必要である。その後、再度第2のトレンチ35のトレンチエッチングを行い、第2のトレンチ35の底部がn+ソース領域4に達し、且つp+コンタクト領域44よりも深くなるようにエッチングする(図14−2)。後は実施例2と同じ工程を行い、VDMOSを完成させる(図14−3)。このようにp+コンタクト領域44を形成することで、MOSゲートの閾値を増加させることなく、該コンタクト抵抗を十分低くすることが可能になる。 14-1, 14-2, and 14-3 are cross-sectional views showing the steps of the semiconductor device of Example 8 of the present invention and the part of the manufacturing process of Example 8 that is different from the manufacturing process of Example 2 described above. FIG. The difference from the second embodiment is that the trench etching of the second trench 35 is divided into two times, and boron (B + or BF) is formed at the bottom of the second trench 35 between the first etching and the second etching. 2 + ) is ion-implanted and annealed (FIG. 14-1) to form the p + contact region 44 in the vicinity of the bottom of the second trench 35. As described in the first embodiment, there is an upper limit for the integrated concentration and the maximum concentration of the first p + base region 2a or the second p base region 2b. Therefore, when the first p + base region 2a or the second p base region 2b and the n + source region 4 are short-circuited by the conductor 12 in the second trench, the contact resistance with the conductor 12 may be increased. . Therefore, the p + contact region 44 having a higher concentration than the first p + base region 2a or the second p base region 2b is formed so as to be shallower than the bottom of the second trench. As a process, first, the first trench etching of the second trench 35 is stopped slightly above the n + source region 4. Boron (B + or BF 2 + ) is ion-implanted at an inclination angle of 0 ° and annealed to form a p + contact region 44 (FIG. 14-1). If the implantation angle is inclined here, it is necessary to pay attention because boron is implanted into the n + drain region 8 that has already been formed, and the n + drain region 8 is compensated. Thereafter, the second trench 35 is etched again so that the bottom of the second trench 35 reaches the n + source region 4 and is deeper than the p + contact region 44 (FIG. 14-2). . After that, the same process as in the second embodiment is performed to complete the VDMOS (FIG. 14-3). By forming the p + contact region 44 in this way, the contact resistance can be made sufficiently low without increasing the threshold value of the MOS gate.

またこの構成を実施例7のIGBTに適用してもよい。IGBTの場合は、ターンオフ時に多数キャリアとしてのホールが第1p+ベース領域2aもしくは第2p-ベース領域2bを流れる。このときのホール電流は、MOSFETのターンオフ時における変位電流よりも数倍以上大きく、周知の寄生サイリスタのラッチアップが容易に発生する可能性がある。そこで上記のようなp+コンタクト領域44を形成すれば、ホールの電流経路における電圧降下を小さくすることができるので、ラッチアップの抑制効果が顕著になる。 Further, this configuration may be applied to the IGBT of the seventh embodiment. In the case of an IGBT, holes as majority carriers flow through the first p + base region 2a or the second p base region 2b during turn-off. At this time, the hole current is several times larger than the displacement current at the time of turn-off of the MOSFET, and there is a possibility that the well-known parasitic thyristor is easily latched up. Therefore, if the p + contact region 44 as described above is formed, the voltage drop in the hole current path can be reduced, and the effect of suppressing latch-up becomes significant.

本発明の半導体装置であるバックソース型VDMOSFETを用いて、制御回路や受動素子と共に1つのチップ上に形成することにより、従来よりも小型で高効率のRFパワーアンプ向けRFIC(Integrated Circuit)、さらには電気リレーとして用いられるMOSFETを複数個備え、かつ制御回路と共に1つのチップ上に形成したICなどを提供することが可能となる。   By using a back source type VDMOSFET which is a semiconductor device of the present invention and forming it on one chip together with a control circuit and a passive element, an RFIC (Integrated Circuit) for RF power amplifier which is smaller and more efficient than conventional ones, and Is provided with a plurality of MOSFETs used as electrical relays, and an IC formed on a single chip together with a control circuit can be provided.

1 ゲート電極
2a 第1p+ベース領域
2b 第2p-ベース領域
3 ゲート酸化膜
4 n+ソース領域
5 ソース電極
6 nドリフト領域
7 絶縁体
8 n+ドレイン領域
9 ドレイン電極
10 層間絶縁膜
11 p型領域
12 導電体
14 第1のトレンチ
15 厚い酸化膜
16 ポリシリコン
21 ゲート電極用パッド
22 ドレイン電極用パッド
23 ソース電極用パッド
24 パッド開口部
26 開口部
27 単位胞
35 第2のトレンチ
36 イオン注入
37 重なり部分
38 p+コレクタ領域
39 n+バッファ領域
40 n+エミッタ領域
41 コレクタ電極
42 エミッタ電極
43 三角格子線
44 p+コンタクト領域

DESCRIPTION OF SYMBOLS 1 Gate electrode 2a 1st p + base region 2b 2nd p-base region 3 Gate oxide film 4 n + Source region 5 Source electrode 6 n Drift region 7 Insulator 8 n + Drain region 9 Drain electrode 10 Interlayer insulating film 11 P-type region 12 Conductor 14 First Trench 15 Thick Oxide Film 16 Polysilicon 21 Gate Electrode Pad 22 Drain Electrode Pad 23 Source Electrode Pad 24 Pad Opening 26 Opening 27 Unit Cell 35 Second Trench 36 Ion Implant 37 Overlap Part 38 p + collector region 39 n + buffer region 40 n + emitter region 41 collector electrode 42 emitter electrode 43 triangular lattice line 44 p + contact region

Claims (10)

第1導電型ソース領域と、
前記ソース領域の下面と接続するソース電極と、
前記ソース領域の上面に隣接して設けられた第2導電型第1ベース領域と、
前記第1ベース領域の上面に隣接して設けられ、前記第1ベース領域よりも低濃度の第2導電型第2ベース領域と、
前記第2ベース領域の上面から該第2ベース領域および前記第1ベース領域を貫通し前記ソース領域内部に達する第1のトレンチと、
前記第1のトレンチの内側に設けられたゲート絶縁膜とを有し、
前記ゲート絶縁膜の内部にゲート電極が設けられ、該ゲート電極の上端部は前記第2ベース領域の内部にかかるような高さであり、
前記第1のトレンチの側壁と前記第2ベース領域の間に、前記第2ベース領域の上面部から前記第1のトレンチ側壁に沿って第1導電型ドリフト領域が設けられていて、該ドリフト領域の下端は前記ゲート電極の上端部よりも下部にかかり、
前記ゲート電極の上部に絶縁体が設けられていて、
該絶縁体上面は前記第2ベース領域の上面よりも深いとともに、前記絶縁体の上面と前記ゲート絶縁膜の上面は面一であり、
前記絶縁体の上面より上部の前記第1のトレンチ側壁が露出し、
前記第1のトレンチの側壁部分と前記ドリフト領域の間に前記ドリフト領域よりも高濃度の第1導電型ドレイン領域が前記第2ベース領域の上面部から前記第1のトレンチ側壁に沿って形成されていて、
該ドレイン領域の下端はトレンチ内の前記絶縁体の上端部よりも下部にかかり、
前記第2ベース領域の上面に設けられた第1の絶縁膜を有し
前記第1のトレンチに並設され、前記第2ベース領域の上面から前記第2ベース領域と前記第1ベース領域を貫通して前記ソース領域内部に達し、且つ前記ドリフト領域とは離間する第2のトレンチを有し
前記第2のトレンチの内部にて前記第1ベース領域と前記第2ベース領域の両方もしくはどちらか一方と前記ソース領域とを接続している導電体を有し
前記導電体の上部に設けられている第2の絶縁膜を有し
前記第1のトレンチ側壁の露出部で前記ドレイン領域と接し、前記第1の絶縁膜の上面にかかり、前記絶縁体上面まで前記第1のトレンチに埋め込まれたドレイン電極を有し、
前記第1の絶縁膜は前記第2ベース領域と前記ドレイン電極に挟まれていることを特徴とする半導体装置。
A first conductivity type source region;
A source electrode connected to the lower surface of the source region;
A second conductivity type first base region provided adjacent to an upper surface of the source region;
A second conductivity type second base region provided adjacent to an upper surface of the first base region and having a lower concentration than the first base region;
A first trench that penetrates the second base region and the first base region from the upper surface of the second base region and reaches the inside of the source region;
A gate insulating film provided inside the first trench,
A gate electrode is provided inside the gate insulating film, and an upper end portion of the gate electrode has a height such that the gate electrode covers the second base region;
A first conductivity type drift region is provided between the sidewall of the first trench and the second base region from the upper surface portion of the second base region along the first trench sidewall , and the drift region Lower end of the gate electrode is lower than the upper end of the gate electrode,
An insulator is provided on the gate electrode,
The upper surface of the insulator is deeper than the upper surface of the second base region, and the upper surface of the insulator and the upper surface of the gate insulating film are flush with each other,
Exposing the first trench sidewall above the top surface of the insulator;
A first conductivity type drain region having a concentration higher than that of the drift region is formed between the sidewall portion of the first trench and the drift region along the first trench sidewall from the upper surface portion of the second base region. And
The lower end of the drain region extends below the upper end of the insulator in the trench,
Having a first insulating film provided on an upper surface of the second base region,
The second trench is arranged in parallel with the first trench, penetrates the second base region and the first base region from the upper surface of the second base region, reaches the inside of the source region, and is separated from the drift region. Having a trench,
It has a conductor which connects the both or either the source region of the first base region at the inside of the second trench and the second base region,
A second insulating film provided on an upper portion of the conductor,
The first at the exposed portion of the trench sidewall in contact with the drain region, Ri written on the upper surface of the first insulating film, a drain electrode embedded in the first trench to the insulator upper surface,
The first insulating film is a semiconductor device which is characterized that you have been sandwiched between the drain electrode and the second base region.
請求項1に記載の半導体装置において、前記ドレイン領域内の前記第1のトレンチの側壁部分に第2導電型コレクタ領域が形成されていることを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein a second conductivity type collector region is formed on a side wall portion of the first trench in the drain region. 請求項1または2に記載の半導体装置において、前記ドリフト領域の拡散方向の積分濃度が8.0×1011/cm2以上1.2×1012/cm2以下であることを特徴とする半導体装置。 3. The semiconductor device according to claim 1, wherein an integrated concentration in a diffusion direction of the drift region is 8.0 × 10 11 / cm 2 or more and 1.2 × 10 12 / cm 2 or less. apparatus. 請求項1乃至3のいずれか1項に記載の半導体装置において、前記ドリフト領域の下端から前記ソース領域に向かって前記第1および第2ベース領域の積分濃度が1.2×1012/cm2以上1.0×1014/cm2以下であることを特徴とする半導体装置。 4. The semiconductor device according to claim 1, wherein an integrated concentration of the first and second base regions is 1.2 × 10 12 / cm 2 from the lower end of the drift region toward the source region. The above semiconductor device is 1.0 × 10 14 / cm 2 or less. 請求項1乃至4のいずれか1項に記載の半導体装置において、
前記第2ベース領域は、前記第2ベース領域の上面から前記ソース領域に向かって濃度が増加していることを特徴とする半導体装置。
The semiconductor device according to any one of claims 1 to 4,
The concentration of the second base region increases from the upper surface of the second base region toward the source region.
請求項1乃至5のいずれか1項に記載の半導体装置において、
前記第1のトレンチがハニカム構造に配置されていることを特徴とする半導体装置。
The semiconductor device according to any one of claims 1 to 5,
A semiconductor device, wherein the first trench is arranged in a honeycomb structure.
請求項1乃至6のいずれか1項に記載の半導体装置において、
前記第2のトレンチの底部および前記ソース領域の上面に隣接して、前記第1ベース領域もしくは第2ベース領域よりも高濃度の第2導電型コンタクト領域が形成されていることを特徴とする半導体装置。
The semiconductor device according to any one of claims 1 to 6,
A semiconductor having a second conductivity type contact region having a higher concentration than the first base region or the second base region formed adjacent to the bottom of the second trench and the upper surface of the source region. apparatus.
請求項1または2に記載の半導体装置において、前記第1ベース領域を前記第2のトレンチの側壁部分全体に形成し、前記第2のトレンチの側壁部分の前記第1ベース領域と前記ドリフト領域との間の距離をd1、前記ソース領域の上面と接する前記第1ベース領域と前記ドリフト領域との間の距離をd2としたとき、d1よりもd2を長くすることを特徴とする半導体装置。 3. The semiconductor device according to claim 1, wherein the first base region is formed over the entire sidewall portion of the second trench, and the first base region and the drift region of the sidewall portion of the second trench are formed. d 1 the distance between, and the distance between the source region and the first base region and the drift region in contact with the upper surface of a d 2, characterized in that to increase the d 2 than d 1 Semiconductor device. 請求項1または2に記載の半導体装置において、前記ソース領域の下面と接続するソース電極に替えて半導体基板上の絶縁体とし、前記第2のトレンチ内部の導電体をソース電極に接続することを特徴とする半導体装置。   3. The semiconductor device according to claim 1, wherein an insulator on the semiconductor substrate is used instead of the source electrode connected to the lower surface of the source region, and the conductor inside the second trench is connected to the source electrode. A featured semiconductor device. 請求項1に記載の半導体装置において、前記第1のトレンチの側壁部分において、前記ドリフト領域内で前記ドレイン領域に接する第2導電型領域を設け、該第2導電型領域がグランド電位に接続されることを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein a second conductivity type region in contact with the drain region in the drift region is provided in a side wall portion of the first trench, and the second conductivity type region is connected to a ground potential. A semiconductor device.
JP2009234677A 2009-10-09 2009-10-09 Semiconductor device Expired - Fee Related JP5597963B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009234677A JP5597963B2 (en) 2009-10-09 2009-10-09 Semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009234677A JP5597963B2 (en) 2009-10-09 2009-10-09 Semiconductor device

Publications (2)

Publication Number Publication Date
JP2011082401A JP2011082401A (en) 2011-04-21
JP5597963B2 true JP5597963B2 (en) 2014-10-01

Family

ID=44076137

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009234677A Expired - Fee Related JP5597963B2 (en) 2009-10-09 2009-10-09 Semiconductor device

Country Status (1)

Country Link
JP (1) JP5597963B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014187141A (en) 2013-03-22 2014-10-02 Toshiba Corp Semiconductor device
JP6635900B2 (en) * 2016-09-13 2020-01-29 株式会社東芝 Semiconductor device
US11411104B2 (en) * 2020-03-10 2022-08-09 Kabushiki Kaisha Toshiba Semiconductor device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5023196A (en) * 1990-01-29 1991-06-11 Motorola Inc. Method for forming a MOSFET with substrate source contact
JP3910335B2 (en) * 2000-03-22 2007-04-25 セイコーインスツル株式会社 Vertical MOS transistor and manufacturing method thereof
JP2003051598A (en) * 2001-05-31 2003-02-21 Hideshi Ito High-frequency power mosfet
JP2011035097A (en) * 2009-07-31 2011-02-17 Fuji Electric Systems Co Ltd Semiconductor device

Also Published As

Publication number Publication date
JP2011082401A (en) 2011-04-21

Similar Documents

Publication Publication Date Title
JP6418340B2 (en) Method of manufacturing reverse conducting insulated gate bipolar transistor and reverse conducting insulated gate bipolar transistor
US8816476B2 (en) Through silicon via processing techniques for lateral double-diffused MOSFETS
US10008598B2 (en) Top drain LDMOS
US9748375B2 (en) Nano MOSFET with trench bottom oxide shielded and third dimensional P-body contact
TWI390731B (en) Inverted-trench grounded-source fet structure with trenched source body short electrode and method of manufacturing the same
US7633120B2 (en) Inverted-trench grounded-source field effect transistor (FET) structure using highly conductive substrates
TWI417965B (en) Lateral power devices with self-biasing electrodes
JP5167973B2 (en) Semiconductor device
US20120261746A1 (en) Double-Trench Vertical Devices and Methods with Self-Alignment Between Gate and Body Contact
JP2009170552A (en) Semiconductor device and manufacturing method thereof
JP2009043966A (en) Semiconductor apparatus and method of manufacturing the same
JPH08181313A (en) Lateral-trench misfet and its manufacture
US6509608B1 (en) Trench-gate field-effect transistors and their manufacture
TW201340327A (en) Top drain LDMOS, semiconductor power device and method of manufacturing the same
JP2011243919A (en) Semiconductor device and method for manufacturing the same
TW202215548A (en) Ldmos transistor and manufacturing method thereof
JP5597963B2 (en) Semiconductor device
JP4232645B2 (en) Trench lateral semiconductor device and manufacturing method thereof
JP4228594B2 (en) Manufacturing method of semiconductor device
JP2020031167A (en) Semiconductor device and manufacturing method therefor
JP2012104581A (en) Semiconductor device and method of manufacturing the same
JP5309427B2 (en) Semiconductor device
JP5309428B2 (en) Semiconductor device
JP2011035097A (en) Semiconductor device
CN117790573A (en) SiC-based semiconductor power device and preparation method thereof

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20110422

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120416

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130930

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131022

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131219

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140715

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140728

R150 Certificate of patent or registration of utility model

Ref document number: 5597963

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees