JP5518143B2 - 仮想マシンの移行方法、サーバ、プログラム、及び、仮想マシンシステム - Google Patents
仮想マシンの移行方法、サーバ、プログラム、及び、仮想マシンシステム Download PDFInfo
- Publication number
- JP5518143B2 JP5518143B2 JP2012173216A JP2012173216A JP5518143B2 JP 5518143 B2 JP5518143 B2 JP 5518143B2 JP 2012173216 A JP2012173216 A JP 2012173216A JP 2012173216 A JP2012173216 A JP 2012173216A JP 5518143 B2 JP5518143 B2 JP 5518143B2
- Authority
- JP
- Japan
- Prior art keywords
- server
- virtual machine
- information
- virtual
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000005012 migration Effects 0.000 title claims description 205
- 238000013508 migration Methods 0.000 title claims description 205
- 238000000034 method Methods 0.000 title claims description 71
- 230000008569 process Effects 0.000 claims description 59
- 238000012545 processing Methods 0.000 claims description 55
- 238000006243 chemical reaction Methods 0.000 claims description 43
- 238000004891 communication Methods 0.000 claims description 42
- 230000005540 biological transmission Effects 0.000 claims description 28
- 230000006870 function Effects 0.000 claims description 12
- 230000004913 activation Effects 0.000 claims description 10
- 230000003213 activating effect Effects 0.000 claims description 2
- 238000007726 management method Methods 0.000 description 63
- 208000012204 PDA1 Diseases 0.000 description 9
- 230000008859 change Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 238000004590 computer program Methods 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 238000013468 resource allocation Methods 0.000 description 2
- 101150037674 PMA2 gene Proteins 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
Images
Landscapes
- Memory System Of A Hierarchy Structure (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Description
第1のサーバで稼働している仮想マシンを、該第1のサーバと通信ネットワークを介して接続されている第2のサーバに移行させる仮想マシンの移行方法であって、
前記第1のサーバで稼働している仮想マシンの仮想ハードウェア構成情報と仮想CPU(Central Processing Unit;中央処理装置)内に記憶された記憶情報とを、前記第2のサーバに送信する送信ステップと、
前記第1のサーバで稼働している仮想マシンの稼働を停止させる停止ステップと、
前記第1のサーバにおいて、前記停止ステップによる仮想マシンの稼働の停止後に、前記送信ステップによる送信中に更新された前記記憶情報の差分情報を、前記第2のサーバに送信する差分送信ステップと、
前記第2のサーバにおいて、前記第1のサーバから送信された仮想ハードウェア構成情報と記憶情報と該記憶情報の差分情報とに基づいて、仮想マシンを構成、起動させる起動ステップと、
前記第2のサーバにおいて、前記起動ステップで起動された仮想マシンが、仮想マシン上の記憶位置と物理マシン上の記憶位置との対応関係を示す変換情報を参照して、仮想CPU以外の仮想メモリ領域に記憶されるメモリ情報を前記第1のサーバまたは前記第2のサーバから読み出すメモリ情報読出ステップと、
を備えることを特徴とする。
前記第2のサーバにおいて、前記メモリ情報の取得要求を前記第1のサーバに送信するステップと、
前記第1のサーバにおいて、前記メモリ情報の取得要求が要求するメモリ情報を取得するステップと、
前記第1のサーバにおいて、前記取得したメモリ情報を前記第2のサーバに送信するステップと、
前記第2のサーバにおいて、前記第1のサーバから送信されたメモリ情報を記憶するステップと、
前記第2のサーバにおいて、前記保存したメモリ情報を用いて中断した処理を再開して実施するステップとを備えてもよい。
前記取得したパフォーマンスを示すデータに基づいて、前記起動ステップにより前記第2のサーバ上で起動された仮想マシンの前記メモリ情報を、前記第2のサーバに送信するか否かを判別する判別ステップと、
前記判別ステップで前記メモリ情報を前記第2のサーバに送信すると判別した場合に、該メモリ情報を前記第2のサーバに送信するステップとを備えてもよい。
前記第2の判別ステップでメモリ情報を二次記憶装置に移動させると判別した場合に、該メモリ情報を該二次記憶装置に移動させるステップとをさらに備えてもよい。
移行元のサーバから、該サーバで稼働している仮想マシンの仮想ハードウェア構成情報と仮想CPU(Central Processing Unit;中央処理装置)内に記憶された記憶情報とを受信する受信手段と、
前記移行元のサーバで稼働している仮想マシンの停止後に、前記受信手段による受信中に更新された前記記憶情報の差分情報を受信する差分情報受信手段と、
前記受信手段が受信した仮想ハードウェア構成情報および仮想CPU内に記憶された記憶情報と、前記差分情報受信手段が受信した差分情報と、に基づいて仮想マシンを構成、起動させる起動手段と、
前記起動手段により起動した仮想マシンが、該仮想マシン上の記憶位置と物理マシン上の記憶位置との対応関係を示す変換情報を参照して、仮想CPU以外の仮想メモリ領域に記憶されるメモリ情報を自身の物理記憶領域または仮想マシンの移行元のサーバから読み出すメモリ情報読出手段と、
を備えることを特徴とする。
コンピュータを、
移行元のサーバから、該サーバで稼働している仮想マシンの仮想ハードウェア構成情報と仮想CPU(Central Processing Unit;中央処理装置)内に記憶された記憶情報とを受信する受信手段、
前記移行元のサーバで稼働している仮想マシンの停止後に、前記受信手段による受信中に更新された前記記憶情報の差分情報を受信する差分情報受信手段、
前記受信手段が受信した仮想ハードウェア構成情報および仮想CPU内に記憶された記憶情報と、前記差分情報受信手段が受信した差分情報と、に基づいて仮想マシンを構成、起動させる起動手段、
前記起動手段により起動した仮想マシンが、該仮想マシン上の記憶位置と物理マシン上の記憶位置との対応関係を示す変換情報を参照して、仮想CPU以外の仮想メモリ領域に記憶されるメモリ情報を自身の物理記憶領域または仮想マシンの移行元のサーバから読み出すメモリ情報読出手段、
として機能させることを特徴とする。
上記目的を達成するために、本発明の第4の観点に係る仮想マシンシステムは、
第1のサーバと、該第1のサーバと通信ネットワークを介して接続されている第2のサーバと、を備える仮想マシンシステムであって、
前記第1のサーバは、
稼働している仮想マシンの仮想ハードウェア構成情報と仮想CPU(Central Processing Unit;中央処理装置)内に記憶された記憶情報とを、前記第2のサーバに送信する送信手段と、
前記仮想マシンの稼働を停止させる停止手段と、
前記停止手段が前記仮想マシンの稼働を停止した後に、前記送信手段による送信中に更新された前記記憶情報の差分情報を、前記第2のサーバに送信する差分送信手段と、を備え、
前記第2のサーバは、
前記第1のサーバから送信された仮想ハードウェア構成情報と記憶情報と該記憶情報の差分情報とに基づいて、仮想マシンを構成、起動させる起動手段と、
前記起動手段により起動された仮想マシンが、仮想マシン上の記憶位置と物理マシン上の記憶位置との対応関係を示す変換情報を参照して、仮想CPU以外の仮想メモリ領域に記憶されるメモリ情報を前記第1のサーバまたは前記第2のサーバから読み出すメモリ情報読出手段と、を備える、
ことを特徴とする。
第1のサーバで稼働している仮想マシンを、該第1のサーバと通信ネットワークを介して接続されている第2のサーバに移行させる仮想マシンの移行方法であって、
前記第1のサーバで稼働している仮想マシンの仮想ハードウェア構成情報とCPU (Central Processing Unit;中央処理装置)内に記憶された記憶情報とを、前記第2のサーバに送信する送信ステップと、
前記第1のサーバで稼働している仮想マシンの稼働を停止させる停止ステップと、
前記第2のサーバにおいて、前記第1のサーバから送信されたハードウェア構成情報と記憶情報とに基づいて、仮想マシンを構成、起動させる起動ステップと、
を備えることを特徴とする。
前記起動ステップは、前記第1のサーバから送信されたハードウェア構成情報と記憶情報と該記憶情報の差分情報とに基づいて、仮想マシンを構成、起動させてもよい。
前記第2のサーバにおいて、前記メモリ情報の取得要求を前記第1のサーバに送信するステップと、
前記第1のサーバにおいて、前記メモリ情報の取得要求が要求するメモリ情報を取得するステップと、
前記第1のサーバにおいて、前記取得したメモリ情報を前記第2のサーバに送信するステップと、
前記第2のサーバにおいて、前記第1のサーバから送信されたメモリ情報を記憶するステップと、
前記第2のサーバにおいて、前記保存したメモリ情報を用いて中断した処理を再開して実施するステップとを備えてもよい。
前記取得したパフォーマンスを示すデータに基づいて、前記起動ステップにより前記第2のサーバ上で起動された仮想マシンのメモリ情報を、前記第2のサーバに送信するか否かを判別する判別ステップと、
前記判別ステップでメモリ情報を前記第2のサーバに送信すると判別した場合に、該メモリ情報を前記第2のサーバに送信するステップとを備えてもよい。
前記第2の判別ステップでメモリ情報を二次記憶装置に移動させると判別した場合に、該メモリ情報を該二次記憶装置に移動させるステップとをさらに備えてもよい。
仮想マシンが稼働しているサーバであって、
前記稼働している仮想マシンを移行先となる他のサーバへ移行させる際に、該仮想マシンの仮想ハードウェア構成情報とCPU (Central Processing Unit;中央処理装置)内に記憶された記憶情報とを前記移行先となるサーバに送信する送信手段と、
前記稼働している仮想マシンの稼働を停止させる仮想マシン停止手段と、
前記送信手段による送信の処理が完了後、当該サーバのパフォーマンスを示すデータを取得するパフォーマンスデータ取得手段と、
前記パフォーマンスデータ取得手段で取得したパフォーマンスを示すデータに基づいて、前記仮想マシンのメモリ情報を前記移行先となるサーバに送信するか否かを判別する判別手段と、
メモリ情報を前記移行先となるサーバに送信すると判別した場合に、該メモリ情報を該移行先となるサーバに送信するメモリ情報送信手段と、
を備えることを特徴とする。
仮想マシンが稼働しているサーバであって、
前記稼働している仮想マシン上でメモリ情報が必要となる処理が実施された際に、当該処理を中断する仮想マシン中断手段と、
前記メモリ情報の取得要求を前記仮想マシンの移行元であるサーバに送信するメモリ取得要求送信手段と、
前記仮想マシンの移行元であるサーバから送信されたメモリ情報を記憶するメモリ情報記憶手段と、
前記メモリ情報記憶手段で記憶したメモリ情報を用いて中断した処理を再開して実施する処理再開実施手段と、
を備えることを特徴とする。
仮想マシンが稼働しているコンピュータを、
前記稼働している仮想マシンを移行先となるサーバへ移行させる際に、該仮想マシンの仮想ハードウェア構成情報とCPU (Central Processing Unit;中央処理装置)内に記憶された記憶情報とを前記移行先となるサーバに送信する送信手段、
前記稼働している仮想マシンの稼働を停止させる仮想マシン停止手段、
前記送信手段による送信の処理が完了後、当該サーバのパフォーマンスを示すデータを取得するパフォーマンスデータ取得手段、
前記パフォーマンスデータ取得手段で取得したパフォーマンスを示すデータに基づいて、前記仮想マシンのメモリ情報を前記移行先となるサーバに送信するか否かを判別する判別手段、
前記判別手段でメモリ情報を前記移行先となるサーバに送信すると判別した場合に、該メモリ情報を該移行先となるサーバに送信するメモリ情報送信手段、
として機能させることを特徴とする。
仮想マシンが稼働しているコンピュータを、
前記稼働している仮想マシン上でメモリ情報が必要となる処理が実施された際に、当該処理を中断する仮想マシン中断手段、
前記メモリ情報の取得要求を前記仮想マシンの移行元であるサーバに送信するメモリ取得要求送信手段、
前記仮想マシンの移行元であるサーバから送信された前記メモリ情報を記憶するメモリ情報記憶手段、
前記メモリ情報記憶手段で記憶したメモリ情報を用いて中断した処理を再開して実施する処理再開実施手段、
として機能させることを特徴とする。
本発明の実施形態に係る仮想マシンシステムは、図1に示すように、LAN等のネットワークを介して相互に接続された、仮想マシンサーバ100と仮想マシンサーバ200とを備えて構成される。仮想マシンシステムは、仮想マシンサーバ100で稼働している仮想マシンを、仮想マシンサーバ200に移行して稼働させることを特徴とする。
最初に、仮想マシンサーバ100から仮想マシンサーバ200に仮想マシンを移行(マイグレーション)させる、マイグレーション処理について、図5、図6を参照して説明する。
具体的には、マイグレーション実行制御部264は、移行対象となる仮想マシンのCPUとCPU210の型番を比較して互換性があるか否かを判別したり、移行対象となる仮想マシンのハードウェア構成情報と仮想マシンサーバ200のハードウェア構成の整合性を確認したり、移行対象となる仮想マシンが要求するリソース(CPUサイクル、メモリ、スワップファイル等)を仮想マシンサーバ200で割り当て可能であるか否かを判断する等して、移行可能か否かの判別を行えばよい。
具体的には、仮想マシン実行管理部261は、メモリ制御部266を制御して、PN−VMPMA1と、ステップS311でスワップインしたファイルのPN−PMAとの組を、ページ変換テーブル232に新規レコードとして登録する。なお、この登録したレコードのスワップ退避フラグはFalseに、コピー済フラグはTrueに設定する(スワップインの反映)。
また、仮想マシン実行管理部261は、PN−PMA2’が登録されているページ変換テーブル132のレコードのPN−PMAを、ステップS312でスワップアウトされたファイルのSA−PDAに、また、当該レコードのスワップ退避フラグをTrueに変更する(スワップアウトの反映)。
具体的には、PN−VMPMA2とPN−PMA2との組を、ページ変換テーブル232に新規レコードとして登録する。なお、この登録したレコードのスワップ退避フラグはFalseに、コピー済フラグはTrueに設定する。
具体的には、ページ変換テーブル132にコピー済フラグのFalseのレコードが有る場合に、未だ移行していない仮想マシンのメモリページが有る(ステップS504;Yes)、と判別すればよい。
具体的には、マイグレーション実行制御部164は、ページ変換テーブル132にコピー済フラグがFalseで、PN−PMAが対応付けられているレコードが有る場合に、メモリページは主記憶装置120に記憶されている(ステップS505;Yes)と判別すればよい。
コピー完了率が閾値より小さいと判別した場合(ステップS516;Yes)、マイグレーション実行制御部164は、処理をステップS517に移す。
具体的には、マイグレーション実行制御部164は、メモリ制御部166を制御して、ページ変換テーブル132にコピー済フラグがFalseで、PN−PMAが対応付けられているレコードのPN−PMAが示す主記憶装置120上のページ位置に記憶されているメモリページを取得すればよい。なお、取得したメモリページに対応するページ番号(PN−PMA)をPN−PMA””として以下説明する。
具体的には、マイグレーション実行制御部164は、PN−PMA””が登録されているページ変換テーブル132のレコードのPN−PMAをSA−PDA””に、また、当該レコードのスワップ退避フラグをTrueに変更する。
また、ディスクI/O使用率が閾値より少ないと判別した場合(ステップS513;Yes)、仮想マシン実行管理部161は、処理を上述したステップS517に移す。
なお、具体的には、コピー済フラグがFalseでPN−PMAが対応付けられているページ変換テーブル232のレコードのPN−VMPMAをPN−VMPMA3として取得すればよい。
具体的には、PN−VMPMA3とPN−PMA3との組を、ページ変換テーブル232に新規レコードとして登録する。なお、この登録したレコードのスワップ退避フラグはFalseに、コピー済フラグはTrueに設定する。
共有ディスク装置300には、仮想マシンサーバ100から仮想マシンサーバ200に移行される仮想マシンの仮想ハードウェアの二次記憶装置の情報が記憶される。そして、この情報は仮想マシンサーバ100と仮想マシンサーバ200の両方から、仮想ハードウェアの二次記憶装置として共有利用される。そのため、仮想マシンサーバ100、200上の仮想マシンには、二次記憶装置は構成されず、仮想マシン移行の際には、二次記憶装置の移行にかかる処理時間を短縮することができる。
110、210 CPU
120、220 主記憶装置
130、230 二次記憶装置
131、231 コピー済ページリスト
132、232 ページ変換テーブル
140、240 通信装置
Claims (7)
- 第1のサーバで稼働している仮想マシンを、該第1のサーバと通信ネットワークを介して接続されている第2のサーバに移行させる仮想マシンの移行方法であって、
前記第1のサーバで稼働している仮想マシンの仮想ハードウェア構成情報と仮想CPU(Central Processing Unit;中央処理装置)内に記憶された記憶情報とを、前記第2のサーバに送信する送信ステップと、
前記第1のサーバで稼働している仮想マシンの稼働を停止させる停止ステップと、
前記第1のサーバにおいて、前記停止ステップによる仮想マシンの稼働の停止後に、前記送信ステップによる送信中に更新された前記記憶情報の差分情報を、前記第2のサーバに送信する差分送信ステップと、
前記第2のサーバにおいて、前記第1のサーバから送信された仮想ハードウェア構成情報と記憶情報と該記憶情報の差分情報とに基づいて、仮想マシンを構成、起動させる起動ステップと、
前記第2のサーバにおいて、前記起動ステップで起動された仮想マシンが、仮想マシン上の記憶位置と物理マシン上の記憶位置との対応関係を示す変換情報を参照して、仮想CPU以外の仮想メモリ領域に記憶されるメモリ情報を前記第1のサーバまたは前記第2のサーバから読み出すメモリ情報読出ステップと、
を備えることを特徴とする、仮想マシンの移行方法。 - 前記第2のサーバにおいて、前記起動ステップで起動された仮想マシン上で前記メモリ情報が必要となる処理が実施された際に、当該処理を中断するステップと、
前記第2のサーバにおいて、前記メモリ情報の取得要求を前記第1のサーバに送信するステップと、
前記第1のサーバにおいて、前記メモリ情報の取得要求が要求するメモリ情報を取得するステップと、
前記第1のサーバにおいて、前記取得したメモリ情報を前記第2のサーバに送信するステップと、
前記第2のサーバにおいて、前記第1のサーバから送信されたメモリ情報を記憶するステップと、
前記第2のサーバにおいて、前記保存したメモリ情報を用いて中断した処理を再開して実施するステップと、
を備えることを特徴とする、請求項1に記載の仮想マシンの移行方法。 - 前記第1のサーバにおいて、前記第1のサーバのパフォーマンスを示すデータを取得するステップと、
前記取得したパフォーマンスを示すデータに基づいて、前記起動ステップにより前記第2のサーバ上で起動された仮想マシンの前記メモリ情報を、前記第2のサーバに送信するか否かを判別する判別ステップと、
前記判別ステップで前記メモリ情報を前記第2のサーバに送信すると判別した場合に、該メモリ情報を前記第2のサーバに送信するステップと、
を備えることを特徴とする、請求項1又は2に記載の仮想マシンの移行方法。 - 前記第1のサーバにおいて、前記判別ステップで前記メモリ情報を前記第2のサーバに送信しないと判別した場合に、前記パフォーマンスを示すデータに基づいて該メモリ情報を二次記憶装置に移動させるか否かを判別する第2の判別ステップと、
前記第2の判別ステップでメモリ情報を二次記憶装置に移動させると判別した場合に、該メモリ情報を該二次記憶装置に移動させるステップと、
をさらに備えることを特徴とする、請求項3に記載の仮想マシンの移行方法。 - 移行元のサーバから、該サーバで稼働している仮想マシンの仮想ハードウェア構成情報と仮想CPU(Central Processing Unit;中央処理装置)内に記憶された記憶情報とを受信する受信手段と、
前記移行元のサーバで稼働している仮想マシンの停止後に、前記受信手段による受信中に更新された前記記憶情報の差分情報を受信する差分情報受信手段と、
前記受信手段が受信した仮想ハードウェア構成情報および仮想CPU内に記憶された記憶情報と、前記差分情報受信手段が受信した差分情報と、に基づいて仮想マシンを構成、起動させる起動手段と、
前記起動手段により起動した仮想マシンが、該仮想マシン上の記憶位置と物理マシン上の記憶位置との対応関係を示す変換情報を参照して、仮想CPU以外の仮想メモリ領域に記憶されるメモリ情報を自身の物理記憶領域または仮想マシンの移行元のサーバから読み出すメモリ情報読出手段と、
を備えることを特徴とするサーバ。 - コンピュータを、
移行元のサーバから、該サーバで稼働している仮想マシンの仮想ハードウェア構成情報と仮想CPU(Central Processing Unit;中央処理装置)内に記憶された記憶情報とを受信する受信手段、
前記移行元のサーバで稼働している仮想マシンの停止後に、前記受信手段による受信中に更新された前記記憶情報の差分情報を受信する差分情報受信手段、
前記受信手段が受信した仮想ハードウェア構成情報および仮想CPU内に記憶された記憶情報と、前記差分情報受信手段が受信した差分情報と、に基づいて仮想マシンを構成、起動させる起動手段、
前記起動手段により起動した仮想マシンが、該仮想マシン上の記憶位置と物理マシン上の記憶位置との対応関係を示す変換情報を参照して、仮想CPU以外の仮想メモリ領域に記憶されるメモリ情報を自身の物理記憶領域または仮想マシンの移行元のサーバから読み出すメモリ情報読出手段、
として機能させるプログラム。 - 第1のサーバと、該第1のサーバと通信ネットワークを介して接続されている第2のサーバと、を備える仮想マシンシステムであって、
前記第1のサーバは、
稼働している仮想マシンの仮想ハードウェア構成情報と仮想CPU(Central Processing Unit;中央処理装置)内に記憶された記憶情報とを、前記第2のサーバに送信する送信手段と、
前記仮想マシンの稼働を停止させる停止手段と、
前記停止手段が前記仮想マシンの稼働を停止した後に、前記送信手段による送信中に更新された前記記憶情報の差分情報を、前記第2のサーバに送信する差分送信手段と、を備え、
前記第2のサーバは、
前記第1のサーバから送信された仮想ハードウェア構成情報と記憶情報と該記憶情報の差分情報とに基づいて、仮想マシンを構成、起動させる起動手段と、
前記起動手段により起動された仮想マシンが、仮想マシン上の記憶位置と物理マシン上の記憶位置との対応関係を示す変換情報を参照して、仮想CPU以外の仮想メモリ領域に記憶されるメモリ情報を前記第1のサーバまたは前記第2のサーバから読み出すメモリ情報読出手段と、を備える、
ことを特徴とする、仮想マシンシステム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012173216A JP5518143B2 (ja) | 2012-08-03 | 2012-08-03 | 仮想マシンの移行方法、サーバ、プログラム、及び、仮想マシンシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012173216A JP5518143B2 (ja) | 2012-08-03 | 2012-08-03 | 仮想マシンの移行方法、サーバ、プログラム、及び、仮想マシンシステム |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008310120A Division JP5124430B2 (ja) | 2008-12-04 | 2008-12-04 | 仮想マシンの移行方法、サーバ、及び、プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012234564A JP2012234564A (ja) | 2012-11-29 |
JP5518143B2 true JP5518143B2 (ja) | 2014-06-11 |
Family
ID=47434747
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012173216A Active JP5518143B2 (ja) | 2012-08-03 | 2012-08-03 | 仮想マシンの移行方法、サーバ、プログラム、及び、仮想マシンシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5518143B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6365085B2 (ja) | 2014-08-04 | 2018-08-01 | 富士通株式会社 | データ移行方法及びデータ移行装置 |
US9795879B2 (en) | 2014-12-31 | 2017-10-24 | Sony Interactive Entertainment America Llc | Game state save, transfer and resume for cloud gaming |
JP6458650B2 (ja) | 2015-06-08 | 2019-01-30 | 富士通株式会社 | 情報処理システム、情報処理プログラムおよび情報処理装置 |
CN105607947A (zh) * | 2015-12-11 | 2016-05-25 | 西北工业大学 | 一种新的云环境虚拟机调度方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7313793B2 (en) * | 2002-07-11 | 2007-12-25 | Microsoft Corporation | Method for forking or migrating a virtual machine |
JP2007066265A (ja) * | 2005-09-02 | 2007-03-15 | Hitachi Ltd | 計算機装置及び仮想マシン提供方法 |
-
2012
- 2012-08-03 JP JP2012173216A patent/JP5518143B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2012234564A (ja) | 2012-11-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5124430B2 (ja) | 仮想マシンの移行方法、サーバ、及び、プログラム | |
US9367459B2 (en) | Scheduling method and multi-core processor system | |
CN109983440B (zh) | 数据处理 | |
CN103154909B (zh) | 分布式高速缓冲存储器一致性协议 | |
JP2015503784A (ja) | グラフィックス処理部における仮想マシン間の移行 | |
JP2005122640A (ja) | サーバシステム及びi/oスロット共有方法。 | |
CN101101562A (zh) | 一种虚拟机的外存在线迁移方法 | |
JP2010277581A (ja) | 資源管理方法、資源管理プログラム、および、資源管理装置 | |
US20110107344A1 (en) | Multi-core apparatus and load balancing method thereof | |
JP5518143B2 (ja) | 仮想マシンの移行方法、サーバ、プログラム、及び、仮想マシンシステム | |
JP2017227969A (ja) | 制御プログラム、システム、及び方法 | |
WO2010097933A1 (ja) | 情報処理装置、情報処理方法及びコンピュータプログラム | |
US20180150232A1 (en) | Memory overcommit by speculative fault | |
US10565135B2 (en) | Information processing device, information processing method, main processor core, program, information processing method, and sub processor core | |
JP2014067357A (ja) | データ転送装置 | |
JP6081300B2 (ja) | 情報処理装置及びプログラム | |
JP5158576B2 (ja) | 入出力制御システム、入出力制御方法、及び、入出力制御プログラム | |
US9690619B2 (en) | Thread processing method and thread processing system for setting for each thread priority level of access right to access shared memory | |
WO2011039887A1 (ja) | 計算機装置 | |
JP6540677B2 (ja) | ストレージ装置、ストレージ装置のバックアップ方法、ストレージ装置のバックアップシステム及びストレージ装置の制御プログラム | |
US9565049B2 (en) | Communication apparatus, communication method, and computer product for sharing data | |
US20120066676A1 (en) | Disabling circuitry from initiating modification, at least in part, of state-associated information | |
JP2016173741A (ja) | 情報処理装置、情報処理方法、及び、プログラム | |
JP2019164661A (ja) | 情報処理装置、情報処理方法及びプログラム | |
CN114172916A (zh) | 一种Spark集群中的数据传输方法、系统及相关装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131022 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131029 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140106 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140304 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140401 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5518143 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |