JP5029921B2 - Method for manufacturing solar battery cell - Google Patents

Method for manufacturing solar battery cell Download PDF

Info

Publication number
JP5029921B2
JP5029921B2 JP2009009039A JP2009009039A JP5029921B2 JP 5029921 B2 JP5029921 B2 JP 5029921B2 JP 2009009039 A JP2009009039 A JP 2009009039A JP 2009009039 A JP2009009039 A JP 2009009039A JP 5029921 B2 JP5029921 B2 JP 5029921B2
Authority
JP
Japan
Prior art keywords
electrode
back surface
finger
silicon substrate
paste material
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009009039A
Other languages
Japanese (ja)
Other versions
JP2009081470A (en
Inventor
邦夫 上村
康志 舩越
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2009009039A priority Critical patent/JP5029921B2/en
Publication of JP2009081470A publication Critical patent/JP2009081470A/en
Application granted granted Critical
Publication of JP5029921B2 publication Critical patent/JP5029921B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • H01L31/0682Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by at least one potential-jump barrier or surface barrier the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells back-junction, i.e. rearside emitter, solar cells, e.g. interdigitated base-emitter regions back-junction cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0224Electrodes
    • H01L31/022408Electrodes for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/022425Electrodes for devices characterised by at least one potential jump barrier or surface barrier for solar cells
    • H01L31/022441Electrode arrangements specially adapted for back-contact solar cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Description

本発明は太陽電池セルの製造方法に関し、特に裏面の面積が大きくなった場合でも出力の低下を有効に抑止することができる太陽電池セルの製造方法に関する。 The present invention relates to a method for manufacturing a solar battery cell, and more particularly to a method for manufacturing a solar battery cell that can effectively suppress a decrease in output even when the area of the back surface increases.

近年、エネルギ資源の枯渇の問題や大気中のCO2の増加のような地球環境問題などからクリーンなエネルギの開発が望まれており、特に太陽電池セルを用いた太陽光発電が新しいエネルギ源として開発、実用化され、発展の道を歩んでいる。 In recent years, development of clean energy has been demanded due to problems of depletion of energy resources and global environmental problems such as an increase in CO 2 in the atmosphere. In particular, solar power generation using solar cells is a new energy source. It has been developed, put into practical use, and is on the path of development.

従来から、太陽電池セルは、たとえば、単結晶または多結晶のシリコン基板の面のうち太陽光が入射する側の面(受光面)にシリコン基板の導電型と反対の導電型となる不純物を拡散することによってpn接合を形成し、シリコン基板の受光面とその反対側にある裏面にそれぞれ電極を形成して製造される。また、シリコン基板の裏面にはシリコン基板と同じ導電型の不純物を高濃度で拡散することによって、裏面電界効果による高出力化を図ることも一般的となっている。   Conventionally, for example, a solar cell diffuses an impurity having a conductivity type opposite to that of a silicon substrate into a surface (light-receiving surface) on a side where sunlight enters, out of a surface of a monocrystalline or polycrystalline silicon substrate. Thus, a pn junction is formed, and electrodes are formed on the light receiving surface of the silicon substrate and the back surface on the opposite side. It is also common to increase the output by the back surface field effect by diffusing impurities of the same conductivity type as the silicon substrate at a high concentration on the back surface of the silicon substrate.

しかしながら、このような構造の太陽電池セルにおいては、受光面に形成される電極が入射する太陽光を遮るため、太陽電池セルの出力が低下してしまうという問題があった。そこで、シリコン基板の受光面には電極を形成せず、シリコン基板の裏面のみに異なる導電型の電極を形成するいわゆる裏面接合型太陽電池セルが開発されている。   However, in the solar cell having such a structure, there is a problem that the output of the solar cell is lowered because the electrode formed on the light receiving surface blocks sunlight incident thereon. Therefore, so-called back junction solar cells have been developed in which electrodes are not formed on the light receiving surface of a silicon substrate, but electrodes of different conductivity types are formed only on the back surface of the silicon substrate.

裏面接合型太陽電池セルにおいては、電極が形成されているシリコン基板の裏面側からしか電力を取り出すことができないため、その電極の構造は裏面接合型太陽電池セルの出力の観点から非常に重要である。   In a back junction solar cell, power can be extracted only from the back side of the silicon substrate on which the electrode is formed. Therefore, the structure of the electrode is very important from the viewpoint of the output of the back junction solar cell. is there.

図13に従来の裏面接合型太陽電池セルの一例の模式的な断面図を示す。この従来の裏面接合型太陽電池セルは、たとえばp型のシリコン基板101の受光面に反射防止膜109が形成されており、シリコン基板101の裏面にn+層105とp+層106とが裏面に沿って交互に所定の間隔をあけて形成されている。そして、p+層106上にはフィンガーp電極111が形成され、n+層105上にはフィンガーn電極112が形成されている。   FIG. 13 shows a schematic cross-sectional view of an example of a conventional back junction solar cell. In this conventional back junction solar cell, for example, an antireflection film 109 is formed on the light receiving surface of a p-type silicon substrate 101, and an n + layer 105 and a p + layer 106 are formed on the back surface of the silicon substrate 101. Are formed at predetermined intervals alternately. A finger p electrode 111 is formed on the p + layer 106, and a finger n electrode 112 is formed on the n + layer 105.

この裏面接合型太陽電池セルの受光面に太陽光が入射すると、半導体基板101の受光面近傍で生じたキャリアが裏面に形成されたpn接合まで到達し、フィンガーp電極111およびフィンガーn電極112に収集されて外部に取り出される。   When sunlight is incident on the light receiving surface of the back junction solar cell, carriers generated in the vicinity of the light receiving surface of the semiconductor substrate 101 reach the pn junction formed on the back surface, and reach the finger p electrode 111 and the finger n electrode 112. Collected and taken out.

図14に従来の裏面接合型太陽電池セルの裏面の電極構造の一例の模式的な平面図を示す。この従来の電極構造においては、太陽電池セルの出力を向上させる観点から、シリコン基板101の裏面の内部にフィンガーp電極111およびフィンガーn電極112が裏面全体を覆うように形成されており、シリコン基板101の裏面の端部にフィンガーp電極111と交差しているバスバーp電極113、フィンガーn電極112と交差しているバスバーn電極114がそれぞれ形成されている。   FIG. 14 shows a schematic plan view of an example of an electrode structure on the back surface of a conventional back junction solar cell. In this conventional electrode structure, from the viewpoint of improving the output of the solar battery cell, the finger p electrode 111 and the finger n electrode 112 are formed inside the back surface of the silicon substrate 101 so as to cover the entire back surface. A bus bar p-electrode 113 that intersects the finger p-electrode 111 and a bus-bar n-electrode 114 that intersects the finger n-electrode 112 are formed at the end of the back surface of 101.

ここで、フィンガーp電極111およびフィンガーn電極112は、シリーズ抵抗が大きくなると出力の損失になることから、一般的にシリーズ抵抗を小さくする観点から断面積(電極の幅×高さ)が大きくなるように設計される。しかしながら、太陽電池セルの裏面の面積が大きくなると、フィンガーp電極111およびフィンガーn電極112の長さL0をより長くする必要がある一方、これらの電極の高さには限界があることから、断面積を大きくするためには電極の幅W0を大きくする必要があった。電極の幅W0を大きくした場合には、フィンガーp電極111とフィンガーn電極112との間のピッチP0が大きくなってシリコン基板101内におけるキャリアの移動距離が長くなり、太陽電池セルの出力が低下してしまうという問題があった。 Here, since the finger p electrode 111 and the finger n electrode 112 lose output when the series resistance is increased, the sectional area (electrode width × height) is generally increased from the viewpoint of reducing the series resistance. Designed as such. However, when the area of the back surface of the solar battery cell is increased, the length L 0 of the finger p-electrode 111 and the finger n-electrode 112 needs to be longer, but the height of these electrodes is limited, In order to increase the cross-sectional area, it was necessary to increase the electrode width W 0 . When the electrode width W 0 is increased, the pitch P 0 between the finger p electrode 111 and the finger n electrode 112 is increased, and the carrier moving distance in the silicon substrate 101 is increased, and the output of the solar cell is increased. There was a problem that would decrease.

特開2002−359388号公報JP 2002-359388 A 特開2001−68699号公報JP 2001-68699 A

本発明の目的は、裏面の面積が大きくなった場合でも出力の低下を有効に抑止することができる太陽電池セルの製造方法を提供することにある。 The objective of this invention is providing the manufacturing method of the photovoltaic cell which can suppress effectively the fall of an output, even when the area of a back surface becomes large.

本発明は、半導体基板の受光面の反対側の裏面にp+層とn+層とが形成されている太陽電池セルの製造方法であって、半導体基板の裏面にp型不純物を含むp型ペースト材およびn型不純物を含むn型ペースト材を付着させる工程と、p型ペースト材およびn型ペースト材を覆うように半導体基板の裏面に拡散防止膜を形成する工程と、半導体基板を加熱することによってp型ペースト材に含まれるp型不純物を半導体基板に拡散させてp+層を形成する工程と、半導体基板を加熱することによってn型ペースト材に含まれるn型不純物を半導体基板に拡散させてn+層を形成する工程と、を含み、テクスチャ構造を形成する工程において、拡散防止膜はテクスチャ構造の形成時のエッチングマスクを兼ねる太陽電池セルの製造方法である。 The present invention relates to a method of manufacturing a solar cell in which a p + layer and an n + layer are formed on the back surface opposite to the light receiving surface of a semiconductor substrate, and the p-type impurity containing p-type impurities on the back surface of the semiconductor substrate. A step of attaching a paste material and an n-type paste material containing an n-type impurity, a step of forming a diffusion prevention film on the back surface of the semiconductor substrate so as to cover the p-type paste material and the n-type paste material , and heating the semiconductor substrate A step of diffusing the p-type impurity contained in the p-type paste material into the semiconductor substrate to form a p + layer, and the semiconductor substrate is heated to diffuse the n-type impurity contained in the n-type paste material into the semiconductor substrate. And a step of forming an n + layer, and in the step of forming the texture structure, the diffusion prevention film is a method for manufacturing a solar cell that also serves as an etching mask when forming the texture structure .

また、本発明の太陽電池セルの製造方法においては、拡散防止膜が酸化シリコン膜からなることが好ましい。 Further, in the method for manufacturing a solar cell of the present invention, the diffusion preventing film is preferably Rukoto such a silicon oxide film.

本発明によれば、裏面の面積が大きくなった場合でも出力の低下を有効に抑止することができる太陽電池セルの製造方法を提供することができる。 ADVANTAGE OF THE INVENTION According to this invention, even when the area of a back surface becomes large , the manufacturing method of the photovoltaic cell which can suppress effectively the fall of an output can be provided.

本発明に用いられるシリコン基板のインゴッドからのスライス後の模式的な断面図である。It is typical sectional drawing after the slice from the ingot of the silicon substrate used for this invention. 本発明に用いられるシリコン基板のダメージ層のエッチング後の模式的な断面図である。It is typical sectional drawing after the etching of the damage layer of the silicon substrate used for this invention. 本発明に用いられるシリコン基板の拡散防止膜の形成後の模式的な断面図である。It is typical sectional drawing after formation of the diffusion prevention film of the silicon substrate used for this invention. 本発明に用いられるシリコン基板のp+層およびn+層の形成後の模式的な断面図である。It is typical sectional drawing after formation of the p <+> layer and n <+> layer of the silicon substrate used for this invention. 本発明に用いられるシリコン基板のテクスチャ構造の形成後の模式的な断面図である。It is typical sectional drawing after formation of the texture structure of the silicon substrate used for this invention. 本発明に用いられるシリコン基板の拡散保護膜およびペースト材の除去後の模式的な断面図である。It is typical sectional drawing after the removal of the diffusion protective film and paste material of a silicon substrate used for this invention. 本発明に用いられるシリコン基板のパッシベーション膜の形成後の模式的な断面図である。It is typical sectional drawing after formation of the passivation film of the silicon substrate used for this invention. 本発明に用いられるシリコン基板のパッシベーション膜の除去後の模式的な断面図である。It is typical sectional drawing after the removal of the passivation film of the silicon substrate used for this invention. 本発明に用いられるシリコン基板の電極形成後の模式的な断面図である。It is typical sectional drawing after electrode formation of the silicon substrate used for this invention. 本発明の太陽電池セルの裏面の電極構造の好ましい一例の模式的な平面図である。It is a typical top view of a preferable example of the electrode structure of the back surface of the photovoltaic cell of this invention. 本発明の太陽電池セルの裏面の電極構造の好ましい他の一例の模式的な平面図である。It is a schematic plan view of another preferred example of the electrode structure on the back surface of the solar battery cell of the present invention. 本発明の太陽電池モジュールの裏面の電極構造の好ましい一例の模式的な平面図である。It is a typical top view of a preferable example of the electrode structure of the back surface of the solar cell module of this invention. 従来の裏面接合型太陽電池セルの一例の模式的な断面図である。It is typical sectional drawing of an example of the conventional back junction type photovoltaic cell. 従来の裏面接合型太陽電池セルの裏面の電極構造の一例の模式的な平面図である。It is a typical top view of an example of the electrode structure of the back surface of the conventional back junction type photovoltaic cell.

以下、本発明の実施の形態について説明する。なお、本願の図面において、同一の参照符号は同一部分または相当部分を表わすものとする。   Embodiments of the present invention will be described below. In the drawings of the present application, the same reference numerals represent the same or corresponding parts.

図1から図9の模式的断面図に、本発明の太陽電池セルの製造工程の好ましい一例を示す。まず、図1に示すように、シリコン結晶のインゴッドをスライスして得られた半導体基板としてのシリコン基板1は、スライスの際にその表面近傍にダメージ層1aが存在する。そこで、図2に示すように、酸性またはアルカリ性の溶液を用いてダメージ層1aがエッチングされる。ここで、シリコン基板1はn型でもp型でもよく、シリコン基板1の大きさや厚さは制限されない。ただし、入射する太陽光の反射の損失を抑制するため、シリコン基板1の受光面にテクスチャと呼ばれるピラミッド状の微細構造を形成する場合にはシリコン基板1の受光面の面方位が(100)であることが好ましい。   The schematic cross-sectional views of FIGS. 1 to 9 show a preferred example of the manufacturing process of the solar battery cell of the present invention. First, as shown in FIG. 1, a silicon substrate 1 as a semiconductor substrate obtained by slicing an ingot of a silicon crystal has a damaged layer 1a in the vicinity of the surface at the time of slicing. Therefore, as shown in FIG. 2, the damaged layer 1a is etched using an acidic or alkaline solution. Here, the silicon substrate 1 may be n-type or p-type, and the size and thickness of the silicon substrate 1 are not limited. However, when a pyramidal microstructure called a texture is formed on the light receiving surface of the silicon substrate 1 in order to suppress the loss of reflection of incident sunlight, the surface orientation of the light receiving surface of the silicon substrate 1 is (100). Preferably there is.

次に、図3に示すように、シリコン基板1の受光面の反対側にある裏面にp型不純物としてたとえばボロンを含むp型ペースト材2と、n型不純物としてたとえばリンを含むn型ペースト材3とを所望のパターン形状に付着させ、これらのペースト材に含まれる有機溶媒成分を蒸発させるためにシリコン基板1をたとえば100℃〜200℃の温度に加熱した後に、ペースト材が付着した裏面全体を拡散防止膜4で覆う。ここで、ペースト材を所望のパターン形状に付着させる手段としては、たとえばスクリーン印刷やインクジェット印刷などを用いることができる。また、パターン形状としては、シリコン基板1内に発生するキャリアを効率良く収集するため、図3に示すように、p型ペースト材2とn型ペースト材3とがシリコン基板1の裏面に沿って交互に間隔をあけて形成されることが好ましい。また、拡散防止膜4は、たとえば酸化シリコン膜からなり、常圧CVD法による成膜または酸化シリコンを含む塗布液を乾燥させることによって形成することができる。   Next, as shown in FIG. 3, a p-type paste material 2 containing, for example, boron as a p-type impurity on the back surface opposite to the light-receiving surface of the silicon substrate 1, and an n-type paste material containing, for example, phosphorus as an n-type impurity. 3 is attached in a desired pattern shape, and the silicon substrate 1 is heated to a temperature of, for example, 100 ° C. to 200 ° C. in order to evaporate the organic solvent component contained in these paste materials. Is covered with a diffusion prevention film 4. Here, as means for attaching the paste material to a desired pattern shape, for example, screen printing or ink jet printing can be used. Further, as a pattern shape, in order to efficiently collect carriers generated in the silicon substrate 1, a p-type paste material 2 and an n-type paste material 3 are arranged along the back surface of the silicon substrate 1 as shown in FIG. Preferably, they are formed at alternately spaced intervals. The diffusion prevention film 4 is made of, for example, a silicon oxide film, and can be formed by forming a film by atmospheric pressure CVD or drying a coating solution containing silicon oxide.

続いて、シリコン基板1は、たとえば900℃〜1000℃に加熱された石英炉内に投入され、たとえば30分〜60分間石英炉内に設置されることによって、p型ペースト材2に含まれるボロンおよびn型ペースト材3に含まれるリンがシリコン基板1中に拡散し、図4に示すように、シリコン基板1の裏面に沿って複数のp+層6およびn+層5が交互に間隔をあけて形成される。ここで、シリコン基板1の裏面には拡散防止膜4が形成されているため、p型ペースト材2に含まれるボロンおよびn型ペースト材3に含まれるリンはシリコン基板1中に拡散する際にシリコン基板1の外部に拡散することが防止される。   Subsequently, the silicon substrate 1 is put into a quartz furnace heated to, for example, 900 ° C. to 1000 ° C., and placed in the quartz furnace, for example, for 30 minutes to 60 minutes, whereby boron contained in the p-type paste material 2 is contained. Then, phosphorus contained in the n-type paste material 3 diffuses into the silicon substrate 1, and a plurality of p + layers 6 and n + layers 5 are alternately spaced along the back surface of the silicon substrate 1 as shown in FIG. Open and formed. Here, since the diffusion prevention film 4 is formed on the back surface of the silicon substrate 1, boron contained in the p-type paste material 2 and phosphorus contained in the n-type paste material 3 are diffused into the silicon substrate 1. Diffusion outside the silicon substrate 1 is prevented.

次いで、シリコン基板1は、たとえば水酸化ナトリウムや水酸化カリウムなどのアルカリとイソプロピルアルコール(IPA)などを含む高温水溶液に浸漬され、シリコン結晶方位に沿った異方性エッチングが進行することにより、図5に示すように、シリコン基板1の受光面に(111)面による微細なピラミッド状のテクスチャ構造8が形成される。ここで、シリコン基板1の裏面には拡散防止膜4が形成されているため、シリコン基板1の裏面はエッチングされない。   Next, the silicon substrate 1 is immersed in a high-temperature aqueous solution containing, for example, an alkali such as sodium hydroxide or potassium hydroxide and isopropyl alcohol (IPA), and anisotropic etching along the silicon crystal orientation proceeds. As shown in FIG. 5, a fine pyramid-like texture structure 8 having a (111) plane is formed on the light receiving surface of the silicon substrate 1. Here, since the diffusion prevention film 4 is formed on the back surface of the silicon substrate 1, the back surface of the silicon substrate 1 is not etched.

次に、図6に示すように、シリコン基板1はフッ酸などに浸漬させられることにより、シリコン基板1の裏面の拡散保護膜4、p型ペースト材2およびn型ペースト材3が除去される。そして、図7に示すように、シリコン基板1の受光面および裏面にキャリアの表面再結合を抑制するためのパッシベーション膜9、10が形成される。パッシベーション膜9、10としては、たとえば熱酸化によるシリコン酸化膜やプラズマCVD法によるシリコン窒化膜を用いることによって、キャリアの表面再結合を有効に抑制することができる。ここで、シリコン基板1の受光面に形成されるパッシベーション膜9としてシリコン窒化膜を用いた場合にはその屈折率が2.1程度となるため、シリコン窒化膜はシリコン基板1の受光面における太陽光の反射を抑制する反射防止膜としても用いることができる。   Next, as shown in FIG. 6, the silicon substrate 1 is immersed in hydrofluoric acid or the like, whereby the diffusion protective film 4, the p-type paste material 2, and the n-type paste material 3 on the back surface of the silicon substrate 1 are removed. . Then, as shown in FIG. 7, passivation films 9 and 10 for suppressing the surface recombination of carriers are formed on the light receiving surface and the back surface of the silicon substrate 1. As the passivation films 9 and 10, for example, a silicon oxide film formed by thermal oxidation or a silicon nitride film formed by a plasma CVD method can be used to effectively suppress the surface recombination of carriers. Here, when a silicon nitride film is used as the passivation film 9 formed on the light receiving surface of the silicon substrate 1, the refractive index thereof is about 2.1. Therefore, the silicon nitride film is the sun on the light receiving surface of the silicon substrate 1. It can also be used as an antireflection film that suppresses reflection of light.

次に、シリコン基板1の裏面のp+層6およびn+層5との電気的接続を行なうために、図8に示すように、シリコン基板1の裏面に形成されたパッシベーション膜10が所望のパターン形状に除去される。パッシベーション膜10はたとえばドット状またはライン状などの形態で除去され、p+層6およびn+層5の配列に応じてその除去形態が決定されることが好ましい。また、p+層6およびn+層5以外の部分に電極が形成されることがないように、p+層6およびn+層5の端部よりも内部にあるパッシベーション膜10が除去されることが好ましい。   Next, in order to make electrical connection with the p + layer 6 and the n + layer 5 on the back surface of the silicon substrate 1, a passivation film 10 formed on the back surface of the silicon substrate 1 is desired as shown in FIG. Removed into pattern shape. Passivation film 10 is preferably removed in the form of dots or lines, for example, and the removal form is preferably determined according to the arrangement of p + layer 6 and n + layer 5. Further, the passivation film 10 inside the end portions of the p + layer 6 and the n + layer 5 is removed so that electrodes are not formed in portions other than the p + layer 6 and the n + layer 5. It is preferable.

最後に、図9に示すように、パッシベーション膜10が除去された部分に合わせて、p+層6上にフィンガーp電極11が形成されるとともにn+層5上にフィンガーn電極12が形成される。ここで、フィンガーp電極11およびフィンガーn電極12の電極材料としては、太陽電池セルに発生する電流を外部に十分に取り出すことができるように、銀またはアルミニウムなどの高導電材料が用いられることが好ましい。また、フィンガーp電極11およびフィンガーn電極12の形成手段としては、たとえば高真空中における電子ビーム加熱による電極材料の蒸着、電極材料を含むペーストのスクリーン印刷または電極材料のメッキなどの手段を用いることができる。さらに、シリコン基板1とフィンガーp電極11およびフィンガーn電極12との良好なオーミック接触を得るために、シリコン基板1への電極材料の付着後に400℃〜500℃の熱処理が行なわれることが好ましい。なお、これらのフィンガー電極とともに、フィンガー電極と交差するバスバー電極も形成される。   Finally, as shown in FIG. 9, the finger p electrode 11 is formed on the p + layer 6 and the finger n electrode 12 is formed on the n + layer 5 in accordance with the portion from which the passivation film 10 has been removed. The Here, as the electrode material of the finger p electrode 11 and the finger n electrode 12, a highly conductive material such as silver or aluminum may be used so that a current generated in the solar battery cell can be taken out sufficiently. preferable. Further, as means for forming the finger p electrode 11 and the finger n electrode 12, for example, means such as vapor deposition of an electrode material by electron beam heating in high vacuum, screen printing of a paste containing the electrode material, or plating of the electrode material is used. Can do. Furthermore, in order to obtain good ohmic contact between the silicon substrate 1 and the finger p-electrode 11 and the finger n-electrode 12, it is preferable that a heat treatment at 400 ° C. to 500 ° C. is performed after the electrode material is attached to the silicon substrate 1. In addition, the bus-bar electrode which cross | intersects a finger electrode is also formed with these finger electrodes.

図10の模式的平面図に、上記のようにして得られた本発明の太陽電池セルの裏面の電極構造の好ましい一例を示す。図10に示すように、この太陽電池セルの裏面には、複数のフィンガーp電極11とフィンガーn電極12とが交互に太陽電池セルの裏面全体を覆うように直線状に形成されており、フィンガーn電極12と交差するバスバーn電極14は裏面の内部に形成されているが、フィンガーp電極11と交差するバスバーp電極13は裏面の端部に形成されている。このようにすることによって、本発明と従来とで太陽電池セルの裏面の面積が同じ場合であっても、本発明の太陽電池セルの裏面のフィンガーn電極12およびフィンガーp電極11の長さL1は、図14に示す従来のフィンガーn電極112およびフィンガーp電極111の長さL0よりも短くなる。それゆえ、太陽電池セルの裏面の面積が大きくなった場合でもシリーズ抵抗を小さく抑えることができ、フィンガーn電極12およびフィンガーp電極11の幅W1だけでなくフィンガーp電極11とフィンガーn電極12の間のピッチP1も小さくすることができる。したがって、本発明においては、太陽電池セルの裏面の面積が大きくなった場合でもシリコン基板1内におけるキャリアの移動距離が長くならず、フィンガー電極におけるキャリアの収集効率を向上させることが可能になることから、太陽電池セルの出力の低下を有効に抑止することができる。 The schematic plan view of FIG. 10 shows a preferable example of the electrode structure on the back surface of the solar battery cell of the present invention obtained as described above. As shown in FIG. 10, a plurality of finger p-electrodes 11 and finger n-electrodes 12 are linearly formed on the back surface of the solar cell so as to cover the entire back surface of the solar cell alternately. The bus bar n electrode 14 that intersects the n electrode 12 is formed inside the back surface, whereas the bus bar p electrode 13 that intersects the finger p electrode 11 is formed at the end of the back surface. By doing in this way, even if it is a case where the area of the back surface of a photovoltaic cell is the same by this invention and the conventional, the length L of the finger n electrode 12 and the finger p electrode 11 of the back surface of the photovoltaic cell of this invention 1 is shorter than the length L 0 of the conventional finger n electrode 112 and finger p electrode 111 shown in FIG. Therefore, even when the area of the back surface of the solar battery cell is increased, the series resistance can be reduced, and not only the width W 1 of the finger n electrode 12 and the finger p electrode 11 but also the finger p electrode 11 and the finger n electrode 12. The pitch P 1 between these can also be reduced. Therefore, in the present invention, even when the area of the back surface of the solar battery cell is increased, the carrier moving distance in the silicon substrate 1 is not increased, and the carrier collection efficiency in the finger electrode can be improved. Thus, a decrease in the output of the solar battery cell can be effectively suppressed.

図11の模式的平面図に、本発明の太陽電池セルの裏面の電極構造の好ましい他の一例を示す。図11に示すように、この太陽電池セルの裏面の内部には、フィンガーn電極12と交差するバスバーn電極14が2本、フィンガーp電極11と交差するバスバーp電極13が1本形成されている。したがって、太陽電池セルの裏面の面積が大きくなった場合でもフィンガーn電極12およびフィンガーp電極11の長さL1を短くすることができることから、この場合にも太陽電池セルの出力の低下を有効に抑止することができる。 The schematic plan view of FIG. 11 shows another preferred example of the electrode structure on the back surface of the solar battery cell of the present invention. As shown in FIG. 11, two bus bar n electrodes 14 intersecting the finger n electrode 12 and one bus bar p electrode 13 intersecting the finger p electrode 11 are formed inside the back surface of the solar battery cell. Yes. Therefore, even when the area of the back surface of the solar battery cell is increased, the length L 1 of the finger n electrode 12 and the finger p electrode 11 can be shortened. Can be deterred.

図10および図11において、フィンガーn電極12およびフィンガーp電極11の長さL1は、太陽電池セルの裏面のフィンガー電極の長手方向における長さLの1/2以下であることが好ましく、1/4以下であることがより好ましく、1/6以下であることがさらに好ましい。L1がLの1/2よりも大きいときには太陽電池セルの裏面の面積が大きくなった場合に太陽電池セルの出力の低下を有効に抑止することができない傾向にあり、L1がLの1/4以下、特に1/6以下であるときには太陽電池セルの裏面の面積が大きくなった場合でも太陽電池セルの出力の低下を特に有効に抑止することができる傾向にある。 10 and 11, the length L 1 of the finger n electrode 12 and the finger p electrode 11 is preferably not more than ½ of the length L in the longitudinal direction of the finger electrode on the back surface of the solar battery cell. / 4 or less is more preferable, and 1/6 or less is more preferable. L 1 is tend to not be able to effectively suppress a drop in output of the solar cell if it becomes large back surface area of the solar cell when greater than half of L, 1 L 1 is L When it is / 4 or less, particularly 1/6 or less, even when the area of the back surface of the solar battery cell becomes large, a decrease in the output of the solar battery cell tends to be particularly effectively suppressed.

なお、本明細書において、フィンガー電極の長さL1は、図10および図11に示すように、フィンガー電極とバスバー電極の接点からの長さのことをいう。また、フィンガー電極が複数ある場合にはその少なくとも1本の長さが上記範囲にあればよいが、すべてのフィンガー電極の長さが上記範囲にあることが好ましい。 In the present specification, the length L 1 of the finger electrode refers to the length from the contact point between the finger electrode and the bus bar electrode, as shown in FIGS. Further, when there are a plurality of finger electrodes, at least one of the finger electrodes may be in the above range, but it is preferable that all finger electrodes have a length in the above range.

図12の模式的平面図に、本発明の太陽電池モジュールの裏面の電極構造の好ましい一例を示す。図12に示すように、この太陽電池モジュールは、裏面にp+層とn+層とが裏面に沿って交互に形成されている太陽電池セル50a、50b、50c、50dが4つ組み合わされて構成されている。太陽電池セル50a、50b、50c、50dの裏面の両端部にはバスバーp電極13a、13b、13c、13dおよびバスバーn電極14a、14b、14c、14dがそれぞれ形成されているが、個々の太陽電池セル50a、50b、50c、50dの裏面の内部にはバスバー電極は形成されていない。   The schematic plan view of FIG. 12 shows a preferred example of the electrode structure on the back surface of the solar cell module of the present invention. As shown in FIG. 12, this solar cell module is a combination of four solar cells 50a, 50b, 50c, and 50d in which p + layers and n + layers are alternately formed on the back surface along the back surface. It is configured. Bus bar p-electrodes 13a, 13b, 13c, 13d and bus-bar n-electrodes 14a, 14b, 14c, 14d are respectively formed at both ends of the back surface of solar cells 50a, 50b, 50c, 50d. Bus bar electrodes are not formed inside the back surfaces of the cells 50a, 50b, 50c, 50d.

しかしながら、太陽電池セル50a、50b、50c、50dのバスバーn電極14a、14b、14c、14dを共通して1本のバスバーn電極とすることにより、太陽電池モジュール全体としては1本のバスバーn電極が太陽電池モジュールの裏面の内部に形成されていることになるため、上述の太陽電池セルの場合と同様に、太陽電池モジュールの裏面の面積が大きくなった場合でも出力の低下を有効に抑止することができる傾向にある。そして、バスバーp電極13a、13b、13c、13dは分離されて別個独立に存在していることから、各太陽電池セル50a、50b、50c、50dのI−V特性を評価し、その評価から得られた出力が太陽電池モジュール全体の出力に悪影響を及ぼしていると考えられる太陽電池セルがある場合にはその太陽電池セルのバスバーp電極に配線をしないことによって太陽電池モジュール全体の出力の低下をさらに有効に抑止することができる。   However, the bus bar n electrodes 14a, 14b, 14c, and 14d of the solar cells 50a, 50b, 50c, and 50d are commonly used as one bus bar n electrode, so that the entire solar cell module has one bus bar n electrode. Is formed inside the back surface of the solar cell module, and as in the case of the above-described solar cell, even if the area of the back surface of the solar cell module becomes large, the reduction in output is effectively suppressed. Tend to be able to. Since the bus bar p-electrodes 13a, 13b, 13c, and 13d are separated and exist independently, the IV characteristics of the solar cells 50a, 50b, 50c, and 50d are evaluated and obtained from the evaluation. When there is a solar cell that is considered to have an adverse effect on the output of the entire solar cell module, the output of the entire solar cell module is reduced by not wiring the bus bar p electrode of the solar cell. Further, it can be effectively suppressed.

なお、上記太陽電池モジュールにおいては、裏面の端部にのみバスバー電極が形成されている太陽電池セルを用いたが、裏面の内部にバスバー電極が形成されている太陽電池セルを用いてもよい。また、太陽電池モジュールにおける好適なフィンガー電極の長さは上記太陽電池セルの場合と同様であることは言うまでもない。   In addition, in the said solar cell module, although the solar cell in which a bus-bar electrode was formed only in the edge part of a back surface was used, you may use the solar cell in which a bus-bar electrode is formed in the inside of a back surface. Needless to say, the preferred finger electrode length in the solar cell module is the same as that in the solar cell.

また、上記太陽電池セルおよび太陽電池モジュールにおいては、pとnの導電型が入れ替わっていてもよいことは言うまでもない。   Needless to say, in the solar battery cell and the solar battery module, the conductivity types of p and n may be interchanged.

今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。本発明の範囲は上記した説明ではなくて特許請求の範囲によって示され、特許請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。   The embodiment disclosed this time should be considered as illustrative in all points and not restrictive. The scope of the present invention is defined by the terms of the claims, rather than the description above, and is intended to include any modifications within the scope and meaning equivalent to the terms of the claims.

本発明によれば裏面の面積が大きくなった場合でも出力の低下を有効に抑止することができる太陽電池セルの製造方法を提供することができることから、本発明は、裏面接合型の太陽電池セルまたは裏面接合型の太陽電池セルを複数組み合わせた太陽電池モジュールの製造に好適に利用することができる。 According to the present invention, it is possible to provide a method for manufacturing a solar cell that can effectively suppress a decrease in output even when the area of the back surface is increased. Therefore, the present invention provides a back junction solar cell. Or it can utilize suitably for manufacture of the solar cell module which combined several solar cell of the back junction type.

1,101 シリコン基板、2 p型ペースト材、3 n型ペースト材、4 拡散防止膜、5,105 n+層、6,106 p+層、8 テクスチャ構造、9,10 パッシベーション膜、11,111 フィンガーp電極、12,112 フィンガーn電極、13,13a,13b,13c,13d,113 バスバーp電極、14,14a,14b,14c,14d,114 バスバーn電極、50a,50b,50c,50d 太陽電池セル、109 反射防止膜。   1,101 Silicon substrate, 2 p-type paste material, 3 n-type paste material, 4 diffusion prevention film, 5,105 n + layer, 6,106 p + layer, 8 texture structure, 9,10 passivation film, 11,111 Finger p electrode, 12, 112 Finger n electrode, 13, 13a, 13b, 13c, 13d, 113 Bus bar p electrode, 14, 14a, 14b, 14c, 14d, 114 Bus bar n electrode, 50a, 50b, 50c, 50d Solar cell Cell, 109 Antireflection film.

Claims (2)

半導体基板の受光面の反対側の裏面にp+層とn+層とが形成されている太陽電池セルの製造方法であって、
半導体基板の裏面にp型不純物を含むp型ペースト材およびn型不純物を含むn型ペースト材を付着させる工程と、
前記p型ペースト材および前記n型ペースト材を覆うように前記半導体基板の前記裏面に拡散防止膜を形成する工程と、
前記半導体基板を加熱することによって前記p型ペースト材に含まれる前記p型不純物を前記半導体基板に拡散させてp+層を形成する工程と、
前記半導体基板を加熱することによって前記n型ペースト材に含まれる前記n型不純物を前記半導体基板に拡散させてn+層を形成する工程と、
前記半導体基板の前記受光面をエッチングすることによってテクスチャ構造を形成する工程と、を含み、
前記テクスチャ構造を形成する工程において、前記拡散防止膜は前記テクスチャ構造の形成時のエッチングマスクを兼ねる、太陽電池セルの製造方法。
A method of manufacturing a solar battery cell in which a p + layer and an n + layer are formed on the back surface opposite to the light receiving surface of a semiconductor substrate,
Attaching a p-type paste material containing a p- type impurity and an n-type paste material containing an n-type impurity to the back surface of the semiconductor substrate;
Forming a diffusion barrier film on the back surface of the semiconductor substrate so as to cover the p-type paste material and the n-type paste material ;
Heating the semiconductor substrate to diffuse the p-type impurities contained in the p-type paste material into the semiconductor substrate to form a p + layer;
Heating the semiconductor substrate to diffuse the n-type impurities contained in the n-type paste material into the semiconductor substrate to form an n + layer;
Forming a texture structure by etching the light receiving surface of the semiconductor substrate,
In the step of forming the texture structure, the diffusion prevention film also serves as an etching mask when the texture structure is formed .
前記拡散防止膜が酸化シリコン膜からなることを特徴とする、請求項1に記載の太陽電池セルの製造方法。 The method for manufacturing a solar cell according to claim 1, wherein the diffusion prevention film is made of a silicon oxide film.
JP2009009039A 2009-01-19 2009-01-19 Method for manufacturing solar battery cell Expired - Fee Related JP5029921B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009009039A JP5029921B2 (en) 2009-01-19 2009-01-19 Method for manufacturing solar battery cell

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009009039A JP5029921B2 (en) 2009-01-19 2009-01-19 Method for manufacturing solar battery cell

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2004072932A Division JP2005260157A (en) 2004-03-15 2004-03-15 Solar cell and solar cell module

Publications (2)

Publication Number Publication Date
JP2009081470A JP2009081470A (en) 2009-04-16
JP5029921B2 true JP5029921B2 (en) 2012-09-19

Family

ID=40655935

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009009039A Expired - Fee Related JP5029921B2 (en) 2009-01-19 2009-01-19 Method for manufacturing solar battery cell

Country Status (1)

Country Link
JP (1) JP5029921B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6048837B2 (en) * 2011-09-15 2016-12-21 パナソニックIpマネジメント株式会社 Solar cell module
KR101424538B1 (en) 2013-06-28 2014-08-04 주식회사 엔씨디 The method for manufacturing the back contact type solar cell

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3340874A1 (en) * 1983-11-11 1985-05-23 Telefunken electronic GmbH, 7100 Heilbronn METHOD FOR PRODUCING A SOLAR CELL
JPH0722634A (en) * 1993-06-22 1995-01-24 Sharp Corp Manufacture of solar cell
JPH09219535A (en) * 1996-02-08 1997-08-19 Oki Electric Ind Co Ltd Manufacture of light emitting element
EP0851511A1 (en) * 1996-12-24 1998-07-01 IMEC vzw Semiconductor device with two selectively diffused regions
JP2000004049A (en) * 1998-06-16 2000-01-07 Oki Electric Ind Co Ltd Manufacture of light-emitting element and light-emitting device
JP2000022185A (en) * 1998-07-03 2000-01-21 Sharp Corp Solar cell and its manufacture
JP4632672B2 (en) * 2004-02-04 2011-02-16 シャープ株式会社 Manufacturing method of solar cell

Also Published As

Publication number Publication date
JP2009081470A (en) 2009-04-16

Similar Documents

Publication Publication Date Title
JP4334455B2 (en) Solar cell module
KR101661768B1 (en) Solar cell and manufacturing method thereof
KR101212198B1 (en) Solar cell
EP2212920B1 (en) Solar cell, method of manufacturing the same, and solar cell module
JP2009135338A (en) Solar cell, and manufacturing method of solar cell
JP4656996B2 (en) Solar cell
JP5220197B2 (en) Solar cell and manufacturing method thereof
JP2008294080A (en) Solar cell and manufacturing method of same
JP2013239476A (en) Photovoltaic device and method of manufacturing the same, and photovoltaic module
KR101878397B1 (en) Solar cell and method for fabricating the same
JP2009158575A (en) Photoelectric conversion device and method for manufacturing photoelectric conversion device
US9997647B2 (en) Solar cells and manufacturing method thereof
US20180254359A1 (en) Solar cell and solar cell manufacturing method
JP6207414B2 (en) Photovoltaic element and manufacturing method thereof
JP4641858B2 (en) Solar cell
JP2005260157A (en) Solar cell and solar cell module
JP5029921B2 (en) Method for manufacturing solar battery cell
JP4322199B2 (en) Solar cell, method for manufacturing solar cell unit, and solar cell module
JP4467337B2 (en) Solar cell module
JP5645734B2 (en) Solar cell element
KR101198430B1 (en) Bifacial Photovoltaic Localized Emitter Solar Cell and Method for Manufacturing Thereof
KR101198438B1 (en) Bifacial Photovoltaic Localized Emitter Solar Cell and Method for Manufacturing Thereof
US20120085405A1 (en) Back electrode type solar cell, solar cell with interconnection sheet, and solar cell module
JP5501549B2 (en) Photoelectric conversion element and photoelectric conversion module composed thereof
KR101199213B1 (en) Bifacial Photovoltaic Localized Emitter Solar Cell and Method for Manufacturing Thereof

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090210

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090210

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120228

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120413

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120515

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120608

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120613

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20120608

R150 Certificate of patent or registration of utility model

Ref document number: 5029921

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150706

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees