JP4784155B2 - DC-DC converter - Google Patents

DC-DC converter Download PDF

Info

Publication number
JP4784155B2
JP4784155B2 JP2005157877A JP2005157877A JP4784155B2 JP 4784155 B2 JP4784155 B2 JP 4784155B2 JP 2005157877 A JP2005157877 A JP 2005157877A JP 2005157877 A JP2005157877 A JP 2005157877A JP 4784155 B2 JP4784155 B2 JP 4784155B2
Authority
JP
Japan
Prior art keywords
voltage
transistor
potential
output
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005157877A
Other languages
Japanese (ja)
Other versions
JP2006333689A (en
Inventor
耕平 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP2005157877A priority Critical patent/JP4784155B2/en
Publication of JP2006333689A publication Critical patent/JP2006333689A/en
Application granted granted Critical
Publication of JP4784155B2 publication Critical patent/JP4784155B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Dc-Dc Converters (AREA)

Description

本発明はDC−DCコンバータに関し、特に、逆電流を防止する同期整流方式のDC−DCコンバータに関する。   The present invention relates to a DC-DC converter, and more particularly, to a synchronous rectification DC-DC converter that prevents reverse current.

同期整流方式のDC−DCコンバータにおいて、負荷電流が小さいときの電力変換効率を改善する方法が広く知られている。
図7は、従来のDC−DCコンバータを示す回路図である。
In a synchronous rectification DC-DC converter, a method for improving power conversion efficiency when a load current is small is widely known.
FIG. 7 is a circuit diagram showing a conventional DC-DC converter.

図7に示すDC−DCコンバータ80は、同期整流型のDC−DCコンバータであって、制御回路82と、PMOSトランジスタM81とNMOSトランジスタM82(以下それぞれ単に、トランジスタM81,M82という)とで構成されるスイッチング回路83と、インダクタL80と出力コンデンサCoとで構成される平滑回路84とを有している。平滑回路84の出力部はDC−DCコンバータ80の出力端子OUTに接続されている。   A DC-DC converter 80 shown in FIG. 7 is a synchronous rectification type DC-DC converter, and includes a control circuit 82, a PMOS transistor M81, and an NMOS transistor M82 (hereinafter simply referred to as transistors M81 and M82, respectively). A switching circuit 83, and a smoothing circuit 84 including an inductor L80 and an output capacitor Co. The output part of the smoothing circuit 84 is connected to the output terminal OUT of the DC-DC converter 80.

制御回路82は、スイッチング回路83に接続され、直流入力電源VDDの電源電圧を降圧して所定の直流電圧を得るためにスイッチング回路83のスイッチング動作を制御する。また、スイッチング回路83の出力部には、平滑回路84を介して図示しない負荷が接続され、制御回路82によりトランジスタM81,M82が所定のスイッチング期間内で交互にON/OFF制御されることによって、負荷に所定の大きさの出力電圧VOUT80を供給する。 The control circuit 82 is connected to the switching circuit 83 and controls the switching operation of the switching circuit 83 in order to step down the power supply voltage of the DC input power supply VDD and obtain a predetermined DC voltage. In addition, a load (not shown) is connected to the output portion of the switching circuit 83 via the smoothing circuit 84, and the transistors M81 and M82 are alternately turned ON / OFF within a predetermined switching period by the control circuit 82. An output voltage V OUT80 having a predetermined magnitude is supplied to the load.

図8は、図7におけるDC−DCコンバータの各部の動作波形を示す図である。
このDC−DCコンバータ80において、インダクタL80に流れるインダクタ電流IL80(図8中(a)に示す波形)は、トランジスタM81のON期間(トランジスタM82はOFFしている)では、トランジスタM81に流れる電流IP80(図8中(b)に示す波形)と等しくなり、トランジスタM82のON期間(トランジスタM81はOFFしている)では、トランジスタM82に流れる電流IN80(図8中(c)に示す波形)と等しくなる。
FIG. 8 is a diagram showing operation waveforms of each part of the DC-DC converter in FIG.
In the DC-DC converter 80, the inductor current I L80 (waveform shown in FIG. 8A) flowing in the inductor L80 is the current flowing in the transistor M81 during the ON period of the transistor M81 (the transistor M82 is OFF). I P80 (the waveform shown in FIG. 8B), and during the ON period of the transistor M82 (the transistor M81 is OFF), the current I N80 flowing through the transistor M82 (the waveform shown in FIG. 8C). ).

再び図7に戻って説明する。
定常状態において、インダクタ電流IL80の平均値は出力電流IOUT80と等しくなるが、そのリップル電流の大きさは、直流入力電源VDDからの入力電圧VIN80と出力電圧VOUT80とが同条件なら、出力電流IOUT80の値によらず略一定になるため、出力電流IOUT80が小さくなると、出力端子OUT側から節点Y81に向かって流れる電流(以下、「逆電流」という)、すなわちIL80<0となる期間が生じて、電力変換効率が低下する。
Returning again to FIG.
In the steady state, the average value of the inductor current I L80 is equal to the output current I OUT80 , but the magnitude of the ripple current is as long as the input voltage V IN80 from the DC input power supply VDD and the output voltage V OUT80 are the same. Since the output current I OUT80 is substantially constant regardless of the value of the output current I OUT80 , when the output current I OUT80 decreases, the current flowing from the output terminal OUT side toward the node Y81 (hereinafter referred to as “reverse current”), that is, I L80 <0 The period which becomes becomes will arise, and power conversion efficiency will fall.

この効率の低下を防止するために、逆電流が流れたことを検出して、トランジスタM82をOFFさせる方法が知られている(例えば、特許文献1参照)。
図9は、図7に示すDC−DCコンバータにコンパレータを付加したDC−DCコンバータを示す回路図である。
In order to prevent this decrease in efficiency, a method is known in which a reverse current flows is detected to turn off the transistor M82 (see, for example, Patent Document 1).
FIG. 9 is a circuit diagram showing a DC-DC converter in which a comparator is added to the DC-DC converter shown in FIG.

なお、図9においては、図7と共通の部分については、共通の符号を用いてその説明を省略する。
図9に示すDC−DCコンバータ90は、反転入力端子が節点Y81に接続され、非反転入力端子がGNDに接続されるコンパレータCMP91を有している。
In FIG. 9, the same reference numerals are used for portions common to those in FIG. 7, and description thereof is omitted.
The DC-DC converter 90 shown in FIG. 9 has a comparator CMP91 whose inverting input terminal is connected to the node Y81 and whose non-inverting input terminal is connected to GND.

このような構成は、DC−DCコンバータ90の出力段のMOSFETをICに内蔵する場合によく用いられる。
DC−DCコンバータ90は、コンパレータCMP91により平滑回路84のインダクタL80を流れるインダクタ電流IL90の向きを、節点Y81の電位を検出することにより判断し、節点Y81の電位がGND電位よりも大きいとき、トランジスタM82をOFFすることにより、インダクタ電流IL90が出力端子OUT側から節点Y81に向かって流れ、GNDに流れ込むことを防止して効率の低下を防止している。
特開2000−92824号公報
Such a configuration is often used when the MOSFET of the output stage of the DC-DC converter 90 is built in the IC.
The DC-DC converter 90 determines the direction of the inductor current I L90 flowing through the inductor L80 of the smoothing circuit 84 by the comparator CMP91 by detecting the potential of the node Y81, and when the potential of the node Y81 is larger than the GND potential, by turning OFF the transistor M82, the inductor current I L90 flows toward the output terminal OUT side to the node Y81, thereby preventing a decrease in efficiency to prevent the flow into the GND.
JP 2000-92824 A

しかしながら、従来のDC−DCコンバータ90では、逆電流(インダクタ電流IL90)を検出してからトランジスタM82をOFFするまでにコンパレータCMP91や制御回路82で生じる信号の遅延が存在し、この遅延により逆電流が所定時間流れてしまうことを防止することができないという問題がある。特に、近年のDC−DCコンバータは、小さなインダクタを高周波側で駆動する傾向にあり、この遅延による影響が無視できなくなっている。 However, in the conventional DC-DC converter 90, there is a signal delay that occurs in the comparator CMP91 and the control circuit 82 from when the reverse current (inductor current I L90 ) is detected until the transistor M82 is turned off. There is a problem that current cannot be prevented from flowing for a predetermined time. In particular, recent DC-DC converters tend to drive small inductors on the high frequency side, and the influence of this delay cannot be ignored.

本発明はこのような点に鑑みてなされたものであり、逆電流を防止することができるDC−DCコンバータを提供することを目的とする。   This invention is made | formed in view of such a point, and it aims at providing the DC-DC converter which can prevent a reverse current.

本発明では上記問題を解決するために、整流された直流電圧を出力する同期整流方式のDC−DCコンバータにおいて、第1の電位と、前記第1の電位より低い第2の電位との間に直列に設けられ、前記第1の電位および前記第2の電位の電位差の直流電圧を交流電圧に変換する一対のパワートランジスタと、前記交流電圧と、前記第2の電位よりも実質的に低い値に設定された補正電圧とを比較する比較器を有し、前記交流電圧が前記補正電圧より低いとき、検出信号を出力する検出手段と、前記一対のパワートランジスタを制御するために設けられ、前記検出信号に基づいて前記第2の電位側の前記パワートランジスタをオフする制御回路と、前記第2の電位側の前記パワートランジスタのオン抵抗と、前記整流された直流電圧とに基づいて前記補正電圧を出力する補正電圧出力手段と、を有することを特徴とするDC−DCコンバータが提供される。 In the present invention, in order to solve the above problem, in a synchronous rectification type DC-DC converter that outputs a rectified DC voltage, between a first potential and a second potential lower than the first potential. A pair of power transistors provided in series and converting a DC voltage of a potential difference between the first potential and the second potential into an AC voltage, the AC voltage, and a value substantially lower than the second potential A comparator for comparing the correction voltage set to the detection voltage, the detection means for outputting a detection signal when the AC voltage is lower than the correction voltage, and for controlling the pair of power transistors, Based on a control circuit for turning off the power transistor on the second potential side based on a detection signal, on-resistance of the power transistor on the second potential side, and the rectified DC voltage. DC-DC converter characterized by having a correction voltage output means for outputting the correction voltage Te is provided.

本発明では、交流電圧が第2の電位と等しくなる前に検出信号が出力されるため、交流電圧が第2の電位と等しくなる前に第2の電位側のパワートランジスタをオフすることができる。これにより、検出手段で生じる遅延時間の影響を補正し、交流電流が0となる近傍の動作範囲での高精度なパワートランジスタのオフを実現することにより、逆電流を容易かつ確実に防止することができる。   In the present invention, since the detection signal is output before the AC voltage becomes equal to the second potential, the power transistor on the second potential side can be turned off before the AC voltage becomes equal to the second potential. . As a result, it is possible to easily and reliably prevent reverse current by correcting the influence of the delay time generated in the detection means and realizing high-accuracy power transistor turn-off in the operating range in the vicinity where the alternating current becomes zero. Can do.

以下、本発明の実施の形態を図面を参照して詳細に説明する。
図1は、実施の形態のDC−DCコンバータを示す原理図である。
図1に示すDC−DCコンバータ1は、同期整流型のDC−DCコンバータであって、制御回路2と、直流入力電源VDDとGNDとの間に設けられたPMOSトランジスタM31(以下単に、トランジスタM31という)とNMOSトランジスタM32(以下単に、トランジスタM32という)とで構成され、出力部から電圧(交流電圧)VMを出力するスイッチング回路3と、インダクタLと出力コンデンサCとで構成され、電圧VMを平滑して出力電圧(直流電圧)VOUTを出力する平滑回路4とコンパレータCMP1と補正電圧源VCC1とを有する逆電流防止回路5とを有している。
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.
FIG. 1 is a principle diagram showing a DC-DC converter according to an embodiment.
A DC-DC converter 1 shown in FIG. 1 is a synchronous rectification type DC-DC converter, and includes a PMOS transistor M31 (hereinafter simply referred to as a transistor) provided between a control circuit 2 and a DC input power supply V DD and GND. M31 hereinafter) and NMOS transistor M32 (hereinafter simply constructed out with that transistor M32), a switching circuit 3 for outputting a voltage (AC voltage) V M from the output unit is constituted by the inductor L and the output capacitor C, the voltage the V M and a reverse current prevention circuit 5 with a smooth and outputting voltage (DC voltage) smoothing circuit for outputting a V OUT 4 and the comparator CMP1 and the correction voltage source V CC1.

制御回路2は、スイッチング回路3に接続され、直流入力電源VDDの電源電圧を降圧して出力電圧VOUTを得るためにスイッチング回路3のスイッチング動作を制御する。また、スイッチング回路3の出力部には、平滑回路4を介して図示しない負荷(但し、負荷に供給される負荷電流はIOUTとして図示されている)が接続されている。 The control circuit 2 is connected to the switching circuit 3 and controls the switching operation of the switching circuit 3 so as to obtain the output voltage VOUT by stepping down the power supply voltage of the DC input power supply VDD . Further, a load (not shown) (however, a load current supplied to the load is shown as I OUT ) (not shown) is connected to the output portion of the switching circuit 3 via the smoothing circuit 4.

逆電流防止回路5のコンパレータCMP1の非反転入力端子は、GNDよりも低い補正電圧VC1を出力する補正電圧源VCC1に接続され、反転入力端子はスイッチング回路3の出力部に接続されている。このコンパレータCMP1は、入力される補正電圧VC1と、電圧VMとを比較し、その結果の検出信号を制御回路2に出力する。 The non-inverting input terminal of the comparator CMP1 of the reverse current prevention circuit 5 is connected to a correction voltage source V CC1 that outputs a correction voltage V C1 lower than GND, and the inverting input terminal is connected to the output part of the switching circuit 3. . The comparator CMP1, a correction voltage V C1 inputted, compares the voltage V M, and outputs a detection signal of the result to the control circuit 2.

このようなDC−DCコンバータ1では、制御回路2が、コンパレータCMP1からの検出信号と所定の制御信号とに基づいて、トランジスタM31,M32を所定のスイッチング期間内で交互にON/OFF制御することによって、負荷に所定の大きさの出力電圧VOUTが供給される。 In such a DC-DC converter 1, the control circuit 2 alternately controls the transistors M31 and M32 within the predetermined switching period based on the detection signal from the comparator CMP1 and the predetermined control signal. As a result, an output voltage V OUT having a predetermined magnitude is supplied to the load.

なお、検出信号については後に詳述する。
ところで、トランジスタM32のON抵抗をRON、トランジスタM32に流れる電流をIN(図1中矢印の方向を負の方向)としたとき、インダクタに流れるインダクタ電流ILが、順方向(図1中矢印の方向)であれば、式(1)
M=RON×(−IN)=−RON×IL・・・(1)
が成り立つため、トランジスタM32がONしているとき、コンパレータCMP1の反転入力端子に供給される電圧VMは負となる。
The detection signal will be described in detail later.
By the way, when the ON resistance of the transistor M32 is R ON and the current flowing through the transistor M32 is I N (the direction of the arrow in FIG. 1 is a negative direction), the inductor current I L flowing through the inductor is the forward direction (in FIG. 1). (In the direction of the arrow), the formula (1)
V M = R ON × (−I N ) = − R ON × I L (1)
Since holds, when the transistor M32 is turned ON, the voltage V M which is supplied to the inverting input terminal of the comparator CMP1 becomes negative.

逆に、インダクタ電流ILが逆方向であれば(トランジスタM31がONしているとき)、電圧VMは正となる。
このとき、コンパレータCMP1の非反転入力端子に供給される補正電圧VC1が、負電圧、すなわちGNDよりも低い電圧に設定されているため、コンパレータCMP1から出力される検出信号は、インダクタ電流ILの向きが変化する近傍の動作範囲における電圧VMで、インダクタ電流ILが実質的に0となる値よりも高いインダクタ電流の状態で変化する。すなわちコンパレータCMP1の検出信号は、インダクタ電流ILが実質的に0となる前に変化する。よって、コンパレータCMP1や制御回路2で生じる信号の遅延の影響を抑制または無視することができ、その結果、逆電流を容易に防止することができる。
Conversely, if the inductor current I L in the reverse direction (when the transistor M31 is ON), the voltage V M becomes positive.
At this time, since the correction voltage V C1 supplied to the non-inverting input terminal of the comparator CMP1 is set to a negative voltage, that is, a voltage lower than GND, the detection signal output from the comparator CMP1 is the inductor current I L in the direction of the voltage V M at the operating range of the vicinity of the change, the inductor current I L is varied in the form of substantially becomes zero is higher than the value the inductor current. That detection signal of the comparator CMP1, the inductor current I L is varied before becoming substantially zero. Therefore, the influence of the signal delay generated in the comparator CMP1 and the control circuit 2 can be suppressed or ignored, and as a result, the reverse current can be easily prevented.

図2は、図1のDC−DCコンバータの構成を一部変更した回路図である。
図2に示すDC−DCコンバータ10は、2つの非反転入力端子と2つの反転入力端子とを備えたコンパレータCMP1aと、補正電圧源VCC2とを有する逆電流防止回路5aを備えている。
FIG. 2 is a circuit diagram in which the configuration of the DC-DC converter of FIG. 1 is partially changed.
The DC-DC converter 10 shown in FIG. 2 includes a reverse current prevention circuit 5a having a comparator CMP1a having two non-inverting input terminals and two inverting input terminals, and a correction voltage source V CC2 .

コンパレータCMP1aの2つの非反転入力端子はそれぞれGNDに接続され、一方の反転入力端子に接続されたノードN1は、正の補正電圧VC2を出力する補正電圧源VCC2に接続され、他方の反転入力端子に接続されたノードN2は、スイッチング回路3の出力部に接続されている。 The two non-inverting input terminals of the comparator CMP1a are respectively connected to GND, and the node N1 connected to one inverting input terminal is connected to the correction voltage source V CC2 that outputs the positive correction voltage V C2 and the other inverting terminal is connected. The node N2 connected to the input terminal is connected to the output unit of the switching circuit 3.

図3は、図2に示すコンパレータの内部回路を示す回路図である。
コンパレータCMP1aは、2つのPMOSトランジスタM5,M6および2つのPMOSトランジスタM7,M8で構成される差動入力部、この差動入力部に定電流Ibに比例する電流を供給するPMOSトランジスタM1,M2,M3からなるカレントミラー回路および差動入力部の2つのPMOSトランジスタM5,M6および2つのPMOSトランジスタM7,M8にそれぞれ等しい電流を流す2つのNMOSトランジスタM9,M10からなるカレントミラー回路で構成される差動入力段、並びにNMOSトランジスタM11およびこのNMOSトランジスタM11に定電流Ibに比例する電流を供給するPMOSトランジスタM4と、NMOSトランジスタM11からの出力をバッファするPMOSトランジスタM12およびNMOSトランジスタM14並びにPMOSトランジスタM13およびNMOSトランジスタM15で構成されるバッファ回路で構成される増幅段とを備えている。
FIG. 3 is a circuit diagram showing an internal circuit of the comparator shown in FIG.
The comparator CMP1a includes a differential input unit composed of two PMOS transistors M5 and M6 and two PMOS transistors M7 and M8, and PMOS transistors M1 and M2 for supplying a current proportional to the constant current Ib to the differential input unit. , M3 and a current mirror circuit composed of two NMOS transistors M9 and M10 for passing equal currents to the two PMOS transistors M5 and M6 and the two PMOS transistors M7 and M8 in the differential input section, respectively. The differential input stage, the NMOS transistor M11, the PMOS transistor M4 for supplying a current proportional to the constant current Ib to the NMOS transistor M11, and the PMOS transistors M12 and NM for buffering the output from the NMOS transistor M11 And an amplification stage including a buffer circuit including an OS transistor M14, a PMOS transistor M13, and an NMOS transistor M15.

なお、以下では、これらのNMOSトランジスタおよびPMOSトランジスタを単に、トランジスタという。
トランジスタM5およびトランジスタM7のゲートに接続されている入力端子は、それぞれ(コンパレータCMP1aの)非反転入力端子を構成し、トランジスタM6およびトランジスタM8のゲートに接続されている入力端子は、それぞれ(コンパレータCMP1aの)反転入力端子を構成している。
Hereinafter, these NMOS transistors and PMOS transistors are simply referred to as transistors.
The input terminals connected to the gates of the transistors M5 and M7 constitute non-inverting input terminals (of the comparator CMP1a), respectively, and the input terminals connected to the gates of the transistors M6 and M8 respectively (comparator CMP1a). Of inverting input).

また、出力端子out1は、制御回路2に接続されている。
トランジスタM11のドレインおよびソースはそれぞれトランジスタM4のドレインおよびGNDに接続され、トランジスタM11のゲートは差動入力段の出力部となるトランジスタM5およびトランジスタM7のドレインとトランジスタM10のドレインとの接続部に接続されている。
The output terminal out1 is connected to the control circuit 2.
The drain and source of the transistor M11 are connected to the drain and GND of the transistor M4, respectively, and the gate of the transistor M11 is connected to the connection portion between the drains of the transistors M5 and M7 and the drain of the transistor M10, which are output portions of the differential input stage. Has been.

ここで、トランジスタM5〜M8のゲート電圧をそれぞれVg5〜Vg8、トランジスタM5〜M8のドレイン電流をId5〜Id8とする。ゲート電圧Vg5〜Vg8に対するコンパレータCMP1aの差動入力段の伝達コンダクタンスは、出力端子out1の論理が切り替わる点近傍の小信号モデルで考えると互いに等しいとみなせるため、それぞれgmとすると、式(2),(3)
Id5−Id6=−gm(Vg5−Vg6)・・・(2)
Id7−Id8=−gm(Vg7−Vg8)・・・(3)
が成り立つ。ここで、コンパレータCMP1aの出力電圧VOが入力電圧VINに略等しくなる条件は、式(4)で表される。
Here, the gate voltages of the transistors M5 to M8 are Vg5 to Vg8, respectively, and the drain currents of the transistors M5 to M8 are Id5 to Id8. The transfer conductances of the differential input stage of the comparator CMP1a with respect to the gate voltages Vg5 to Vg8 can be regarded as being equal to each other in terms of a small signal model in the vicinity of the point where the logic of the output terminal out1 is switched. (3)
Id5-Id6 = -gm (Vg5-Vg6) (2)
Id7−Id8 = −gm (Vg7−Vg8) (3)
Holds. Here, the condition in which the output voltage V O of the comparator CMP1a is substantially equal to the input voltage V IN is expressed by Expression (4).

(Id5+Id7)−(Id6+Id8)<0・・・(4)
式(2)〜(4)を考慮すると、式(5)が得られる。
(Vg5+Vg7)−(Vg6+Vg8)>0・・・(5)
コンパレータCMP1aの非反転入力端子はGNDに接続されているため(Vg5+Vg7)=0であり、コンパレータCMP1aから出力される信号の論理は、(Vg6+Vg8)すなわち電圧VMの絶対値と補正電圧VC2との大小によって決定され、電圧VMが負かつその絶対値が補正電圧VC2以上のとき、制御回路2に入力電圧VINに略等しい電圧(以下「Hi信号」という。またその状態を「Hi状態」という)を出力し、電圧VMが正または負かつその絶対値が補正電圧VC2未満のとき、制御回路2にGND電位に略等しい電圧(以下「Lo信号」という。またその状態を「Lo状態」という)を出力する。
(Id5 + Id7) − (Id6 + Id8) <0 (4)
Considering equations (2) to (4), equation (5) is obtained.
(Vg5 + Vg7) − (Vg6 + Vg8)> 0 (5)
The non-inverting input terminal of the comparator CMP1a because it is connected to the GND (Vg5 + Vg7) = 0, the logic of the signal output from the comparator CMP1a, (Vg6 + Vg8) i.e. the absolute value of the voltage V M and the correction voltage V C2 is determined by the magnitude, when the voltage V M negative and its absolute value is not less than the correction voltage V C2, a voltage substantially equal to the input voltage V iN to the control circuit 2 (hereinafter referred to as "Hi signal". also the condition "Hi outputs of state "), when the voltage V M positive or negative and its absolute value is less than the correction voltage V C2, a voltage substantially equal to the GND potential to the control circuit 2 (hereinafter referred to as" Lo signal ". also the condition "Lo state") is output.

このようなDC−DCコンバータ10によれば、電圧VMと補正電圧VC2とを加算することにより、負の電圧(電圧源)を用いる必要がない。よって、DC−DCコンバータ1の効果に加えてDC−DCコンバータ10の構成や、DC−DCコンバータ10を用いた装置の構成等を簡易なものとすることができる。 According to the DC-DC converter 10, by adding the voltage V M and the correction voltage V C2, there is no need to use a negative voltage (voltage source). Therefore, in addition to the effects of the DC-DC converter 1, the configuration of the DC-DC converter 10, the configuration of the device using the DC-DC converter 10, and the like can be simplified.

次に、好適な補正電圧VC2の決定方法について説明する。
図4は、NMOSトランジスタがONしている期間におけるドレイン電圧の変化を示した図である。
Next, a preferred method for determining the correction voltage V C2 will be described.
FIG. 4 is a diagram showing changes in the drain voltage during the period when the NMOS transistor is ON.

なお、図4中、−RON・IMAXは、トランジスタM32がONしたときのドレイン電圧の最小値、VMはトランジスタM32のドレイン・ソース間電圧を表している。
トランジスタM32がONしているときのインダクタ電流ILは、トランジスタM32に流れる電流INに等しく、電流の初期値をIo、経過時間をtとすると、式(6)で表される。
In FIG. 4, -R ON-I MAX, the minimum value of the drain voltage when the transistor M32 is ON, V M represents the drain-source voltage of the transistor M32.
The inductor current I L when the transistor M32 is ON is equal to the current I N flowing through the transistor M32. If the initial value of the current is I o and the elapsed time is t, the inductor current I L is expressed by Expression (6).

L(t)=IN=Io−VOUT・t/L・・・(6)
この電流INの傾きに対応する電圧VMの傾きVMa(=dVM/dt)は、トランジスタM32のON抵抗をRONとすると、式(7)で表される。
I L (t) = I N = I o −V OUT · t / L (6)
The slope V Ma (= dV M / dt) of the voltage V M corresponding to the slope of the current I N is expressed by Expression (7) when the ON resistance of the transistor M32 is R ON .

Ma(t)=d(−RON・IN)/dt=RON・VOUT/L・・・(7)
ここで、コンパレータCMP1aで生じる遅延時間をTdとすると、補正電圧VC2は、式(8)で表される。
V Ma (t) = d (−R ON · I N ) / dt = R ON · V OUT / L (7)
Here, when the delay time caused by the comparators CMP1a and T d, the correction voltage V C2 is expressed by equation (8).

C2=VMa・Td=RON・VOUT・Td/L・・・(8)
このように、コンパレータCMP1aに供給すべき補正電圧VC2は、抵抗RON、出力電圧VOUT、遅延時間Td、インダクタLの大きさによる。よって、各条件、特に、抵抗RON(トランジスタM32のゲート・ソース間電圧により変化する)および出力電圧VOUTの条件が大きく変化する場合には、補正電圧VC2もそれに応じて変化させるのが好ましい。
V C2 = V Ma · T d = R ON · V OUT · T d / L (8)
Thus, the correction voltage V C2 to be supplied to the comparator CMP1a depends on the resistance R ON , the output voltage V OUT , the delay time T d , and the size of the inductor L. Therefore, when the conditions, particularly the conditions of the resistance R ON (which changes depending on the voltage between the gate and source of the transistor M32) and the output voltage V OUT change greatly, the correction voltage V C2 should be changed accordingly. preferable.

以上の説明をふまえて、好適な補正電圧VC2を提供するDC−DCコンバータ100について説明する。
図5は、実施の形態のDC−DCコンバータを示す回路図である。
Based on the above description, a DC-DC converter 100 that provides a suitable correction voltage V C2 will be described.
FIG. 5 is a circuit diagram showing the DC-DC converter of the embodiment.

以下、図2と共通の部分については、共通の符号を用いてその説明を省略する。
DC−DCコンバータ100は、制御回路2と、スイッチング回路3と、平滑回路4と逆電流防止回路5aとを有している。
In the following, portions common to FIG. 2 are denoted by common reference numerals and description thereof is omitted.
The DC-DC converter 100 includes a control circuit 2, a switching circuit 3, a smoothing circuit 4, and a reverse current prevention circuit 5a.

制御回路2は、基準電圧VREFと出力電圧VOUTとを入力し、その差分の電圧を出力するエラーアンプ(ERROR AMP)21と、エラーアンプ21から出力される電圧に基づいて正相PWM(Pulse Width Modulation)信号および正相PWM信号の論理を反転させた逆相PWM信号を生成するPWMジェネレータ(PWM GEN)22と、PWMジェネレータ22から出力される逆相PWM信号およびコンパレータCMP1aから出力される信号を入力し、Q出力信号を後述するドライバ24に出力するRSフリップフロップ23と、PWMジェネレータ22から出力される正相PWM信号を入力し、その入力を反転してトランジスタM31のゲートに出力するインバータ241並びにPWMジェネレータ22から出力される逆相PWM信号およびRSフリップフロップ23から出力される信号を入力し、それらの信号のAND(論理和)をとってトランジスタM32のゲートに信号を出力するAND回路242を備えるドライバ24とを有している。 The control circuit 2 receives the reference voltage V REF and the output voltage V OUT, and outputs an error amplifier (ERROR AMP) 21 that outputs the difference voltage, and a positive-phase PWM (based on the voltage output from the error amplifier 21 A PWM generator (PWM GEN) 22 that generates a reverse phase PWM signal obtained by inverting the logic of the pulse width modulation signal and the normal phase PWM signal, and a negative phase PWM signal output from the PWM generator 22 and a comparator CMP1a. An RS flip-flop 23 that inputs a signal and outputs a Q output signal to a driver 24, which will be described later, and a positive-phase PWM signal that is output from the PWM generator 22, are inverted and output to the gate of the transistor M31. The negative phase PWM signal output from the inverter 241 and the PWM generator 22 and Receives the signal outputted from the RS flip-flop 23 takes the AND of these signals (logical sum) and a driver 24 comprising an AND circuit 242 which outputs a signal to the gate of the transistor M32.

逆電流防止回路5aは、コンパレータCMP1aと、トランジスタM32とトランジスタM51aと、抵抗Rrとで構成される補正電圧生成回路51aと、インバータ521と、トランジスタM52aとトランジスタM53aとで構成される誤作動防止回路52aとを有している。 Reverse current preventing circuit 5a, a comparator CMP1a, the transistor M32 and the transistor M51a, a correction voltage generation circuit 51a composed of the resistor R r, an inverter 521, preventing malfunction composed of the transistors M52a and the transistor M53a Circuit 52a.

トランジスタM32は、スイッチング回路3の構成要素と、補正電圧生成回路51aの構成要素とを兼ねる。
コンパレータCMP1aの非反転入力端子は、それぞれ、インバータ521を介してトランジスタM32のゲートに接続される。これにより、トランジスタM32がONしているとき、コンパレータCMP1aの非反転入力端子はLo状態となり、トランジスタM32がOFFしているとき、コンパレータCMP1aの非反転入力端子はHi状態となる。
The transistor M32 serves as both a component of the switching circuit 3 and a component of the correction voltage generation circuit 51a.
The non-inverting input terminal of the comparator CMP1a is connected to the gate of the transistor M32 via the inverter 521, respectively. Thus, when the transistor M32 is ON, the non-inverting input terminal of the comparator CMP1a is in the Lo state, and when the transistor M32 is OFF, the non-inverting input terminal of the comparator CMP1a is in the Hi state.

コンパレータCMP1aの反転入力端子に接続されるノードN1は、補正電圧生成回路51aの出力部に接続され、ノードN2は、トランジスタM52aを介してスイッチング回路3に接続されている。また、ノードN2は、所定の抵抗RSを介してGNDに接続されている。 The node N1 connected to the inverting input terminal of the comparator CMP1a is connected to the output part of the correction voltage generation circuit 51a, and the node N2 is connected to the switching circuit 3 via the transistor M52a. The node N2 is connected to GND via a predetermined resistor R S.

コンパレータCMP1aは、電圧VMと補正電圧VC2とを比較し、電圧VMが正または負かつその絶対値が補正電圧VC2未満のときRSフリップフロップ23にLo信号を出力し、電圧VMが負かつその絶対値が補正電圧VC2以上のとき、RSフリップフロップ23にHi信号を出力する。 Comparator CMP1a compares the voltage V M and the correction voltage V C2, a voltage V M is positive or negative and the absolute value thereof and outputs a Lo signal to the RS flip-flop 23 when less than the correction voltage V C2, the voltage V M Is negative and its absolute value is equal to or higher than the correction voltage V C2 , a Hi signal is output to the RS flip-flop 23.

補正電圧生成回路51aは、補正電圧VC2を生成するものである。
抵抗Rrは、後述するトランジスタM53aを介してトランジスタM51aと、出力電圧VOUTの出力部との間に設けられており、出力電圧VOUTより所定値だけ電圧降下した電圧をトランジスタM53aを介してトランジスタM51aのドレインに供給する。トランジスタM51aのドレイン(ドレイン端子)は、補正電圧生成回路51aの出力部を構成しており、トランジスタM51aのドレインから出力される電圧が、補正電圧VC2となる。
The correction voltage generation circuit 51a generates the correction voltage V C2 .
Resistor R r is a transistor M51a through the later-described transistor M53a, is provided between the output portion of the output voltage V OUT, the predetermined value by the voltage drop and the voltage from the output voltage V OUT through the transistor M53a This is supplied to the drain of the transistor M51a. The drain (drain terminal) of the transistor M51a constitutes the output section of the correction voltage generation circuit 51a, and the voltage output from the drain of the transistor M51a is the correction voltage V C2 .

トランジスタM51aは、トランジスタM32に対して1/α倍(αは定数)のゲート幅(チャネル幅)を有し、ソースはGNDに接続され、ゲートは直流入力電源VDDに接続されており、DC−DCコンバータ100の駆動時に常時、入力電圧VINが供給される。そして、トランジスタM32がONするときは、AND回路242からトランジスタM32のゲートに入力電圧VINが供給されているから、トランジスタM32およびトランジスタM51aのゲート電位が等しくなる。 The transistor M51a has a gate width (channel width) that is 1 / α times that of the transistor M32 (α is a constant), a source connected to GND, a gate connected to the DC input power supply V DD , and DC The input voltage V IN is always supplied when the DC converter 100 is driven. When the transistor M32 is turned on, since the input voltage V IN is supplied from the AND circuit 242 to the gate of the transistor M32, the gate potentials of the transistor M32 and the transistor M51a become equal.

また、トランジスタM32とトランジスタM51aはソース(ソース端子)も(GNDに)共通接続されているから、ゲート・ソース間電圧も等しい。そのため、トランジスタM51aとトランジスタM32の非飽和領域におけるON抵抗の比はα:1となる。   Since the transistor M32 and the transistor M51a are commonly connected to the source (source terminal) (to GND), the gate-source voltages are also equal. Therefore, the ratio of the ON resistance in the non-saturation region of the transistor M51a and the transistor M32 is α: 1.

ここで、ON抵抗比を決めるトランジスタM32とトランジスタM51aとの比、すなわちサイズ比は、例えば、5000:1とする。これにより、ON抵抗比は1:5000となる。   Here, the ratio of the transistor M32 and the transistor M51a that determine the ON resistance ratio, that is, the size ratio is, for example, 5000: 1. As a result, the ON resistance ratio is 1: 5000.

誤作動防止回路52aは、コンパレータCMP1aの誤動作を防止するものである。
トランジスタM52aおよびトランジスタM53aのゲートは、それぞれトランジスタM32のゲートに接続されており、トランジスタM52aおよびトランジスタM53aは、トランジスタM32と同時にON/OFFする。また、トランジスタM52aのドレインは、スイッチング回路3の出力部に接続されており、ソースは、ノードN2および抵抗RSに接続されている。
The malfunction prevention circuit 52a prevents malfunction of the comparator CMP1a.
The gates of the transistor M52a and the transistor M53a are respectively connected to the gate of the transistor M32, and the transistor M52a and the transistor M53a are turned ON / OFF simultaneously with the transistor M32. The drain of the transistor M52a is connected to the output part of the switching circuit 3, and the source is connected to the node N2 and the resistor R S.

また、トランジスタM53aのドレインは、抵抗Rrに接続されており、ソースは、トランジスタM51aのドレインに接続されている。
トランジスタM52aおよびトランジスタM53aはスイッチであり、トランジスタM32がOFFしているときは、ノードN1,N2をそれぞれスイッチング回路3の出力部および抵抗Rrから切り離すとともに、それぞれ抵抗RSおよびトランジスタM51aによりプルダウンして、コンパレータCMP1aの反転入力端子にLo信号が入力されるようにするものである。
The drain of the transistor M53a is connected to the resistor R r are, the source is connected to the drain of the transistor M51a.
Transistors M52a and transistor M53a is a switch, when the transistor M32 is OFF, the nodes N1, N2 and with disconnected respectively from the output part and the resistance R r of the switching circuit 3, and pulled down by resistors R S and the transistors M51a Thus, the Lo signal is input to the inverting input terminal of the comparator CMP1a.

次に、抵抗Rrの値の決定方法について説明する。
電圧VMおよび補正電圧VC2が十分に小さい値、すなわち、トランジスタM32およびトランジスタM51aが非飽和特性の領域であるとすると、トランジスタM51aのON抵抗RONaは、RONa≒αRONとみなすことができる。
Next, a method for determining the value of the resistor R r will be described.
If the voltage V M and the correction voltage V C2 are sufficiently small values, that is, the transistor M32 and the transistor M51a are in the region of non-saturation characteristics, the ON resistance R ONa of the transistor M51a can be regarded as R ONa ≈αR ON. it can.

ところで、抵抗RrとトランジスタM51aのON抵抗RONaによる抵抗分圧を考えると、式(9)
C2=VOUT・RONa/(RONa+Rr)・・・(9)
が成り立つ。
By the way, considering the resistance voltage division by the resistance R r and the ON resistance R ONa of the transistor M51a, the equation (9)
V C2 = V OUT · R ONa / (R ONa + R r ) (9)
Holds.

ここで、抵抗RONaは抵抗Rrの高々5%程度であるからRON<<Rrとすると、式(10)が得られる。
C2=VOUT・RONa/Rr・・・(10)
ここで、式(8)と式(10)との右辺が等しいとすると、
OUT・RONa/Rr=VOUT・RON・Td/L・・・(11)
式(11)をRrについて解くと、式(12)が得られる。
Here, since the resistance R ONa is at most about 5% of the resistance R r , when R ON << R r , the equation (10) is obtained.
V C2 = V OUT · R ONa / R r (10)
Here, if the right sides of Expression (8) and Expression (10) are equal,
V OUT · R ONa / R r = V OUT · R ON · T d / L (11)
Solving Equation (11) for R r yields Equation (12).

r=αL/Td・・・(12)
よって、Rr=αL/Tdとなるように抵抗Rrの値を定めて式(10)により補正電圧VC2を設定することにより、出力電圧VOUTおよび抵抗RONの変動に影響されることなく、電流IN=略0でトランジスタM32をOFFさせることができる。
R r = αL / T d (12)
Therefore, by determining the value of the resistor R r so that R r = αL / T d and setting the correction voltage V C2 by the equation (10), it is affected by fluctuations in the output voltage V OUT and the resistor R ON. The transistor M32 can be turned off when the current I N is substantially zero.

この抵抗Rrの値は特に限定されないが、一例として、L=2μH、Td=50ns、α=5000とすると、Rr=200kΩとなる。
次に、DC−DCコンバータ100の動作について説明する。
The value of the resistor R r is not particularly limited. For example, when L = 2 μH, Td = 50 ns, and α = 5000, Rr = 200 kΩ.
Next, the operation of the DC-DC converter 100 will be described.

図6は、DC−DCコンバータの各部の動作を示すタイミングチャートである。
なお、図6の<1>は、PWMジェネレータ22の正相PWM信号、<2>は、PWMジェネレータ22の逆相PWM信号、<3>は、トランジスタM31のゲート電圧、<4>は、トランジスタM32のゲート電圧、<5>は、インダクタ電流IL、<6>は、ノードN1の電圧、<7>は、ノードN2の電圧、<8>は、インバータ521の出力電圧、<9>は、コンパレータCMP1aの出力電圧を示している。
FIG. 6 is a timing chart showing the operation of each part of the DC-DC converter.
6, <1> is a normal phase PWM signal of the PWM generator 22, <2> is a negative phase PWM signal of the PWM generator 22, <3> is a gate voltage of the transistor M31, and <4> is a transistor. The gate voltage of M32, <5> is the inductor current I L , <6> is the voltage at the node N1, <7> is the voltage at the node N2, <8> is the output voltage of the inverter 521, and <9> is The output voltage of the comparator CMP1a is shown.

また、説明を分かり易くするために、トランジスタM31とトランジスタM32とのデッドタイムは省略し、コンパレータの遅延のみを明示している。
まず、エラーアンプ21は、基準電圧VREFと出力電圧VOUTとを入力し、その差分の電圧を出力する。
Further, for easy understanding, the dead time between the transistor M31 and the transistor M32 is omitted, and only the delay of the comparator is clearly shown.
First, the error amplifier 21 receives the reference voltage V REF and the output voltage V OUT and outputs a difference voltage.

次に、PWMジェネレータ22は、エラーアンプ21からの出力電圧に基づいて正相PWM信号および逆相PWM信号を生成する(図6の<1>,<2>)。
次に、ドライバ24は、PWMジェネレータ22およびRSフリップフロップ23からの出力に基づいて、トランジスタM31およびトランジスタM32の各ゲートに所定の電圧を供給する(図6の<3>,<4>)。
Next, the PWM generator 22 generates a normal phase PWM signal and a negative phase PWM signal based on the output voltage from the error amplifier 21 (<1>, <2> in FIG. 6).
Next, the driver 24 supplies a predetermined voltage to each gate of the transistor M31 and the transistor M32 based on the outputs from the PWM generator 22 and the RS flip-flop 23 (<3> and <4> in FIG. 6).

ここで、トランジスタM32に供給される電圧がHi状態のとき、トランジスタM32がONする(トランジスタM31がOFFする)。また、コンパレータCMP1aの非反転入力端子は、インバータ521により反転されてGND電位となる。   Here, when the voltage supplied to the transistor M32 is in the Hi state, the transistor M32 is turned on (the transistor M31 is turned off). Further, the non-inverting input terminal of the comparator CMP1a is inverted by the inverter 521 to become the GND potential.

このとき、トランジスタM52a,M53aが略同時にONすることにより、ノードN1には、補正電圧VC2が供給され、ノードN2には電圧VMが供給される。
その後、コンパレータCMP1aは、前述した式(5)に基づいて、非反転入力端子に入力される信号(図6の<8>)と、反転入力端子に入力される信号(図6の<6>,<7>)との演算を行い、電圧VMと補正電圧VC2との加算結果が0になったとき、RSフリップフロップ23にLo信号を出力する(図6の<9>)。
At this time, the transistors M52a, by M53a is substantially turned ON at the same time, the node N1 is corrected voltage V C2 is supplied to the node N2 voltage V M is supplied.
Thereafter, the comparator CMP1a, based on the above-described equation (5), the signal input to the non-inverting input terminal (<8> in FIG. 6) and the signal input to the inverting input terminal (<6> in FIG. 6). , <7>), and when the addition result of the voltage V M and the correction voltage V C2 becomes 0, the Lo signal is output to the RS flip-flop 23 (<9> in FIG. 6).

RSフリップフロップ23は、コンパレータCMP1aからのLo信号が入力されて、ドライバ24にLo信号を出力する。
AND回路242は、RSフリップフロップ23からのLo信号を入力し、トランジスタM32にLo信号を供給する。
The RS flip-flop 23 receives the Lo signal from the comparator CMP 1 a and outputs the Lo signal to the driver 24.
The AND circuit 242 inputs the Lo signal from the RS flip-flop 23 and supplies the Lo signal to the transistor M32.

これにより、トランジスタM32、トランジスタM52aおよびトランジスタM53aが略同時にOFFする。また、インバータ521は、Hi信号を出力する。
以降、トランジスタM32がONしたとき、同様の動作を繰り返す。
Thereby, the transistor M32, the transistor M52a, and the transistor M53a are turned off substantially simultaneously. Further, the inverter 521 outputs a Hi signal.
Thereafter, when the transistor M32 is turned on, the same operation is repeated.

以上説明したように、本実施の形態のDC−DCコンバータ100によれば、従来の回路において、出力電流IOUTの逆電流が流れる領域においては、コンパレータCMP1aから先立ってLo信号が出力されているため、この領域において、PWMジェネレータ22からの正相PWM信号の状態(Hi/Lo)に関わらず、トランジスタM32のゲート電圧が、確実にLo状態となる。よってトランジスタM32は確実にOFFする。これにより、逆電流防止回路5aで生じる遅延時間の影響を補正し、インダクタ電流が0となる近傍の動作範囲での高精度な同期整流素子の停止を実現することができる。 As described above, according to the DC-DC converter 100 of the present embodiment, in the conventional circuit, in the reverse current flow area of the output current I OUT, Lo signal prior the comparator CMP1a is outputted Therefore, in this region, regardless of the state (Hi / Lo) of the positive phase PWM signal from the PWM generator 22, the gate voltage of the transistor M32 is reliably in the Lo state. Therefore, the transistor M32 is reliably turned off. As a result, the influence of the delay time generated in the reverse current prevention circuit 5a can be corrected, and the synchronous rectification element can be stopped with high accuracy in the operating range in the vicinity where the inductor current becomes zero.

また、誤作動防止回路52aおよびインバータ521が設けられているため、トランジスタM32(出力段トランジスタ)がOFFのときにコンパレータCMP1aの非反転入力端子への入力がHi状態に固定されるとともに反転入力端子への入力がLo状態に固定されてコンパレータCMP1aの出力がHi状態に固定されるので、トランジスタM32がONした直後に、コンパレータCMP1aの出力がLo状態になっていることによるコンパレータCMP1aの誤動作、すなわちトランジスタM32がOFFすることを、容易かつ確実に防止することができる。   Since the malfunction prevention circuit 52a and the inverter 521 are provided, the input to the non-inverting input terminal of the comparator CMP1a is fixed to the Hi state and the inverting input terminal when the transistor M32 (output stage transistor) is OFF. Since the input to is fixed to the Lo state and the output of the comparator CMP1a is fixed to the Hi state, immediately after the transistor M32 is turned ON, the comparator CMP1a malfunctions due to the output of the comparator CMP1a being in the Lo state. It is possible to easily and reliably prevent the transistor M32 from being turned off.

また、制御回路2内にRSフリップフロップ23が設けられているため、コンパレータCMP1aが逆電流を検出してトランジスタM32をOFFした後に、コンパレータCMP1aの出力がHiレベルになることで、再度トランジスタM32がONすることを容易かつ確実に防止することができる。   Further, since the RS flip-flop 23 is provided in the control circuit 2, after the comparator CMP1a detects the reverse current and turns off the transistor M32, the output of the comparator CMP1a becomes the Hi level, so that the transistor M32 is again turned on. It can be easily and reliably prevented from turning on.

以上、本発明のDC−DCコンバータを、図示の実施の形態に基づいて説明したが、本発明はこれに限定されるものではなく、各部の構成は、同様の機能を有する任意の構成のものに置換することができる。また、本発明に、他の任意の構成物が付加されていてもよい。   The DC-DC converter of the present invention has been described based on the illustrated embodiment. However, the present invention is not limited to this, and the configuration of each part is of an arbitrary configuration having the same function. Can be substituted. In addition, any other component may be added to the present invention.

実施の形態のDC−DCコンバータを示す原理図である。It is a principle figure showing the DC-DC converter of an embodiment. 図1のDC−DCコンバータの構成を一部変更した回路図である。FIG. 2 is a circuit diagram in which the configuration of the DC-DC converter in FIG. 1 is partially changed. 図2に示すコンパレータの内部回路を示す回路図である。FIG. 3 is a circuit diagram showing an internal circuit of the comparator shown in FIG. 2. NMOSトランジスタがONしている期間におけるドレイン電圧の変化を示した図である。It is the figure which showed the change of the drain voltage in the period when the NMOS transistor is ON. 実施の形態のDC−DCコンバータを示す回路図である。It is a circuit diagram showing a DC-DC converter of an embodiment. DC−DCコンバータの各部の動作を示すタイミングチャートである。It is a timing chart which shows operation of each part of a DC-DC converter. 従来のDC−DCコンバータを示す回路図である。It is a circuit diagram which shows the conventional DC-DC converter. 図7におけるDC−DCコンバータの各部の動作波形を示す図である。It is a figure which shows the operation waveform of each part of the DC-DC converter in FIG. 図7に示すDC−DCコンバータにコンパレータを付加したDC−DCコンバータを示す回路図である。It is a circuit diagram which shows the DC-DC converter which added the comparator to the DC-DC converter shown in FIG.

符号の説明Explanation of symbols

1,10,100 DC−DCコンバータ
2 制御回路
3 スイッチング回路
5,5a 逆電流防止回路
CMP1,CMP1a コンパレータ
M31 トランジスタ(PMOSトランジスタ)
M32 トランジスタ(NMOSトランジスタ)
M51a トランジスタ(NMOSトランジスタ)
ON オン抵抗
r 抵抗
GND グランド
IN 入力電圧
C,VC2 補正電圧
OUT 出力電圧
1, 10, 100 DC-DC converter 2 Control circuit 3 Switching circuit 5, 5a Reverse current prevention circuit CMP1, CMP1a Comparator M31 transistor (PMOS transistor)
M32 transistor (NMOS transistor)
M51a transistor (NMOS transistor)
R ON resistance R r resistance GND Ground V IN input voltage V C , V C2 correction voltage V OUT output voltage

Claims (7)

整流された直流電圧を出力する同期整流方式のDC−DCコンバータにおいて、
第1の電位と、前記第1の電位より低い第2の電位との間に直列に設けられ、前記第1の電位および前記第2の電位の電位差の直流電圧を交流電圧に変換する一対のパワートランジスタと、
前記交流電圧と、前記第2の電位よりも実質的に低い値に設定された補正電圧とを比較する比較器を有し、前記交流電圧が前記補正電圧より低いとき、検出信号を出力する検出手段と、
前記一対のパワートランジスタを制御するために設けられ、前記検出信号に基づいて前記第2の電位側の前記パワートランジスタをオフする制御回路と、
前記第2の電位側の前記パワートランジスタのオン抵抗と、前記整流された直流電圧とに基づいて前記補正電圧を出力する補正電圧出力手段と、
を有することを特徴とするDC−DCコンバータ。
In a synchronous rectification DC-DC converter that outputs a rectified DC voltage,
A pair of a first potential and a second potential lower than the first potential are connected in series, and converts a direct current voltage of the potential difference between the first potential and the second potential into an alternating current voltage. A power transistor;
A comparator that compares the AC voltage with a correction voltage set to a value substantially lower than the second potential , and outputs a detection signal when the AC voltage is lower than the correction voltage; Means,
A control circuit provided for controlling the pair of power transistors, and for turning off the power transistor on the second potential side based on the detection signal;
Correction voltage output means for outputting the correction voltage based on the on-resistance of the power transistor on the second potential side and the rectified DC voltage;
The DC-DC converter characterized by having.
前記補正電圧出力手段は、そのゲートおよびソースの電圧がそれぞれ前記第2の電位側の前記パワートランジスタのゲートおよびソースの電圧に等しい検出用MOSトランジスタのドレインと前記整流された直流電圧の出力部との間に設けられた抵抗とを有し、  The correction voltage output means includes a drain of the detection MOS transistor whose gate and source voltages are equal to the gate and source voltages of the power transistor on the second potential side, and the output portion of the rectified DC voltage, And a resistance provided between
前記検出用MOSトランジスタのドレインの電圧を前記補正電圧として出力するよう構成されていることを特徴とする請求項1記載のDC−DCコンバータ。  2. The DC-DC converter according to claim 1, wherein the voltage of the drain of the detection MOS transistor is output as the correction voltage.
前記検出手段は、前記第2の電位が供給される少なくとも1つの非反転入力端子と前記第2の電位よりも所定値だけ高い値に設定された補正電圧と前記交流電圧とが供給される複数の反転入力端子とを有する多入力比較器を有することを特徴とする請求項1記載のDC−DCコンバータ。  The detection means is supplied with at least one non-inverting input terminal to which the second potential is supplied, a correction voltage set to a value higher than the second potential by a predetermined value, and the AC voltage. 2. The DC-DC converter according to claim 1, further comprising a multi-input comparator having an inverting input terminal. 前記検出手段は、前記第2の電位側の前記パワートランジスタのオン抵抗と、前記整流された直流電圧とに基づいて前記補正電圧を出力することを特徴とする請求項3記載のDC−DCコンバータ。  4. The DC-DC converter according to claim 3, wherein the detection means outputs the correction voltage based on an ON resistance of the power transistor on the second potential side and the rectified DC voltage. . 前記補正電圧出力手段は、そのゲートおよびソースの電圧がそれぞれ前記第2の電位側の前記パワートランジスタのゲートおよびソースの電圧に等しい検出用MOSトランジスタのドレインと前記整流された直流電圧の出力部との間に設けられた抵抗とを有し、  The correction voltage output means includes a drain of the detection MOS transistor whose gate and source voltages are equal to the gate and source voltages of the power transistor on the second potential side, and the output portion of the rectified DC voltage, And a resistance provided between
前記検出用MOSトランジスタのドレインの電圧を前記補正電圧として出力するよう構成されていることを特徴とする請求項4記載のDC−DCコンバータ。  5. The DC-DC converter according to claim 4, wherein the voltage of the drain of the detection MOS transistor is output as the correction voltage.
前記第1の電位側の前記パワートランジスタは、PMOSトランジスタであり、前記第2の電位側の前記パワートランジスタは、NMOSトランジスタであることを特徴とする請求項1記載のDC−DCコンバータ。  2. The DC-DC converter according to claim 1, wherein the power transistor on the first potential side is a PMOS transistor, and the power transistor on the second potential side is an NMOS transistor. 前記第2の電位は、GND電位であることを特徴とする請求項1記載のDC−DCコンバータ。  The DC-DC converter according to claim 1, wherein the second potential is a GND potential.
JP2005157877A 2005-05-30 2005-05-30 DC-DC converter Expired - Fee Related JP4784155B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005157877A JP4784155B2 (en) 2005-05-30 2005-05-30 DC-DC converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005157877A JP4784155B2 (en) 2005-05-30 2005-05-30 DC-DC converter

Publications (2)

Publication Number Publication Date
JP2006333689A JP2006333689A (en) 2006-12-07
JP4784155B2 true JP4784155B2 (en) 2011-10-05

Family

ID=37554778

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005157877A Expired - Fee Related JP4784155B2 (en) 2005-05-30 2005-05-30 DC-DC converter

Country Status (1)

Country Link
JP (1) JP4784155B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102012211829A1 (en) 2012-02-17 2013-08-22 Mitsubishi Electric Corp. Step-down DC-DC converter

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4405529B2 (en) 2007-05-15 2010-01-27 株式会社東芝 Semiconductor device
JP4925922B2 (en) 2007-05-23 2012-05-09 ルネサスエレクトロニクス株式会社 Switching regulator
JP5151332B2 (en) * 2007-09-11 2013-02-27 株式会社リコー Synchronous rectification type switching regulator
CN103259404B (en) * 2012-02-16 2015-07-29 炬芯(珠海)科技有限公司 A kind of control circuit of synchronizing direct stream transformer
JP2015116042A (en) * 2013-12-11 2015-06-22 株式会社オートネットワーク技術研究所 Dc voltage conversion device, and counter flow prevention method for the same
CN105680708A (en) * 2015-11-20 2016-06-15 芜湖锐芯电子科技有限公司 Current mode synchronous rectification PWM control circuit
JP6693225B2 (en) * 2016-03-30 2020-05-13 セイコーエプソン株式会社 Circuit device, switching regulator, and electronic equipment

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3511195B2 (en) * 1997-09-03 2004-03-29 株式会社ルネサステクノロジ Voltage conversion circuit
JP2000092824A (en) * 1998-09-10 2000-03-31 Matsushita Electric Ind Co Ltd Switching regulator and lsi system
JP4326427B2 (en) * 2004-08-06 2009-09-09 パナソニック株式会社 Synchronous rectifier circuit and switching power supply using the same
JP2006158097A (en) * 2004-11-30 2006-06-15 Renesas Technology Corp Power supply controlling semiconductor integrated circuit, electronic component and power supply device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102012211829A1 (en) 2012-02-17 2013-08-22 Mitsubishi Electric Corp. Step-down DC-DC converter
US8970193B2 (en) 2012-02-17 2015-03-03 Mitsubishi Electric Corporation Step-down DC-to-DC converter
DE102012211829B4 (en) 2012-02-17 2021-08-26 Mitsubishi Electric Corp. Step-down DC-DC converter

Also Published As

Publication number Publication date
JP2006333689A (en) 2006-12-07

Similar Documents

Publication Publication Date Title
JP4784155B2 (en) DC-DC converter
JP4902390B2 (en) Current detection circuit and current mode switching regulator
JP4868750B2 (en) Switching regulator
JP4997891B2 (en) DC-DC converter and control method of DC-DC converter
US7965070B2 (en) Switching power supply with slope compensation circuit and added slope circuit
WO2010092843A1 (en) Comparator type dc-dc converter using synchronous rectification method
JP2000092824A (en) Switching regulator and lsi system
TWI543537B (en) Level shift circuit and dc-dc converter for using the same
US8058860B2 (en) Single pin multi-VID bit interface circuit for dynamic voltage change of a DC/DC converter
JP2009290986A (en) Backflow prevention circuit for synchronous rectification dc-dc converter
JP2006158067A (en) Power supply driver circuit
KR20070094486A (en) Noninsulated type step-down dc-dc converter
JP5727797B2 (en) DC-DC converter
JP4265894B2 (en) DC / DC converter control circuit and DC / DC converter
JP2009278713A (en) Switching regulator
JP7307229B2 (en) Switching power supply, semiconductor integrated circuit device
JP2010025946A (en) Fuel gauge power switch with current sensing
JP3637904B2 (en) Power circuit
JP4935585B2 (en) Error amplification circuit and switching power supply circuit
JP4487649B2 (en) Control device for step-up / step-down DC-DC converter
JP6949648B2 (en) Switching power supply
JP4512632B2 (en) DC-DC converter
US9977446B2 (en) Inverting amplifier receiving negative feedback voltage in voltage regulator
JP5515390B2 (en) Switching power supply
US9952616B2 (en) Differential circuit including a current mirror

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080415

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20091112

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20091112

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091112

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20101111

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101207

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110125

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20110422

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110614

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110627

R150 Certificate of patent or registration of utility model

Ref document number: 4784155

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140722

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees