JP4754993B2 - Fault-tolerant node architecture for distributed systems - Google Patents

Fault-tolerant node architecture for distributed systems Download PDF

Info

Publication number
JP4754993B2
JP4754993B2 JP2006051955A JP2006051955A JP4754993B2 JP 4754993 B2 JP4754993 B2 JP 4754993B2 JP 2006051955 A JP2006051955 A JP 2006051955A JP 2006051955 A JP2006051955 A JP 2006051955A JP 4754993 B2 JP4754993 B2 JP 4754993B2
Authority
JP
Japan
Prior art keywords
controller
node
actuator
bus
nodes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2006051955A
Other languages
Japanese (ja)
Other versions
JP2007220050A (en
Inventor
ポール・デゥゴール
ロバート・ジェイ・ディサー
Original Assignee
デルファイ・テクノロジーズ・インコーポレーテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US11/355,445 external-priority patent/US7620465B2/en
Application filed by デルファイ・テクノロジーズ・インコーポレーテッド filed Critical デルファイ・テクノロジーズ・インコーポレーテッド
Publication of JP2007220050A publication Critical patent/JP2007220050A/en
Application granted granted Critical
Publication of JP4754993B2 publication Critical patent/JP4754993B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本出願は、205年2月28日に出願された、米国仮出願シリアル番号60/657,011号の優先権を主張し、その全体的な内容は、ここで参照したことにより、本願に組み込まれる。   This application claims priority from US Provisional Application Serial No. 60 / 657,011, filed February 28, 205, the entire contents of which are hereby incorporated herein by reference. It is.

本発明は、フォールトトレランスのノードアーキテクチャーに係り、より詳しくは、分布システムで使用するためのフォールトトレランスのノードアーキテクチャーに関する。   The present invention relates to fault-tolerant node architectures, and more particularly to fault-tolerant node architectures for use in distributed systems.

電気機械式ブレーキシステムは、自動車で使用するため益々関心を引いている。例えば、電気機械式ブレーキシステムは、中央コントローラ、及び/又は、車両のコーナーで配置された各ブレーキ制御サブシステムと連係するコントローラを持つことができる。コントローラは、様々なコントローラにより該コントローラの間に通信を提供するためバス(例えば、時間トリガー式バス又は事象トリガー式バス)に連結することができる。そのような電気機械式ブレーキシステムは、ブレーキを制御するため電気機械式システムに独占的に頼ることができるので、これらのシステムは、典型的には、余剰性及びバックアップを含んでいる。システムの中には、本システムが機能し続けることができるようにフェールセーフ又は故障無症状のアーキテクチャーを持つものがある。ただし、これらのシステムでは、ノードの一つ(即ち、コーナーコントローラ)が欠陥を持ち、及び/又は、停止されたときには、性能が減少したレベルで機能し続けるようになっている。   Electromechanical braking systems are of increasing interest for use in automobiles. For example, an electromechanical brake system may have a central controller and / or a controller that works with each brake control subsystem located at the corner of the vehicle. The controller can be coupled to a bus (eg, a time-triggered bus or an event-triggered bus) to provide communication between the various controllers. Since such electromechanical braking systems can rely exclusively on electromechanical systems to control the brakes, these systems typically include redundancy and backup. Some systems have a fail-safe or fault-free architecture so that the system can continue to function. However, in these systems, when one of the nodes (ie, the corner controller) is defective and / or stopped, it continues to function at a reduced level of performance.

たとえノードの一つが欠陥を持ち、及び/又は、停止されたときでさえも、本システムが通常通りに又は通常の近い状態で機能し続けることができるように、フォールトトレランス又は故障で作働可能である分布システムを提供することが望まれている。そのようなフォールトトレランスシステムは、本システムが機能し続けることができるが、減少した性能レベルで機能するフェールセーフ又はフェールサイレントシステムを超える利点を提供する。古典的なシステムは、フォールトトレランスノードを提供する上で十分な余剰性を提供するため単一のノードで3つのコントローラを必要としている。しかし、例えば、自動車制御システム等、多数のシステムのための各ノードにおいて3つのコントローラを提供することは非常にコスト高になるおそれがある。   Can work with fault tolerance or failure so that the system can continue to function normally or in normal close condition even when one of the nodes is defective and / or shut down It is desirable to provide a distribution system that is Such a fault tolerance system allows the system to continue to function, but offers advantages over failsafe or fail silent systems that function at reduced performance levels. Classical systems require three controllers with a single node to provide sufficient surplus in providing fault tolerance nodes. However, providing three controllers at each node for a large number of systems, such as an automotive control system, can be very costly.

従って、バスに連結されたシステム又はコントローラで使用するためのフォールトトレランスノードアーキテクチャーが求められている。分布システムで使用することができると共に、フォールトトレランス特徴システムを提供するためシステムの分布性質の利点を奏するフォールトトレランスノードアーキテクチャーのための必要性が存在している。   Accordingly, there is a need for a fault tolerant node architecture for use in a system or controller coupled to a bus. There is a need for a fault-tolerant node architecture that can be used in a distributed system and that takes advantage of the distributed nature of the system to provide a fault-tolerant feature system.

一実施例では、本発明は、例えば事象トリガー式バス又は時間トリガー式バス等の、バスに連結されたシステム又はコントローラで使用するためのフォールトトレランスノードアーキテクチャーである。特に、一実施例では、本発明は、バスにより一緒に作働的に連結された複数のノードを含む分布アーキテクチャーシステムである。各々のノードは、バス及びアクチュエータにデータを提供するように構成された主要コントローラと、バス及びアクチュエータにデータを提供するように構成された管理コントローラとを備える。各ノードは、通常の作働の間に、主要コントローラがアクチュエータを制御するデータをアクチュエータに提供し、管理コントローラがアクチュエータを制御するデータを該アクチュエータに通常では提供しないように構成される。ノードの各々は、主要コントローラが不適切なデータを提供していると判定された場合には、管理コントローラがアクチュエータを制御するデータを該アクチュエータに提供し、主要コントローラがアクチュエータを制御するデータを該アクチュエータに提供しないように構成される。   In one embodiment, the present invention is a fault tolerant node architecture for use in a system or controller coupled to a bus, such as an event triggered bus or a time triggered bus. In particular, in one embodiment, the present invention is a distributed architecture system that includes a plurality of nodes operatively connected together by a bus. Each node comprises a main controller configured to provide data to the bus and actuator, and a management controller configured to provide data to the bus and actuator. Each node is configured such that during normal operation, the primary controller provides data to the actuator to control the actuator and the management controller does not normally provide data to control the actuator to the actuator. If each of the nodes determines that the primary controller is providing inappropriate data, the management controller provides the actuator with data that controls the actuator, and the primary controller provides data that controls the actuator. It is configured not to provide to the actuator.

本発明のノードアーキテクチャーは、図1に示されるように、車両ボディ12を有する車両10内に実装することができる。車両10は、各車輪14が車両10のコーナーに配置されるか又は該コーナーに隣接している状態で、1組の車輪14を備える。各々の車輪14は、例えば、電気機械式ブレーキシステム等、ブレーキサブシステム16を備えていてもよい。各々のブレーキサブシステム16は、キャリパー18と、連係する車輪14に回転可能に連結されたロータ20と、を備えていてもよい。各々のキャリパー18は、連係したモータードライバー21を有するモーター22に作働的に連結されている。モーター22は、キャリパー18を変位させ、その上に配置されたブレーキパッド(図示せず)をロータ20と係合させるように作働することができ、車両10のブレーキ動作及び減速を周知の態様で引き起こすことができる。   The node architecture of the present invention can be implemented in a vehicle 10 having a vehicle body 12, as shown in FIG. The vehicle 10 includes a set of wheels 14 with each wheel 14 disposed at or adjacent to a corner of the vehicle 10. Each wheel 14 may include a brake subsystem 16, such as an electromechanical brake system. Each brake subsystem 16 may include a caliper 18 and a rotor 20 rotatably coupled to associated wheels 14. Each caliper 18 is operatively connected to a motor 22 having an associated motor driver 21. The motor 22 is operable to displace the caliper 18 and engage a brake pad (not shown) disposed thereon with the rotor 20, in a well-known manner for braking and deceleration of the vehicle 10. Can be caused by.

各々のブレーキサブシステム16は、車輪14に印加されたブレーキ力を制御するため車輪14に隣接して配置されるか又は該車輪と連係する、遠隔プロセッサ/コントローラ又はコーナープロセッサ/コントローラ24を更に含んでいるか又は連結されていてもよい。各々のコーナープロセッサ24は、より大きいシステムを形成するため、主要通信バス28によって、中央プロセッサ/コントローラ26並びに他のコーナープロセッサ24、又は、他の追加のプロセッサ若しくはコントローラ(図示せず)に接続されていてもよい。
各々のプロセッサ24、26は、幅広く様々なコントローラ、マイクロコントローラ、電子制御ユニット(ECU)、プロセッサ、チップ、論理回路等々のうち任意のものであっても或いはそれらを含むものであってもよいが、本明細書で「プロセッサ」と称されるものは、これら全ての用語及び構成の全てを包含するものである。各々のコーナー及びプロセッサ24は、連係するモータードライバー21に信号/指令を提供することができる。各々のモータードライバー21は、信号/指令を連係するモータードライバー21に提供することができる。各々のモータードライバー21は、連係するモーター22/キャリパー18の運動及び作働を制御するため信号/指令を連係するモーター22に供給される電気信号/指令へと変換することができる。
Each brake subsystem 16 further includes a remote processor / controller or corner processor / controller 24 located adjacent to or associated with the wheel 14 to control the braking force applied to the wheel 14. Or may be linked. Each corner processor 24 is connected by a main communication bus 28 to a central processor / controller 26 as well as other corner processors 24 or other additional processors or controllers (not shown) to form a larger system. It may be.
Each processor 24, 26 may be any of a wide variety of controllers, microcontrollers, electronic control units (ECUs), processors, chips, logic circuits, etc., or may include them. What is referred to herein as a “processor” is intended to encompass all of these terms and configurations. Each corner and processor 24 can provide signals / commands to the associated motor driver 21. Each motor driver 21 can provide a signal / command to the associated motor driver 21. Each motor driver 21 can convert signals / commands into electrical signals / commands supplied to the associated motor 22 to control the movement and operation of the associated motor 22 / caliper 18.

図1のシステムは、各車輪14に配置された電気機械式ブレーキサブシステム16を備えた車両10を示している。しかし、所望ならば、車輪14の全てよりも少ない数の車輪(即ち、2つだけの車輪)は、電気機械式ブレーキサブシステムを備えているか又は利用することができる。この場合には、それらの他の車輪は、伝統的な液圧ブレーキサブシステムを備えていてもよい。   The system of FIG. 1 shows a vehicle 10 with an electromechanical brake subsystem 16 disposed on each wheel 14. However, if desired, fewer than all of the wheels 14 (i.e., only two wheels) may be equipped or utilized with an electromechanical brake subsystem. In this case, those other wheels may be equipped with a traditional hydraulic brake subsystem.

車両10は、プロセッサ24、26の各々にデータを送信し、該プロセッサの各々からデータを受信することができる主要通信バス29を備えていてもよい。バス28は、電気信号、光学信号又は無線信号を始めとした信号又はデータを転送することができる任意の形態を取り得る。また、バスは、有線、無線、光ファイバー等や、それらの組み合わせ等の、その設備に様々な技術を含み、これらの技術を用いることができる。バス28は、幅広い範囲に亘る通信ネットワーク、バスシステム又は構成、非同期式又は同期式の通信システム及びプロトコル等、並びに、それらの組み合わせのうち任意のものであってもよく、又は、それらを含むことができる。単一バス28だけが示されているが、バス28は、要求されたデータ送信を提供するため十分な容量を持っているべきであり、実際、多重のバス又はサブバスを備えることができる。この態様では、コーナープロセッサ24及び/又は中央プロセッサ26の各々は、他のプロセッサ24、26を、制御し、及び/又は、監視し、及び/又は、他のプロセッサと通信する能力を持っている。   The vehicle 10 may include a main communication bus 29 that can transmit data to and receive data from each of the processors 24, 26. Bus 28 may take any form capable of transferring signals or data, including electrical signals, optical signals, or wireless signals. In addition, the bus includes various technologies in its facilities such as wired, wireless, optical fiber, and combinations thereof, and these technologies can be used. The bus 28 may be or include any of a wide range of communication networks, bus systems or configurations, asynchronous or synchronous communication systems and protocols, and combinations thereof. Can do. Although only a single bus 28 is shown, the bus 28 should have sufficient capacity to provide the requested data transmission and may in fact comprise multiple buses or sub-buses. In this manner, each of the corner processor 24 and / or central processor 26 has the ability to control and / or monitor and / or communicate with other processors 24, 26. .

バス28は、星形態、リング形態、又は、他の形態を始めとする、様々な形態又はトポロジーを持つことができる。バス28は、事象トリガー式プロトコルを利用するか又は組み込むことができる。この場合には、バス28は、例えば、CAN(コントローラエリアネットワーク)データバスライン、又は、VAN(車両エリアネットワーク)データバスラインであってもよい。代替例として、バス28は、時間トリガー式プロトコルを利用するか又は組み込むことができる。この場合には、バス28は、例えば、フレックスレイ(R)データバス、又は、TTP/Cバス、又は、TTCANバス、又は、カリフォルニア州、サンジエゴの会社により販売されているタイタン(R)バスのいずれであってもよい。   The bus 28 can have a variety of configurations or topologies including a star configuration, a ring configuration, or other configurations. Bus 28 may utilize or incorporate an event triggered protocol. In this case, the bus 28 may be, for example, a CAN (controller area network) data bus line or a VAN (vehicle area network) data bus line. As an alternative, the bus 28 may utilize or incorporate a time triggered protocol. In this case, the bus 28 is, for example, a FlexRay (R) data bus, or a TTP / C bus, or a TTCAN bus, or a Titan (R) bus sold by a company in San Diego, California. Either may be sufficient.

プロセッサ24、26の各々は、車両10の様々な条件及び構成部品に関連したデータを受け取る。例えば、図1は、複数の車輪速度センサー30を、各車両センサー30が車輪14に隣接して配置され、連係する隣接するコーナープロフィール24にその出力を提供する状態で示している。図1は、ブレーキペダル34の変位を決定するように構成されたブレーキペダルセンサー32と、ハンドル38の回転位置を決定するように構成されたハンドルセンサー36とを示している。ブレーキペダルセンサー32及びハンドルセンサー36は、中央プロセッサに連結されている。しかし、車両/システムは、例えば、車両速度、車両ヘッディング、車輪のスリップ状態、長さ方向及び横方向の加速度、偏揺れ角等の様々な車両/システム状態を追跡する様々な追加のセンサー(図示せず)を含んでいてもよい。様々なセンサーは、それらの出力信号を提供するため、プロセッサ24,26の各々又は選択されたプロセッサに直接連結されていてもよい。各々のプロセッサ24,26は、様々なセンサーから受け取ったデータを処理する。   Each of the processors 24, 26 receives data related to various conditions and components of the vehicle 10. For example, FIG. 1 illustrates a plurality of wheel speed sensors 30 with each vehicle sensor 30 positioned adjacent to the wheel 14 and providing its output to the adjacent corner profile 24 associated therewith. FIG. 1 shows a brake pedal sensor 32 configured to determine the displacement of the brake pedal 34 and a handle sensor 36 configured to determine the rotational position of the handle 38. Brake pedal sensor 32 and handle sensor 36 are coupled to the central processor. However, the vehicle / system may include various additional sensors that track various vehicle / system conditions (e.g., vehicle speed, vehicle heading, wheel slip condition, longitudinal and lateral acceleration, yaw angle, etc.) (see FIG. (Not shown) may be included. The various sensors may be directly coupled to each of the processors 24, 26 or a selected processor to provide their output signals. Each processor 24, 26 processes data received from various sensors.

各々のプロセッサ24、26は、入力データがノードに流れ込み、出力データが流れ出すようなノードであると考えられる。各ノード24、26は、フォールトトレランス構造又はアーキテクチャーを有することが求められている。更に加えて、様々なセンサー(即ち、センサー30、32、36)及びプロセッサ24、26は、フォールトトレランス構造又はアーキテクチャーを有する、より大きな制御システム40を形成するか又はその一部をなすことができる。以下に概観されるノードアーキテクチャーは、自動車10で使用されるプロセッサ24,26の各々に利用されるか又は組み込まれていてもよい。より詳しくは、電気機械式(即ち、電動ブレーキ)システムのプロセッサ24、26に利用されるか又は組み込まれていてもよい。   Each processor 24, 26 is considered a node where input data flows into the node and output data flows out. Each node 24, 26 is required to have a fault tolerance structure or architecture. In addition, the various sensors (ie, sensors 30, 32, 36) and the processors 24, 26 may form or be part of a larger control system 40 having a fault tolerance structure or architecture. it can. The node architecture outlined below may be utilized or incorporated into each of the processors 24, 26 used in the automobile 10. More particularly, it may be utilized or incorporated in the processor 24, 26 of an electromechanical (ie, electric brake) system.

しかし、本明細書で開示されるノードアーキテクチャーは、例えば、操舵(即ち、電動操舵)プロセッサ、電動スロットルプロセッサ又はシステム、能動サスペンションプロセッサ又はシステム、或いは、自動制御化プロセッサ又はシステム、コントローラ又は制御システム等、ほとんど任意の車両プロセッサ又はシステム内で利用されるか又は組み込まれていてもよいことが理解されるべきである。加えて、本発明及び本明細書で開示されるノードアーキテクチャーは、自動車又は自動化車両で利用されるプロセッサ又はコントローラで使用することに必ずしも制限されるものではない。出力を提供する、ノード、プロセッサ又はコントローラを利用する任意のシステムで使用することができる。   However, the node architecture disclosed herein may include, for example, a steering (ie, electric steering) processor, an electric throttle processor or system, an active suspension processor or system, or an automated control processor or system, controller or control system. Etc. It should be understood that it may be utilized or incorporated within almost any vehicle processor or system. In addition, the present invention and the node architecture disclosed herein are not necessarily limited to use with processors or controllers utilized in automobiles or automated vehicles. It can be used in any system that utilizes a node, processor or controller that provides an output.

図2は、単一の遠隔プロセッサ又はノード24のアーキテクチャーを概略的に示している。各々の遠隔プロセッサ24及びオプションで中央プロセッサ26は、図2に示されたものと同じアーキテクチャーを持っていてもよい。図2のシステムは、二重マイクロコントローラのアーキテクチャーを利用する。このアーキテクチャーでは、ノード24、26は、主要コントローラ又は主要ハードウェア42と、管理コントローラ又は管理ハードウェア44とを備えている。管理コントローラ44は、主要コントローラ42と同じプロセッサ又は処理能力を持っていてもよい。この場合には、管理コントローラ44は、主要コントローラ42と同じ処理アルゴリズムで走ることができ、又は、主要コントローラ42と同じ計算を実行することができ、それにより、主要コントローラ42及び管理コントローラ44は、対称的な形状を形成する。   FIG. 2 schematically illustrates the architecture of a single remote processor or node 24. Each remote processor 24 and optionally central processor 26 may have the same architecture as shown in FIG. The system of FIG. 2 utilizes a dual microcontroller architecture. In this architecture, the nodes 24, 26 comprise a main controller or main hardware 42 and a management controller or management hardware 44. The management controller 44 may have the same processor or processing capability as the main controller 42. In this case, the management controller 44 can run with the same processing algorithm as the main controller 42 or can perform the same calculations as the main controller 42 so that the main controller 42 and the management controller 44 Form a symmetrical shape.

代替例として、ノード24、26は、非対称的な形態を持つことが好ましく、この非対称的な形態では、管理コントローラ44が減少した処理パワーを持ち、主要コントローラ42により実行されるアルゴリズム及び計算のうち簡単化されたバージョンを実行することができる。例えば、管理コントローラ44は、低価格帯のマイクロコントローラであってもよく、又は、フィールドプログラム可能ゲートアレイ(FPGA)、用途が特定化された集積回路(ASIC)等のハードウェア若しくは回路の形態を取り得る。管理コントローラ44は、かなり基本的なコントローラであってもよく、該コントローラは、アクチュエードライバー21を駆動するため、通信コントローラプロトコル(即ち、管理コントローラ44がバス28と通信することができるようにしている)と、基本論理と、を備えている。管理コントローラ44は、出力を提供し、入力を処理するため、アクチュエータ信号インターフェースも持つべきである。   As an alternative, the nodes 24, 26 preferably have an asymmetric form, in which the management controller 44 has reduced processing power and of the algorithms and calculations performed by the main controller 42. A simplified version can be run. For example, the management controller 44 may be a low-cost microcontroller, or may be in the form of hardware or circuitry such as a field programmable gate array (FPGA), application specific integrated circuit (ASIC), or the like. I can take it. The management controller 44 may be a fairly basic controller that drives the actuator driver 21 so that the communication controller protocol (ie, the management controller 44 can communicate with the bus 28). And basic logic. The management controller 44 should also have an actuator signal interface to provide output and process input.

主要コントローラ42及び管理コントローラ44の各々は、連結するバスドライバー又は送信器46によりバス28に個別に連結されている。主要コントローラ42及び管理コントローラ44は、通信コントローラ48、50を各々備えているか又は該通信コントローラに各々連結されている。該通信コントローラは、連係する主要コントローラ42又は管理コントローラ44から提供されたデータを蓄積し、格納する。各々の通信コントローラ48、50は、その連係する主要コントローラ42又は管理コントローラ44と物理的に一体化されていてもよい。この場合には、通信コントローラ48、50は、その連係するコントローラ42、44と同じ集積チップに実装することができ、通信コントローラ48、50は、内部周辺装置とみなされる。代替例として、各々の通信コントローラ48、50は、その連係する主要コントローラ42又は管理コントローラ44から物理的に分離することができる。この場合には、各々の通信コントローラ48、50は、その連係する主要コントローラ42又は管理コントローラ44と機能的に統合化することができる。   Each of the main controller 42 and the management controller 44 is individually connected to the bus 28 by a bus driver or transmitter 46 to be connected. The main controller 42 and the management controller 44 are each provided with or connected to communication controllers 48 and 50, respectively. The communication controller accumulates and stores data provided from the associated main controller 42 or management controller 44. Each communication controller 48, 50 may be physically integrated with its associated main controller 42 or management controller 44. In this case, the communication controllers 48, 50 can be mounted on the same integrated chip as their associated controllers 42, 44, and the communication controllers 48, 50 are considered internal peripheral devices. As an alternative, each communication controller 48, 50 can be physically separated from its associated main controller 42 or management controller 44. In this case, each communication controller 48, 50 can be functionally integrated with its associated main controller 42 or management controller 44.

上記したように、主要コントローラ42及び/又はその通信コントローラ48は、連係するバスドライバー46に連結されている。該バスドライバーは、主要バス28に連結される。管理コントローラ44及び/又はその通信コントローラ50は、同様に、主要バス28に連結された連係するバスドライバー46に連結される。各々の通信コントローラ48、50は、送信(Tx)ライン、受信(Rx)ライン、及び/又は、送信イネーブル(TxEn)ライン(図示せず)により、周知の態様で、連係するバスドライバー46に接続されていてもよい。   As described above, the main controller 42 and / or its communication controller 48 are connected to the associated bus driver 46. The bus driver is connected to the main bus 28. The management controller 44 and / or its communication controller 50 is similarly coupled to an associated bus driver 46 that is coupled to the main bus 28. Each communication controller 48, 50 is connected to the associated bus driver 46 in a well-known manner via a transmit (Tx) line, a receive (Rx) line, and / or a transmit enable (TxEn) line (not shown). May be.

主要コントローラ42及び管理コントローラ44の各々は、データ(即ち、ブレーキペダル34の移動量、ハンドル38の位置、車輪14及び速度等)をバス28を介して独立に受け取る。加えて、バス28は、車両10の速度、車両の横方向加速度、ドライバーにより要求されたヘッディング、ドライバーにより要求されたブレーキ動作、各車輪のスリップレベル、長さ方向及び横方向の加速度、偏揺れ角等々に関連したデータを提供することができる。連係するアクチュエータ22(即ち、モーター)、アクチュエータドライバー21(即ち、モータードライバー)、連係する車輪速度センサー30、又は、連係するデジタル/アナログセンサー入力52,56を介した他のセンサーからのデータも受け取る。   Each of the main controller 42 and the management controller 44 independently receives data (ie, the amount of movement of the brake pedal 34, the position of the handle 38, the wheels 14 and the speed, etc.) via the bus 28. In addition, the bus 28 has a speed of the vehicle 10, a lateral acceleration of the vehicle, a heading requested by the driver, a braking operation requested by the driver, a slip level of each wheel, a longitudinal and lateral acceleration, and a yaw. Data related to corners etc. can be provided. Also receives data from the associated actuator 22 (ie, motor), actuator driver 21 (ie, motor driver), associated wheel speed sensor 30, or other sensors via associated digital / analog sensor inputs 52, 56. .

主要コントローラ42及び管理コントローラ44は、各々、入力データを独立に処理し、出力データ又は信号を提供する。図1の電気機械式ブレーキシステムでは、各コントローラ42、44の出力は、車輪14の任意の一つで、ブレーキモーター22が、連係する車輪14にブレーキ力を適用させる(即ち、ブレーキペダル34を介したドライバー入力即ち要求されたブレーキ力と合致させるため)ように作働されるべきかを決定するデータであってもよい。かくして、主要コントローラ42は、入力を処理し、任意の作用(即ちブレーキ動作)が要求されているか否かを決定し、作用が要求されているならば、ドライバーの入力に応答してどのような種類のブレーキ作用が要求されているかを決定する。主要コントローラ42は、連係するアクチュエータ/ブレーキモーター22の作働を制御するため、その出力54を提供し、該出力は、様々な論理(後述される)を介してアクチュエータドライバー21/アクチュエータ22に供給される。主要コントローラ42は、更に、他のプロセッサ24、26へのその出力を、その通信コントローラ48及びバスドライバー46を介してバス28に提供する。主要コントローラ42及び管理コントローラ44からのアクチュエータ22及びバス28へのデータの出力は、直接的であっても又は間接的であってもよい。   The main controller 42 and the management controller 44 each independently process input data and provide output data or signals. In the electromechanical brake system of FIG. 1, the output of each controller 42, 44 is any one of the wheels 14, and the brake motor 22 applies a braking force to the associated wheel 14 (ie, the brake pedal 34 is applied). It may also be data that determines whether to be acted upon (to match the driver input via, i.e. the requested braking force). Thus, the main controller 42 processes the input and determines whether any action (ie braking action) is required, and what action is required in response to the driver's input. Determine if the type of braking action is required. The main controller 42 provides its output 54 to control the operation of the associated actuator / brake motor 22, which is supplied to the actuator driver 21 / actuator 22 via various logic (described below). Is done. The main controller 42 further provides its output to the other processors 24, 26 to the bus 28 via its communication controller 48 and bus driver 46. The output of data from the main controller 42 and management controller 44 to the actuator 22 and bus 28 may be direct or indirect.

主要コントローラ42は、アクチュエータ22/アクチュエータドライバー21とインターフェースを形成し、センサー入力52を処理するドライバーインターフェース70を備えている。例えば、入力ライン52を介してドライバーインターフェース70に提供された入力データは、アクチュエータ22/アクチュエータドライバー21に提供された電圧及び/又は電流、アクチュエータ22のモーター位置等の形態を取り得る。ドライバーインターフェース70は、アクチュエータ22/アクチュエータドライバー21に供給されるべき電圧及び/又は電流の形態で、出力ライン54を介してアクチュエータ22/アクチュエータドライバー21に制御データを提供することができる。   The main controller 42 includes a driver interface 70 that interfaces with the actuator 22 / actuator driver 21 and processes the sensor input 52. For example, input data provided to driver interface 70 via input line 52 may take the form of voltage and / or current provided to actuator 22 / actuator driver 21, motor position of actuator 22, and the like. The driver interface 70 can provide control data to the actuator 22 / actuator driver 21 via the output line 54 in the form of voltage and / or current to be supplied to the actuator 22 / actuator driver 21.

主要コントローラ42は、主要コントローラ42のより高いレベルの機能を実行する内部処理ユニット72を備えている。例えば、内部処理ユニット72は、システム内の各々のアクチュエータ22/アクチュエータドライバー21のためのモータードライバーコマンドの計算、選定計算、ABS計算、TCS計算等々を実行することができる。   The main controller 42 includes an internal processing unit 72 that performs the higher level functions of the main controller 42. For example, the internal processing unit 72 can perform motor driver command calculations, selection calculations, ABS calculations, TCS calculations, etc. for each actuator 22 / actuator driver 21 in the system.

管理コントローラ44は、主要コントローラ42に類似した態様で構成することができる。管理コントローラ44は、バス28/バスドライバー46からの入力を受け取り、並びに、主要コントローラ42に類似した態様で、そのデジタル/アナログ入力56を介して受け取る。それが十分な容量を持っているならば、管理コントローラ44は、入力を処理し、任意のブレーキ作用が要求されているか否かを決定し、ブレーキ作用が要求されている場合には、如何なる種類のブレーキ作用が要求されているかを決定する。管理コントローラ44の出力がバス28に供給され、その出力部又はデジタル出力部58を通して出力される。管理コントローラ44が十分に基本的である場合、管理コントローラ44は、必ずしも如何なる種類のブレーキ作用が要求されているかを計算する必要はなく、その代わりに、基本的な計算を単に実行するだけである。これらの計算は、主要コントローラ42により計算された最も重要なブレーキ制御決定因子のうち幾つかに対応し、又は、ブレーキ印加アルゴリズムの必ずしも一部ではないテストシーケンス計算(即ち、管理コントローラ44の機能をテストする)の形態を取り得る。   The management controller 44 can be configured in a manner similar to the main controller 42. The management controller 44 receives input from the bus 28 / bus driver 46 and through its digital / analog input 56 in a manner similar to the main controller 42. If it has sufficient capacity, the management controller 44 processes the input and determines if any braking action is required, and what kind of braking action is required. Determine whether the braking action is required. The output of the management controller 44 is supplied to the bus 28 and output through the output unit or the digital output unit 58. If the management controller 44 is sufficiently basic, the management controller 44 does not necessarily have to calculate what kind of braking action is required, but instead simply performs basic calculations. . These calculations correspond to some of the most important brake control determinants calculated by the main controller 42, or test sequence calculations that are not necessarily part of the brake application algorithm (ie, the function of the management controller 44). Test).

管理コントローラ44は、主要コントローラ42のドライバーインターフェース70と同じか又は類似の設計を持つドライバーインターフェース74を持つことができる。管理コントローラ44は、内部処理ユニット76を備えていてもよい。非対称形態では、内部処理ユニット76は、主要コントローラ42の内部処理ユニット72よりも小さい処理能力しか持っていない。一実施例では、内部処理ユニット76は、より高いレベルの処理(即ち、モータードライバーコマンド、ABS計算、TCS計算等々を計算する)を実行するための能力を欠いている。その最も基本的な形態では、内部処理ユニット76は、システム内の他のノードから提供される合意コマンドをその出力部58に送るために十分な処理能力しか持っていない。しかし、内部処理ユニット76は、一定範囲の処理能力を持つことができ、主要コントローラ42により提供されたより高いレベルの能力のうち任意のもの、全て又は幾つかのものを提供することができる。   The management controller 44 can have a driver interface 74 that has the same or similar design as the driver interface 70 of the main controller 42. The management controller 44 may include an internal processing unit 76. In an asymmetric configuration, the internal processing unit 76 has less processing power than the internal processing unit 72 of the main controller 42. In one embodiment, the internal processing unit 76 lacks the ability to perform higher level processing (ie, calculate motor driver commands, ABS calculations, TCS calculations, etc.). In its most basic form, the internal processing unit 76 has sufficient processing power to send consensus commands provided from other nodes in the system to its output 58. However, the internal processing unit 76 can have a range of processing capabilities and can provide any, all or some of the higher level capabilities provided by the main controller 42.

各々のノード/コーナープロセッサ24(及びそのコントローラ42、44)は、その連係した車輪14/ブレーキサブシステム16、並びに、車両10の他の車輪14/ブレーキサブシステム16に対して、その機能/計算を実行すること(即ち、ブレーキ制御が必要とされているか否かを決定し、もし必要とされている場合には、そのようなブレーキ制御を如何に実行するかを決定すること)ができる。図示の例として、図2のプロセッサ24,26は、図1の車両10の右前輪14のためのコーナープロセッサ24であるとみなすことができる。バス28から及び/又は入力52、56を通して入力を受け取ったとき、当該ノード24の、主要コントローラ42と、おそらくは管理コントローラ44とは、右前輪ブレーキサブシステム16、並びに、車両10の他の3つのブレーキサブシステム15に対して、ブレーキ制御決定因子又は機能(様々な他のより高いレベルの機能)を計算する。   Each node / corner processor 24 (and its controllers 42, 44) has its function / calculation for its associated wheel 14 / brake subsystem 16 and other wheels 14 / brake subsystem 16 of the vehicle 10. (I.e., determine if brake control is required and, if so, determine how to perform such brake control). As an example, the processors 24 and 26 of FIG. 2 can be considered as the corner processor 24 for the right front wheel 14 of the vehicle 10 of FIG. When receiving input from the bus 28 and / or through the inputs 52, 56, the main controller 42 and possibly the management controller 44 of the node 24, the right front wheel brake subsystem 16, and the other three of the vehicle 10 For the brake subsystem 15, calculate brake control determinants or functions (various other higher level functions).

上記概観されたように、主要コントローラ42及び管理コントローラ44は、それらのデータをバス28に提供する。この態様では、コントローラ42、44及びノード24、26は、互いのデータ及び出力を監視することができる。加えて、各ノード24、26の主要コントローラ42及び管理コントローラ44は、シリアル周辺インターフェース(SPI)又は他の作働接続部57により直接連結されてもよく、各々の管理コントローラ44は、その連係した主要コントローラ42を直接監視することができるように、それらの出力の全て又は一部を互いに提供することができる。また、その逆の態様も可能である。   As outlined above, the main controller 42 and the management controller 44 provide their data to the bus 28. In this manner, the controllers 42, 44 and the nodes 24, 26 can monitor each other's data and output. In addition, the primary controller 42 and management controller 44 of each node 24, 26 may be directly coupled by a serial peripheral interface (SPI) or other working connection 57, and each management controller 44 is associated with it. All or part of their outputs can be provided to each other so that the main controller 42 can be monitored directly. The reverse mode is also possible.

かくして、コントローラ42、44の出力情報は、SPI接続部57及び/又はバス28上に置かれた情報のいずれかにより、互いによって監視され/検証されてもよい。バス28に提供された情報を検討することは、SPI接続部57により情報を交換することとは対照的に、SPI接続部57の制限された帯域幅に起因して、より効率的となり得る。管理コントローラ44は、主要コントローラ42の出力又はデータの全て、又は、その出力若しくはデータの一部だけを監視/検証することができる。同様に、他のノード24、26のコントローラも、主要コントローラ42の出力又はデータの全て、又は、その出力若しくはデータの一部だけを監視/検証することができる。   Thus, the output information of the controllers 42, 44 may be monitored / verified by each other by either the SPI connection 57 and / or information placed on the bus 28. Considering the information provided on the bus 28 may be more efficient due to the limited bandwidth of the SPI connection 57 as opposed to exchanging information via the SPI connection 57. The management controller 44 can monitor / verify all or part of the output or data of the main controller 42. Similarly, the controllers of the other nodes 24, 26 can monitor / verify all of the output or data of the main controller 42, or only a portion of that output or data.

より詳細に後述されるように、通常の作働中には、ノード24の論理回路は、主要コントローラ42の出力54が管理コントローラ44の任意の出力58を超えるか又は取って代わることを確実にし、それにより主要コントローラ42は、アクチュエータドライバー21/アクチュエータ22の作働を制御する。しかし、主要コントローラ42のフォールトの間には、管理コントローラ44の出力58が、アクチュエータドライバー21/アクチュエータ22の作働を制御するか又は監査する。   As will be described in more detail below, during normal operation, the logic circuitry of node 24 ensures that the output 54 of the main controller 42 exceeds or replaces any output 58 of the management controller 44. Thereby, the main controller 42 controls the operation of the actuator driver 21 / actuator 22. However, during a fault in the main controller 42, the output 58 of the management controller 44 controls or audits the operation of the actuator driver 21 / actuator 22.

主要コントローラ42及び管理コントローラ44のための通信コントローラ48、50は、ノード24、26の論理回路に出力(即ち、オーバーライド信号)を提供するイネーブルピン60/ディスエーブルピン62の各々の出力は、例えば、デジタル信号(ハイ信号)又はデジタルゼロ信号(ロー信号)等のデジタル出力であってもよい。イネーブルピン60/ディスエーブルピン62の各々の出力は、連係するAND演算ゲート即ち機能ブロック64、66に、連係するコントローラ42、44の出力54、58と共に提供される。各々のANDゲート64、66の出力は、OR演算ゲート即ち機能ブロック68に供給され、その出力をアクチュエータドライバー32/アクチュエータ22に提供する。なおANDゲート64、66は、それぞれ請求項中の第1論理関数と第2論理関数とに対応する。 The communication controllers 48, 50 for the main controller 42 and the management controller 44 provide outputs (ie, override signals) to the logic circuitry of the nodes 24, 26, and the output of each of the enable pin 60 / disable pin 62 is, for example, It may be a digital output such as a digital signal (high signal) or a digital zero signal (low signal). The output of each enable pin 60 / disable pin 62 is provided to an associated AND operation gate or function block 64, 66 along with the outputs 54, 58 of the associated controller 42, 44. The output of each AND gate 64, 66 is fed to an OR operation gate or functional block 68, which provides its output to the actuator driver 32 / actuator 22. The AND gates 64 and 66 respectively correspond to the first logic function and the second logic function in the claims.

通常の作働中において、主要コントローラ42のイネーブル/ディスエーブルピン60の出力は、デジタル信号即ちハイ信号であり、管理コントローラ44のイネーブル/ディスエーブルピン60の出力は、デジタルゼロ信号即ちロー信号である。この態様では、主要コントローラ42の出力54が、その連係するANDゲート64に提供されるとき、ANDゲート64の出力は主要コントローラ42の出力54と合致する。その逆に、管理コントローラ44の出力58がその連係するANDゲート66に提供されるとき、ANDゲート66の出力は、通常、デジタルゼロ即ちロー信号となる。   During normal operation, the output of the enable / disable pin 60 of the main controller 42 is a digital signal or high signal, and the output of the enable / disable pin 60 of the management controller 44 is a digital zero signal or low signal. is there. In this manner, when the output 54 of the main controller 42 is provided to its associated AND gate 64, the output of the AND gate 64 matches the output 54 of the main controller 42. Conversely, when the output 58 of the management controller 44 is provided to its associated AND gate 66, the output of the AND gate 66 is typically a digital zero or low signal.

次に、2つのANDゲート64、66の出力がORゲート68に供給される。通常の作働中には、ORゲート68の出力は、ANDゲート64の出力に対応し、該ANDゲートの出力は、主要コントローラ42の出力54に対応する。この態様では、通常の作働中には、主要コントローラ42は、アクチュエータドライバー21及びアクチュエータ22に指令を提供し、それらの作働を制御する。なおORゲート68は、請求項中の第3論理関数に対応する。 Next, the outputs of the two AND gates 64 and 66 are supplied to the OR gate 68. During normal operation, the output of the OR gate 68 corresponds to the output of the AND gate 64, and the output of the AND gate corresponds to the output 54 of the main controller 42. In this aspect, during normal operation, the main controller 42 provides commands to the actuator driver 21 and actuator 22 to control their operation. The OR gate 68 corresponds to the third logical function in the claims.

上述されたように、管理コントローラ44は、連係する主要コントローラ42の出力を監視している。加えて、他のコーナープロセッサ24及び/又は中央プロセッサ26は、主要コントローラ42の出力を監視する。管理コントローラ44及び/又は他のプロセッサ24、26は、ひとまとめにして、主要コントローラ42が機能不全であるか通常通りに機能しているかを判定する。例えば、図2のプロセッサ24が図1の車両10の右前輪のためのプロセッサであるとき、その連係する管理コントローラ44と、他のノード24,26における他の主要コントローラ42と管理コントローラ44とは、右前ノードの主要コントローラ42が機能不全であるか否かを含む判定プロセスに全て参加する。この判定は、主要コントローラ42の出力、主要コントローラ42の出力のタイミング、及び、主要コントローラ42の健康状態(SOH)を含む他の様々な因子についての考察を含むことができる。 As described above, the management controller 44 monitors the output of the associated main controller 42. In addition, other corner processors 24 and / or central processor 26 monitor the output of main controller 42. The management controller 44 and / or other processors 24, 26 collectively determine whether the main controller 42 is malfunctioning or functioning normally. For example, when the processor 24 in FIG. 2 is a processor for the right front wheel of the vehicle 10 in FIG. 1, the associated management controller 44 and other main controllers 42 and management controllers 44 in the other nodes 24 and 26 are , All participate in the determination process including whether or not the main controller 42 of the right front node is malfunctioning. This determination may include consideration of various other factors including the output of the main controller 42, the timing of the output of the main controller 42, and the health status (SOH) of the main controller 42.

SOHは、コントローラ42、44の機能状態に関連する情報のビットである。主要コントローラ42のためのSOHデータフィールドのデフォルトは、「OK」である。通常の処理作働中には、主要コントローラ42は、所定の態様で1組のビットをトグルするように要求され得る。主要コントローラ42が所望の態様で当該ビットをトグルしない場合には、当該主要コントローラ42のためのSOHビットは、「NOK」又は「非OK」へと切り替えられ得る。かくして、主要コントローラ42は、その「OK」のSOH状態を維持するため、診断テストを完了するか又はテスト組の計算を実行することが本質的に要求され得る。   The SOH is a bit of information related to the functional state of the controllers 42 and 44. The default for the SOH data field for the main controller 42 is “OK”. During normal processing operation, the main controller 42 may be required to toggle a set of bits in a predetermined manner. If the main controller 42 does not toggle the bit in the desired manner, the SOH bit for the main controller 42 may be switched to “NOK” or “non-OK”. Thus, the main controller 42 may be essentially required to complete a diagnostic test or perform a test set calculation to maintain its “OK” SOH state.

考慮中の主要コントローラ42の出力のタイミングも監視され、注意が払われ得る。例えば、主要コントローラ42は、コントローラ42がバス28にデータを提供することが予想されるタイミング又は態様に関連する予想タイミングパターンを持っていてもよい。コントローラ42がその予想されたタイミングパターンから十分に逸脱した場合、これにより、コントローラ42の欠陥作働の証拠として解釈することができる。   The timing of the output of the main controller 42 under consideration is also monitored and attention can be paid. For example, the main controller 42 may have an expected timing pattern associated with the timing or manner in which the controller 42 is expected to provide data on the bus 28. If the controller 42 deviates sufficiently from its expected timing pattern, this can be interpreted as evidence of the controller 42's defective operation.

予想されたタイミングパターンに関連する極端な例では、コントローラ42は、バス28に意味の無いデータの一定流れを提供する程度に機能不全となり得る。管理コントローラ44(又は他のノード24、26)は、主要コントローラ42が、主要コントローラ42によりバス28に提供されたデータ流れの長さに起因して機能不全となっていることを迅速に判定することができる。一定流れの悪いデータを提供する機能不全の主要コントローラ42を停止することは特に重要であり得る。この機能不全のコントローラは、バス29を本質的に独占しかねず、他のコントローラ及び構成部品がバス28を介して連通することを防止してしまうおそれがあるからである。この意味では、システム40は、主要コントローラ42の良い状態/悪い状態を判定するため、時間領域及び値領域の両方におけるデータを監視する。   In the extreme case associated with the expected timing pattern, the controller 42 may become dysfunctional to the extent that it provides a constant flow of meaningless data on the bus 28. The management controller 44 (or other nodes 24, 26) quickly determines that the primary controller 42 is malfunctioning due to the length of the data flow provided by the primary controller 42 to the bus 28. be able to. It may be particularly important to shut down a malfunctioning main controller 42 that provides a constant flow of bad data. This malfunctioning controller may essentially monopolize the bus 29 and may prevent other controllers and components from communicating via the bus 28. In this sense, the system 40 monitors data in both the time domain and the value domain to determine the good / bad status of the main controller 42.

上記したように、データの値、データのタイミング及びSOHは、主要コントローラ42が機能不全であるか否かをひとまとめにして判定するため他のプロセッサ及びノードにより考慮され得る因子のうちの幾つかに相当する。管理コントローラ44が十分な処理能力を有する場合、管理コントローラ44は、主要コントローラ42の状態の判定に参加することができる。管理コントローラ44、及び/又は、主要コントローラ42の機能不全状態/通常状態に関連する他のノード24、26が、主要コントローラ42が機能不全であるか又は通常に機能しているか否かをひとまとめにして判定するため選定されてもよい。かくして、意味のある選定プロセスを提供することができるようにするため、少なくとも2つの他の構成部品(即ち、連係する管理コントローラ44及び他のノード24、26、並びに、それらの個々のコントローラ42、44を始めとしたグループからの2つの構成部品の組み合わせ)を、選定処置に参加するため利用可能とするべきである。   As noted above, the data value, data timing, and SOH are among several factors that may be considered by other processors and nodes to collectively determine whether the primary controller 42 is malfunctioning. Equivalent to. If the management controller 44 has sufficient processing capability, the management controller 44 can participate in determining the state of the main controller 42. The management controller 44 and / or other nodes 24, 26 associated with the malfunction / normal state of the primary controller 42 collectively determine whether the primary controller 42 is malfunctioning or functioning normally. May be selected for determination. Thus, in order to be able to provide a meaningful selection process, at least two other components (ie, the associated management controller 44 and other nodes 24, 26 and their individual controllers 42, A combination of two components from a group such as 44) should be available to participate in the selection process.

システム40が、与えられたノードの主要コントローラ42が機能不全であるか又は無効若しくは不適切なデータを出力すると判定した場合、システム40は、主要コントローラ42を停止するか又は無効にするための工程を取り、特に、主要コントローラ42がその連係したアクチュエータドライバー21/アクチュエータ22にデータを提供することを防止することができる。コントローラ42がバス28に提供する制御データを無視するための工程を採用することができる。機能不戦であるコントローラ42が連係するアクチュエータドライバー21/アクチュエータ22に提供するデータを停止させるか又は無効にするため、主要コントローラ42が機能不全であると判定されたとき、主要コントローラ42のイネーブル/ディスエーブルピン60の位置/出力がロー信号に切り替えられる。ピン60の位置は、バス28を介して送信される他のノード24、26から受け取った通信コントローラ48におけるハードウェア選定入力により切り替えられる。これと同時に、連係する管理コントローラ44のイネーブル/ディスエーブルピン62の位置/出力は、バス28を介した入力によりハイ信号に切り替えられる。   If the system 40 determines that the primary controller 42 for a given node is malfunctioning or outputs invalid or inappropriate data, the system 40 will stop or disable the primary controller 42. In particular, the main controller 42 can be prevented from providing data to its associated actuator driver 21 / actuator 22. A process for ignoring control data provided by controller 42 to bus 28 may be employed. In order to stop or invalidate the data provided to the actuator driver 21 / actuator 22 with which the non-functional controller 42 is associated, when the main controller 42 is determined to be malfunctioning, The position / output of the disable pin 60 is switched to a low signal. The position of the pin 60 is switched by a hardware selection input in the communication controller 48 received from the other nodes 24 and 26 transmitted via the bus 28. At the same time, the position / output of the enable / disable pin 62 of the associated management controller 44 is switched to a high signal by an input via the bus 28.

この場合には、主要コントローラ42と連係したANDゲート64の出力は、デジタルゼロ信号即ちロー信号であり、管理コントローラ44と連係したANDゲート66の出力は、管理コントローラ44の出力58と合致する。アクチュエータドライバー21/アクチュエータ22に供給されるORゲート68の出力は、管理コントローラ44の出力58と合致する。従って、ノード24、26のこの「無効」状態では、管理コントローラ44は、アクチュエータドライバー21/アクチュエータ22の作働を制御するか又はアクチュエータドライバー21/アクチュエータ22に信号を提供する。   In this case, the output of the AND gate 64 associated with the main controller 42 is a digital zero or low signal, and the output of the AND gate 66 associated with the management controller 44 matches the output 58 of the management controller 44. The output of the OR gate 68 supplied to the actuator driver 21 / actuator 22 matches the output 58 of the management controller 44. Thus, in this “invalid” state of nodes 24, 26, management controller 44 controls the operation of actuator driver 21 / actuator 22 or provides a signal to actuator driver 21 / actuator 22.

出力58を介してアクチュエータドライバー21/アクチュエータ22に提供されるべき指令を決定するため、システム40は、指令上で選定するため他のノード24、26をポーリングする。管理コントローラ44が十分な処理能力を持っている場合には、管理コントローラ44は、選定プロセスに参加することができる。一旦、システム40/管理コントローラ44が、適切な出力がその連係するアクチュエータドライバー21/アクチュエータ22に提供されることを決定したならば、管理コントローラ44は、その出力58を介してアクチュエータドライバー21/アクチュエータ22に指令を提供する。上記したように、ノード24、26の論理構造は、出力58がANDゲート66、ORゲート68を通して、アクチュエータドライバー21/アクチュエータ22に送信されることを確実にする。従って、主要コントローラ42の停止中に、管理コントローラ44は、合意制御データをアクチュエータドライバー21/アクチュエータ22に送るため「ゲートウェイ」として本質的に機能することができる。主要コントローラ42の停止又は無効のこの状態は、主要コントローラ42が有効なデータを出力していないとシステム40が判定している限り、続行される。   To determine the command to be provided to actuator driver 21 / actuator 22 via output 58, system 40 polls the other nodes 24, 26 for selection on the command. If the management controller 44 has sufficient processing capabilities, the management controller 44 can participate in the selection process. Once the system 40 / management controller 44 has determined that an appropriate output is provided to its associated actuator driver 21 / actuator 22, the management controller 44 may provide the actuator driver 21 / actuator via its output 58. 22 provides instructions. As described above, the logical structure of nodes 24 and 26 ensures that output 58 is sent through AND gate 66 and OR gate 68 to actuator driver 21 / actuator 22. Thus, during the outage of the main controller 42, the management controller 44 can essentially function as a “gateway” to send agreement control data to the actuator driver 21 / actuator 22. This state of main controller 42 being stopped or disabled continues as long as system 40 determines that main controller 42 is not outputting valid data.

上述されたプロセスは、欠陥のある主要コントローラ42が、アクチュエータドライバー21/アクチュエータ22に出力を提供することを防止するため使用することができる。更に加えて、主要コントローラ42とバス28との間の通信を、バスガーディアンにより、所望時に停止させることができる。バスガーディアンの機能は、管理コントローラ44、主要コントローラ42若しくは管理コントローラ44のいずれかのコプロセッサ、バスドライバー46、独立したASIC、中央集約式スターカプラーバスガーディアン等により実施することができる。   The process described above can be used to prevent a defective primary controller 42 from providing output to the actuator driver 21 / actuator 22. In addition, communication between the main controller 42 and the bus 28 can be stopped when desired by the bus guardian. The function of the bus guardian can be implemented by the management controller 44, the coprocessor of either the main controller 42 or the management controller 44, the bus driver 46, an independent ASIC, a centralized star coupler bus guardian, or the like.

上記で概観したプロセスは、主要コントローラ42の出力を監視し、主要コントローラ42が機能不全であると判定されたとき、出力コントローラ42の出力を無効にする、各工程を含んでいる。加えて、所望の場合には、管理コントローラ44の出力を監視することができる。管理コントローラ44の監視を可能にするため、管理コントローラ44は、システム40による有効化のためバス29にその出力の幾つかを提供することができる。特に、バス28は、要求されるブレーキ力等(即ち、他の3つのプロセッサ24により決定されるような)の基本制御情報を管理コントローラ44に供給することができる。   The process outlined above includes the steps of monitoring the output of the main controller 42 and disabling the output of the output controller 42 when it is determined that the main controller 42 is malfunctioning. In addition, the output of the management controller 44 can be monitored if desired. In order to allow monitoring of the management controller 44, the management controller 44 can provide some of its outputs to the bus 29 for validation by the system 40. In particular, the bus 28 may provide basic control information to the management controller 44, such as the required braking force (ie, as determined by the other three processors 24).

管理コントローラ44と、特にその内部処理ユニット76とは、ブレーキ力データを処理することができる、アルゴリズム又はプログラムされたコードの小さな部品を持つことができ、ブレーキ力データを、アクチュエータドライバー21/アクチュエータ22の制御データ(即ち、ブレーキ力データと合致するように要求された電気モーター22の回転数)に変換することができる。管理コントローラ44は、他のノード24、26におけるプロセッサが、管理コントローラ44の出力を調査し、検証することができるように、このアルゴリズムの出力をバス28に提供してもよい。   The management controller 44 and in particular its internal processing unit 76 can have a small part of the algorithm or programmed code that can process the braking force data, and the braking force data is sent to the actuator driver 21 / actuator 22. Control data (that is, the number of revolutions of the electric motor 22 required to match the braking force data). The management controller 44 may provide the output of this algorithm on the bus 28 so that the processors at the other nodes 24, 26 can examine and verify the output of the management controller 44.

無効状態の間に、与えられたノード24、26の管理コントローラ44がシステム40により機能不全であると判定された場合、単一ノード24、26の主要コントローラ42及び管理コントローラ44の両方が機能不全である(即ち、第2レベルの故障が発生した)と仮定することができる。この場合には、ノード24、26は、フェールセーフ又はフェールサイレント態様で停止させるか又は作働させてもよい。例えば、管理コントローラ44のイネーブル/ディスエーブルピン62の出力は、主要コントローラ42のイネーブル/ディスエーブルピン62がロー信号に維持される間に、ロー信号へと切り替えることができる。これらの工程は、システム40が機能的であるままであるように欠陥のあるノード24、26が残りのノード24、26の機能と干渉しないことを確実にする一方で、ノード24、26を本質的に停止させる。   If the management controller 44 of a given node 24, 26 is determined to be malfunctioning during a disabled state by the system 40, both the primary controller 42 and management controller 44 of the single node 24, 26 are malfunctioning. (Ie, a second level failure has occurred). In this case, the nodes 24, 26 may be stopped or operated in a fail-safe or fail-silent manner. For example, the output of enable / disable pin 62 of management controller 44 can be switched to a low signal while enable / disable pin 62 of main controller 42 is maintained at a low signal. These steps ensure that the nodes 24,26 are essential while ensuring that the defective nodes 24,26 do not interfere with the functions of the remaining nodes 24,26 so that the system 40 remains functional. Stop.

所望ならば、管理コントローラ44の出力を監視し、ノード24、26が無効モードにはないときでさえ(即ち、主要コントローラ42が通常通りに作働しているとき)、管理コントローラ44を停止させることができるようにしてもよい。   If desired, monitor the output of the management controller 44 and stop the management controller 44 even when the nodes 24, 26 are not in the disabled mode (ie, when the main controller 42 is operating normally). You may be able to do that.

上述した主要コントローラ42に対するものと同じ態様で、管理コントローラ44のバス通信の正確さを、バスガーディアンの機能性によって評価してもよい。管理コントローラ44のためのバスガーディアンの機能性は、主要コントローラ42又は管理コントローラ44のいずれかのコプロセッサ、バスドライバー46、独立したASIC、中央集約式スターカプラーバスガーディアン等により実施することができる。   In the same manner as for the main controller 42 described above, the bus communication accuracy of the management controller 44 may be evaluated by the functionality of the bus guardian. The bus guardian functionality for the management controller 44 may be implemented by either the main controller 42 or a coprocessor of the management controller 44, a bus driver 46, an independent ASIC, a centralized star coupler bus guardian, or the like.

図1に示されたシステム40では、少なくとも4つの別個のノード(4つの遠隔プロセッサ24)、及び、代替となる中央プロセッサ26の形態の第5のノードとが存在している。従って、ノード24、26のうち1つ以上が完全に故障した場合でも、システム40は、何らかの意味のある仕方でなおも機能することができる。換言すれば、分配に関するクラスターは、3つのプロセッッサ24、26上で多数の選定を介して常に決定することができるので、フォールトの場合でさも、正確なデータをアクチュエータドライバー21/アクチュエータ22に提供することができる。従って、3つのノードの最小値を、フォールトトレランスアーキテクチャーに対して要求することができる。   In the system 40 shown in FIG. 1, there are at least four separate nodes (four remote processors 24) and a fifth node in the form of an alternative central processor 26. Thus, even if one or more of the nodes 24, 26 fail completely, the system 40 can still function in some meaningful way. In other words, the distribution cluster can always be determined via multiple selections on the three processors 24, 26, thus providing accurate data to the actuator driver 21 / actuator 22 even in the case of a fault. be able to. Thus, a minimum of three nodes can be required for the fault tolerance architecture.

この態様では、フォールトの場合において完全なサービスを提供する、完全故障作働分布システム40が提供される。加えて、本発明の故障作働システムは、主要コントローラ42及びアクチュエータ22を既に備える現存するシステムに管理コントローラ44を単に追加することにより、比較的コスト効果のある態様で実施することができる。上記したように、管理コントローラ42を、例えば回路又はハードウェア等の比較的基本的な構成部品とすることができるので、管理コントローラ42により追加されるコストを、非常に低くすることができる。   In this aspect, a complete failure action distribution system 40 is provided that provides complete service in the event of a fault. In addition, the failure operation system of the present invention can be implemented in a relatively cost effective manner by simply adding the management controller 44 to an existing system that already includes the main controller 42 and the actuator 22. As described above, since the management controller 42 can be a relatively basic component such as a circuit or hardware, the cost added by the management controller 42 can be greatly reduced.

上述した例は、単一ノード24(例えば、図1の右前ノード)の主要コントローラ42及び管理コントローラ44に焦点を当てているが、残りのノード24、26は、図2のものと類似した構造及び論理を備えていてもよく、これらのノードの主要コントローラ42及び管理コントローラ44を監視及び/又は無効にすることができることが理解されるべきである。更に加えて、図2のノード24、26の主要コントローラ42及び管理コントローラ44は、他のノードのコントローラ42、44の状態を決定するため選定処置に参加し、これらのコントローラ42、44の一つが停止される場合に作働を援助するため、それらの制御出力を提供する。   The example described above focuses on the primary controller 42 and management controller 44 of a single node 24 (eg, the right front node of FIG. 1), but the remaining nodes 24, 26 have a structure similar to that of FIG. It should be understood that the primary controller 42 and management controller 44 of these nodes may be monitored and / or disabled. In addition, the main controller 42 and management controller 44 of the nodes 24, 26 of FIG. 2 participate in the selection process to determine the status of the controllers 42, 44 of the other nodes, and one of these controllers 42, 44 is Provide their control output to aid operation when stopped.

図2の各々のノード24、26により与えられたバスインターフェースは、主要コントローラ42及び管理コントローラ44の各々が主要バス28への独立したアクセスを有するという点で二重のインターフェースである。しかし、所望ならば、単一バスインターフェースを利用してもよい。更に加えて、上記したように、本発明のアーキテクチャーは、時間トリガー式プロトコルバス又は事象トリガー式プロトコルバスのいずれかで使用することができる。時間トリガー式プロトコルバスを使用するとき、異なるノードが本質的に同期されるので、本発明のアーキテクチャーを比較的容易に実施することができる。本発明のアーキテクチャーは、事象トリガー式プロトコルバスで利用されるべきである場合、時間同期アルゴリズムは、バスシステムを少なくとも幾分同期化するため所定の時刻で各々のノード/コントローラにデータを提供させるように実施することができる。   The bus interface provided by each node 24, 26 in FIG. 2 is a dual interface in that each of the main controller 42 and the management controller 44 has independent access to the main bus 28. However, a single bus interface may be utilized if desired. In addition, as described above, the architecture of the present invention can be used with either a time-triggered protocol bus or an event-triggered protocol bus. When using a time-triggered protocol bus, the architecture of the present invention can be implemented relatively easily because the different nodes are inherently synchronized. When the architecture of the present invention is to be utilized on an event triggered protocol bus, the time synchronization algorithm causes each node / controller to provide data at a predetermined time to at least somewhat synchronize the bus system. Can be implemented.

本発明のアーキテクチャーは、バスの一つのチャンネルが故障した場合、バスの他のチャンネルを通してデータを提供して通信を達成することができる。更に加えて、イネーブル/ディスエーブルピンの機能性とその連係する論理とを、連係する主要コントローラ及び/又は管理コントローラのコプロセッサを使用して実施することができる。代替例として、イネーブル/ディスエーブル機能を、インテリジェントバスドライバーの一部として、又は、独立したASICとして、実施することができる。主要コントローラ42又は管理コントローラ44の各々に対して、イネーブル/ディスエーブル機能及びバスガーディアン機能性をインテリジェントバスドライバー又は独立したASICで実施することができる。ANDゲート64、66及びORゲート68を始めとした論理構造の構成を所望の通りに変更することができるが、本明細書で開示された論理構造と同じ全体的機能をなおも提供する。   The architecture of the present invention can provide communication through other channels of the bus to achieve communication if one channel of the bus fails. In addition, the functionality of the enable / disable pin and its associated logic can be implemented using the co-processor of the associated main controller and / or management controller. As an alternative, the enable / disable function can be implemented as part of an intelligent bus driver or as an independent ASIC. For each main controller 42 or management controller 44, enable / disable functions and bus guardian functionality can be implemented with intelligent bus drivers or independent ASICs. The configuration of the logical structure, including AND gates 64, 66 and OR gate 68, can be modified as desired, but still provide the same overall functionality as the logical structure disclosed herein.

本発明が好ましい実施例を参照して詳細に説明されたが、本発明の範囲から逸脱すること無く、本発明の変更及び変形をなすことができることは明らかである。   Although the present invention has been described in detail with reference to preferred embodiments, it is obvious that modifications and variations of the present invention can be made without departing from the scope of the invention.

図1は、様々なコントローラを利用した自動車の概略表現図である。FIG. 1 is a schematic representation of an automobile using various controllers. 図2は、本発明のフォールトトレランスシステムの単一ノードを形成する様々な構成部品の概略表現図である。FIG. 2 is a schematic representation of the various components that form a single node of the fault tolerance system of the present invention.

Claims (13)

複数のアクチュエータを制御するための分布アーキテクチャーシステムであって、
各々が前記アクチュエータの一つに作動的に接続されており、各々が、連携するアクチュエータに指令を提供するために連携するアクチュエータと連絡している主要コントローラ(42)を有する、複数のノードであって、前記各主要コントローラが互いに監視して、他のノードの主要コントローラが機能不全であるか否かを決定し、前記他のノード以外の各ノードが、機能不全と決定された前記他のノードの主要コントローラを停止または無効にする工程をとる、前記複数のノードと、
前記主要コントローラ(42)の間での連絡を確立するために、前記複数のノードの主要コントローラ(42)を電気的に相互に連絡するバスであって、前記主要コントローラ(42)が互いに監視でき、前記他のノード以外の各ノードにより機能不全であると決定されたノードの前記主要コントローラ(42)を停止または無効にすることを前記他のノード以外の各ノードに可能にさせる、バスと、を備え、
前記各ノードが、前記連携する主要コントローラ(42)が停止または無効にしたことに応答して他のノードの他の主要コントローラ(42)から前記連携するアクチュエータに指令を提供するために、前記バスと前記ノードの前記連携するアクチュエータとの間の連携する主要コントローラに機能的に並列に設けられる管理コントローラ(44)を有する、分布アーキテクチャーシステム。
A distributed architecture system for controlling a plurality of actuators,
A plurality of nodes each having a primary controller (42) operatively connected to one of the actuators, each having a primary controller (42) in communication with the associated actuator to provide commands to the associated actuator. Each of the main controllers monitors each other to determine whether the main controller of another node is malfunctioning, and each other node other than the other node is the other node determined to be malfunctioning The plurality of nodes taking the steps of deactivating or disabling the primary controller of
A bus that electrically interconnects the primary controllers (42) of the plurality of nodes to establish communication between the primary controllers (42), the primary controllers (42) being able to monitor each other. makes it possible to the the other nodes that are determined to be malfunctioning by each node other than the node key controller (42) stopped or disabled on each node other than said other nodes, bus And comprising
In order for each node to provide commands to the cooperating actuators from other main controllers (42) of other nodes in response to the cooperating main controller (42) being stopped or disabled. A distributed architecture system comprising a management controller (44) functionally provided in parallel with a cooperating main controller between the node and the cooperating actuator of the node .
前記ノードの1つの前記主要コントローラ(42)が機能不全であるとの決定は、連携するノードの連携する前記管理コントローラ(44)及び別のノードの主要コントローラにより、ひとまとめに行われる、請求項1に記載の分布アーキテクチャーシステム。 The determination of one of the main controller of the node (42) is dysfunctional, by the major controller of the management controller (44) and another node for linking nodes that work is carried out collectively claim 1 Distributed architecture system as described in. 前記主要コントローラ(42)が機能不全かどうかを決定するために、前記管理コントローラ(44)が前記主要コントローラ(42)を監視するように、前記連携する主要コントローラ(42)と管理コントローラ(44)との間の連携を直接に確立するため、前記主要コントローラ(42)と前記ノードの少なくとも一つの管理コントローラ(44)との間のシリアル周辺インターフェースによる連結を更に有する、請求項2に記載の分布アーキテクチャーシステム。   The cooperating primary controller (42) and management controller (44) so that the management controller (44) monitors the primary controller (42) to determine whether the primary controller (42) is malfunctioning. 3. The distribution of claim 2, further comprising a serial peripheral interface connection between the primary controller (42) and at least one management controller (44) of the node to directly establish a linkage between Architecture system. 前記主要コントローラ(42)は、停止または無効にしている主要コントローラを有するノードのアクチュエータに提供されるべき指令を決定するように構成される、請求項1に記載の分布アーキテクチャーシステム。 The distributed architecture system of claim 1, wherein the primary controller (42) is configured to determine a command to be provided to an actuator of a node having a primary controller that is stopped or disabled . 前記管理コントローラ(44)の少なくとも一つは、停止または無効にしている主要コントローラを有するノードのアクチュエータに提供されるべき指令を決定するように構成される、請求項4に記載の分布アーキテクチャーシステム。 The distributed architecture system of claim 4, wherein at least one of the management controllers (44) is configured to determine a command to be provided to an actuator of a node having a primary controller that is stopped or disabled. . 前記各ノードの主要コントローラおよび管理コントローラは、前記主要コントローラが機能不全であると決定されたときに、オーバーライド出力を提供する、請求項1に記載の分布アーキテクチャーシステム。   The distributed architecture system of claim 1, wherein the primary controller and management controller of each node provide an override output when the primary controller is determined to be malfunctioning. 前記連携する主要コントローラからの前記オーバーライド出力と前記指令とが第1論理関数に送られ、前記管理コントローラにより出力された前記オーバーライド出力と前記指令とが第2論理関数に送られる、請求項6に記載の分布アーキテクチャーシステム。   The override output and the command from the cooperating main controller are sent to a first logic function, and the override output and the command output by the management controller are sent to a second logic function. The described distributed architecture system. 前記第1論理関数と第2論理関数は共にAND関数である、請求項7に記載の分布アーキテクチャーシステム。   The distributed architecture system of claim 7, wherein the first logic function and the second logic function are both AND functions. 前記第1論理関数と第2論理関数の両方の出力は第3論理関数に送られる、請求項8に記載の分布アーキテクチャーシステム。   9. The distributed architecture system of claim 8, wherein outputs of both the first logic function and the second logic function are sent to a third logic function. 前記第3論理関数は、OR関数である、請求項9に記載の分布アーキテクチャーシステム。   The distributed architecture system according to claim 9, wherein the third logic function is an OR function. 前記第3論理関数の出力は、連携するアクチュエータに送られる、請求項10に記載の分布アーキテクチャーシステム。   The distributed architecture system of claim 10, wherein the output of the third logic function is sent to a cooperating actuator. 前記システムは、アンチロックブレーキングシステム(ABS)であり、各アクチュエータはブレーキモーターを駆動するブレーキモータードライバーである、請求項1に記載の分布アーキテクチャーシステム。   The distributed architecture system of claim 1, wherein the system is an anti-lock braking system (ABS) and each actuator is a brake motor driver that drives a brake motor. 複数の車輪を有する自動車ボディを更に有し、前記ノードの各々は前記車輪の一つと連携する、請求項12に記載の分布アーキテクチャーシステム。   The distributed architecture system of claim 12, further comprising an automobile body having a plurality of wheels, wherein each of the nodes is associated with one of the wheels.
JP2006051955A 2006-02-16 2006-02-28 Fault-tolerant node architecture for distributed systems Active JP4754993B2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/355,445 2006-02-16
US11/355,445 US7620465B2 (en) 2005-02-28 2006-02-16 Fault-tolerant node architecture for distributed systems

Publications (2)

Publication Number Publication Date
JP2007220050A JP2007220050A (en) 2007-08-30
JP4754993B2 true JP4754993B2 (en) 2011-08-24

Family

ID=38497248

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006051955A Active JP4754993B2 (en) 2006-02-16 2006-02-28 Fault-tolerant node architecture for distributed systems

Country Status (1)

Country Link
JP (1) JP4754993B2 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102014208177A1 (en) * 2014-04-30 2015-11-05 Robert Bosch Gmbh Forming a logical microcontroller by at least two physical microcontrollers on a common semiconductor substrate
DE102014212537A1 (en) * 2014-06-30 2015-12-31 Continental Teves Ag & Co. Ohg Brake system for a motor vehicle
DE102015208148A1 (en) * 2014-06-30 2015-12-31 Continental Teves Ag & Co. Ohg Brake system for a motor vehicle
FR3025617B1 (en) * 2014-09-05 2016-12-16 Sagem Defense Securite BI-TRACK ARCHITECTURE
JP6748460B2 (en) * 2016-03-22 2020-09-02 Kyb株式会社 Control device
DE102020205961A1 (en) 2019-11-06 2021-05-06 Robert Bosch Gesellschaft mit beschränkter Haftung Sensor arrangement for a vehicle and multi-circuit braking system
EP4072912B1 (en) 2019-12-10 2024-03-27 Volvo Truck Corporation Control of a redundant brake device system

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001523619A (en) * 1997-11-22 2001-11-27 コンティネンタル・テーベス・アクチエンゲゼルシヤフト・ウント・コンパニー・オッフェネ・ハンデルスゲゼルシヤフト Electromechanical brake device
JP2008505012A (en) * 2004-07-06 2008-02-21 ダイムラー・アクチェンゲゼルシャフト Redundant data bus system

Also Published As

Publication number Publication date
JP2007220050A (en) 2007-08-30

Similar Documents

Publication Publication Date Title
US7620465B2 (en) Fault-tolerant node architecture for distributed systems
US7676286B2 (en) Fail-silent node architecture
JP4754993B2 (en) Fault-tolerant node architecture for distributed systems
JP6214730B2 (en) Vehicle control system
JP4319547B2 (en) Multicore redundant control computer system, computer network for safety critical applications in automobiles and use thereof
JP4225025B2 (en) Integrated vehicle control system
KR101889994B1 (en) Fault-secure parking brake for motor vehicles
US8930036B2 (en) Reconfigurable interface-based electrical architecture
US9650038B2 (en) Vehicle control system
US20050225165A1 (en) Brake by-wire control system
KR102355092B1 (en) Operation method of communication node for diagnosing in vehicle network
RU2284929C2 (en) Method to control component of distributed system important for provision of safety
JP2005521182A (en) Redundant array of control units
US20030006726A1 (en) Electrical brake system
US7857400B2 (en) Electric, decentralised brake system in a vehicle
JP4598245B2 (en) Electrically controlled brake device
KR20040032980A (en) Vehicle active network using multiple communication paths
Hedenetz et al. Brake-by-wire without mechanical backup by using a TTP-communication network
JP7030742B2 (en) Communication system and communication control method
US20030184158A1 (en) Method for operating a distributed safety-relevant system
CN105313880B (en) Motor vehicle with at least two drive actuators and increased fail safety
US7150506B2 (en) Control network for brake system
WO2005030548A1 (en) Power supply network for brake system
GB2345153A (en) Fault-tolerant microcontroller arrangement, eg for a vehicle braking system
Bannatyne Time triggered protocol-fault tolerant serial communications for real-time embedded systems

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20071106

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091110

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20100209

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20100215

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100510

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100722

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20101022

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20101027

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20101122

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20101126

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101221

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110506

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110526

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140603

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4754993

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250