JP3661876B2 - 通信システム - Google Patents

通信システム Download PDF

Info

Publication number
JP3661876B2
JP3661876B2 JP19542192A JP19542192A JP3661876B2 JP 3661876 B2 JP3661876 B2 JP 3661876B2 JP 19542192 A JP19542192 A JP 19542192A JP 19542192 A JP19542192 A JP 19542192A JP 3661876 B2 JP3661876 B2 JP 3661876B2
Authority
JP
Japan
Prior art keywords
cell
switching network
switching
routing
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP19542192A
Other languages
English (en)
Other versions
JPH05199260A (ja
Inventor
アンリ・アルベール・ユーリア・ベリーユ
ミシェル・アンドレ・ロベール・アンリオン
ミシェル・フィルモン・ドゥ・ソメ
バルト・ヨセフ・ジェラール・ポーウェル
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Alcatel Lucent NV
Original Assignee
Alcatel NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Alcatel NV filed Critical Alcatel NV
Publication of JPH05199260A publication Critical patent/JPH05199260A/ja
Application granted granted Critical
Publication of JP3661876B2 publication Critical patent/JP3661876B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • H04L49/1553Interconnection of ATM switching modules, e.g. ATM switching fabrics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/20Support for services
    • H04L49/201Multicast operation; Broadcast operation
    • H04L49/203ATM switching fabrics with multicast or broadcast capabilities
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/256Routing or path finding in ATM switching fabrics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3081ATM peripheral units, e.g. policing, insertion or extraction
    • H04L49/309Header conversion, routing tables or routing tags

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Interface Circuits In Exchanges (AREA)
  • Amplifiers (AREA)
  • Power Steering Mechanism (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)

Description

【0001】
【産業上の利用分野】
本発明は、情報のセルが転送される2以上の伝送リンクのグループと、それによって接続されている第1及び第2のスイッチングノードとを具備し、各スイッチングノードはそれぞれ入力ポート及び出力ポートを有し、それら入力ポート及び出力ポート間に複数の段階として配置されている複数のスイッチ素子をそれぞれ含む非同期スイッチングネットワークを備え、前記グループの伝送リンクは、第1のノードのスイッチングネットワークの出力ポートのセットを第2のノードのスイッチングネットワークの入力ポートのセットと接続し、各スイッチ素子は入力及び出力を有し、前記セルに関する経路指示データの関数として入力の1つにおいて受信されたセルをその出力の1つまたは複数のものに転送することが可能であり、各スイッチングネットワークの入力ポート及び出力ポートはそれぞれ第1段階及び最終段階のスイッチ素子の入力及び出力に対応している通信システムに関する。
【0002】
【従来の技術】
スイッチングノードが例えば地域的に分配されているこのような通信システムはすでに存在しており、リンクグループの適当な利用できる伝送リンクに各セルあるいはパケットを分配するアイディアは文献(Proceedings of Infocom '91の3A.2、第115 乃至162 頁、K.Ohtsuki 氏等)に記載されている。
【0003】
【発明が解決しようとする課題】
しかしながら、このような既知の通信システムにおける問題は、対応しているリンクグループのトラフィック負荷を最適にするために伝送リンクのセルの分配を動的に制御することである。
【0004】
その問題に対する1つの解法は、第1のスイッチングノートのスイッチングネットワークの出力ポートとリンクグループの間のセル分配器、及びリンクグループと第2のスイッチングノードのスイッチングネットワークの入力ポート間の補足的なセル結合器を挿入することである。しかしながら、このようなインターフェイス(分配器及び結合器)は付加的なハードウェア装置を必要とし、予期された動的セル分配を得るために制御を複雑にする。
【0005】
本発明の目的は、上記既知のタイプの通信システムであるが、それにおけるセルトラフィックが簡単な方法でリンクグループの伝送リンクに動的に分配され、精巧な付加的なハードウェア装置を必要としない通信システムを提供することである。
【0006】
【課題を解決するための手段】
本発明に従って、この目的は、第1のスイッチングノードにおけるスイッチングネットワークは、それぞれ1以上の出力で構成された出力グループとして配置された3個以上の出力を備えている1個以上のスイッチ素子を含み、経路指示データはそれが経路指示するセルが転送されなければならない出力ポートのセットを示し、経路指示データの関数として前記1つのスイッチ素子が出力のグループを識別して出力の識別されたグループの出力の中から選択された1つの出力に前記セルを転送する通信システムによって達成される。
【0007】
この方法において、リンクグループの伝送リンク上のセルの動的分配は上記1以上のスイッチ素子、すなわちスイッチングネットワークの内側において実行され、第1のスイッチングノードのスイッチングネットワークの出力ポートのレベル、すなわちスイッチングネットワークの外側では実行されない。このように、スイッチングネットワークの内側から、各セルは、識別されたグループの出力の1つから経路指示され、出力ポートの指定されたセットの出力ポートを形成する1つの出力ポートへ経路指示される。換言すると、1つのスイッチ素子から、セルはリンクグループの伝送リンクに接続している出力ポートのセットの1つの出力ポートに達するために様々な内部リンクに分配される。分配がスイッチ素子によって、すなわちスイッチングネットワークの内部で行われるので、制御が容易である。
【0008】
1989年8月9日の公開された国際特許出願第WO91/02420(PCT/EP89/00942)号明細書 (HENRION18)は、経路指示グループと呼ばれる出力の1グループにセルの転送を可能にするスイッチ素子を明らかにし、このようなスイッチ素子を使用する非同期スイッチングネットワークは1991年3月14日のフランス特許出願第FR-90.03246 号明細書(HENRION21=SOSPI177991) に明らかにされている。しかしながらこの最後の明細書において、同じ通信のセルは多重パス自己経路指示スイッチングネットワークの異なる内部リンクに分配されるが、その全ては単一の出力ポートで出力し、出力ポートアドレス(OPA)によって指定される。さらに、既知の非同期スイッチングネットワークは経路指示グループ能力を有する、すなわち出力のグループを識別ができるスイッチ素子によって消耗するように構成され、経路指示データはセルが通過する最終段階以外の各スイッチ素子のこのような出力のグループを識別するために使用される。本発明において、セルの経路指示データはスイッチングネットワークの出力ポートのセットを指定するために使用される。この出力ポートのセットは、上記出力ポートアドレス(OPA)と同様の方法によって経路指示グループ能力を有するスイッチ素子によって使用される出力ポートグループアドレス(OPGA)によって指定される。さらに、本発明におけるスイッチングネットワークの一般的な多重パス転送能力は既知の多重パス自己経路指示スイッチングネットワークにおけるように要求されないことが好ましいが、スイッチングネットワークのただ1つのスイッチ素子がこの経路指示グループ能力を有ればそれで十分である。このスイッチング素子は、スイッチングネットワークのどの段階においても位置されることができる。
【0009】
様々な内部リンクに対するセルの分配は、このリンクグループの全帯域に等しい帯域を有する単一の伝送リンクのそれにほぼ等しいリンクグループのトラフィック特性を得ることを可能にする負荷バランスを保証する。換言すると、リンクグループの伝送リンク上のセルの分配のため、あるいは伝送リンクの個々のトラフィック負荷が等しい場合に、このようなリンクグループは大きい単一の仮想伝送リンクとして見ることができる。この仮想伝送リンクの全帯域幅あるいはトラフィック負荷容量はこのリンクグループを構成する各伝送リンクのトラフィック負荷容量の和に等しく、或いは、もしも伝送リンクの個々のトラフィック負荷容量が同一であれば、これらのリンクの数で乗算された1つの伝送リンクの最大のトラフィック負荷容量と等しい。しかしながら、実際にリンクグループあるいは仮想伝送リンクで使用できる平均のトラフィック負荷がそれぞれ得られる各伝送リンクの平均のトラフィック負荷の和よりも大きいことが分かる。これは、リンクグループの伝送リンクのより良いトラフィック負荷バランスによるものである。さらに、通信によって要求される帯域はリンクグループの単一の伝送リンクの有効な帯域容量を超えるとき、リンクグループの伝送リンクによるこの通信のセルの分配はこの通信の送信を可能にする。
【0010】
本発明の別の特徴は、各セルがに自己経路指示方法に従って前記スイッチングネットワークを通り転送され、前記第2のスイッチングノードを通るセルの経路指示処理が前記セルが受信される入力ポートの前記セットの入力ポートとは無関係であることである。
【0011】
本発明の別の特徴は、前記経路指示データが出力ポートのセットを指定し、前記関係したセルが各前記セットの出力ポートに転送されなければならず、前記経路指示データの関数として1つ以上の第2のスイッチ素子が出力のグループのセットを識別し、前記識別されたセットの各グループのためセルを前記グループの出力間の中から選択された1出力へ転送することである。
【0012】
本発明のさらに別の特徴は、前記経路指示データがスイッチングネットワークの内側の前記セルの経路指示に関する内部経路指示情報及びスイッチングネットワークの外側の前記セルの経路指示に関する外部経路指示情報を具備し、前記通信システムの各スイッチングノードがスイッチングネットワークの入力ポートで前記経路指示データに前記内部経路指示情報を加える翻訳手段を含み、スイッチングネットワークの出力ポートで前記経路指示データから前記内部経路指示情報を除去する変換手段を含むことであり、前記加えられた内部経路指示情報は前記外部経路指示情報の関数である。
【0013】
これは、異なる内部経路指示情報がセルが通過する異なるスイッチングノードにおいて決定され、使用されるノード間の自己経路指示方法と呼ばれる。外部経路指示情報は、仮想接続、チャンネル及び/又は非同期転送モード(ATM)技術において定められるような識別子である。特定のスイッチングネットワークに対する内部経路指示情報はリンクグループを通って転送されるのではなく、繰返される翻訳/変換が通信システムの各スイッチングノードの入口(入力ポート)及び出口(出力ポート)で要求される。
【0014】
この方法の変形は、前記通信システムの第1のスイッチングノードのみが前記第1のスイッチングノードのスイッチングネットワークの入力ポートにおいて前記経路指示データに内部経路指示情報を加える前記翻訳手段を含み、前記通信システムの最後のスイッチングノードのみが前記最後のスイッチングノードのスイッチングネットワークの出力ポートにおいて前記経路指示データから前記内部経路指示情報を除去する前記変換手段を含むことを特徴とする。
【0015】
これは、外部経路指示情報あるいは仮想識別子が通信システムの入口で翻訳され、出口で変換される端部間の自己経路指示方法と呼ばれる。唯一の経路指示データが通信システムの全体を通って使用されるので、繰返される変換/翻訳はノード間では必要とされず、帯域のオーバーヘッドはこれらのノード間の通信リンクで必要とされる。しかしながら、同じ内部経路指示情報は通信システムの全てのスイッチングネットワークによって使用されなければならない。
本発明はまた、セルが一定のあるいは可変の長さを有し、それらが一定の長さをそれぞれ有するサブセルによって構成されることを特徴とする。
本発明の上記及びその他の目的及び特徴はさらに明瞭となり、本発明自体が添付図面と共に得られる実施例の説明によって良く理解されるであろう。
【0016】
【実施例】
図1に示される通信システムは、リンクグループLG12及びLG23に配置される伝送リンクによって相互接続される地理的に分配されたスイッチングノードN1,N2及びN3を含む。リンクグループLG12はスイッチングノードN2の入力にスイッチングノードN1の出力のセットを接続し、他方のリンクグループLG23はN3の入力のセットにN2の出力のセットを相互接続する。伝送リンク及びこのようなリンクグループLG12及びLG23は数キロメートルの長さを有する。
【0017】
通信システムは、第1のスイッチングノードN1の入力に接続される入力端子及び最後のスイッチングノードN3の出力が接続される出力端子を有する。ただ1つの入力端子I及び1つの出力端子Oのみが図1に示されている。システムは、例えば入力端子Iから出力端子Oまでの加入者の装置(示されていない)間の転送セルあるいは通信パケットの転送に使用される。各通信は、通信システムを通りそれらを送信するために使用される時間多重送信モードの単一のタイムスロットを必要とする一定の長さの単一スロットセル、あるいは例えばそれぞれが単一のタイムスロットを必要とする一定数のあるいは可変数のサブセルによって構成される一定のあるいは可変長のマルチスロットセルのどちらかである複数の独立セルによって構成される。セルは、同じ通信の2つの連続したセルの間の(自由な)タイムスロットの数が変えられるので非同期的に送信される。各セルは、データフィールド及び出力端子であるセルの目的地に関する経路指示データを含むヘッダを含む。
【0018】
セルに関する経路指示データは、セルのヘッダに蓄積される代りに、セルによって生ずる通路とは異なる通路を介する通信システムのスイッチングノードN1,N2及びN3に送信されることもできる。しかしながら、この異なる通路の可能性についてさらに詳細には記載されない。
【0019】
各スイッチングノードN1,N2及びN3は、ノードの入力からセルに関する経路指示データに従った1以上の出力にセルを送信するスイッチングネットワークSN1,SN2及びSN3をそれぞれ含む。各スイッチングネットワークは、対応するスイッチングノードの入力が接続される入力ポート及びこのスイッチングノードの出力に接続される出力ポートを有する。以下の説明において、スイッチングネットワークは全体をSNによって示される。
【0020】
例えば通信セルが入力端子Iから出力端子Oへ送信される時、それらはスイッチングノードN1を最初に通過し、そのスイッチングネットワークSN1はリンクグループLG12の伝送リンクに接続する出力ポート(SOP)のセットにこれらのセルを分配する。これは、通信の各セルがこのSOPに接続されるN1の任意の出力にSN1によって送信できることを意味する。スイッチングノードN2において、これらのセルはリンクグループLG12に接続されるSN2の入力ポート(SIP)のセットの任意の入力ポートで受信され、このスイッチングネットワークSN2は、リンクグループLG23に接続しているSOPの任意の出力ポートに受信されたセルをさらに分配する。最後に、スイッチングノードN3において、セルはリンクグループLG23に接続されたSN3のSIPの任意の入力ポートで受信され、このスイッチングネットワークSN3は通信システムの出力端子Oに接続しているN3の出力にそれらを転送する。
【0021】
この通信システムは1実施例として与えられるのみであり、多くの他の構造も可能である。例えば、図2は、それにおける変形を示す。上記のような送信の同じ例に関して、スイッチングネットワークSN1の出力ポート(SOP)のセットはLG12と同様の出力リンクグループOLG1に接続されるが、伝送リンクのいくつかは入力リンクグループILG2を介してSN2の入力ポート(SIP)のセットに接続され、一方残りの伝送リンクは入力リンクグループILG4を介して別のスイッチングノードN4のスイッチングネットワークSN4のSIPに接続される。SN2と同様に、SN4もまたSN3のSIPに導く出力リンクグループOLG4に接続しているSOPの任意の出力ポートへの入力リンクグループILG4に接続されるSIPの入力ポートで受信されたセルを分配する。SN3の入力ポートのこのセットは、N2から出力する出力リンクグループOLG2の伝送リンクにさらに接続される。出力リンクグループOLG4の伝送リンクと共に出力リンクグループOLG2は、SN3のSIPに接続している入力リンクグループILG3を形成する。
【0022】
このような構造は、リンクグループ(ケーブル)ILG2,OLG2,ILG4,OLG4あるいはスイッチングノードN2,N4において故障が検出される場合には(少なくとも)1つの経路N1,N2,N3、あるいはN1,N4,N3によってセルトラフィック流を自動的に保持することを可能にする。
【0023】
図2は大きな通信システムの1部分のみを表し、各スイッチングネットワークはリンクグループ、例えばSN1のOLG1及びLG1を区別するために接続された出力ポート(SOP)のセットを有し、及び/又はリンクグループ、例えばSN4のILG4及びLG2を区別するために入力ポート(SIP)のセットを有することに注目される。
【0024】
図3は、通例のトランクトポロジーを有する3段階スイッチングネットワークSNの1実施例を示す。SNは、対応しているスイッチングノード、すなわち図1に参照されるN1,N2あるいはN3の入力及び出力にそれぞれ接続される入力ポートIP1乃至IP2048及び出力ポートOP1乃至OP2048を有する。スイッチングネットワークSNは、それぞれ単一のラインによって表される4つの内部リンクの束によって相互接続されるS11乃至S18,S21乃至S28及びS31乃至S38のような複数のスイッチ素子によって構成される。示されるように、スイッチ素子は段階S1,S2及びS3に配置される。段階S1は8つのスイッチ素子S11乃至S18をそれぞれ支持する8つの入力平面PI1乃至PI8上に配置され、段階S2及びS3は16のスイッチ素子、すなわち段階S2の8つのスイッチ素子S21乃至28及び段階S3の8つのスイッチ素子S31乃至38をそれぞれ支持する8つの出力平面PO1乃至PO8上に配置される。各スイッチ素子は32の入力及び32の出力を有し、SNの入力ポートIP1−2048は第1の段階S1のスイッチ素子S11乃至18の入力に接続され、一方最終段階のS3のスイッチ素子S31乃至38の出力はスイッチングネットワークSNの出力ポートOP1−2048に接続されている。段階S1及びS2の各スイッチ素子の32の出力は4つの出力の8つのグループOL1乃至OL8に配置され、各グループは4つの内部リンクの束に接続される。出力の1グループは「経路指示グループ」と呼ばれ、経路指示データ「経路指示グループアドレス」を有するこのような経路指示グループに転送される。この場合、セルはグループを構成する任意の出力から出力できる。各経路指示グループは、1つ以上の束の内部リンクに接続された出力すべてを具備する。本実施例において、各経路指示グループOL1/8はSNの別個の束に接続される。同様に、段階S2及びS3の各スイッチ素子の32の入力は4つの入力の8つのグループに配置されている。
【0025】
図1を再び参照すると、スイッチングノードN1のスイッチングネットワークSN1は単一のリンクからリンクグループへの接続を実行して分配スイッチとして動作し、スイッチングノードN2のスイッチングネットワークSN2はリンクグループからリンクグループへの接続を実行してグループスイッチとして動作し、スイッチングノードN3のスイッチングネットワークSN3はリンクグループから単一のリンクへの接続を実行して集中スイッチとして動作する。
【0026】
単一のリンクから単一のリンクへの接続の以下の説明において、リンクグループから単一のリンクへの接続(SN3のような)及び単一のリンクからリンクグループへの接続(SN1)は、図4,5及び6に示されるスイッチングネットワークSN及び図3に示される同様のスイッチングネットワークSNを参照にして逐次説明される。これらの実施例から明瞭にされるように、スイッチングネットワークSN2によって実行されるリンクグループからリンクグループへの接続は、SN1によって実行される単一のリンクからリンクグループへの接続から明白に類推できるものであるから詳細には記載されない。
【0027】
すでに記載されたように、セルのヘッダに蓄積される経路指示データは通信システムを通る、例えば入力端子Iから出力端子Oまでのこのセルの経路指示に使用される。スイッチングネットワークSNを通るセルの経路に関して、経路指示データは例えば出力ポートアドレス(OPA)あるいは出力ポートグループアドレス(OPGA)によって構成される自己経路指示タグ(SRT)を含む。OPAは、セルがスイッチングノードの単一の出力、すなわちSN3のようなスイッチングネットワークの対応している単一の出力ポートOP1/2048で出力しなければならない時に使用され、一方OPGAはスイッチングノードの出力、すなわちSN1あるいはSN2のようなスイッチングネットワークの出力ポート(SOP)のセットの任意の出力ポートで出力する時に使用される。出力ポートアドレス(OPA)あるいは出力ポートグループアドレス(OPGA)は複数のビットのセットによって構成され、各ビットのセットはセルが通るスイッチ素子を識別し、1つの出力あるいは経路指示グループOL1/8(出力のグループ)がセルをそれに転送するために選択される。このように、3段階のスイッチングネットワークSNに関して、OPAあるいはOPGAは3つのセットのビットを含む。
【0028】
図4に見られるような単一のリンクから単一のリンクへの接続に関して、セルはスイッチ素子PI1のS11及びPO8のS21,S38を介して入力ポートIP1から(単一)出力ポートOP2048へ送信されなければならず、出力ポートアドレス(OPA)が使用される。したがってOPAは、2つの第1のセットがS11及びS21の8つの可能な経路グループOL1乃至8の1つを識別する3ビットによって構成され、第3の、最後のビットのセットがS38の32の出力の1つを識別する5ビットによって構成されている3つのビットのセットを具備する。したがって、OPAはSNの出力ポートOP1−2048の2048(=2**11, ここで「**」は指数を示す)のアドレスを符号化する全部で11ビットで構成されている。図4の実施例において、OPAは111,111,11111 であり、それによって段階S1における最後の経路グループOL8はビット111 の第1のセットを有するS11によって選択され、段階S2における最後の経路グループOL8はビット111 の第2のセットを有するS21によって選択され、段階S3における32番目の出力はビット11111 の第3のセットを有するS38によって選択され、この出力(第32番)はSNの出力ポートOP2048に接続される。
【0029】
段階S1,S2及びS3のスイッチ素子の明白な役割は、各スイッチ素子に蓄積される個々の経路指示モードパラメータによって制御される。スイッチ素子中のこれらのパラメータの初期化及びセルが選択された出力あるいは経路グループに内部的に導かれる方法は「通信スイッチング素子及び可変長セルを送信するための方法」と題される1989年8月9日の公開された国際特許出願第WO91/02420(PCT/EP/89/00942 )号明細書(HENRION18 )及び「通信スイッチング素子の経路指示論理的方法」と題される1990年3月14日の欧州特許第90200594.1号明細書(HENRION19 )に詳細に説明されている。
【0030】
図5において、図4と同じOPAは入力ポートIP1乃至IP2048の任意のものから、すなわちスイッチングネットワークSNの全ての入力ポートへ接続しているリンクグループから単一の出力ポートOP2048へセルを転送するために使用される。セルはこのリンクグループの2048の伝送リンクの任意のものから到着することができ、第1の段階S1の8×8=64のスイッチ素子S11乃至18の入力に供給されるが、OPAの第1のセットの3ビット111 はこのセルがS1のスイッチ素子の最後の経路グループOL8で常時出力させる。セルは、そこから経路グループOL8がOPAの第2のセットの3ビットによって再び選択される最後の出力平面PO8上の段階S2の8つのスイッチ素子S21乃至28の1つの入力グループに導かれる。セルは、単一の伝送リンクに接続している出力に接続される出力ポートOP2048に接続された最後(第32番)の出力でOPAの最後のセットの5ビット11111 に従ってPO8のスイッチ素子S38の入力グループに送信される。
【0031】
前記実施例から明らかなように、SNの3段階S1,S2及びS3のスイッチ素子に使用される経路処理は、セルが受信される入力ポートIP1/2048とは全く無関係である。これは、SNのような自己経路指示スイッチングネットワークの独特な特性である。
【0032】
図6に与えられる実施例は、単一の入力ポートIP1からアドレスが1792+k*32 である出力ポート(SOP)のセットに属している1つの出力ポートへのセルの転送に関し、ここでk=1,2,3,…,8であり、「*」は乗法を示す。例えば、同じリンクグループLGの対応している伝送リンクに接続している出力ポートOP1824あるいはOP2048に転送する。この場合、出力ポートグループアドレス(OPGA)が使用される。このOPGAは3組のビット111,xxx,11111 を含み、ここで「xxx」はSNの第2段階S2のスイッチ素子(S21)の8つの経路グループOL1乃至8で分配が行われなければならないことを示す。8つの経路グループに対するこの分配は、図面における符号D8によって示される。
【0033】
SNの第1段階S1において、経路設定は図4及び図5に関して上記したのと同じである。すなわち、セルはPI1のS11の経路グループOL8で出力する。しかしながら、第2段階S2において、分配(D8)は8つの経路グループOL1乃至8で行われなければならないため、3ビットの第2のセット (xxx)はPO8のスイッチ素子S21によって分析されない。セルはS21の32の出力で出力され、出力平面PO8の第3段階S3のスイッチ素子S31/S38の4つの入力の第1グループに供給される。OPGAの5つのビット11111 の最後のセットに従って、スイッチ素子S31/38の最後(32番目)の出力は、セルが出力ポート(SOP)の上記の組に属している出力ポートに接続された出力に常に出力するように選択される。
【0034】
SNの全ての2048出力ポートが8つの出力ポートの256のセットにグループ化される場合、各セットは図6の実施例において検討されたセットと同様であってリンクグループLGに接続され、セット(SOP)の出力ポートのアドレスは規則的な方法で、例えば、K=1乃至8である1792+k*32 のような単一の数式によってリンクされ、OPGAの3ビットxxx が決して使用されないためOPGAにおいて使用されるビットの数は11(図4及び5)から8(図6)へ減少される。分配が行われるスイッチ素子が最後の実施例におけるようにSNの第2段階S2に配置されず、SNの第1段階S1あるいは最後の段階S3に配置される時にも、この結論は同じであることが立証される。これらの2つの場合、OPGAはそれぞれxxx,bbb,bbbbb 及びbbb,bbbb,bbxxxと表され、ここで「b」は確実なビット0あるいは1と示される。しかしながら、出力ポートが規則的な方法によってグループ化されない場合、例えば幾つかの出力ポートが単一の伝送リンクにそれぞれ接続される場合、経路設定処理は同じ段階の全てのスイッチ素子に対して同じではなく、3ビットxxx はOPGAから除去されない。しかしながらこの場合、OPGAは従来の11ビットの代りに10あるいは9ビットに減少されることがある。分配がSNの1段階以上で行われる場合、OPGAのビットの数はさらに減少される。例えば、両段階S1及びS2のスイッチ素子がセル分配(D8)を実行する場合、OPGAはxxx,xxx,bbbbb となり、5ビットに減少される。例えば、OPGA=xxx,xxx,11111 の場合、OP32,OP256 ,OP1824及びOP2048が選択される出力ポートはk=1,2,3,…,64であるアドレスk*32である。
【0035】
OPGAのビットの数が減少される時、確実である、あるいはそうでないビットをSNの各段階に示す手段が設けられなければならないことが注目されるべきである。
【0036】
セル分配能力を有するスイッチ素子は上記の特許明細書において明らかにされ、このようなスイッチ素子を使用するスイッチネットワークの実施例が1991年3月14日のフランス特許明細書第FR-90.03246 号(HENRION21=SOSPI17791)において明らかにされる。この特許明細書において、多重路自己経路指示スイッチングネットワークが明らかにされ、それに使用されているスイッチ素子は分配能力を有する。しかしながら、この分配はスイッチングネットワークの最後の段階のスイッチ素子によっては使用されることはない。自己経路指示タグ(SRT)は、上記に説明されるような出力ポートグループアドレス(OPGA)によっては構成されることはない。しかしながら、既知のスイッチングネットワークに設けられる多重路は、簡単な自己経路指示スイッチングネットワークSNが説明される従来の実施例から明らかであるように本発明に必要とされない。
【0037】
リンクグループが示される時でさえ、セルはこのグループの単一の伝送リンクに常に転送されるから、上記全ての実施例は1点から1点へのセル転送に関する。その後、「マルチキャスト経路指示」と呼ばれる1点対多数点セル転送が検討される。1点対多数点セル転送能力が具備されているスイッチ素子が上記特許明細書において明らかにされる。
【0038】
1点対多数点セル転送において、セルに結合される自己経路指示タグ(SRT)は出力ポートアドレス(OPA)あるいは出力ポートグループアドレス(OPGA)を含まないが、マルチキャストツリー参照番号(MTRF)を含む。このMTRFは1以上の経路指示グループのマスクを供給するためにスイッチングネットワークSNの各スイッチ素子において「変換」され、セルあるいはそのコピーが経路指示されなければならない経路グループに対して示される。MTRFはマルチキャストのために主に使用されているが、マルチキャスト経路指示がSNの各段階において実行される必要がないため、1経路グループのマスクにおいて、すなわち単一の経路グループへのセルの転送において生ずる変換が可能である。MTRFのため及び各スイッチ素子がそれぞれの変換を実行するため、セルの各コピーは同じ段階の異なるスイッチ素子の異なる経路指示を導く。これは、上記OPAあるいはOPGAによっては実行不可能である。MTRFの変換は、経路グループのいくつかのマスクを蓄積するテーブルに対するポインタとしてこのMTRFを使用することによって実行される。1点対1点セル転送の場合のように、経路グループが選択されるときにセルあるいはそのコピーが選択された経路グループに転送され、このグループの出力形成部分で出力する。
【0039】
SNの入力ポートIP1で受信されるセルが出力ポートOP1及びOP2048の両方に転送されなければならない1点対多数点セル転送の実施例は、図7を参照にして与えられる。
【0040】
この実施例において、SNの入力平面PI1の第1の段階S1の第1のスイッチ素子S11はそれにセルが受信され、Mによって示されるマルチキャスト能力を有する。これは、入力ポートIP1に接続されるS11の第1の入力で受信されるセルがS11中において複製され、その1つのコピーが経路グループOL1に転送され、別のコピーがOL8に転送され、両方の転送がセルの自己経路指示タグ(SRT)のマルチキャストツリーの参照符号(MTRF)に従って実行されることを意味する。
【0041】
一方において、S11のOL1からセルの第1のコピーは出力平面PO1の第2段階S2のスイッチ素子S21の入力の第1のグループに送信される。MTRFの翻訳によって、S21は経路グループOL1を選択し、それにセルを転送する。そこからセルはPO1のS31の入力の第1のグループに送信される。再びMTRFの翻訳によって、S31は第1の出力を選択し、スイッチングネットワークSNの出力ポートOP1に接続されるこの出力に対してセルを出力する。
【0042】
他方において、S11のOL8からのセルの第2のコピーは出力平面PO8の第2段階S2のスイッチ素子S21の入力の第1のグループに送信される。MTRFの翻訳によって、S21は経路グループOL8を選択し、それにセルを転送する。OL8からセルはPO8のS38の入力の第1のグループにさらに送信される。再びMTRFの翻訳によって、S38はスイッチングネットワークSNの出力ポートOP2048に接続されるこの出力に対してセルを出力する。
【0043】
上記のように、同じMTRFは段階S2の2つの等価のスイッチ素子S21において別々に翻訳されることが注目される。さらに、同じMTRFは最終段階S3の2つのスイッチ素子S31及びS38において別々に翻訳される。例えば同じ段階の異なるスイッチ素子におけるセルの異なる経路指示は、OPAあるいはOPGAが使用される時は不可能である。
【0044】
スイッチングネットワークSNを通るセルの転送の最後の実施例は、図8を参照にして以下に与えられる。それにおいて、セルは入力ポートIP1で受信され、第1のリンクグループLGAの伝送リンク及び第2のリンクグループLGBの伝送リンクの両方に転送されなければならなず、LGAはk=1,2,3,…,8であるアドレス1761+k*32 を有する出力ポートに接続され、LGBはアドレス1792+K*32 を有する出力ポートに接続される。
【0045】
入力ポートIP1、すなわちPI1のS11の第1の入力で受信されるセルは、セルがS11の最後の経路グループOL8にのみ転送されるようにS11によって翻訳されるMTRFに関係している。そこから、PO8のS21の入力の第1のグループに送信され、それはMTRFの翻訳の関数としてセルは経路グループOL1乃至8の1つにセルを分配する(D8)。セルが出力するS21の経路グループOL1/8に従って、このセルはPO8のスイッチ素子S31乃至38の1つの入力の第1のグループに送信される。MTRFの翻訳によって、スイッチ素子S31/38はセルを複製、すなわち、このセルのコピーを作り、第1の出力に第1のセルを転送し、最後(32番目)の出力に第2を出力を転送する。平面PO8のS31乃至S38の第1の出力がリンクグループLGAの伝送リンクに接続している出力ポートに接続され、これらのスイッチ素子S31乃至38の最後(32番目)の出力はリンクグループLGBの伝送リンクに接続している出力ポートに接続されているので、IP1で受信されたセルは要求されるようにこれらの2つのリンクグループに送信される。
【0046】
上記実施例は、OPAあるいはOPGAを使用することによって、スイッチ素子が単一の出力、単一の経路グループあるいは分配リスト(D8)の一部を形成する経路グループのいずれかにセルを転送することが可能であり、MTRFの使用によってもセルがより多くの出力あるいは経路グループに送信されることができる。
【0047】
特定のスイッチングネットワークSNを通るセルの伝送が説明された後、図1の通信システムの全体を通る、すなわち縦続の異なるスイッチングネットワークSN1,SN2及びSN3を通るこのセルの転送が以下に論議される。
【0048】
セルが通信システムの入力端子Iに達する時に、その関係する経路データは外部経路情報、例えば非同時性転送モード(ATM)技術によって定められる仮想接続、チャンネル及び/又は通路識別子(VCI/VPI)のような仮想識別子を含む。自己経路指示タグ(SRT)を内部で使用するスイッチングノードN1,N2,N3及び特定のスイッチングネットワークSN1,SN2,SN3はこの外部経路情報からは直接読取ることはできないので、外部経路情報から内部経路指示情報を導出する手段が設けられなければならず、この内部経路指示情報は自己経路指示タグ(SRT)である。これらの手段は、スイッチングノードの入力と対応したスイッチングネットワークの入力ポートの間に位置される翻訳手段、及びスイッチングネットワークの出力ポートとスイッチングノードの出力との間に位置される変換手段によって構成される。翻訳手段は、セルが通信システムを通過する時の外部経路情報である出力仮想識別子(VCIo/VPIo)中に入力仮想識別子(VCIo/VPIo)を翻訳する。加えて、翻訳手段はセルの経路指示データにおける仮想識別子に加えられる自己経路指示タグ(SRT)を提供し、変換手段は仮想識別子のみを保持するように経路指示データからこのSRTを除去する。
【0049】
ノード・バイ・ノード自己経路指示と呼ばれる第1の方法において、各スイッチングノードN1,N2,N3は翻訳及び変換手段の両方を設けられる。これは、セルが通過する異なるスイッチングノードで異なる自己経路指示タグを決定し使用することを可能にする。さらに、繰返される翻訳及び変換のため、特定のスイッチングネットワークへの内部経路指示情報、すなわちSRTリンクグループLG12及びLG23を通って転送されることはない。
【0050】
エンド・ツー・エンド自己経路指示と呼ばれる別の方法において、通信システムの第1のスイッチングノードN1のみが翻訳手段が設けられ、最後のスイッチングノードN3のみが変換手段を設けられている。外部経路指示情報あるいは仮想識別子は入口で翻訳され、通信システムの出口で変換されるのみである。翻訳及び変換はスイッチングノードN1,N2,N3間で繰返して実行されないが、帯域のオーバーヘッドはリンクグループLG12及びLG23を通る経路指示データの1部分として転送される自己経路指示タグ(SRT)のためこれらのノード間の伝送リンクにおいて必要とされる。さらに、唯一のSRTが通信システムの全体を通るスイッチングネットワークSN1,SN2,SN3によって使用されなければならない。すでに説明されているように、この自己経路指示タグ(SRT)は出力ポートアドレス(OPA)、出力ポートグループアドレス(OPGA)あるいはマルチキャストツリー参照符号(MTRF)のいずれかを含むことができる。
【0051】
本発明の原理は特定の装置に関して説明され、この記載は例示のためにのみ行われたものであり、本発明の技術的範囲を限定するものではないことを理解すべきである。
【図面の簡単な説明】
【図1】本発明に従った通信システムを示す図。
【図2】図1の通信システムの変形を示す図。
【図3】図1の通信システムのスイッチングノードN1,N2あるいはN3に含まれるスイッチングネットワークSNの詳細図。
【図4】図3のスイッチングネットワークSNを通ってセルを転送する1実施例のブロック図。
【図5】図3のスイッチングネットワークSNを通ってセルを転送する1実施例のブロック図。
【図6】図3のスイッチングネットワークSNを通ってセルを転送する1実施例のブロック図。
【図7】図3のスイッチングネットワークSNを通ってセルを転送する1実施例のブロック図。
【図8】図3のスイッチングネットワークSNを通ってセルを転送する1実施例のブロック図。
【符号の説明】
N1,N2,N3…スイッチングノード,LG12,LG23…リンクグループ,SN1,SN2,SN3…スイッチングネットワーク。

Claims (11)

  1. 情報のセルが転送される2以上の伝送リンクのグループ(LG12、LG23)と、それによって接続されている第1(N1)及び第2(N2、N3)のスイッチングノードとを具備し、各スイッチングノード(N1、N2、N3)はそれぞれ入力ポート(IP1-2048)及び出力ポート(OP1-2048)を有し、それら入力ポート及び出力ポート間に複数の段階(S1-3)として配置されている複数のスイッチ素子(S11-38)をそれぞれ含む非同期スイッチングネットワークを備え、前記グループの伝送リンクは、第1のノードのスイッチングネットワーク(SN1)の出力ポート(SOP)のセットを第2のノードのスイッチングネットワーク(SN2、SN3)の入力ポート(SIP)のセットと接続し、各スイッチ素子は入力及び出力を有し、前記セルに関する経路指示データ(VCI/VPI;SRT;OPA、OPGA、MTRE)の関数として入力の1つにおいて受信されたセルをその出力の1つまたは複数のものに転送することが可能であり、各スイッチングネットワークの入力ポート及び出力ポートはそれぞれ第1段階(S1)及び最終段階(S3)のスイッチ素子の入力及び出力に対応している通信システムにおいて、
    前記第1のスイッチングノード (N1) におけるスイッチングネットワーク (SN1) は、出力ポート (SOP) のセットを形成している3つの出力ポートに接続された少なくとも3つの出力を有する1つ以上のスイッチ素子 (S11/38) を有し、
    前記経路指示データ( SRT OPGA )は前記関連するセルが転送されなければならない出力ポート (SOP) の前記セットを示し、
    前記経路指示データの関数として、スイッチングネットワーク (SN1) は前記出力ポートのセットを識別し、前記出力ポートのセットの3つの出力ポートの中から選択された1つの出力ポートに前記セルを転送し、
    前記第2のスイッチングノード (N2) におけるスイッチングネットワーク (SN2) は、入力ポート (SIP) のセットを形成している3つの入力ポートに接続された少なくとも3つの出力を有する1つ以上のスイッチ素子を有し、
    前記スイッチングネットワーク (SN2) は前記入力ポート (SIP) のセットを識別し、前記入力ポートのセットの3つの入力ポートの中から選択された1つの入力ポートから前記セルを受信することを特徴とする通信システム。
  2. 各セルが自己経路指示手段(SRT)に従って前記スイッチングネットワーク(SN1、SN2、SN3)を通って転送され、前記第2のスイッチングノード(N2、N3)を通るセルの経路指示処理が前記セルが受信される入力ポート(SIP)の前記セットの外側の入力ポート(IP1/2048)とは無関係であることを特徴とする請求項1記載の通信システム。
  3. セルが転送されなければならない1つに出力ポートの前記セット(SOP)が出力ポートのグループアドレス(OPGA)によって前記関連した経路指示データ(SRT)示されることを特徴とする請求項1記載の通信システム。
  4. 前記経路指示データ(SRT:MTRF)が出力ポート(SOP)のセットを示し、前記セルが各前記セットの1つの出力ポート(OP1/2048)に転送されなければならず、前記経路指示データの関数として1つ以上の第2のスイッチ素子が前記識別したセットの各出力のグループ(OL1-OL8)に対して出力のセットを識別し、前記グループの出力の中から選択される1つの出力へ前記セルを転送することを特徴とする請求項1記載の通信システム。
  5. 前記経路指示データ(VCI/VPI;SRT)がスイッチングネットワーク(SN)の内側の前記セルの経路指示に関する内部経路指示情報(SRT:OPA、OPGA、MTRF)及びスイッチングネットワーク(SN1、SN2、SN3)の外側の前記セルの経路指示に関する情報(VCI/VPI)を具備し、前記通信システムの各スイッチングノード(N1、N2、N3)がスイッチングネットワーク(SN)の入力ポート(IP1-2048)で前記経路指示データに前記内部経路指示情報(SRT)を加える翻訳手段と、スイッチングネットワーク(SN)の出力ポート(OP1-2048)で前記経路指示データから前記内部の経路指示情報を除去する変換手段とを含み、前記加えられた内部経路指示情報(SRT)が前記外部経路指示情報(VCI/VPI)の関数であることを特徴とする請求項1記載の通信システム。
  6. 前記経路指示データ(VCI/VPI;SRT)がスイッチングネットワーク(SN)の内部の前記セルの経路指示に関する内部経路指示情報(SRT:OPA、OPGA、MTRF)及びスイッチングネットワーク(SN1、SN2、SN3)の外側の前記セルの経路指示に関する外部経路指示情報(VCI/VPI)を具備し、前記通信システムの第1のスイッチングノード(N1)のみが前記第1のスイッチングノードのスイッチングネットワーク(SN1)の入力ポート(IP1-2048)において前記経路指示データに前記内部経路指示情報(SRT)を加える翻訳手段を含み、前記通信システムの最後のスイッチングノード(N3)のみが前記最後のスイッチングノードのスイッチングネットワーク(SN3)の出力ポート(OP1-2048)において前記経路指示データから前記内部経路指示情報(SRT)を除去する変換手段を含み、前記加えられた内部経路指示情報(SRT)が前記外部経路指示情報(VCI/VPI)の関数であることを特徴とする請求項1記載の通信システム。
  7. 前記加えられた内部経路指示情報が通信システムの全てのスイッチングネットワーク(SN1、SN2、SN3)によって使用されることを特徴とする請求項6記載の通信システム。
  8. 前記翻訳手段が前記スイッチングネットワークの出力ポート(OP1-2048)で使用される別の外部経路指示情報(VCI/VPI)にスイッチングネットワーク(SN)の入力ポート(IP1-2048)で受信される外部経路指示情報(VCI/VPI)をさらに翻訳することを特徴とする請求項6記載の通信システム。
  9. 前記セルが一定の長さを有することを特徴とする請求項1記載の通信システム。
  10. 前記セルが一定の長さをそれぞれ有するサブセルによって構成されていることを特徴とする請求項9記載の通信システム。
  11. 前記セルが可変の長さを有し、それぞれ一定の長さを有するサブセルによって構成されていることを特徴とする請求項1記載の通信システム。
JP19542192A 1991-07-22 1992-07-22 通信システム Expired - Fee Related JP3661876B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP91201915A EP0524350B1 (en) 1991-07-22 1991-07-22 Telecommunication system for transmitting cells through switching nodes interconnected by groups of transmission links
BE91201915:5 1991-07-22

Publications (2)

Publication Number Publication Date
JPH05199260A JPH05199260A (ja) 1993-08-06
JP3661876B2 true JP3661876B2 (ja) 2005-06-22

Family

ID=8207794

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19542192A Expired - Fee Related JP3661876B2 (ja) 1991-07-22 1992-07-22 通信システム

Country Status (10)

Country Link
US (1) US5309430A (ja)
EP (1) EP0524350B1 (ja)
JP (1) JP3661876B2 (ja)
KR (1) KR0151862B1 (ja)
AT (1) ATE115802T1 (ja)
AU (1) AU652648B2 (ja)
CA (1) CA2074346C (ja)
DE (1) DE69105967T2 (ja)
ES (1) ES2068485T3 (ja)
TW (1) TW203671B (ja)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2164064T3 (es) * 1992-12-18 2002-02-16 Cit Alcatel Nodo de conmutacion atm y elementos de conmutacion atm con medios logicos de encaminamiento.
FR2703546B1 (fr) * 1993-03-31 1995-05-19 Alcatel Nv NÓoeud de commutation asynchrone distribuant dynamiquement des cellules vers des liaisons sortantes connectées à des ports de sortie constituant un groupe dit irrégulier.
FR2703545B1 (fr) * 1993-03-31 1995-05-12 Alcatel Nv NÓoeud de commutation asynchrone distribuant dynamiquement des cellules vers des sorties constituant un groupe dit irrégulier .
US5511168A (en) * 1993-07-01 1996-04-23 Digital Equipment Corporation Virtual circuit manager for multicast messaging
US5493564A (en) * 1994-03-25 1996-02-20 Sprint International Communications Corp. Method and apparatus for global routing of electronic messages
FR2732534B1 (fr) * 1995-03-27 1997-06-06 Met Commutateur atm utilisant une commutation synchrone par groupes de lignes
US5689506A (en) * 1996-01-16 1997-11-18 Lucent Technologies Inc. Multicast routing in multistage networks
US5898687A (en) * 1996-07-24 1999-04-27 Cisco Systems, Inc. Arbitration mechanism for a multicast logic engine of a switching fabric circuit
FI103312B (fi) * 1996-11-06 1999-05-31 Nokia Telecommunications Oy Kytkentämatriisi
US5956330A (en) * 1997-03-31 1999-09-21 Resound Corporation Bandwidth management in a heterogenous wireless personal communications system
FR2767242B1 (fr) 1997-08-07 1999-10-15 Alsthom Cge Alcatel Dispositif et procede de commutation de cellules atm a groupes de connexions, et fonctions terminales d'entree et de sortie correspondantes
US6094683A (en) * 1997-08-29 2000-07-25 Intel Corporation Link bundling in a network
US6288739B1 (en) 1997-09-05 2001-09-11 Intelect Systems Corporation Distributed video communications system
DE19741577A1 (de) * 1997-09-20 1999-03-25 Cit Alcatel Verfahren und Vorrichtungen zum Aufbau von Punkt-zu-Mehrpunkt-Verbindungen und Mehrpunkt-zu-Punkt-Verbindugen
US7369556B1 (en) 1997-12-23 2008-05-06 Cisco Technology, Inc. Router for virtual private network employing tag switching
US6339595B1 (en) * 1997-12-23 2002-01-15 Cisco Technology, Inc. Peer-model support for virtual private networks with potentially overlapping addresses
US6587431B1 (en) * 1998-12-18 2003-07-01 Nortel Networks Limited Supertrunking for packet switching
US6574230B1 (en) 1998-12-18 2003-06-03 Nortel Networks Limited Scheduling technique for delayed queue service
US7307990B2 (en) * 1999-01-19 2007-12-11 Cisco Technology, Inc. Shared communications network employing virtual-private-network identifiers
US6501749B1 (en) 1999-06-25 2002-12-31 International Business Machines Corporation System and method for data transmission across a link aggregation
US6788689B1 (en) * 2000-03-07 2004-09-07 Cisco Technology, Inc. Route scheduling of packet streams to achieve bounded delay in a packet switching system
GB2365255A (en) * 2000-07-25 2002-02-13 Marconi Comm Ltd Partitioned switch
SE0004303D0 (sv) * 2000-11-23 2000-11-23 Net Insight Ab Switching apparatus
US6618388B2 (en) * 2001-01-05 2003-09-09 Extreme Networks Method and system for VMAN protocol
US8300639B2 (en) * 2006-07-28 2012-10-30 International Business Machines Corporation Forwarding groups of multicast flows
US12034570B2 (en) 2022-03-14 2024-07-09 T-Mobile Usa, Inc. Multi-element routing system for mobile communications

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4651318A (en) * 1984-11-30 1987-03-17 At&T Bell Laboratories Self-routing packets with stage address identifying fields
US4734907A (en) * 1985-09-06 1988-03-29 Washington University Broadcast packet switching network
US5072440A (en) * 1989-03-01 1991-12-10 Fujitsu Limited Self-routing switching system having dual self-routing switch module network structure
EP0441787B1 (en) * 1989-08-09 1994-12-07 BELL TELEPHONE MANUFACTURING COMPANY Naamloze Vennootschap Communication switching element for transferring cells divided into subcells
US4955017A (en) * 1989-08-29 1990-09-04 At&T Bell Laboratories Growable packet switch architecture
US4955016A (en) * 1989-08-29 1990-09-04 At&T Bell Laboratories Interconnect fabric providing connectivity between an input and arbitrary output(s) of a group of outlets
JPH03104451A (ja) * 1989-09-19 1991-05-01 Fujitsu Ltd 多段リンク交換システムのルート切替え方式
ATE114912T1 (de) * 1990-03-14 1994-12-15 Alcatel Nv Anordnung zur leitweglenkung für ein kommunikations-vermittlungselement.

Also Published As

Publication number Publication date
DE69105967D1 (de) 1995-01-26
ATE115802T1 (de) 1994-12-15
US5309430A (en) 1994-05-03
CA2074346A1 (en) 1993-01-23
EP0524350B1 (en) 1994-12-14
ES2068485T3 (es) 1995-04-16
DE69105967T2 (de) 1995-05-18
AU652648B2 (en) 1994-09-01
JPH05199260A (ja) 1993-08-06
CA2074346C (en) 1999-06-29
AU1969792A (en) 1993-01-28
KR930003597A (ko) 1993-02-24
KR0151862B1 (ko) 1998-11-02
EP0524350A1 (en) 1993-01-27
TW203671B (ja) 1993-04-11

Similar Documents

Publication Publication Date Title
JP3661876B2 (ja) 通信システム
US5732080A (en) Method and apparatus for controlling data flow within a switching device
US6011779A (en) ATM switch queuing system
EP0698323B1 (en) Multicast virtual circuit switch using cell recycling
US6980553B2 (en) Router apparatus using ATM switch
US5345558A (en) Topology independent broadcast of cells in an ATM network or the like
US7088721B1 (en) Method and apparatus for multipoint-to-point transmission in an ATM network
US6222845B1 (en) System and method for providing unitary virtual circuit in digital network having communication links of diverse service types
US20030012196A1 (en) Promiscuous network monitoring utilizing multicasting within a switch
US6417944B1 (en) Asynchronous transfer mode switch utilizing optical wave division multiplexing
JPH0831882B2 (ja) 通信交換網用交換ノード
JPH03135133A (ja) マルチメディア統合ネットワークシステム
Karol et al. High-performance optical local and metropolitan area networks: Enhancements of FDDI and IEEE 802.6 DQDB
JP3181526B2 (ja) 非同期転送モード交換システムのスイッチング装置及びスイッチング方法
US6473397B1 (en) Add/drop multiplexer and method, and Bi-directional line switcher ring featuring such multiplexers
GB2254529A (en) Connectionless switching for an atm or dqdb switch
US5438566A (en) Photonic switching network with broadcast facility
JPH04100345A (ja) Mssr通話路のスイッチ段番号設定方式
US5715251A (en) Local network including concentric main and relief rings
US6985443B2 (en) Method and apparatus for alleviating traffic congestion in a computer network
US7483372B2 (en) Communication network
JP3349725B2 (ja) Lan間接続制御方法
JP3014619B2 (ja) 非同期転送モード通信システムおよびそのセル分解装置ならびに非同期転送モード通信方式
JP2848077B2 (ja) Atm交換システムにおけるグループ通信方式
Hassanein et al. Congestion avoidance is interconnected local area networks

Legal Events

Date Code Title Description
A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050317

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080401

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090401

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100401

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110401

Year of fee payment: 6

LAPS Cancellation because of no payment of annual fees