JP3408149B2 - Standby power consumption controller - Google Patents

Standby power consumption controller

Info

Publication number
JP3408149B2
JP3408149B2 JP11633998A JP11633998A JP3408149B2 JP 3408149 B2 JP3408149 B2 JP 3408149B2 JP 11633998 A JP11633998 A JP 11633998A JP 11633998 A JP11633998 A JP 11633998A JP 3408149 B2 JP3408149 B2 JP 3408149B2
Authority
JP
Japan
Prior art keywords
control means
functional block
power consumption
power
state
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP11633998A
Other languages
Japanese (ja)
Other versions
JPH11305888A (en
Inventor
天昭 杉野
忠文 川崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP11633998A priority Critical patent/JP3408149B2/en
Publication of JPH11305888A publication Critical patent/JPH11305888A/en
Application granted granted Critical
Publication of JP3408149B2 publication Critical patent/JP3408149B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、消費電力制御装置
に係わり、特に待機状態における消費電力を削減する待
機状態消費電力制御装置に関するのもである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a power consumption control device, and more particularly to a standby state power consumption control device for reducing power consumption in a standby state.

【0002】[0002]

【従来の技術】一般的に通電中の装置状態は電源状態に
より、動作状態、又は、POWERON状態(以降、P
_ONモード)と待機状態、又は、POWEROFF状
態(以降、P_OFFモード)の二つ状態に大別する事
ができる。P_ONモードでは、その装置の持つ全ての
操作が可能となる様、全ての回路に電源供給しており、
P_OFFモードでは、操作していない時に不要な回路
への電源供給を停止して消費電力を低減させている。
2. Description of the Related Art Generally, the state of a device which is energized depends on the state of the power supply, that is, the operating state or the POWERON state (hereinafter, P
_ON mode) and a standby state, or a POWEROFF state (hereinafter, P_OFF mode). In P_ON mode, power is supplied to all circuits so that all operations of the device can be performed.
In the P_OFF mode, power supply to unnecessary circuits is stopped when not in operation to reduce power consumption.

【0003】図10は、その従来技術を示す一例であ
り、これを用い従来例の概要を説明する。
FIG. 10 shows an example of the conventional technique, and the outline of the conventional technique will be described with reference to FIG.

【0004】通電時、AT(AllTime)電源1か
らは常に電源供給が行われている。P_ONモードの時
には、マイコン2からの信号によりPCON(Powe
rControl)SW3がON状態となっており、P
CON電源電源4に電源供給される事で、AT系回路
5、PCON系回路6とも動作状態にある。
When energized, the AT (All Time) power source 1 always supplies power. In the P_ON mode, the signal from the microcomputer 2 causes PCON (Power
rControl) SW3 is ON and P
When the CON power supply 4 is supplied with power, both the AT system circuit 5 and the PCON system circuit 6 are in the operating state.

【0005】マイコン2へのユーザー要求検出回路8か
らの要求により、P_OFFモードになると、PCON
SW3がOFF状態となり、PCON電源4への電源供
給が停止される為、PCON系回路で消費されていた分
の消費電力が抑えられる様になる。
When the P_OFF mode is entered by a request from the user request detection circuit 8 to the microcomputer 2, PCON is turned on.
Since the SW3 is turned off and the power supply to the PCON power supply 4 is stopped, the power consumed by the PCON system circuit can be suppressed.

【0006】また、外部からの電源供給が途絶え停電状
態となった場合、マイコン2は、バックアップ電源7か
らの電源供給にて動作しながら、AT電源からの電源供
給停止を検出し、AT系回路5、PCON系回路6の状
態を低消費電力状態とした上で、マイコン動作基準クロ
ックを低速に切り替え、通電状態となるのを待ちなが
ら、停電中の時計カウント等を行うモードとなる(以
降、停電モード)。
Further, when the power supply from the outside is interrupted and a power failure occurs, the microcomputer 2 operates by the power supply from the backup power supply 7, detects the stop of the power supply from the AT power supply, and detects the AT system circuit. 5. After setting the state of the PCON system circuit 6 to the low power consumption state, the microcomputer operation reference clock is switched to a low speed, and while waiting for the energized state, the clock count or the like during a power failure is performed Power failure mode).

【0007】AT電源1からの電力供給が開始される
と、通電状態になった事をマイコン2が検出し、動作基
準クロックを高速モードに切り替えた上でAT系回路
5、PCON系回路6の状態を通電状態に戻し、P_O
FFモードとなる。
When the power supply from the AT power supply 1 is started, the microcomputer 2 detects that the power is on, switches the operation reference clock to the high speed mode, and then the AT system circuit 5 and the PCON system circuit 6 operate. Return the state to the energized state, P_O
It becomes FF mode.

【0008】また、特開平7−7696号公報に開示さ
れているような、待機状態の消費電力を低減させる別の
従来技術としてP_ONモード、P_OFFモード以外
の第3のエコノミーモードを設け、この時には、リモコ
ン受信機とその出力に接続されたフィルタのみに動作電
圧を供給し、リモコン受信機が何らかの入力を検出した
時にマイコンの電源を初めて供給してリモコンコードを
識別し通常動作モードに入るものもある。
As another conventional technique for reducing the power consumption in the standby state as disclosed in Japanese Patent Laid-Open No. 7-7696, a third economy mode other than the P_ON mode and the P_OFF mode is provided. In some cases, the operating voltage is supplied only to the remote control receiver and the filter connected to its output, and when the remote control receiver detects any input, the microcomputer power is supplied for the first time to identify the remote control code and enter the normal operation mode. is there.

【0009】[0009]

【発明が解決しようとする課題】第1の従来例におい
て、装置待機時の消費電力をP_OFFモードより、さ
らに下げようとする場合できる限り、回路の制御状態を
停電状態に近づければ良いことになるが、従来の停電モ
ードでは、ユーザーのキー操作などを入力する回路も停
止しているため、P_ONモードへの復帰などができ
ず、通常の待機状態として扱う事ができなかった。
In the first conventional example, when it is desired to further reduce the power consumption in the standby mode of the device from the P_OFF mode, the control state of the circuit should be as close to the power failure state as possible. However, in the conventional power failure mode, since the circuit for inputting the user's key operation is also stopped, it is not possible to return to the P_ON mode or the like, and it cannot be handled as a normal standby state.

【0010】また、第2の従来例では、リモコン受信機
に外来光が入った場合などに、マイコンの電源が頻繁に
ON−OFFしマイコンリセットが失敗する可能性があ
ることや、タイマ予約が有る場合は、マイコンの電源を
切れないため第3のエコノミーモードに入れることがで
きず、待機状態の消費電力を低減できなかった。
Further, in the second conventional example, when external light enters the remote control receiver, the power supply of the microcomputer may be frequently turned on and off and the microcomputer reset may fail, and the timer reservation may not be performed. If so, the microcomputer could not be turned off and the third economy mode could not be entered, and the power consumption in the standby state could not be reduced.

【0011】本発明は、上記の課題を解決する為の手段
の提供を目的とする物である。
The present invention is intended to provide means for solving the above problems.

【0012】[0012]

【課題を解決するための手段】上記課題を解決するため
に、本発明はいかの構成を有する。
In order to solve the above problems, the present invention has any structure.

【0013】即ち、本発明は、第1の機能ブロックの電
源供給を制御する第1の制御手段と、第2の機能ブロッ
クの電源供給を制御する第2の制御手段と、少なくとも
前記第1の制御手段と前記第2の制御手段の制御をする
第3の制御手段と、該第3の制御手段の動作速度を切り
換える動作速度切換手段と、を具備した待機状態消費電
力制御装置において、常時電源供給を受け外部からの入
力信号の有無を判断する第1の入力手段と、前記第1の
機能ブロックから電源供給を受け前記外部からの入力信
号の電位差を識別するA/D変換器と、を具備し、前記
第1の制御手段及び第2の制御手段にて前記第1の機能
ブロック及び第2の機能ブロックの電源供給が遮断さ
れ、且つ、前記動作速度切換手段にて前記第3の制御手
段の動作速度が低速に制御されているところの待機状態
時に、前記第1の入力手段にて外部からの入力信号を検
知した場合、前記第1の制御手段にて前記第1の機能ブ
ロックへ電源を供給すると共に前記動作速度切換手段に
て前記第3の制御手段の動作速度を高速に制御し、前記
第1の機能ブロックから電源供給を受けた前記A/D変
換器にて外部からの入力信号の電位差を識別し、有効と
判断した場合、前記第2の制御手段にて前記第2の機能
ブロックへ電源を供給し、無効と判断した場合、前記待
機状態に戻すことを特徴とする待機状態消費電力制御装
置である。ここで、前記第3の制御手段にマイコンを使
用し、前記第1の入力手段を該マイコンの割り込み信号
入力端子とすることが好ましい。加えて、前記第2の制
御手段にて前記第2の機能ブロックへ電源を供給したと
ころの動作状態に移行した後、前記待機状態に戻す場
合、前記第2の制御手段にて前記第2の機能ブロックへ
の電源を遮断するタイミングと、前記第1の制御手段に
て前記第1の機能ブロックへの電源を遮断するタイミン
グ及び前記動作速度切換手段にて前記第3の制御手段の
動作速度を低速に制御するタイミングに所定時間のタイ
ムラグを設けることが好ましい。更に、タイマ予約手段
を具備し、前記動作状態から前記待機状態に移行する際
にタイマ予約がある場合、タイマ予約があることを示す
警告を所定時間表示することが好ましい。
That is, according to the present invention, first control means for controlling the power supply of the first functional block, second control means for controlling the power supply of the second functional block, and at least the first control means. A standby state power consumption control device comprising a control means, a third control means for controlling the second control means, and an operation speed switching means for switching the operation speed of the third control means. first input means for determining whether the input signal from the outside supplied, and a a / D converter that identifies a potential difference between the input signal from the external receiving power from the first function block The first control means and the second control means cut off power supply to the first functional block and the second functional block, and the operating speed switching means controls the third control. The operation speed of the means is low When the input signal from the outside is detected by the first input means in the standby state where it is controlled, the first control means supplies power to the first functional block and the operation is performed. The speed switching means controls the operating speed of the third control means to a high speed, and the A / D converter receives power supply from the first functional block.
When the potential difference of the input signal from the outside is identified by the converter and it is determined that it is valid, the second control means supplies power to the second functional block, and when it is determined that it is invalid, the standby state It is a standby state power consumption control device characterized by being returned to. Here, prior to Symbol using microcomputer third control means, said first input means has preferably be an interrupt signal input terminal of the microcomputer. In addition, when the second control unit returns to the standby state after shifting to the operating state where power is supplied to the second functional block, the second control unit causes the second control unit to return to the standby state. The timing of shutting off the power to the functional block, the timing of shutting off the power to the first functional block by the first control means, and the operating speed of the third control means by the operating speed switching means It is preferable to provide a time lag of a predetermined time at the timing of controlling at low speed. Further, it is preferable that a timer reservation unit is provided, and when there is a timer reservation when shifting from the operating state to the standby state, a warning indicating that there is a timer reservation is displayed for a predetermined time.

【0014】[0014]

【発明の実施の形態】図1は、本発明の第1の実施形態
を示すブロック図であり、これを基に説明を行う。
DESCRIPTION OF THE PREFERRED EMBODIMENTS FIG. 1 is a block diagram showing a first embodiment of the present invention, and description will be made based on this.

【0015】本実施形態は従来例の図10における、A
T系回路5の一部をSTBY(Stand−by)系回
11として分離した形になっており、STBY系回路
11は、第1の制御手段であるSTBYSW9によって
制御される機器を動作させるための入力を処理する回路
に相当する。ユーザーの操作によって、低消費電力待機
状態(以降、P_LOWモード)への移行要求が有った
場合には、図2のフローチャートに示すように、まず、
マイコン2からの信号により第2の制御手段であるPC
ONSW3がOFFされ、PCON電源4への電源供給
を停止しPCON系回路での電力消費をゼロとする。
[0015] The present embodiment in FIG. 10 in the conventional example, A
A part of the T-system circuit 5 is separated as a STBY (Stand-by) system circuit 11 , and the STBY-system circuit
Reference numeral 11 corresponds to a circuit that processes an input for operating a device controlled by the STBYSW 9 that is the first control means. When there is a request to shift to a low power consumption standby state (hereinafter, P_LOW mode) by a user operation, as shown in the flowchart of FIG.
PC which is the second control means by the signal from the microcomputer 2
The ONSW 3 is turned off, the power supply to the PCON power supply 4 is stopped, and the power consumption in the PCON system circuit 6 is made zero.

【0016】次に、マイコン2からの信号により第1の
制御手段であるSTBYSW9がOFFされ、STBY
電源10への電源供給を停止し、STBY系回路11
て入力を処理するために消費されていた分の消費電力が
抑えられるようになっている。
Next, the signal from the microcomputer 2 turns off STBYSW9, which is the first control means.
The power supply to the power supply 10 is stopped, and the power consumed by the STBY system circuit 11 for processing the input can be suppressed.

【0017】その後、マイコン2は、マイコン2の制御
端子に接続された各回路での電力消費をなくすために、
各制御端子を“L”出力などに切り替え、動作基準クロ
ックを通常、数MHzの高速モードから数10KHzの
低速モードとした上で、P_LOWモードへの移行が完
了となる。
After that, the microcomputer 2 eliminates power consumption in each circuit connected to the control terminal of the microcomputer 2,
Each control terminal is switched to “L” output or the like, the operation reference clock is normally changed from the high speed mode of several MHz to the low speed mode of several tens KHz, and then the transition to the P_LOW mode is completed.

【0018】P_LOWモードから通常状態への復帰
は、図3のフローチャートに示すように、入力を処理す
るためのSTBY系回路の電源供給は停止しているが、
この状態でも、ユーザーの動作状態への移行要求の有無
を、少なくとも入力の有無は判別できる入力回路によっ
てマイコン2が判別する。
To return from the P_LOW mode to the normal state, as shown in the flowchart of FIG. 3, the power supply to the STBY system circuit for processing the input is stopped,
Even in this state, the microcomputer 2 determines the presence / absence of a transition request to the operating state of the user by an input circuit capable of determining at least the presence / absence of an input.

【0019】ユーザーの動作状態への移行要求があった
場合は、動作基準クロックを低速モードから高速モード
へ切り替え、STBYSW9をONとして、動作状態へ
の移行要求の内容が何であったかを確認して、例えばP
_ONキーの入力を検出した場合には、P_ONモード
への移行動作を行うようになっている。
When there is a request from the user to shift to the operating state, the operation reference clock is switched from the low speed mode to the high speed mode, the STBYSW 9 is turned on, and the contents of the request to shift to the operating state are confirmed. For example P
When the input of the _ON key is detected, the shift operation to the P_ON mode is performed.

【0020】本発明の第2の実施形態について、図1に
示すブロック図のユーザー要求検出回路16、17とし
て、図4の汎用入力14(一般的に低消費電力化のため
にはC−MOS形式の入力となっている)との切り換え
機能を持つA/D変換器15と図5に示す抵抗ラダーに
よるキー入力の場合を一例にとり説明を行う。
Regarding the second embodiment of the present invention, the user request detection circuits 16 and 17 of the block diagram shown in FIG. 1 are used as the general-purpose input 14 of FIG. 4 (generally, a C-MOS for reducing power consumption). The case of key input by the A / D converter 15 having a switching function of the input / output of the format) and the resistance ladder shown in FIG. 5 will be described as an example.

【0021】一般的に、A/D変換器は、データ変換ま
での時間が汎用入力に比べ、遅い為、マイコン2が動作
基準クロックを低速モードとなった状態で、要求検出の
為のサンプリングを行うと、マイコンの消費電力が増加
する事になる。
Generally, since the time until data conversion is slower in the A / D converter than in general-purpose input, sampling for request detection is performed with the microcomputer 2 in the low speed mode of the operation reference clock. Doing so will increase the power consumption of the microcomputer.

【0022】また、A/D変換器を使用するときは常
時、電源を供給することが必要である。
When using the A / D converter, it is necessary to always supply power.

【0023】しかし、P_LOWモード中は、動作モー
ドへの移行が主な目的である事より、必要なキーは限定
されている場合が多いことから、汎用入力でも検出可能
な電圧レベルを発生するSW(図5でいえば、SW1
等)に、P_LOWモード中での、動作モードへの移行
要求キーを割り付ける。
However, during the P_LOW mode, since the main purpose is to shift to the operation mode, the necessary keys are often limited, so that the SW that generates a voltage level that can be detected even by a general-purpose input is used. (Speaking of FIG. 5, SW1
, Etc.) is assigned with a request key for shifting to the operation mode in the P_LOW mode.

【0024】例えば、AT電源が5VでSW1からSW
6で均等に電圧を分割した場合、SW1を押すと0V、
SW2は0.83V、SW3は1.67Vというように
なり、これらの電位差を通常はA/D変換器で識別して
いる。これに対し、C−MOS等の汎用入力では、およ
そ電源電圧の中間電位、この場合は2.5Vより低けれ
ば“L”入力、2.5Vより高ければ“H”と判定す
る。従って、SW1やSW2を押した場合は、2.5V
より低いため、“L”入力が有ったと判定できる。
For example, if the AT power supply is 5V, SW1 to SW
If the voltage is evenly divided by 6, press SW1 to obtain 0V,
SW2 is 0.83V, SW3 is 1.67V, and these potential differences are normally identified by the A / D converter. On the other hand, in the case of a general-purpose input such as a C-MOS, it is determined to be an "L" input if it is approximately the intermediate potential of the power supply voltage, in this case lower than 2.5V, and "H" if higher than 2.5V. Therefore, if you press SW1 or SW2, 2.5V
Since it is lower, it can be determined that there is an “L” input.

【0025】このようにして汎用入力に切り換えて端子
入力のサンプリングを行うことにより、要求の有無が判
別できるようになる。
By thus switching to the general-purpose input and sampling the terminal input, it becomes possible to determine the presence or absence of a request.

【0026】また、SW1からSW6で均等に電圧を分
割した場合等、SW1、SW2等、複数のキーが汎用入
力にて、動作モードへの移行要求と見なされる場合に
は、汎用入力のままでは、どのキーが入力されたのか判
別できない事になる為、マイコン2の動作基準クロック
を高速モードに切り換え、STBY電源10への電源供
給を行い、A/D変換器を動作状態に戻し、SW入力時
の電圧レベルを識別しどのSWが押されたかを判別す
る。
If a plurality of keys, such as SW1 and SW2, are regarded as a request to shift to the operation mode, such as when the voltage is equally divided by SW1 to SW6, the general input is left as it is. Since it is not possible to determine which key is input, the operation reference clock of the microcomputer 2 is switched to the high speed mode, the STBY power supply 10 is supplied with power, the A / D converter is returned to the operation state, and the SW input is performed. The voltage level at that time is identified and which SW is pressed is determined.

【0027】この判別の結果が無効であれば、PCON
系回路の状態を動作状態に切り換える前に、再度、低消
費電力待機状態に戻す事が可能となる。判別結果が有効
な場合は、P_ONモードに移行する。この時のマイコ
ン2の動作を図6に示す。
If the result of this determination is invalid, PCON
It is possible to return to the low power consumption standby state again before switching the state of the system circuit to the operating state. If the determination result is valid, the P_ON mode is entered. The operation of the microcomputer 2 at this time is shown in FIG.

【0028】本発明の第3の実施形態は、第2の実施形
態において、ユーザー要求検出を汎用入力のサンプリン
グではなくマイコンの割り込み端子を使用したもので、
例えばマイコンがスリープモードに入っていても割り込
みによる起動で入力の有無が判定でき、サンプリングを
行ったときよりも低消費電力化が図れる。
The third embodiment of the present invention uses the interrupt request terminal of the microcomputer instead of the sampling of general-purpose input for user request detection in the second embodiment.
For example, even if the microcomputer is in the sleep mode, the presence or absence of the input can be determined by the activation by the interrupt, and the power consumption can be reduced as compared with the sampling.

【0029】本発明の第4の実施形態は、第2の実施形
態において、ユーザー要求検出をリモコンから行う場合
で、リモコンの周期測定を行う等のリモコン受信信号の
判別回路の電源を第1の制御手段でOFFしたときで
も、C−MOS入力端子のサンプリングでリモコン受信
信号らしいものが有ったか無かったかを判定し、有った
と判定したときは、第1の制御手段をONとしリモコン
の周期測定を行う等のリモコン受信信号の判別回路の電
源を入れ、動作基準クロックを高速として受信したリモ
コンコードの判定を行い、判定結果に応じた動作を行え
るようにしたものである。
In the fourth embodiment of the present invention, in the second embodiment, when the user request is detected from the remote controller, the power source of the remote controller reception signal discriminating circuit for measuring the cycle of the remote controller is used as the first power source. Even when the control means is turned off, it is determined by sampling the C-MOS input terminal whether or not there is a remote control reception signal. If it is determined, the first control means is turned on and the cycle of the remote control. The power supply of the discrimination circuit of the remote control reception signal such as measurement is turned on, the operation reference clock is set to high speed to judge the received remote control code, and the operation according to the judgment result can be performed.

【0030】本発明の第5の実施形態は、本発明の第3
の実施形態と同様に、ユーザー要求検出を汎用入力のサ
ンプリングではなくマイコンの割り込み端子を使用した
もので、例えばマイコンがスリープモードに入っていて
も割り込みによる起動で入力の有無が判定でき、サンプ
リングを行ったときよりも低消費電力化が図れる。
The fifth embodiment of the present invention is the third embodiment of the present invention.
Similar to the embodiment of the present invention, the user request is detected by using the interrupt terminal of the microcomputer instead of the sampling of the general-purpose input. The power consumption can be reduced as compared with the case of performing it.

【0031】本発明の第6の実施形態について、図7は
図1でのユーザー要求検出回路8を別に設けたカセット
挿入状態検出回路12(別に設けた記録媒体挿入検出ス
イッチに相当)に置き換え、さらに、メカ位置情報をマ
イコン2に与える為の、メカ位置検出回路13を追加し
た構成になっている。
In the sixth embodiment of the present invention, FIG. 7 is replaced with a cassette insertion state detection circuit 12 (corresponding to a separately provided recording medium insertion detection switch) of the user request detection circuit 8 of FIG. Further, a mechanical position detection circuit 13 for adding mechanical position information to the microcomputer 2 is added.

【0032】もとからあるカセット挿入状態検出回路や
メカ位置検出回路13は多くの場合、発光ダイオードと
フォトトランジスタからなる検出回路を用いているが、
これまでは、これらの検出回路はAT電源で駆動されて
おり常時、動作していた。
The cassette insertion state detection circuit and the mechanical position detection circuit 13 which are originally used often use a detection circuit composed of a light emitting diode and a phototransistor.
Until now, these detection circuits were driven by the AT power supply and always operated.

【0033】これらの回路の電源を第1の制御手段
制御する。カセット非装着状態で、既にP_LOWモー
ドとなっている場合、カセットを挿入すると別に設けた
カセット挿入状態検出回路12によってP_ONモード
への移行が開始される。この時、第1の制御手段はO
Nとなり、発光ダイオードとフォトトランジスタからな
る検出回路を用いた従来のカセット挿入状態検出回路や
メカ位置検出回路13が動作開始し、通常動作に復帰す
る。
The power supply of these circuits is controlled by the first control means 9 . When the cassette is not mounted and is already in the P_LOW mode, when the cassette is inserted, the separately provided cassette insertion state detection circuit 12 starts the transition to the P_ON mode. At this time, the first control means 9 is O
When the value becomes N, the conventional cassette insertion state detection circuit and the mechanical position detection circuit 13 using the detection circuit composed of the light emitting diode and the phototransistor start operating, and the normal operation is restored.

【0034】メカ位置検出回路13からは、メカのマス
ターカムの回転角により、図8に示す、メカSW
(A)、及び、(B)の様な信号が得られる様になって
おり、マイコン2では、この信号を元にメカ位置コード
(H)、(L)の情報を作り、その時のメカ位置の状態
を管理する様になっている。また、カセット挿入SWと
しては一般的なタクトSWが使用してあり、カセット非
装着時には、マスターカムの状態によりバネの力でカセ
ット挿入SWを押し続ける様になっている。
From the mechanical position detection circuit 13, the mechanical SW shown in FIG.
Signals such as (A) and (B) are obtained, and the microcomputer 2 creates information on mechanical position codes (H) and (L) based on this signal, and the mechanical position at that time is generated. It manages the state of. Further, a general tact SW is used as the cassette insertion SW, and when the cassette is not attached, the cassette insertion SW is continuously pushed by the force of the spring due to the state of the master cam.

【0035】カセット非挿入状態での、P_LOWモー
ドにて、カセット挿入動作が行われた時には、バネの力
にて押されていた、カセット挿入SWが離され、動作状
態への移行要求として、マイコン2は上述のように動作
状態への移行処理を実行する。また、カセット装着完に
て、P_LOWモードであった時には、メカ位置モード
の情報によりカセット装着完である事を認識し、カセッ
ト挿入SWによる、動作状態への移行要求を無効とする
事で、簡単なSW回路を設ける事により、カセット挿入
動作による動作状態への移行が実現できる様になる。こ
の場合のマイコン2のフローチャートを第図9に示す。
When the cassette insertion operation is performed in the P_LOW mode in the cassette non-insertion state, the cassette insertion SW, which was pushed by the force of the spring, is released, and a microcomputer is issued as a request to shift to the operation state. 2 executes the transition processing to the operating state as described above. In addition, when it is in the P_LOW mode when the cassette is completely installed, it is easy to recognize that the cassette has been completely installed by the information of the mechanical position mode and invalidate the request to shift to the operation state by the cassette insertion SW. By providing such a SW circuit, it becomes possible to realize the transition to the operating state by the cassette inserting operation. FIG. 9 shows a flowchart of the microcomputer 2 in this case.

【0036】本発明の第7の実施形態について、例えば
短時間のリモコン入力が有って、マイコン動作基準クロ
ックを低速から高速に切り替える場合、一般的に何らか
の入力が有ってから切り替えるため、リモコンコードの
先頭部分は正しくコード判定ができず、最初のコード判
定結果はエラー状態となる。
In the seventh embodiment of the present invention, for example, when there is a remote control input for a short time and the microcomputer operation reference clock is switched from low speed to high speed, it is generally switched after there is any input. The code can not be correctly judged at the beginning of the code, and the first code judgment result is in an error state.

【0037】このため、この段階で第2の制御手段でP
CON系回路の電源を入れてもすぐにエラー状態とな
り、P_LOWモードへすぐに戻ってしまう。もう一
度、リモコンを短時間入力しても同じことが起こり、安
定してP_ONモードに移行できないことになる。
Therefore, at this stage, the second control means P
Even if the power of the CON system circuit is turned on, an error state occurs immediately and the P_LOW mode is immediately returned. The same thing occurs even if the remote controller is input again for a short time, and it becomes impossible to stably shift to the P_ON mode.

【0038】そこで一旦、P_ONモードになった時、
すなわちマイコンの動作クロックは高速、第1の制御手
はONとなっているが、その後、すぐにP_LOW
モードへ戻す場合でも、第2の制御手段はOFFとす
るが、所定時間の間(例えば5秒間程度)は、マイコン
の動作クロックを高速、第1の制御手段をONに継続し
ておく。
Then, once the P_ON mode is entered,
That is, the operation clock of the microcomputer is high speed, the first control means 9 is ON, but immediately after that, P_LOW
Even when returning to the mode, the second control means 2 is turned off, but the operation clock of the microcomputer is kept at high speed and the first control means is kept on for a predetermined time (for example, about 5 seconds).

【0039】こうしておけば、再度、リモコンが短時間
入力されたら、直ちにリモコンコード判定が可能である
のでエラー判定することなく所定の動作に移ることがで
きる。
In this way, when the remote controller is again input for a short time, the remote controller code can be determined immediately, so that a predetermined operation can be performed without error determination.

【0040】本発明の第8の実施形態について、これは
VTR等のタイマ予約機能を持つ記録再生機器の場合に
おいて、第2の制御手段がOFFとなった時に、最大限
の消費電力低下を目指すと蛍光表示管等の表示を全て消
してしまうことになるが、この時にユーザーにタイマ予
約がされていることを再警告するために、タイマ表示を
所定時間(例えば10秒間程度)、点滅あるいは点灯等
をおこなうものである。
Regarding the eighth embodiment of the present invention, in the case of a recording / reproducing device having a timer reservation function such as a VTR, when the second control means is turned off, the maximum power consumption reduction is aimed at. All the displays of the fluorescent display tube and so on will be erased, but at this time, in order to re-warn the user that the timer is reserved, the timer display blinks or lights for a predetermined time (for example, about 10 seconds). And so on.

【0041】[0041]

【発明の効果】以上の様に本発明に係る待機状態消費電
力制御装置では、本来、動作させておかなければユーザ
ーの操作要求にすぐに応答できない入力を処理する回路
の電源をOFFしておくことが可能となり、通常待機状
態よりも、更に電力消費を抑えた、低消費電力待機状態
を実現することができる。さらにユーザーからの動作状
態への移行要求による、スムーズな移行を可能とするこ
とができるようになる。
As described above, in the standby state power consumption control device according to the present invention, the power supply of the circuit for processing the input that cannot respond immediately to the user's operation request unless it is originally operated is turned off. It is possible to realize the low power consumption standby state in which the power consumption is further suppressed as compared with the normal standby state. Furthermore, it becomes possible to make a smooth transition in response to a transition request from the user to the operating state.

【0042】また、本発明に係る待機状態消費電力制御
装置では、通常、A/D入力である端子からの動作状態
への移行要求の際にも、消費電力を余り増加させること
なく仕様を実現する事が可能となる。
Further, in the standby state power consumption control device according to the present invention , the specifications are usually realized without increasing the power consumption so much even when the transition request from the A / D input terminal to the operating state is made. It becomes possible to do.

【0043】[0043]

【0044】[0044]

【0045】また、本発明に係る待機状態消費電力制御
装置では、リモコンのちょん押し等による誤動作を防止
して安定したモード移行が可能となる。
Further, in the standby state power consumption control device according to the present invention, it is possible to prevent a malfunction due to the remote controller being pushed down, etc., and to make a stable mode transition.

【0046】また、本発明に係る待機状態消費電力制御
装置では、全ての表示が消えてしまう前にユーザーに明
確にタイマ予約が有るかどうかを知らせることが可能と
なる。
Further, in the standby state power consumption control device according to the present invention, it becomes possible to clearly inform the user whether or not there is a timer reservation before all the displays disappear.

【図面の簡単な説明】[Brief description of drawings]

【図1】第1の実施形態に基づく装置のブロック図であ
る。
1 is a block diagram of an apparatus according to a first embodiment. FIG.

【図2】第1の実施形態に基づく低消費電力待機状態へ
の移行の処理を示すフローチャートである。
FIG. 2 is a flowchart showing a process of shifting to a low power consumption standby state based on the first embodiment.

【図3】第1の実施形態における、低消費電力待機状態
からP_ONモードへの移行時のマイコンの処理を示す
フローチャートである。
FIG. 3 is a flowchart showing a process of a microcomputer at the time of shifting from a low power consumption standby state to a P_ON mode in the first embodiment.

【図4】第2の実施形態に基づくユーザー要求検出回路
内のブロック図である。
FIG. 4 is a block diagram of a user request detection circuit according to a second embodiment.

【図5】キー入力を行う為のSW回路である。FIG. 5 is a SW circuit for performing key input.

【図6】第2の実施形態に基づくユーザー要求検出回路
を設けた際の低消費電力待機状態からP_ONモードへ
の移行時のマイコンの処理を示すフローチャートであ
る。
FIG. 6 is a flowchart showing a process of a microcomputer at the time of shifting from a low power consumption standby state to a P_ON mode when a user request detection circuit according to the second embodiment is provided.

【図7】第6の実施形態に基づく装置のブロック図であ
る。
FIG. 7 is a block diagram of an apparatus according to a sixth embodiment.

【図8】第6の実施形態おけるタイミングチャートであ
る。
FIG. 8 is a timing chart in the sixth embodiment.

【図9】第6の実施形態における、低消費電力待機状態
からP_ONモードへの移行時のマイコンの処理を示す
フローチャートである。
FIG. 9 is a flowchart showing a process of a microcomputer at the time of shifting from a low power consumption standby state to a P_ON mode in the sixth embodiment.

【図10】従来例に基づく装置のブロック図である。FIG. 10 is a block diagram of an apparatus based on a conventional example.

【符号の説明】[Explanation of symbols]

1 AT電源 2 マイコン 3 PCON SW 4 PCON電源 5 AT系回路 6 PCON系回路 7 バックアップ電源 8 ユーザー要求検出回路 9 STBY SW 10 STBY電源 11 STBY系回路 12 カセット挿入状態検出回路 13 メカ位置検出回路 14 汎用入力回路 15 A/D変換器 16 入力検出回路 17 入力処理回路 1 AT power supply 2 microcomputer 3 PCON SW 4 PCON power supply 5 AT circuit 6 PCON circuit 7 Backup power supply 8 User request detection circuit 9 STBY SW 10 STBY power supply 11 STBY circuit 12 Cassette insertion status detection circuit 13 Mechanical position detection circuit 14 General-purpose input circuit 15 A / D converter 16-input detection circuit 17 Input processing circuit

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) G06F 1/32 G06F 1/04 ─────────────────────────────────────────────────── ─── Continuation of front page (58) Fields surveyed (Int.Cl. 7 , DB name) G06F 1/32 G06F 1/04

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 第1の機能ブロックの電源供給を制御す
る第1の制御手段と、第2の機能ブロックの電源供給を
制御する第2の制御手段と、少なくとも前記第1の制御
手段と前記第2の制御手段の制御をする第3の制御手段
と、該第3の制御手段の動作速度を切り換える動作速度
切換手段と、を具備した待機状態消費電力制御装置にお
いて、 常時電源供給を受け外部からの入力信号の有無を判断す
る第1の入力手段と、前記第1の機能ブロックから電源
供給を受け前記外部からの入力信号の電位差を識別する
A/D変換器と、を具備し、 前記第1の制御手段及び第2の制御手段にて前記第1の
機能ブロック及び第2の機能ブロックの電源供給が遮断
され、且つ、前記動作速度切換手段にて前記第3の制御
手段の動作速度が低速に制御されているところの待機状
態時に、前記第1の入力手段にて外部からの入力信号を
検知した場合、 前記第1の制御手段にて前記第1の機能ブロックへ電源
を供給すると共に前記動作速度切換手段にて前記第3の
制御手段の動作速度を高速に制御し、 前記第1の機能ブロックから電源供給を受けた前記A/
D変換器にて外部からの入力信号の電位差を識別し、有
効と判断した場合、前記第2の制御手段にて前記第2の
機能ブロックへ電源を供給し、無効と判断した場合、前
記待機状態に戻すことを特徴とする待機状態消費電力制
御装置。
1. A first control means for controlling power supply of a first functional block, a second control means for controlling power supply of a second functional block, at least the first control means and the above. In a standby state power consumption control device comprising a third control means for controlling the second control means and an operation speed switching means for switching the operation speed of the third control means, a standby power supply is constantly supplied and externally supplied. identifying a first input means for determining the presence or absence of the input signal, the potential difference between the input signal from the external receiving power from the first functional block from
An A / D converter , the first control means and the second control means cut off the power supply to the first functional block and the second functional block, and switch the operating speed. When the input signal from the outside is detected by the first input means in the standby state where the operation speed of the third control means is controlled to be low by the means, the first control means Power is supplied to the first functional block, the operating speed switching means controls the operating speed of the third control means at a high speed, and the A / A is supplied with power from the first functional block.
When the D converter identifies the potential difference of the input signal from the outside and determines that it is valid, the second control unit supplies power to the second functional block, and when it determines that it is invalid, the standby state A standby state power consumption control device characterized by returning to a state.
【請求項2】 請求項1記載の待機状態消費電力制御装
置において、 前記第3の制御手段にマイコンを使用し、前記第1の入
力手段を該マイコンの割り込み信号入力端子とすること
を特徴とする待機状態消費電力制御装置。
2. A standby power consumption control device according to claim 1.
In this case, a microcomputer is used for the third control means, and the first input means is used.
The output means as an interrupt signal input terminal of the microcomputer
A standby power consumption control device characterized by:
【請求項3】 請求項1または請求項2記載の待機状態
消費電力制御装置において、 前記第2の制御手段にて前記第2の機能ブロックへ電源
を供給したところの動作状態に移行した後、前記待機状
態に戻す場合、 前記第2の制御手段にて前記第2の機能ブロックへの電
源を遮断するタイミングと、前記第1の制御手段にて前
記第1の機能ブロックへの電源を遮断するタイミング及
び前記動作速度切換手段にて前記第3の制御手段の動作
速度を低速に制 御するタイミングに所定時間のタイムラ
グを設けることを特徴とする待機状態消費電力制御装
置。
3. The standby state according to claim 1 or 2.
In the power consumption control device, the second control means supplies power to the second functional block.
After shifting to the operating state where the
When returning to the state, the second control means supplies power to the second functional block.
The timing of shutting off the power source and the first control means
Note Timing of shutting off power to the first functional block and
And operation of the third control means by the operation speed switching means.
The timing control the speed to a low speed for a predetermined time timeline
Standby power consumption control device characterized by providing
Place
【請求項4】 請求項3記載の待機状態消費電力制御装
置において、 タイマ予約手段を具備し、前記動作状態から前記待機状
態に移行する際にタイマ予約がある場合、タイマ予約が
あることを示す警告を所定時間表示することを特徴とす
る待機状態消費電力制御装置。
4. The standby power consumption control device according to claim 3.
In addition, a timer reservation means is provided, and the standby state is changed from the operating state.
If there is a timer reservation when transitioning to the
It is characterized by displaying a warning indicating that there is a predetermined time
Standby power consumption controller.
JP11633998A 1998-04-27 1998-04-27 Standby power consumption controller Expired - Lifetime JP3408149B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11633998A JP3408149B2 (en) 1998-04-27 1998-04-27 Standby power consumption controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11633998A JP3408149B2 (en) 1998-04-27 1998-04-27 Standby power consumption controller

Publications (2)

Publication Number Publication Date
JPH11305888A JPH11305888A (en) 1999-11-05
JP3408149B2 true JP3408149B2 (en) 2003-05-19

Family

ID=14684509

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11633998A Expired - Lifetime JP3408149B2 (en) 1998-04-27 1998-04-27 Standby power consumption controller

Country Status (1)

Country Link
JP (1) JP3408149B2 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100480095B1 (en) * 2000-07-12 2005-04-06 엘지전자 주식회사 Controlling circuit for power supply
JP5019668B2 (en) * 2000-09-18 2012-09-05 三洋電機株式会社 Display device and control method thereof
JP4599774B2 (en) * 2001-08-06 2010-12-15 ソニー株式会社 Electronics
JP4082211B2 (en) * 2002-12-27 2008-04-30 株式会社デンソー Microcomputer
JP5988888B2 (en) * 2012-06-06 2016-09-07 三菱電機株式会社 Power supply device and video display device
JP6540194B2 (en) * 2015-04-28 2019-07-10 株式会社ノーリツ Stove

Also Published As

Publication number Publication date
JPH11305888A (en) 1999-11-05

Similar Documents

Publication Publication Date Title
US8001406B2 (en) Method and apparatus for managing power of portable information device
US6404423B1 (en) Method for display power management and monitor equipped with a power management function
WO2002012988A9 (en) Method and system for providing gated clock signal to a csr block
JP5511986B2 (en) Electronic control device and in-vehicle information device
US20030135766A1 (en) Method and apparatus to control computer system power
JP3408149B2 (en) Standby power consumption controller
EP0697791B1 (en) Apparatus for determining if the duration of a power failure exceeded predetermined limits
JP2001177885A (en) Remote control method and system
JPH11272371A (en) Power saving device for electronic unit with remote operation device
US20050114775A1 (en) User assisting program product, method, and information processing apparatus
JP4183646B2 (en) Lamp control device
JP2623046B2 (en) Information processing device
JPH0125355Y2 (en)
JP3281638B2 (en) Card type timer device
JP3158450B2 (en) Power supply control method for AV equipment and AV equipment
JP2578545Y2 (en) Display of electronic equipment
KR950001189A (en) Radiator Control
JP2000308256A (en) Electronic equipment having power-saving function
JP2002207528A (en) Portable electronic equipment and changeover method for clock frequency thereof
JP2001317980A (en) Flow rate display device
JPH061477Y2 (en) Car audio lighting equipment
JP2002328670A (en) Electronic equipment equipped with display means and power source control method thereof
JPH039145Y2 (en)
JPH0773572A (en) Display device
JPH07181897A (en) Display device of electronic apparatus

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080314

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090314

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100314

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100314

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110314

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120314

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120314

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130314

Year of fee payment: 10